JP4337482B2 - Inverter test equipment - Google Patents
Inverter test equipment Download PDFInfo
- Publication number
- JP4337482B2 JP4337482B2 JP2003320101A JP2003320101A JP4337482B2 JP 4337482 B2 JP4337482 B2 JP 4337482B2 JP 2003320101 A JP2003320101 A JP 2003320101A JP 2003320101 A JP2003320101 A JP 2003320101A JP 4337482 B2 JP4337482 B2 JP 4337482B2
- Authority
- JP
- Japan
- Prior art keywords
- inverter
- voltage
- output
- motor
- overvoltage protection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000012360 testing method Methods 0.000 title claims description 70
- 238000009413 insulation Methods 0.000 claims description 28
- 239000003990 capacitor Substances 0.000 description 22
- 238000004088 simulation Methods 0.000 description 16
- 239000013256 coordination polymer Substances 0.000 description 14
- 230000002093 peripheral effect Effects 0.000 description 10
- 238000010586 diagram Methods 0.000 description 8
- 238000001514 detection method Methods 0.000 description 6
- 230000015556 catabolic process Effects 0.000 description 4
- 230000005856 abnormality Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000007935 neutral effect Effects 0.000 description 1
- 230000001172 regenerating effect Effects 0.000 description 1
- -1 resistor R313 Substances 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Images
Landscapes
- Inverter Devices (AREA)
Description
本発明は、主にモータを疑似負荷用インバータによってシミュレートした疑似負荷によって、被試験インバータの試験を行うインバータ試験装置に係り、特に疑似負荷が発生する過電圧に対して、被試験インバータを保護する回路を設けたインバータ試験装置に関する。 The present invention relates to an inverter test apparatus for testing an inverter under test mainly by a pseudo load that simulates a motor with an inverter for pseudo load, and particularly protects the inverter under test against an overvoltage generated by a pseudo load. The present invention relates to an inverter test apparatus provided with a circuit.
従来、モータを負荷とするインバータの試験において、制御の自由度に制約があり、構成が複雑になりがちなL(インダクタ)、R(抵抗)並びにスイッチ群の組み合わせからなる擬似負荷に代わり、インバータをもう一系統設けて、それを疑似負荷として出力電圧の振幅・位相を制御することにより、実際の負荷であるモータを模擬的に運転した状態を作り出し、任意の運転条件で任意の負荷におけるインバータの試験を行うことができるシステムが開発されている(例えば、特許文献1、特許文献2参照)。
しかしながら、図2に示すようなインバータ試験装置において、以下のような問題が起こる可能性がある。例えば、被試験インバータ1は、試験中に過電流が流れたり、温度が上昇したりといった異常を感知した場合、スイッチング素子Tr1〜Tr6を全てOFFしたり、直流電圧を調整するチョッパ回路6を停止させたりして、異常停止する。この場合に、モータを模擬する擬似負荷21が、被試験インバータ1より遅れて停止すると、擬似負荷21の出力電圧がスイッチング素子Tr1〜Tr6のエミッタ−コレクタ間に接続される帰還ダイオードD1〜D6を通して、被試験インバータ1の直流側のコンデンサC1を充電してしまう。通常、擬似負荷21内の擬似負荷用インバータ2は、試験の都合上、被試験インバータ1の最大出力電圧以上の電圧が出力可能となるように設計されるため、被試験インバータ1の直流入力コンデンサC1およびその周辺回路(例えば、放電回路、電圧検出回路)に、耐圧以上の電圧がかかる可能性がある。
However, the following problems may occur in the inverter test apparatus as shown in FIG. For example, the inverter under
例え、このような状態になっても、チョッパ回路6が動作状態にあれば、被試験インバータ1の直流入力電圧E2を降下させるように働くので(例えば、回生動作)、問題はない。しかし、一般的に、被試験インバータ1が異常停止したときには、チョッパ回路6の動作を停止させるので、擬似負荷21から入力された電気エネルギーは、チョッパ回路6によって吸収されないため直流入力電圧E2が降下しない。よって、直流入力コンデンサC1が耐圧以上の電圧で充電されてしまい、直流入力コンデンサC1およびその周辺回路の劣化又は耐圧破壊を引き起こすという問題があった。
Even in such a state, if the chopper circuit 6 is in an operating state, the DC input voltage E2 of the inverter under
また、上記の問題を解決する装置として、被試験インバータ1の直流入力電圧E2を直接取り出して、試験用回路に入力する装置が考えられるが、被試験インバータ1が顧客側の設備である場合があり、これから試験用の信号を取り出すことが困難な場合があるといった問題もあった。
Further, as a device for solving the above-mentioned problem, a device that directly takes out the DC input voltage E2 of the inverter under
本発明は、上記事情を考慮してなされたもので、その目的は、被試験インバータが異常停止したときに起こり得る、直流入力コンデンサおよびその周辺回路への耐圧以上の電圧印加による直流入力コンデンサおよびその周辺回路の劣化または耐圧破壊を防止することができるインバータ試験装置を提供することにある。
また、顧客側の被試験インバータから試験用の信号を取り出すことなく試験することができるインバータ試験装置を提供することにある。
The present invention has been made in view of the above circumstances, and its purpose is to occur when the inverter under test abnormally stops and the DC input capacitor and the DC input capacitor by applying a voltage higher than the withstand voltage to the peripheral circuit, and An object of the present invention is to provide an inverter test apparatus capable of preventing the peripheral circuit from being deteriorated or broken down.
Another object of the present invention is to provide an inverter test apparatus that can perform a test without taking out a test signal from an inverter under test on the customer side.
上記目的を達成するために、この発明では、以下の手段を提案している。
請求項1に係る発明は、インバータ試験装置であって、被試験用の第1のインバータに対して、モータの運転を模擬する疑似負荷となる第2のインバータと、第1のインバータの実負荷であるモータについて設定された運転条件及びモータ特性に基づいて、前記第2のインバータを制御する制御信号を生成することにより、モータの運転を模擬する制御手段とを備えるインバータ試験装置において、前記第1のインバータの出力電圧を検出し、前記出力電圧に応じて、前記第2のインバータの動作を停止させる過電圧保護回路を設けたことを特徴とする。
この発明によれば、インバータ試験装置内の過電圧保護回路が、被試験インバータの出力電圧を検出し、前記出力電圧に応じて、擬似負荷を構成するインバータの動作を停止させるので、擬似負荷によって被試験インバータに高い電圧がかかってしまう場合、その不具合を回避することができる。
In order to achieve the above object, the present invention proposes the following means.
The invention according to
According to this invention, the overvoltage protection circuit in the inverter test apparatus detects the output voltage of the inverter under test and stops the operation of the inverter constituting the pseudo load according to the output voltage. If a high voltage is applied to the test inverter, the problem can be avoided.
請求項2に係る発明は、請求項1に記載のインバータ試験装置であって、前記過電圧保護回路が、前記第1のインバータの出力の相電圧のピーク値を検出する相電圧最大値検出手段と、前記相電圧最大値検出手段の出力信号を増幅する増幅手段と、前記増幅手段の出力信号を所定の電位と比較し、その結果を前記制御手段に出力する比較手段とから構成されることを特徴とする。
この発明によれば、被試験インバータの出力の相電圧の最大値をコンデンサに保持する回路構成とし、その電圧をコンパレータによって所定の電圧と比較した結果により、擬似負荷を制御することが可能になる。
The invention according to
According to the present invention, the circuit configuration is such that the maximum value of the phase voltage of the output of the inverter under test is held in the capacitor, and the pseudo load can be controlled based on the result of comparing the voltage with the predetermined voltage by the comparator. .
請求項3に係る発明は、請求項2に記載のインバータ試験装置であって、前記増幅手段が、入出力のグランドを分離して信号を伝達する、絶縁アンプであることを特徴とする。
この発明によれば、インバータ試験装置が、絶縁アンプによって、入出力のグランドを分離して信号を伝達するので、主回路系と制御系との相互干渉を回避することが可能になる。
The invention according to claim 3 is the inverter test apparatus according to
According to the present invention, since the inverter test apparatus transmits the signal by separating the input / output ground by the insulating amplifier, it is possible to avoid the mutual interference between the main circuit system and the control system.
請求項4に係る発明は、請求項1に記載のインバータ試験装置であって、前記過電圧保護回路が、前記第1のインバータの出力の線間電圧を検出する線間電圧検出手段と、前記線間電圧検出手段の出力信号を増幅する増幅手段と、前記増幅手段の出力信号を所定の電位と比較し、その結果を前記制御手段に出力する比較手段とから構成されることを特徴とする。
この発明によれば、被試験インバータの出力の線間電圧の最大値をコンデンサに保持する回路構成とし、その電圧をコンパレータによって所定の電圧と比較した結果により、擬似負荷を制御することが可能になる。
The invention according to claim 4 is the inverter testing apparatus according to
According to the present invention, the circuit configuration is such that the maximum value of the line voltage of the output of the inverter under test is held in the capacitor, and the pseudo load can be controlled based on the result of comparing the voltage with the predetermined voltage by the comparator. Become.
請求項5に係る発明は、請求項4に記載のインバータ試験装置であって、前記増幅手段が、入出力のグランドを分離して信号を伝達する、絶縁アンプであることを特徴とする。
この発明によれば、インバータ試験装置が、絶縁アンプによって、入出力のグランドを分離して信号を伝達するので、主回路系と制御系との相互干渉を回避することが可能になる。
The invention according to
According to the present invention, since the inverter test apparatus transmits the signal by separating the input / output ground by the insulating amplifier, it is possible to avoid the mutual interference between the main circuit system and the control system.
本発明によれば、被試験インバータが異常停止したときに起こり得る、直流入力コンデンサおよびその周辺回路への耐圧以上の電圧印加による直流入力コンデンサおよびその周辺回路の劣化または耐圧破壊を防止することができる効果がある。 According to the present invention, it is possible to prevent deterioration or breakdown of the DC input capacitor and its peripheral circuit due to the application of a voltage exceeding the breakdown voltage to the DC input capacitor and its peripheral circuit, which can occur when the inverter under test abnormally stops. There is an effect that can be done.
以下、本発明の第1の実施形態を図面を参照して説明する。
図2は本発明の一実施形態によるインバータ試験装置を示す回路構成図である。この図において、インバータ試験装置は、被試験インバータ1(第1のインバータ)(以下、インバータ1と言う)と、疑似負荷用インバータ2(第2のインバータ)(以下、インバータ2と言う)を応用しモータを模擬する擬似負荷21と、直流電源5(電源供給手段)と、チョッパ回路6(電圧調整手段)と、インバータ1の交流出力端に接続される過電圧保護回路31とから構成される。インバータ1は、交流出力端子からPWM変調された矩形波電圧PWM1 を出力する。直流電源5は、試験電圧調整用のチョッパ回路6に直流電圧E1を供給し、チョッパ回路6は入力された直流電圧を調整して直流電圧E2としてインバータ1に出力する。また、直流電源5は、インバータ2にも直流電圧E1を供給する。
A first embodiment of the present invention will be described below with reference to the drawings.
FIG. 2 is a circuit diagram showing an inverter test apparatus according to an embodiment of the present invention. In this figure, the inverter test apparatus applies an inverter under test 1 (first inverter) (hereinafter referred to as inverter 1) and a pseudo load inverter 2 (second inverter) (hereinafter referred to as inverter 2). A
擬似負荷21は、インバータ2と、フィルタ7と、トランス8と、フィルタ9と、変流器10と、モータ模擬運転制御部11(制御手段)とから構成され、インバータ1に接続されて、実際のモータを模擬する。トランス8は、その巻数比によってインバータ1に対してモータ模擬を行うために必要な電圧を得ると同時に、インバータ1とインバータ2の中性電位差による電流を防止する。尚、トランス8は、直流電圧E1と直流電圧E2が互いに絶縁され、制御に必要な電圧関係があれば不要となる。
The
次に、擬似負荷21が実際のモータを模擬する原理を説明する。
インバータ1から出力された矩形波電圧PWM1が、インダクタンスLからなるフィルタ7により正弦波に変換されてトランス8の1次側に加えられる。一方、インバータ2が、交流出力端子からPWM変調された矩形波電圧PWM2を出力し、この矩形波電圧PWM2は、インダクタンスl、コンデンサc、抵抗rからなるフィルタ9を介して基本波の正弦波が取り出され、トランス8の2次側に加えられる。これによりインバータ1とインバータ2がトランス8を介して接続されることとなり、インバータ2の出力電圧の振幅・位相を制御することにより、インバータ1から見たインピーダンスが変化し、実際の負荷であるモータを模擬的に運転した状態とすることができる。これにより、任意の運転条件で任意の負荷におけるインバータ1の試験を行うことができる。
Next, the principle that the
The rectangular wave voltage PWM1 output from the
モータ模擬運転制御部11は、インバータ1から出力される矩形波電圧PWM1のU相及びW相について変流器10によって検出された電流iu ,iwと、矩形波電圧PWM1をフィルタ7を通じて得られる正弦波の電圧Vu ′,Vw ′と、オペレータによって、負荷としてのモータの運転条件およびモータ定数が入力され、これらの定数に基づいてインバータ2を制御する。
The motor simulation
また、モータ模擬運転制御部11に、角度センサ模擬制御部12(制御手段)が設けられている。角度センサ模擬制御部12は、インバータ1からセンサ駆動用信号Seを入力し、模擬角度センサ信号Sθをインバータ1へ出力する。インバータ1は模擬角度センサ信号Sθに基づいて電圧、電流の制御を行う。尚、インバータ1内のスイッチング素子のIGBT(Insulated Gate Bipolar Transistor)Tr1〜Tr6の切換回路は、インバータ1内に含まれている。
Further, the motor simulation
図1は、過電圧保護回路31aの構成を示すブロック図である。絶縁アンプInsOP(増幅手段)は、パワーエレクトロニクスの分野において、主回路系と制御系との相互干渉を防ぐため、入出力間のグランドを分離し、信号伝達を行うアンプである。本実施形態においては、絶縁アンプInsOPは、インバータ1およびインバータ2のグランドと過電圧保護回路31aのグランドを分離して信号伝達を行う。具体的に、絶縁アンプInsOPの入力側のグランドがインバータ1およびインバータ2のグランドと接続され、絶縁アンプInsOPの出力側のグランドが過電圧保護回路31aのグランドと接続される。尚、インバータ1とインバータ2の直流電源が分離されている場合は、インバータ1の直流電源5のマイナス側を絶縁アンプInsOPの入力側のグランドと接続して測定する。
FIG. 1 is a block diagram showing a configuration of the
過電圧保護回路31aは、インバータ1の出力端の相電圧のピーク値を測定して、間接的にE2を検出し、その値が一定値以上であった場合にインバータ2の動作を停止させる。本実施形態において、上述したインバータ1の交流出力端の相電圧のピーク値が、インバータ1の直流入力電圧E2と等しいため、インバータ1の交流出力端の相電圧によって、間接的にインバータ1の直流入力電圧E2を観測する。
The
インバータ1の各相(U、V、W)電圧Vu、Vv、Vwは、それぞれ入力端Ipu、Ipv、Ipwから、ダイオードD311〜D313(相電圧最大値検知手段)のアノード側に接続される。ダイオードD311〜D313のカソード側は共通に接続されると共に、抵抗R311を介して絶縁アンプInsOPの一方の入力端に接続される。絶縁アンプInsOPの他方の入力端は、並列に接続された抵抗R312(相電圧最大値検知手段)とコンデンサC311(相電圧最大値検知手段)を介し、絶縁アンプInsOPの一方の入力端に接続されると共にグランド入力端Gndiに接続される。グランド入力端Gndiは、直流電源5のマイナス側と接続され、グランド入力端Gndiのグランド電位Gdcは、直流電源5のマイナス側の電位と等しくされる。
Each phase (U, V, W) voltage Vu, Vv, Vw of the
絶縁アンプInsOPの出力端が抵抗R313を介してコンパレータCP(比較手段)の非反転入力端子に接続されると共に、コンデンサC313を介して、過電圧保護回路31のグランド電位Gpcに接地される。コンパレータCPの反転入力端子には、基準の電圧源E3のプラス側が接続されている。基準の電圧源E3のマイナス側は過電圧保護回路31aのグランド電位Gpcに接地されている。コンパレータCPの出力端OUTは、モータ模擬運転制御部11に接続されている。
The output terminal of the insulation amplifier InsOP is connected to the non-inverting input terminal of the comparator CP (comparison means) via the resistor R313 and grounded to the ground potential Gpc of the overvoltage protection circuit 31 via the capacitor C313. The positive side of the reference voltage source E3 is connected to the inverting input terminal of the comparator CP. The negative side of the reference voltage source E3 is grounded to the ground potential Gpc of the
次に、第1の実施形態の動作を図2を参照して説明する。
インバータ試験装置の各部の電源が投入され、試験がスタートする。直流電源5はチョッパ回路6に直流電圧E1を供給する。チョッパ回路6はインバータ1の運転状況を制御すべく、直流電圧E1を調整して、インバータ1へ直流電圧E2を供給する。インバータ1は角度センサ模擬制御部12へセンサ駆動用信号Seを出力し、角度センサ模擬制御部12は模擬角度センサ信号Sθをインバータ1へ出力する。インバータ1は模擬角度センサ信号Sθに基づいて電圧、電流の制御を行い、フィルタ7を介して矩形波電圧PWM1をトランス8に供給する。
Next, the operation of the first embodiment will be described with reference to FIG.
Each part of the inverter test equipment is powered on and the test starts. The
一方、擬似負荷21内部では、インバータ2が直流電源5から直流電圧E1を供給される。モータ模擬運転制御部11は、モータ運転条件、モータ定数、電圧Vu ′,Vw ′、電流iu ,iwを受けて、インバータ2を制御するゲート信号を算出し、インバータ2を制御する。インバータ2は、上記定数によりモータを模擬するように制御され、矩形波電圧PWM2を出力し、フィルタ9を介してトランス8に供給する。以上の動作により、実際のモータを模擬する動作を行う。
On the other hand, in the
次に、この実施形態における過電圧保護回路31aの動作を図1と図2を参照して説明する。
インバータ1から出力された相電圧Vu、Vv、Vwが、ダイオードD311〜D313、抵抗R311,R312およびコンデンサC311からなる回路に入力される。相電圧Vu、Vv、Vwのピーク値がコンデンサC311に保持される。このとき、相電圧Vu、Vv、VwをダイオードD311〜D313のアノード側からC311にR311を介して充電する時定数を速くし、R312を介して放電する時定数を遅くするよう、R311、R312、C311を決定する。よって、C311は、相電圧Vu、Vv、Vwのピーク値がさらに高い値に更新されるときに素早く充電され、一方、相電圧Vu、Vv、Vwのピーク値がC311に蓄積されている電圧以下の電圧であるときには、ゆっくり放電されるので、現在蓄積されている電圧値を保持できるようになる。この電圧のピーク値の情報は、絶縁アンプInsOPによって増幅される。この絶縁アンプInsOPの出力は、抵抗R313とコンデンサC313からなるローパスフィルタを介して、コンパレータCPの非反転入力端に入力される。一方、コンパレータCPの反転入力端には、基準電圧E3が入力され、上述したコンパレータCPの非反転入力端の入力電圧と比較される。
Next, the operation of the
The phase voltages Vu, Vv, Vw output from the
ここで、何らかの異常の発生によりインバータ1が停止(IGBT Tr1〜Tr6が全てオフ)すると、インバータ2の出力電圧がトランス8およびフィルタ7を介してインバータ1の出力側へ供給され、これにより、インバータ1の出力側の相電圧Vu、Vv、Vwが上昇する。インバータ1の出力側の相電圧Vu、Vv、Vwが上昇すると、過電圧保護回路31のコンデンサC311の両端電圧が上昇し、絶縁アンプInsOPの出力が上昇する。そして、絶縁アンプInsOPの出力が基準電圧E3を越えると、コンパレータCPの出力が反転し、この反転出力がモータ模擬運転制御部11へ出力される。モータ模擬運転制御部11はこの反転出力を受け、インバータ2を停止させる。
Here, when the
上記実施形態によれば、インバータ試験装置が、被試験インバータの出力電圧を観測し、その値が一定以上であったときに、擬似負荷用インバータの動作を停止させる回路を備えたので、被試験インバータの直流入力コンデンサおよびその周辺回路への耐圧以上の電圧印加による劣化または耐圧破壊を防止することができる。 According to the above embodiment, the inverter test apparatus includes the circuit for observing the output voltage of the inverter under test and stopping the operation of the pseudo load inverter when the value is above a certain value. It is possible to prevent deterioration or breakdown due to voltage application exceeding the withstand voltage to the DC input capacitor of the inverter and its peripheral circuits.
次に、この発明の第2の実施形態について説明する。
第2の実施形態によるインバータ試験装置のブロック構成は図2と類似しているが、過電圧保護回路31bならびに周辺の構成および動作が第1の実施形態における過電圧保護回路31aならびに周辺と異なっている。図3は、第2の実施形態による過電圧保護回路31bの構成を示すブロック図である。図4は、同実施形態のインバータ試験装置の構成を示すブロック図である。
以下、図に従ってこの実施形態の構成を説明する。
Next explained is the second embodiment of the invention.
The block configuration of the inverter test apparatus according to the second embodiment is similar to that of FIG. 2, but the
The configuration of this embodiment will be described below with reference to the drawings.
過電圧保護回路31bは、第1の実施形態による過電圧保護回路31aと比較して、絶縁アンプInsOP、コンパレータCP、抵抗R313、コンデンサC313および基準の電圧源E3は同一であるが、入力端Ipu、Ipv、Ipwと絶縁アンプInsOPとの間の回路構成が異なっている。また、図3ならびに図4は、入力端Gndiが不要になっていることが図1ならびに図2と異なっている。
Compared to the
インバータ1の各相(U、V、W)電圧Vu、Vv、Vwは、それぞれ入力端Ipu、Ipv、Ipwから、ダイオードD321のアノードとダイオードD322のカソードとの、ダイオードD323のアノードとダイオードD324のカソードとの、ダイオードD325のアノードとダイオードD326のカソードとの各接続点に入力される。(D321〜D326)(線間電圧検知手段)のアノード側に接続される。ダイオードD321、D323、D325のカソード側は共通に接続されると共に、絶縁アンプInsOPの一方の入力端に接続される。絶縁アンプInsOPの他方の入力端は、並列に接続された抵抗R321(線間電圧検知手段)とコンデンサC321(線間電圧検知手段)を介し、絶縁アンプInsOPの一方の入力端に接続されると共に、ダイオードD322、D324、D326のアノード側に共通に接続される。尚、絶縁アンプInsOPの出力端からコンパレータCPの出力端OUTまでは図1と同じ構成なので、説明を省略する。
The phase (U, V, W) voltages Vu, Vv, Vw of the
次に、第2の実施形態の過電圧保護回路31bの動作を図3を参照して説明する。
インバータ1から出力された相電圧Vu、Vv、Vwが、ダイオードD321〜D326、抵抗R321およびコンデンサC321からなる回路に入力され、整流される。整流された電圧は、絶縁アンプInsOPによって増幅される。この絶縁アンプInsOPの出力は、抵抗R313とコンデンサC313からなるローパスフィルタを介して、コンパレータCPの非反転入力端に入力される。一方、コンパレータCPの反転入力端には、基準電圧E3が入力され、上述したコンパレータCPの非反転入力端の入力電圧と比較される。
Next, the operation of the
The phase voltages Vu, Vv, Vw output from the
ここで、何らかの異常の発生によりインバータ1が停止(IGBT Tr1〜Tr6が全てオフ)し、且つ、チョッパ回路6も停止すると、インバータ2の出力電圧がトランス8およびフィルタ7を介してインバータ1の出力側へ供給され、これにより、インバータ1の出力側に相電圧Vu、Vv、Vwが印加される。インバータ1の出力側に相電圧Vu、Vv、Vwが印加されると、インバータ1の帰還ダイオードD1〜D6によって整流回路が形成され、インバータ1がPWM制御を行わないことから、インバータ1の各相間の線間電圧とインバータ1の直流電圧E2とが等しくなる。該線間電圧は絶縁アンプInsOPに出力される。そして、絶縁アンプInsOPの出力が基準電圧E3を越えると、コンパレータCPの出力が反転し、この反転出力がモータ模擬運転制御部11へ出力される。モータ模擬運転制御部11はこの反転出力を受け、インバータ2を停止させる。
Here, when some abnormality occurs, the
上記実施形態によれば、インバータ試験装置が、被試験インバータ1の三相出力電圧を整流し、その値が一定以上であったときに、擬似負荷用インバータの動作を停止させる回路構成としたので、被試験インバータ1から過電圧保護回路31bに接続される線は、三相出力分のみとなる。そのため、被試験インバータ1の直流電源5のマイナス側と、過電圧保護回路31b内の絶縁アンプInsOPの入力側のグランドとを接続せず、被試験インバータの出力電圧のピーク値を観測する方法に比して、過電圧保護回路31bから被試験インバータ1への接続箇所を少なくして、被試験インバータ1の直流入力コンデンサおよびその周辺回路への耐圧以上の電圧印加による劣化または耐圧破壊を防止することができる。
特に、被試験インバータ1の直流電源と疑似負荷用のインバータ2の直流電源が絶縁分離されている場合は、被試験インバータ1の直流電源のマイナス側を疑似負荷装置に対して接続することが不要になる点で本発明は有効である。
According to the above embodiment, the inverter test apparatus rectifies the three-phase output voltage of the
In particular, when the DC power source of the inverter under
尚、第1の実施形態並びに第2の実施形態では、過電圧保護回路31内において、絶縁アンプInsOPの出力信号をコンパレータCPに入力してハードウェア的に処理する構成としたが、絶縁アンプInsOPの出力信号をA/Dコンバータを介してCPUに入力して、その値が一定値以上のときに、CPUからの指示によってインバータ2を停止させてもよい。
In the first embodiment and the second embodiment, the output signal of the insulation amplifier InsOP is input to the comparator CP in the overvoltage protection circuit 31 and processed in hardware. An output signal may be input to the CPU via the A / D converter, and when the value is equal to or greater than a certain value, the
以上、本発明の実施形態について図面を参照して詳述したが、具体的な構成はこの実施形態に限られるものではなく、本発明の要旨を逸脱しない範囲での設計変更も含まれる。 As mentioned above, although embodiment of this invention was explained in full detail with reference to drawings, the concrete structure is not restricted to this embodiment, The design change in the range which does not deviate from the summary of this invention is also included.
1 被試験インバータ(第1のインバータ)
2 疑似負荷用インバータ(第2のインバータ)
5 直流電源(電源供給手段)
6 チョッパ回路(電圧調整手段)
7、9 フィルタ
8 トランス
10 変流器
11 モータ模擬運転制御部(制御手段)
12 角度センサ模擬制御部(制御手段)
21 擬似負荷
31a、31b 過電圧保護回路
1 Inverter under test (first inverter)
2 Pseudo load inverter (second inverter)
5 DC power supply (power supply means)
6 Chopper circuit (voltage adjustment means)
7, 9
12 Angle sensor simulation controller (control means)
21
Claims (5)
第1のインバータの実負荷であるモータについて設定された運転条件及びモータ特性に基づいて、前記第2のインバータを制御する制御信号を生成することにより、モータの運転を模擬する制御手段と、
を備えるインバータ試験装置において、
前記第1のインバータの出力電圧を検出し、前記出力電圧に応じて、前記第2のインバータの動作を停止させる過電圧保護回路を設けたことを特徴とするインバータ試験装置。 A second inverter serving as a pseudo load that simulates the operation of the motor with respect to the first inverter under test;
Control means for simulating the operation of the motor by generating a control signal for controlling the second inverter based on the operating conditions and motor characteristics set for the motor that is the actual load of the first inverter;
In an inverter testing apparatus comprising:
An inverter test apparatus comprising: an overvoltage protection circuit that detects an output voltage of the first inverter and stops the operation of the second inverter according to the output voltage.
前記相電圧最大値検出手段の出力信号を増幅する増幅手段と、
前記増幅手段の出力信号を所定の電位と比較し、その結果を前記制御手段に出力する比較手段と、
から構成されることを特徴とする請求項1に記載のインバータ試験装置。 Phase voltage maximum value detecting means for detecting the peak value of the phase voltage of the output of the first inverter, the overvoltage protection circuit;
Amplifying means for amplifying the output signal of the phase voltage maximum value detecting means;
Comparing means for comparing the output signal of the amplifying means with a predetermined potential and outputting the result to the control means;
The inverter test apparatus according to claim 1, comprising:
前記線間電圧検出手段の出力信号を増幅する増幅手段と、
前記増幅手段の出力信号を所定の電位と比較し、その結果を前記制御手段に出力する比較手段と、
から構成されることを特徴とする請求項1に記載のインバータ試験装置。 The overvoltage protection circuit detects a line voltage of the output of the first inverter;
Amplifying means for amplifying the output signal of the line voltage detecting means;
Comparing means for comparing the output signal of the amplifying means with a predetermined potential and outputting the result to the control means;
The inverter test apparatus according to claim 1, comprising:
The inverter test apparatus according to claim 4, wherein the amplifying means is an insulation amplifier that separates input and output grounds and transmits a signal.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003320101A JP4337482B2 (en) | 2003-09-11 | 2003-09-11 | Inverter test equipment |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003320101A JP4337482B2 (en) | 2003-09-11 | 2003-09-11 | Inverter test equipment |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005086990A JP2005086990A (en) | 2005-03-31 |
JP4337482B2 true JP4337482B2 (en) | 2009-09-30 |
Family
ID=34418842
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003320101A Expired - Fee Related JP4337482B2 (en) | 2003-09-11 | 2003-09-11 | Inverter test equipment |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4337482B2 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5334803B2 (en) * | 2009-11-09 | 2013-11-06 | 東洋電機製造株式会社 | Motor simulator |
KR102427488B1 (en) * | 2018-01-23 | 2022-08-02 | 주식회사 플레코 | Motor emulator |
-
2003
- 2003-09-11 JP JP2003320101A patent/JP4337482B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2005086990A (en) | 2005-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU2005290575B2 (en) | Power supply circuit protecting method and apparatus for the same | |
JP3357627B2 (en) | Power supply for arc processing equipment | |
US6437462B1 (en) | Bi-directional DC/DC converter and control method therefor | |
US20160028342A1 (en) | Electric motor drive device | |
US20160245847A1 (en) | Device and method for fault current detection | |
EP3261215B1 (en) | Fault detection system for isolated two-switch exciter drive gate driver | |
KR20130062716A (en) | Power amplifier | |
JPWO2020110225A1 (en) | Power converter | |
TWI511437B (en) | Detection device for power component driver and detection method thereof | |
KR20190032682A (en) | System and method for voltage drop compensation control of power supply device | |
US8030870B2 (en) | Method and device for reducing the influence of a DC component in a load current of an asynchronous three-phase motor | |
JP4337482B2 (en) | Inverter test equipment | |
CN107529348B (en) | Power supply circuit for driving creeping discharge element | |
US9148138B2 (en) | Connection apparatus | |
US11349411B2 (en) | Method for controlling a pulse-width-modulated power converter, control device for a pulse-width-modulated power converter, power converter assembly, and electrical drive system | |
US11258346B2 (en) | Power conversion device and harmonic restraint device | |
KR20160030660A (en) | Circuit of Voltage Sensing and Controlling | |
JP2005086948A (en) | Switching power supply | |
KR20180089319A (en) | Auxiliary power circuit and method of use | |
JP2007066725A (en) | Power source apparatus | |
JP3282321B2 (en) | Inverter device | |
US20240359561A1 (en) | Common-mode current sensing system and protection method for power converters | |
EP4106124A1 (en) | Terminal protection voltage circuit and power supply apparatus | |
JPH05928B2 (en) | ||
JP2017139910A (en) | Electric power conversion system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060908 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090604 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090609 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090622 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4337482 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120710 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120710 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130710 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |