JP4308841B2 - アナログ−デジタル変換器 - Google Patents
アナログ−デジタル変換器 Download PDFInfo
- Publication number
- JP4308841B2 JP4308841B2 JP2006303111A JP2006303111A JP4308841B2 JP 4308841 B2 JP4308841 B2 JP 4308841B2 JP 2006303111 A JP2006303111 A JP 2006303111A JP 2006303111 A JP2006303111 A JP 2006303111A JP 4308841 B2 JP4308841 B2 JP 4308841B2
- Authority
- JP
- Japan
- Prior art keywords
- analog
- digital
- signal
- converter
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0617—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
- H03M1/0675—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
- H03M1/144—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit the steps being performed sequentially in a single stage, i.e. recirculation type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/36—Analogue value compared with reference values simultaneously only, i.e. parallel type
- H03M1/361—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Description
Vr2(2)=b1・q1+b2・q2
Vr2(3)=b1・q1+b2・q2+b3・q3
・・・・・
Vr2(n)=b1・q1+b2・q2+…+bn・qn
・・・・・
と表すことができる。
Vr1(n)=Vr2(n)+q(n+1)
と表すことができる。また、Vr3(n)は、
Vr3(n)=Vr2(n)−q(n+1)
と表すことができる。
qn=VFS・2-n
と表すことができる。
3;103 デジタル−アナログ変換器(DA変換器)
11,12,13;101 比較器
20 比較器出力信号処理回路
21 リングカウンタ
23 修正回路
221,223〜228 逐次比較形AD変換論理回路
Claims (8)
- アナログ信号を出力するデジタル−アナログ変換器と、
入力アナログ信号をそれぞれ異なる第1,第2および第3のアナログ信号と比較する第1,第2および第3の比較器と、
前記第1〜第3の比較器の出力から前記デジタル−アナログ変換器に与えるデジタル信号を制御すると共に、当該デジタル信号を、前記入力アナログ信号をアナログ−デジタル変換したデジタル値として出力する逐次比較用レジスタおよび制御用論理回路と、を備え、
前記逐次比較用レジスタおよび制御用論理回路は、
クロック信号をカウントしてカウント信号を出力するリングカウンタと、
前記第1〜第3の比較器の出力信号、および、前記リングカウンタの出力信号を受け取って、前記デジタル−アナログ変換器に与えるデジタル信号を生成する逐次比較形AD変換論理回路と、を備え、
前記逐次比較形AD変換論理回路は、
上位2ビットのデジタル信号を規定する上位2ビット用逐次比較形AD変換論理回路と、
3ビット以降で最下位ビットよりも1つ手前の各中間ビットのデジタル信号を規定する中間ビット用逐次比較形AD変換論理回路と、
最下位ビットのデジタル信号を規定する最下位ビット用逐次比較形AD変換論理回路と、を備えることを特徴とするアナログ−デジタル変換器。 - 請求項1に記載のアナログ−デジタル変換器において、
前記デジタル−アナログ変換器は、前記第1〜第3のアナログ信号を生成することを特徴とするアナログ−デジタル変換器。 - 請求項2に記載のアナログ−デジタル変換器において、
前記第1のアナログ信号は、前記第2のアナログ信号よりも所定レベルだけ大きく、且つ、
前記第3のアナログ信号は、前記第2のアナログ信号よりも前記所定レベルだけ小さいことを特徴とするアナログ−デジタル変換器。 - 請求項3に記載のアナログ−デジタル変換器において、
前記所定レベルは、前記デジタル−アナログ変換器に与えるデジタル信号のビットによる重みの半分の電圧レベルであることを特徴とするアナログ−デジタル変換器。 - 請求項1に記載のアナログ−デジタル変換器において、
前記デジタル−アナログ変換器は、前記第2のアナログ信号と、該第2のアナログ信号を生成するときに当該デジタル−アナログ変換器に与えるデジタル信号のビットによる重みの半分の電圧レベルの差分アナログ信号と、を生成することを特徴とするアナログ−デジタル変換器。 - 請求項5に記載のアナログ−デジタル変換器において、
前記第1の比較器は、前記第2のアナログ信号に前記差分アナログ信号を加算した信号と前記入力アナログ信号とを比較し、
前記第2の比較器は、前記第2のアナログ信号と前記入力アナログ信号とを比較し、そして、
前記第3の比較器は、前記第2のアナログ信号から前記差分アナログ信号を減算した信号と前記入力アナログ信号とを比較することを特徴とするアナログ−デジタル変換器。 - 請求項1〜6のいずれか1項に記載のアナログ−デジタル変換器において、前記逐次比較用レジスタおよび制御用論理回路は、さらに、
前記第1〜第3の比較器の出力信号を処理して2ビットの信号に変換する比較器出力信号処理回路を備えることを特徴とするアナログ−デジタル変換器。 - 請求項1に記載のアナログ−デジタル変換器において、前記逐次比較用レジスタおよび制御用論理回路は、さらに、
前記上位2ビット用逐次比較形AD変換論理回路で生成される上位2ビットのデジタル信号および前記中間ビット用逐次比較形AD変換論理回路で生成される各中間ビットのデジタル信号および修正用デジタル信号を使用して前記デジタル信号を修正する修正回路を備えることを特徴とすることを特徴とするアナログ−デジタル変換器。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006303111A JP4308841B2 (ja) | 2006-11-08 | 2006-11-08 | アナログ−デジタル変換器 |
US11/889,620 US7561094B2 (en) | 2006-11-08 | 2007-08-15 | Sequential comparison-type AD converter having small size and realizing high speed operation |
CN2007101478082A CN101179274B (zh) | 2006-11-08 | 2007-08-30 | 实现高速操作的小尺寸顺序比较型模拟到数字转换器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006303111A JP4308841B2 (ja) | 2006-11-08 | 2006-11-08 | アナログ−デジタル変換器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008124572A JP2008124572A (ja) | 2008-05-29 |
JP4308841B2 true JP4308841B2 (ja) | 2009-08-05 |
Family
ID=39359296
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006303111A Expired - Fee Related JP4308841B2 (ja) | 2006-11-08 | 2006-11-08 | アナログ−デジタル変換器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7561094B2 (ja) |
JP (1) | JP4308841B2 (ja) |
CN (1) | CN101179274B (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4970365B2 (ja) * | 2008-07-01 | 2012-07-04 | 株式会社東芝 | A/d変換器 |
JP4841664B2 (ja) | 2009-10-21 | 2011-12-21 | 株式会社半導体理工学研究センター | アナログ−デジタル変換器 |
JP5211122B2 (ja) * | 2010-08-31 | 2013-06-12 | 株式会社アドバンテスト | サンプリング装置および試験装置 |
JP2012227623A (ja) * | 2011-04-15 | 2012-11-15 | Toyota Motor Corp | A/dコンバータ、マイコン、故障判定方法 |
JP5436508B2 (ja) | 2011-09-22 | 2014-03-05 | 独立行政法人科学技術振興機構 | アナログ‐デジタル変換器及びアナログ信号をデジタル信号に変換する方法 |
KR101895415B1 (ko) * | 2012-03-27 | 2018-09-06 | 삼성전자주식회사 | 아날로그-디지털 변환 회로와 이를 포함하는 적산 회로 |
DE112012006835A5 (de) * | 2012-08-21 | 2015-05-21 | Technische Hochschule Mittelhessen | Analog-Digitalwandler |
JP6102521B2 (ja) * | 2013-05-29 | 2017-03-29 | 株式会社ソシオネクスト | Sarアナログ・デジタル変換方法およびsarアナログ・デジタル変換回路 |
JP6387690B2 (ja) * | 2014-06-10 | 2018-09-12 | 富士通株式会社 | 逐次比較a/d変換器 |
JP6318952B2 (ja) * | 2014-07-29 | 2018-05-09 | 株式会社ソシオネクスト | アナログデジタル変換回路およびアナログデジタル変換方法 |
JP6939441B2 (ja) * | 2017-11-08 | 2021-09-22 | トヨタ自動車株式会社 | 制御装置 |
CN113014261B (zh) * | 2021-04-21 | 2021-08-10 | 南京航空航天大学 | 一种逐次逼近型adc的备用比较器轮换校准方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4326192A (en) * | 1979-06-11 | 1982-04-20 | International Business Machines Corporation | Sequential successive approximation analog-to-digital converter |
US4940981A (en) * | 1989-02-08 | 1990-07-10 | Burr-Brown Corporation | Dual analog-to-digital converter with single successive approximation register |
JP2687940B2 (ja) * | 1995-06-23 | 1997-12-08 | 日本電気株式会社 | A/d変換器 |
JP3805850B2 (ja) | 1997-01-20 | 2006-08-09 | 日本テキサス・インスツルメンツ株式会社 | A/dコンバータ |
JP2002026731A (ja) | 2000-07-04 | 2002-01-25 | Mitsubishi Electric Corp | 逐次比較型a/dコンバータ |
JP4004390B2 (ja) * | 2002-11-28 | 2007-11-07 | 三洋電機株式会社 | 逐次比較型adコンバータおよびマイクロコンピュータ |
JP4690105B2 (ja) * | 2005-04-26 | 2011-06-01 | パナソニック株式会社 | 逐次比較型a/dコンバータ |
US7477177B2 (en) * | 2006-09-13 | 2009-01-13 | Advantest Corporation | A-D converter, A-D convert method, and A-D convert program |
-
2006
- 2006-11-08 JP JP2006303111A patent/JP4308841B2/ja not_active Expired - Fee Related
-
2007
- 2007-08-15 US US11/889,620 patent/US7561094B2/en not_active Expired - Fee Related
- 2007-08-30 CN CN2007101478082A patent/CN101179274B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN101179274A (zh) | 2008-05-14 |
US7561094B2 (en) | 2009-07-14 |
US20080106453A1 (en) | 2008-05-08 |
CN101179274B (zh) | 2010-10-27 |
JP2008124572A (ja) | 2008-05-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4308841B2 (ja) | アナログ−デジタル変換器 | |
US6373423B1 (en) | Flash analog-to-digital conversion system and method with reduced comparators | |
US6828927B1 (en) | Successive approximation analog-to-digital converter with pre-loaded SAR registers | |
US6232908B1 (en) | A/D converter having a dynamic encoder | |
JP6036311B2 (ja) | アナログ−デジタル変換回路及びアナログ−デジタル変換方法 | |
US7986253B2 (en) | Method and apparatus for digital error correction for binary successive approximation ADC | |
JP3281621B2 (ja) | 高精度da変換回路 | |
Ogawa et al. | SAR ADC algorithm with redundancy | |
US6380881B2 (en) | Successive approximation A/D converter capable of error correction | |
KR20070109856A (ko) | 인코드 회로 및 아날로그-디지털 변환기 | |
US5463395A (en) | Semi-flash type A/D converter employing a correction encoder for eliminating errors in the output signals due to noise, and a corresponding method therefor | |
US7456774B2 (en) | Encoder circuit and A/D conversion circuit | |
US6222476B1 (en) | Architecture to reduce errors due to metastability in analog to digital converters | |
US8106807B2 (en) | Bubble correction in a flash analog-to-digital converter | |
US5315301A (en) | Binary data generating circuit and A/D converter having immunity to noise | |
US6388602B1 (en) | Bubble and meta-stability error immune gray-code encoder for high-speed A/D converters | |
US8258992B2 (en) | Analog-to-digital converter | |
EP1150433B1 (en) | Flash type analog-to-digital converter | |
JP2006121378A (ja) | A/d変換装置 | |
JP2015130587A (ja) | A/d変換器およびa/d変換方法 | |
JP2004289759A (ja) | A/d変換器 | |
JP2007036877A (ja) | A/d変換器 | |
US20230163776A1 (en) | Analog-to-digital converter and method for analog-to-digital conversion | |
JP4630488B2 (ja) | デジタル・アナログ変換回路 | |
JP2778057B2 (ja) | Ad変換回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080901 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080909 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081017 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090407 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090501 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120515 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120515 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130515 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140515 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |