JP4212551B2 - 半導体集積回路装置 - Google Patents
半導体集積回路装置 Download PDFInfo
- Publication number
- JP4212551B2 JP4212551B2 JP2004366329A JP2004366329A JP4212551B2 JP 4212551 B2 JP4212551 B2 JP 4212551B2 JP 2004366329 A JP2004366329 A JP 2004366329A JP 2004366329 A JP2004366329 A JP 2004366329A JP 4212551 B2 JP4212551 B2 JP 4212551B2
- Authority
- JP
- Japan
- Prior art keywords
- side switching
- switching element
- region
- low
- semiconductor substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 92
- 239000000758 substrate Substances 0.000 claims description 58
- 230000005669 field effect Effects 0.000 claims description 49
- 239000010410 layer Substances 0.000 description 99
- 238000010586 diagram Methods 0.000 description 20
- 238000006243 chemical reaction Methods 0.000 description 15
- 230000003071 parasitic effect Effects 0.000 description 14
- 230000002093 peripheral effect Effects 0.000 description 8
- 239000011229 interlayer Substances 0.000 description 6
- 230000008859 change Effects 0.000 description 5
- 230000009467 reduction Effects 0.000 description 5
- 238000000034 method Methods 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229920005591 polysilicon Polymers 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000011156 evaluation Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 239000000470 constituent Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7833—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
- H01L29/7835—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Dc-Dc Converters (AREA)
Description
MAX1710評価キット、「製品カタログ Maxim Integrated Products」、マキシム・ジャパン株式会社、1998年、p.1−7
まず、この発明の第1の実施の形態の半導体装置について説明する。
次に、この発明の第2の実施の形態の半導体装置について説明する。
これにより、出力端子TOに接続された負荷が小さいときには、ハイサイドスイッチング素子におけるゲートのドライブ損失(ハイサイドスイッチング素子のゲート容量を駆動するのに使われる電力)を減らすことができる。これは、電流をセンスし、制御回路17にフィードバックしたものだが、出力電圧VOUTの設定値からの変動幅でフィードバックしたものでも適用できる。この結果、低負荷時において、DC−DCコンバータにおける変換効率の低下を低減することができる。
次に、この発明の第3の実施の形態の半導体装置について説明する。
次に、この発明の第4の実施の形態の半導体装置について説明する。
次に、この発明の第5の実施の形態の半導体装置について説明する。
前記第1の半導体基板とは別の第2の半導体基板上に形成され、ドレインにインダクタンスが接続され、ソースに基準電位が供給されたローサイドスイッチング素子とを具備することを特徴とする。
Claims (7)
- 第1の半導体基板上に形成され、電流通路の一端に入力電圧が供給され、前記電流通路の他端がインダクタンスに接続された複数のハイサイドスイッチング素子と、
前記複数のハイサイドスイッチング素子が形成された前記第1の半導体基板上に形成され、前記複数のハイサイドスイッチング素子を駆動する複数の第1のドライバー回路と、
前記第1の半導体基板とは別の第2の半導体基板上に形成され、ドレインに前記インダクタンスが接続され、ソースに基準電位が供給されたローサイドスイッチング素子とを具備し、
前記複数のハイサイドスイッチング素子の各々に対応して前記複数の第1のドライバー回路の各々が設けられていることを特徴とする半導体装置。 - 前記ローサイドスイッチング素子は、前記第2の半導体基板の表面から裏面に電流が通過する縦型MOS電界効果トランジスタであって、
前記ハイサイドスイッチング素子は、前記第1の半導体基板の表面領域にソース領域とドレイン領域が形成されたMOS電界効果トランジスタであることを特徴とする請求項1に記載の半導体装置。 - 前記第1の半導体基板上に形成され、前記ローサイドスイッチング素子を駆動する第2のドライバー回路をさらに具備することを特徴とする請求項1または2に記載の半導体装置。
- 前記ローサイドスイッチング素子は複数のゲートパッドを有し、前記複数のゲートパッドは前記第2のドライバー回路に接続されていることを特徴とする請求項3に記載の半導体装置。
- 半導体基板上に形成され、電流通路の一端に入力電圧が供給され、前記電流通路の他端がインダクタンスに接続された複数のハイサイドスイッチング素子と、
前記複数のハイサイドスイッチング素子が形成された前記半導体基板上に形成され、前記複数のハイサイドスイッチング素子を駆動する複数のハイサイドドライバー回路と、
前記複数のハイサイドスイッチング素子及び前記複数のハイサイドドライバー回路が形成された前記半導体基板上に形成され、ドレインが前記複数のハイサイドスイッチング素子の前記電流通路の他端と前記インダクタンスとの間に接続され、ソースに基準電位が供給されたローサイドスイッチング素子と、
前記複数のハイサイドスイッチング素子、前記複数のハイサイドドライバー回路、及びローサイドスイッチング素子が形成された前記半導体基板上に形成され、前記ローサイドスイッチング素子を駆動するローサイドドライバー回路とを具備し、
前記複数のハイサイドスイッチング素子の各々に対応して前記複数のハイサイドドライバー回路の各々が設けられていることを特徴とする半導体装置。 - 前記ハイサイドスイッチング素子の前記電流通路の一端の電極上に形成された第1のバンプと、
前記ハイサイドスイッチング素子の前記電流通路の他端の電極上に形成された第2のバンプと、
前記ローサイドスイッチング素子のソースの電極上に形成された第3のバンプとをさらに具備し、
前記第1のバンプと前記第2のバンプとが交互に配置され、前記第2のバンプと前記第3のバンプとが交互に配置されていることを特徴とする請求項1または5に記載の半導体装置。 - 半導体基板上の第1領域に形成された複数の第1のパワーMOS電界効果トランジスタと、
前記半導体基板上の第2領域に形成された複数の第2のパワーMOS電界効果トランジスタと、
前記第1領域と前記第2領域との間の前記半導体基板上に形成され、前記複数の第1、第2のパワーMOS電界効果トランジスタのいずれか一方を駆動する複数の第1のスイッチング回路と、
前記複数の第1、第2のパワーMOS電界効果トランジスタのいずれか他方を駆動する複数の第2のスイッチング回路と、
を具備することを特徴とする半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004366329A JP4212551B2 (ja) | 2003-12-18 | 2004-12-17 | 半導体集積回路装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003420771 | 2003-12-18 | ||
JP2004366329A JP4212551B2 (ja) | 2003-12-18 | 2004-12-17 | 半導体集積回路装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005203766A JP2005203766A (ja) | 2005-07-28 |
JP4212551B2 true JP4212551B2 (ja) | 2009-01-21 |
Family
ID=34829271
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004366329A Expired - Fee Related JP4212551B2 (ja) | 2003-12-18 | 2004-12-17 | 半導体集積回路装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4212551B2 (ja) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4784737B2 (ja) * | 2005-10-21 | 2011-10-05 | セイコーエプソン株式会社 | 半導体装置 |
JP2007252113A (ja) * | 2006-03-16 | 2007-09-27 | Ricoh Co Ltd | スイッチングレギュレータ |
JP4895104B2 (ja) * | 2006-07-06 | 2012-03-14 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP5054359B2 (ja) * | 2006-12-01 | 2012-10-24 | パナソニック株式会社 | 半導体集積回路及びその製造方法 |
JP2009044831A (ja) * | 2007-08-08 | 2009-02-26 | Renesas Technology Corp | 電源装置 |
JP2009044085A (ja) * | 2007-08-10 | 2009-02-26 | Mitsumi Electric Co Ltd | Mosトランジスタ及びこれを用いた半導体集積回路装置 |
JP2009260215A (ja) * | 2008-03-25 | 2009-11-05 | Toshiba Corp | 半導体装置 |
JP5612268B2 (ja) * | 2008-03-28 | 2014-10-22 | 株式会社東芝 | 半導体装置及びdc−dcコンバータ |
JP5297104B2 (ja) | 2008-07-01 | 2013-09-25 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP5656644B2 (ja) | 2008-12-19 | 2015-01-21 | 株式会社アドバンテスト | 半導体装置、半導体装置の製造方法およびスイッチ回路 |
JP2011100932A (ja) * | 2009-11-09 | 2011-05-19 | Toshiba Corp | 半導体パッケージ及びdc−dcコンバータ |
JP5584090B2 (ja) | 2010-10-22 | 2014-09-03 | トランスフォーム・ジャパン株式会社 | Dc−dcコンバータ |
KR101250649B1 (ko) * | 2011-12-26 | 2013-04-03 | 삼성전기주식회사 | 반도체 소자 및 이의 제조 방법 |
US9118241B2 (en) * | 2012-06-13 | 2015-08-25 | Intel Deutschland Gmbh | Switched-mode power supply and a two-phase DC to DC converter having switches and a filter that deliver current from a node among converter stages |
US9646965B2 (en) * | 2014-01-30 | 2017-05-09 | Texas Instruments Incorporated | Monolithically integrated transistors for a buck converter using source down MOSFET |
JP6331471B2 (ja) * | 2014-02-28 | 2018-05-30 | パナソニック株式会社 | 窒化物半導体装置 |
JP6530199B2 (ja) * | 2015-02-20 | 2019-06-12 | ローム株式会社 | 半導体装置 |
-
2004
- 2004-12-17 JP JP2004366329A patent/JP4212551B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2005203766A (ja) | 2005-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7579669B2 (en) | Semiconductor device including power MOS field-effect transistor and driver circuit driving thereof | |
JP4212551B2 (ja) | 半導体集積回路装置 | |
US8049479B2 (en) | DC/DC converter package having separate logic and power ground terminals | |
JP4477952B2 (ja) | 半導体装置、dc/dcコンバータおよび電源システム | |
JP4124981B2 (ja) | 電力用半導体装置および電源回路 | |
JP5297104B2 (ja) | 半導体装置 | |
KR101193904B1 (ko) | 양방향 레벨 시프트 회로를 구비한 파워 소자 | |
US7838902B2 (en) | Single-chip common-drain JFET device and its applications | |
JP2006509360A (ja) | 集積ハーフブリッジ電力回路 | |
US20160064373A1 (en) | Semiconductor device | |
US9978862B2 (en) | Power transistor with at least partially integrated driver stage | |
US8023276B2 (en) | Circuit arrangement comprising having plurality of half bridges | |
JP5191689B2 (ja) | 半導体装置 | |
TWI492353B (zh) | 使用外部驅動器ic之雙電力轉換器封裝 | |
JP2021176163A (ja) | 半導体装置 | |
JP5962843B2 (ja) | 半導体装置 | |
JP2007242671A (ja) | 半導体集積回路 | |
JP4405529B2 (ja) | 半導体装置 | |
JP2007234983A (ja) | 半導体集積回路 | |
KR20060090679A (ko) | 하향 변환기 | |
JP2021192400A (ja) | 半導体装置 | |
JP4758787B2 (ja) | 半導体集積回路 | |
US20230208301A1 (en) | Electronic circuit and buck converter including the electronic circuit | |
US7732890B2 (en) | Integrated circuit with high voltage junction structure | |
US20110109295A1 (en) | Semiconductor device and dc-dc converter |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070405 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080115 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080317 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080729 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080929 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20081021 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20081028 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111107 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111107 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121107 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131107 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |