JP4137897B2 - 受信装置 - Google Patents
受信装置 Download PDFInfo
- Publication number
- JP4137897B2 JP4137897B2 JP2005032588A JP2005032588A JP4137897B2 JP 4137897 B2 JP4137897 B2 JP 4137897B2 JP 2005032588 A JP2005032588 A JP 2005032588A JP 2005032588 A JP2005032588 A JP 2005032588A JP 4137897 B2 JP4137897 B2 JP 4137897B2
- Authority
- JP
- Japan
- Prior art keywords
- gain
- reference level
- amplifiers
- state
- amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Noise Elimination (AREA)
- Circuits Of Receivers In General (AREA)
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
Description
シー・タカハシ他(C. Takahashi et al.)、「1.9GHz・シリコン・ダイレクト・コンバージョン・レシーバ・IC・フォー・QPSK・モジュレーション・システム」("A 1.9 GHz Si direct conversion receiver IC for QPSK modulation system")、テク・ディグ・オブ・インターナショナル・ソリッドステート・サーキッツ・コンファレンス(Tech. Dig. of International Solid-State Circuits Conference (ISSCC 1995))、(米国)、1995年、pp.138−139
Pout1=Gh・Pin1+Gl・Pin2/Bout …(1)
Pout2=Gl・Pin2+Gh・Pin1/Bout …(2)
(ただし、Pin1は低雑音増幅器3aへの入力レベル、Pin2は低雑音増幅器3bへの入力レベルである。)
となる。
Pin1=−55dBm …(3)
Pin2=−45dBm …(4)
Gh=15dB …(5)
Gl=−15dB …(6)
Bout=20dB …(7)
とすると、式(2)の第1項および第2項は
Gl・Pin2=−60dBm
Gh・Pin1/Bout=−60dBm
となる。よって、低雑音増幅器3bの出力においては、所望の信号であるPin2に関する信号レベルと干渉信号となるPin1に関する信号レベルが同じになっており、受信特性が劣化する。
Gl・Pin2=−60dBm
Gl・Pin1/Bout=−90dBm
となる。よって、低雑音増幅器3bの出力においては、所望の信号であるPin2に関する信号レベルは干渉信号となるPin1に関する信号レベルに対して30dBmレベルが高く干渉は大きく軽減される。
Gl・Pin1=−70dBm
Gl・Pin2/Bout=−80dBm
となり、所望の信号であるPin1に関する信号レベルは干渉信号となるPin2に関する信号レベルに対して10dBmレベルが高く問題が生じる干渉のレベルではない。
Pout1=Gh・Pin1+Gh・Pin2/Bout …(8)
Pout2=Gh・Pin2+Gh・Pin1/Bout …(9)
を呈する状態から、
Pout1=Gl・Pin1+Gl・Pin2/Bout …(8)
Pout2=Gl・Pin2+Gl・Pin1/Bout …(9)
を呈する状態に切り替えられる。これは、すでに説明したように、切り替え前後とも問題となる干渉を生じさせるものではない。その他の各低雑音増幅器3a、3b、…、3N間も同様である。
Claims (4)
- 複数の入力信号それぞれを第1の利得で増幅する第1の状態または、前記第1の利得よりも高い第2の利得で前記複数の入力信号を増幅する第2の状態で動作する複数の増幅器と、
前記複数の増幅器の出力信号のレベルを集約して、前記増幅器が、前記第1の状態または第2の状態のどちらで動作すべきかを評価する評価部と、
前記複数の増幅器が前記第1の状態であり、前記複数の増幅器の出力信号のレベルの1つが過小となり、前記評価部が前記複数の増幅器が前記第2の状態で動作するべきと評価した場合、前記複数の増幅器の動作状態を前記第1の状態から第2の状態に切り換える制御を行う利得制御部と
を具備することを特徴とする受信装置。 - 複数の入力信号それぞれをおのおの所定利得で増幅する複数の増幅器と、
前記複数の増幅器の出力信号のレベルのうち所定の範囲内にある最大のものと基準レベルとを比較して評価する評価部と、
前記評価部の比較の結果、前記所定の範囲内かつ前記基準レベルを越えるレベルの出力信号があり、前記所定の範囲外かつ前記基準レベルより小さいレベルの出力信号がある場合に、前記所定の範囲外にあるレベルの出力信号を増幅した増幅器以外の前記複数の増幅器の利得を下げる制御を行う利得制御部と
を具備することを特徴とする受信装置。 - 前記評価部が、前記基準レベルとして第1の基準レベルと該第1のレベルより小さな第2の基準レベルとを有し、前記第1の基準レベルを比較対象がこれを下方から上方に横切るときの基準レベルとし、前記第2の基準レベルを比較対象がこれを上方から下方に横切るときの基準レベルとすることを特徴とする請求項2記載の受信装置。
- 前記評価部が、前記第1の基準レベルと前記第2の基準レベルとを組み合わせた基準レベルの組を複数有していることを特徴とする請求項2記載の受信装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005032588A JP4137897B2 (ja) | 2005-02-09 | 2005-02-09 | 受信装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005032588A JP4137897B2 (ja) | 2005-02-09 | 2005-02-09 | 受信装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006222601A JP2006222601A (ja) | 2006-08-24 |
JP4137897B2 true JP4137897B2 (ja) | 2008-08-20 |
Family
ID=36984634
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005032588A Expired - Fee Related JP4137897B2 (ja) | 2005-02-09 | 2005-02-09 | 受信装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4137897B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7729674B2 (en) * | 2007-01-09 | 2010-06-01 | Skyworks Solutions, Inc. | Multiband or multimode receiver with shared bias circuit |
JP2010136137A (ja) * | 2008-12-05 | 2010-06-17 | Sony Corp | 受信装置および方法、並びにプログラム |
WO2011132768A1 (ja) * | 2010-04-22 | 2011-10-27 | 三洋電機株式会社 | 移動体放送受信装置 |
JP5032676B2 (ja) * | 2011-01-28 | 2012-09-26 | 株式会社東芝 | 無線通信装置、情報処理装置および同装置のアンテナ制御方法 |
JP2014049929A (ja) * | 2012-08-31 | 2014-03-17 | Asahi Kasei Electronics Co Ltd | 送信器 |
-
2005
- 2005-02-09 JP JP2005032588A patent/JP4137897B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2006222601A (ja) | 2006-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN211744452U (zh) | 高频电路以及通信装置 | |
EP1484840B1 (en) | Radio frequency variable gain amplifier with linearity insensitive to gain | |
US20070298748A1 (en) | Multiple Input Multiple Output Signal Receiving Apparatus with Optimized Performance | |
US20190222238A1 (en) | Radio frequency front-end transmission method and transmission module, chip, and communications terminal | |
US9331736B2 (en) | Method and apparatus for processing signals at time division duplex transceiver | |
JP2008277882A (ja) | 増幅回路および無線通信装置 | |
US9473081B2 (en) | Circuits and methods for reducing supply sensitivity in a power amplifier | |
US9859930B2 (en) | Multi-path low-noise amplifier and associated low-noise amplifier module and receiver | |
US7355471B2 (en) | Circuit for DC offset cancellation | |
JP4137897B2 (ja) | 受信装置 | |
US9729212B1 (en) | Radio apparatus and receiving method | |
KR20130065485A (ko) | 저잡음 증폭 회로를 포함하는 수신장치 및 이의 입력 신호 처리 방법 | |
US20180138995A1 (en) | Apparatus and method for measuring broadband passive intermodulation distortion signal | |
US6864746B2 (en) | Dual gain amplification low noise amplifier | |
US11277165B2 (en) | Radio frequency front-end transmission module, chip, and communications terminal | |
KR20160082471A (ko) | 통신 시스템에서 전력 제어 장치 및 방법 | |
JP5822784B2 (ja) | 電力増幅装置、電力増幅方法 | |
CN101432974A (zh) | 具有优化性能的多输入多输出信号接收设备 | |
US7200370B2 (en) | Power amplifier having enhanced swing cascode architecture | |
KR100315704B1 (ko) | 히스테리시스특성의자동이득제어기능을갖는휴대용무선수신기 | |
CN220985670U (zh) | 一种射频收发电路 | |
CN111628791B (zh) | 讯号接收电路以及无线通讯系统 | |
US20170366150A1 (en) | Amplification apparatus having single-input multi-output structure | |
Kim et al. | LNA topologies for RX carrier aggregation | |
JP5504569B2 (ja) | 受信機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080215 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080226 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080428 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080603 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080604 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110613 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |