JP4137060B2 - 半導体メモリおよびダイナミックメモリセルの電荷蓄積方法 - Google Patents
半導体メモリおよびダイナミックメモリセルの電荷蓄積方法 Download PDFInfo
- Publication number
- JP4137060B2 JP4137060B2 JP2004569094A JP2004569094A JP4137060B2 JP 4137060 B2 JP4137060 B2 JP 4137060B2 JP 2004569094 A JP2004569094 A JP 2004569094A JP 2004569094 A JP2004569094 A JP 2004569094A JP 4137060 B2 JP4137060 B2 JP 4137060B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- memory cell
- sense amplifier
- bit line
- word lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 53
- 238000000034 method Methods 0.000 title claims description 26
- 230000004044 response Effects 0.000 claims description 41
- 230000004913 activation Effects 0.000 claims description 26
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 12
- 238000009825 accumulation Methods 0.000 claims description 9
- 230000003321 amplification Effects 0.000 claims description 8
- 230000009849 deactivation Effects 0.000 claims description 8
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 8
- 230000000873 masking effect Effects 0.000 claims description 5
- 230000003213 activating effect Effects 0.000 claims description 2
- 238000012360 testing method Methods 0.000 description 81
- 230000014759 maintenance of location Effects 0.000 description 23
- 230000008859 change Effects 0.000 description 14
- 239000003990 capacitor Substances 0.000 description 13
- 238000011156 evaluation Methods 0.000 description 12
- 238000010586 diagram Methods 0.000 description 7
- 230000006870 function Effects 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 238000012546 transfer Methods 0.000 description 4
- HCUOEKSZWPGJIM-YBRHCDHNSA-N (e,2e)-2-hydroxyimino-6-methoxy-4-methyl-5-nitrohex-3-enamide Chemical group COCC([N+]([O-])=O)\C(C)=C\C(=N/O)\C(N)=O HCUOEKSZWPGJIM-YBRHCDHNSA-N 0.000 description 3
- 101001109689 Homo sapiens Nuclear receptor subfamily 4 group A member 3 Proteins 0.000 description 3
- 101000598778 Homo sapiens Protein OSCP1 Proteins 0.000 description 3
- 101001067395 Mus musculus Phospholipid scramblase 1 Proteins 0.000 description 3
- 102100022673 Nuclear receptor subfamily 4 group A member 3 Human genes 0.000 description 3
- 230000000630 rising effect Effects 0.000 description 3
- XJCLWVXTCRQIDI-UHFFFAOYSA-N Sulfallate Chemical compound CCN(CC)C(=S)SCC(Cl)=C XJCLWVXTCRQIDI-UHFFFAOYSA-N 0.000 description 2
- 230000002779 inactivation Effects 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002401 inhibitory effect Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000011158 quantitative evaluation Methods 0.000 description 1
- 230000002829 reductive effect Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000007858 starting material Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4087—Address decoders, e.g. bit - or word line decoders; Multiple line decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/22—Control and timing of internal memory operations
- G11C2207/229—Timing of a write operation
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Description
コマンド制御回路10は、外部端子から供給されるコマンド信号CMD(例えば、チップイネーブル信号/CE、書き込みイネーブル信号/WE、出力イネーブル信号/OEなど)を受信する。コマンド制御回路10は、受信したコマンド信号CMDに応じて、読み出し動作を実行するための読み出し制御信号RDZおよび書き込み動作を実行するための書き込み制御信号WRZを出力する。また、コマンド制御回路10は、通常動作モードで禁止している所定の組み合わせのコマンド信号CMDを受けたときに、試験モード信号DSRZを出力する。FCRAMは、試験モード信号DSRZの出力により通常動作モードから試験モードに移行する。
ここで、CsはメモリセルMCの容量、CblはセンスアンプSAの寄生容量を含むビット線BLZ(またはBLX)の容量、VstはメモリセルMCの電圧(セルストレージ電圧)、ViicはセンスアンプSAに供給される電源電圧である。
図7では、メモリセルMCの容量Csを30fF、ビット線BLZ(またはBLX)の容量Cblを160fFとして計算している。
(付記1)
複数のダイナミックメモリセル、前記メモリセルにそれぞれ接続された複数のワード線、および前記メモリセルに接続されたビット線を有するメモリアレイと、
前記ビット線上の信号量を増幅するセンスアンプと、
第1選択期間に、前記メモリセルの一部を前記ビット線に接続するために所定数の第1ワード線を多重選択し、前記第1選択期間後の第2選択期間に、前記第1ワード線を多重選択した状態で、前記メモリセルの別の一部を前記ビット線に接続するために所定数の第2ワード線を多重選択するワード線制御回路と、
前記第1選択期間に前記センスアンプを活性化し、前記第2選択期間に前記センスアンプを非活性化するセンスアンプ制御回路とを備えていることを特徴とする半導体メモリ。(付記2)
付記1の半導体メモリにおいて、
前記センスアンプ制御回路は、
前記メモリセルのアクセスを開始するアクセス開始信号に応答してセンスアンプ活性化信号を活性化し、前記メモリセルのアクセスを終了するアクセス終了信号に応答して前記センスアンプ活性化信号を非活性化するセンスアンプ信号生成回路と、
前記第1選択期間における最後のアクセスサイクルを除くアクセスサイクルに、前記センスアンプ活性化信号の非活性化を禁止するために前記アクセス終了信号の受け付けをマスクするセンスアンプマスク回路とを備え、
前記センスアンプは、前記センスアンプ活性化信号の活性化中に動作することを特徴とする半導体メモリ。
(付記3)
付記1の半導体メモリにおいて、
前記ワード線制御回路は、
前記ワード線のいずれかを選択するためのデコード信号をそれぞれ生成するためにアドレス信号をデコードする複数のデコード回路を備え、
前記各デコード回路は、前記第1および第2選択期間に、前記デコード信号を出力し続けるために、前記デコード信号をラッチするラッチ回路を備えていることを特徴とする半導体メモリ。
(付記4)
付記1の半導体メモリにおいて、
前記ビット線を所定の電圧にプリチャージするプリチャージ回路と、
前記第1および第2選択期間に、前記プリチャージ回路の動作を停止させるプリチャージ制御回路とを備えていることを特徴とする半導体メモリ。
(付記5)
付記4の半導体メモリにおいて、
前記プリチャージ制御回路は、
前記メモリセルのアクセスを開始するアクセス開始信号に応答してプリチャージ制御信号を活性化し、前記メモリセルのアクセスを終了するアクセス終了信号に応答して前記プリチャージ制御信号を非活性化するプリチャージ信号生成回路と、
前記第1選択期間に、前記プリチャージ制御信号の非活性化を禁止するために、前記アクセス終了信号の受け付けをマスクするプリチャージマスク回路とを備え、
前記プリチャージ回路は、前記プリチャージ制御信号の活性化中に動作することを特徴とする半導体メモリ。
(付記6)
付記1の半導体メモリにおいて、
前記ワード線制御回路は、前記第1ワード線の一つを最初に選択し、前記センスアンプの活性化後に前記第1ワード線の残りを選択することを特徴とする半導体メモリ。
(付記7)
付記6の半導体メモリにおいて、
前記第1選択期間にアクセスされるメモリセルのうち、少なくとも最初に選択される前記第1ワード線の一つに接続されるメモリセルは、予め第1論理レベルが書き込まれ、前記第2選択期間にアクセスされるメモリセルは、予め第2論理レベルが書き込まれることを特徴とする半導体メモリ。
(付記8)
付記1の半導体メモリにおいて、
前記ワード線制御回路は、前記第1ワード線を同時に選択することを特徴とする半導体メモリ。
(付記9)
付記8の半導体メモリにおいて、
前記第1選択期間にアクセスされるメモリセルは、予め第1論理レベルが書き込まれ、
前記第2選択期間にアクセスされるメモリセルは、予め第2論理レベルが書き込まれることを特徴とする半導体メモリ。
(付記10)
付記1の半導体メモリにおいて、
前記第1および第2選択期間は、前記メモリセルのデータ保持特性を評価するための試験モード中に設定されることを特徴とする半導体メモリ。
(付記11)
第1選択期間に、複数のダイナミックメモリセルにそれぞれ接続された所定数の第1ワード線を多重選択し、
前記メモリセルに接続されたビット線上の信号量を増幅するためにセンスアンプを活性化し、
信号量の増幅後に前記センスアンプを非活性化し、
前記第1ワード線を選択した状態で、複数のダイナミックメモリセルにそれぞれ接続された所定数の第2ワード線を多重選択し、
前記第1ワード線に接続された前記メモリセルの蓄積電荷および前記ビット線の蓄積電荷を、前記第2ワード線に接続された前記メモリセルに再分配することを特徴とするダイナミックメモリセルの電荷蓄積方法。
(付記12)
付記11のダイナミックメモリセルの電荷蓄積方法において、
電荷を再分配した後に、前記第1および第2ワード線を非選択し、
所定時間後に、前記メモリセルの少なくともいずれかからデータを読み出すことを特徴とするダイナミックメモリセルの電荷蓄積方法。
(付記13)
付記11のダイナミックメモリセルの電荷蓄積方法において、
前記第1ワード線の一つを最初に選択し、前記センスアンプの活性化後に前記第1ワード線の残りを選択することを特徴とするダイナミックメモリセルの電荷蓄積方法。
(付記14)
付記13のダイナミックメモリセルの電荷蓄積方法において、
前記第1選択期間にアクセスされるメモリセルのうち、少なくとも最初に選択される前記第1ワード線の一つに接続されるメモリセルは、予め第1論理レベルが書き込まれ、前記第2選択期間にアクセスされるメモリセルは、予め第2論理レベルが書き込まれることを特徴とするダイナミックメモリセルの電荷蓄積方法。
(付記15)
付記11のダイナミックメモリセルの電荷蓄積方法において、
前記第1ワード線を同時に選択することを特徴とするダイナミックメモリセルの電荷蓄積方法。
(付記16)
付記15のダイナミックメモリセルの電荷蓄積方法において、
前記第1選択期間にアクセスされるメモリセルは、予め第1論理レベルが書き込まれ、前記第2選択期間にアクセスされるメモリセルは、予め第2論理レベルが書き込まれることを特徴とするダイナミックメモリセルの電荷蓄積方法。
(付記17)
付記11のダイナミックメモリセルの電荷蓄積方法において、
前記第1および第2選択期間は、前記メモリセルのデータ保持特性を評価するための試験モード中に設定されることを特徴とするダイナミックメモリセルの電荷蓄積方法。
路のプリチャージマスク回路は、第1選択期間に、アクセス終了信号の受け付けをマスクする。このマスクにより、プリチャージ制御信号の非活性化が禁止される。このため、プリチャージマスク回路により、第1選択期間中、ビット線のプリチャージ動作を停止し続けることができる。
12 モードレジスタ
14 リフレッシュタイマ
16 リフレッシュ制御回路
18 リフレッシュアドレスカウンタ
20 アドレス入力回路
22 データ入出力回路
24 アドレス切替回路
26 コア制御回路
28 メモリコア
30 試験制御回路
32 センスアンプ制御回路
34 プリチャージ制御回路
Claims (10)
- 複数のダイナミックメモリセル、前記メモリセルにそれぞれ接続された複数のワード線、および前記メモリセルに接続されたビット線を有するメモリアレイと、
前記ビット線上の信号量を増幅するセンスアンプと、
第1選択期間に、前記メモリセルの一部を前記ビット線に接続するために所定数の第1ワード線を多重選択し、前記第1選択期間後の第2選択期間に、前記第1ワード線を多重選択した状態で、前記メモリセルの別の一部を前記ビット線に接続するために所定数の第2ワード線を多重選択するワード線制御回路と、
前記第1選択期間に前記センスアンプを活性化し、前記第2選択期間に前記センスアンプを非活性化するセンスアンプ制御回路とを備えていることを特徴とする半導体メモリ。 - 請求項1の半導体メモリにおいて、
前記センスアンプ制御回路は、
前記メモリセルのアクセスを開始するアクセス開始信号に応答してセンスアンプ活性化信号を活性化し、前記メモリセルのアクセスを終了するアクセス終了信号に応答して前記センスアンプ活性化信号を非活性化するセンスアンプ信号生成回路と、
前記第1選択期間における最後のアクセスサイクルを除くアクセスサイクルに、前記センスアンプ活性化信号の非活性化を禁止するために前記アクセス終了信号の受け付けをマスクするセンスアンプマスク回路とを備え、
前記センスアンプは、前記センスアンプ活性化信号の活性化中に動作することを特徴とする半導体メモリ。 - 請求項1の半導体メモリにおいて、
前記ワード線制御回路は、
前記ワード線のいずれかを選択するためのデコード信号をそれぞれ生成するためにアドレス信号をデコードする複数のデコード回路を備え、
前記各デコード回路は、前記第1および第2選択期間に、前記デコード信号を出力し続けるために、前記デコード信号をラッチするラッチ回路を備えていることを特徴とする半導体メモリ。 - 請求項1の半導体メモリにおいて、
前記ビット線を所定の電圧にプリチャージするプリチャージ回路と、
前記第1および第2選択期間に、前記プリチャージ回路の動作を停止させるプリチャージ制御回路とを備えていることを特徴とする半導体メモリ。 - 請求項1の半導体メモリにおいて、
前記ワード線制御回路は、前記第1ワード線の一つを最初に選択し、前記センスアンプの活性化後に前記第1ワード線の残りを選択することを特徴とする半導体メモリ。 - 請求項1の半導体メモリにおいて、
前記ワード線制御回路は、前記第1ワード線を同時に選択することを特徴とする半導体メモリ。 - 第1選択期間に、複数のダイナミックメモリセルにそれぞれ接続された所定数の第1ワード線を多重選択し、
前記メモリセルに接続されたビット線上の信号量を増幅するためにセンスアンプを活性化し、
信号量の増幅後に前記センスアンプを非活性化し、
前記第1ワード線を選択した状態で、複数のダイナミックメモリセルにそれぞれ接続された所定数の第2ワード線を多重選択し、
前記第1ワード線に接続された前記メモリセルの蓄積電荷および前記ビット線の蓄積電荷を、前記第2ワード線に接続された前記メモリセルに再分配することを特徴とするダイナミックメモリセルの電荷蓄積方法。 - 請求項7のダイナミックメモリセルの電荷蓄積方法において、
電荷を再分配した後に、前記第1および第2ワード線を非選択し、
所定時間後に、前記メモリセルの少なくともいずれかからデータを読み出すことを特徴とするダイナミックメモリセルの電荷蓄積方法。 - 請求項7のダイナミックメモリセルの電荷蓄積方法において、
前記第1ワード線の一つを最初に選択し、前記センスアンプの活性化後に前記第1ワード線の残りを選択することを特徴とするダイナミックメモリセルの電荷蓄積方法。 - 請求項7のダイナミックメモリセルの電荷蓄積方法において、
前記第1ワード線を同時に選択することを特徴とするダイナミックメモリセルの電荷蓄積方法。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2003/002638 WO2004079745A1 (ja) | 2003-03-06 | 2003-03-06 | 半導体メモリおよびダイナミックメモリセルの電荷蓄積方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2004079745A1 JPWO2004079745A1 (ja) | 2006-06-08 |
JP4137060B2 true JP4137060B2 (ja) | 2008-08-20 |
Family
ID=32948258
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004569094A Expired - Fee Related JP4137060B2 (ja) | 2003-03-06 | 2003-03-06 | 半導体メモリおよびダイナミックメモリセルの電荷蓄積方法 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP4137060B2 (ja) |
WO (1) | WO2004079745A1 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5114894B2 (ja) * | 2006-08-31 | 2013-01-09 | 富士通セミコンダクター株式会社 | 半導体記憶装置の試験方法及びその半導体記憶装置 |
JP5623688B2 (ja) * | 2007-10-29 | 2014-11-12 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体記憶装置、および欠陥セルテスト方法 |
JP2009245497A (ja) * | 2008-03-31 | 2009-10-22 | Elpida Memory Inc | 半導体記憶装置及びその不良検出方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3076606B2 (ja) * | 1990-12-14 | 2000-08-14 | 富士通株式会社 | 半導体記憶装置およびその検査方法 |
JP3199862B2 (ja) * | 1992-08-12 | 2001-08-20 | 日本テキサス・インスツルメンツ株式会社 | 半導体記憶装置 |
JPH06176598A (ja) * | 1992-12-07 | 1994-06-24 | Nec Corp | ダイナミック型半導体メモリ回路 |
JP3238806B2 (ja) * | 1993-10-01 | 2001-12-17 | 三菱電機株式会社 | 半導体記憶装置 |
JP3344926B2 (ja) * | 1997-05-30 | 2002-11-18 | 富士通株式会社 | ワード線多重選択可能な半導体記憶装置 |
EP0947994A3 (en) * | 1998-03-30 | 2004-02-18 | Siemens Aktiengesellschaft | Reduced signal test for dynamic random access memory |
JP4808856B2 (ja) * | 2001-04-06 | 2011-11-02 | 富士通セミコンダクター株式会社 | 半導体記憶装置 |
-
2003
- 2003-03-06 JP JP2004569094A patent/JP4137060B2/ja not_active Expired - Fee Related
- 2003-03-06 WO PCT/JP2003/002638 patent/WO2004079745A1/ja active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2004079745A1 (ja) | 2004-09-16 |
JPWO2004079745A1 (ja) | 2006-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6829192B2 (en) | Semiconductor memory | |
US7710809B2 (en) | Self refresh operation of semiconductor memory device | |
US20160148668A1 (en) | Cell array, memory, and memory system including the same | |
KR100992470B1 (ko) | 반도체 메모리 및 시스템 | |
US7301843B2 (en) | Semiconductor memory device having complete hidden refresh function | |
KR100881650B1 (ko) | 반도체 메모리 | |
US6542426B2 (en) | Cell data protection circuit in semiconductor memory device and method of driving refresh mode | |
JP4579247B2 (ja) | 半導体メモリ | |
JP4440118B2 (ja) | 半導体メモリ | |
EP1528571A2 (en) | Wordline boost circuit for DRAM | |
JP4137060B2 (ja) | 半導体メモリおよびダイナミックメモリセルの電荷蓄積方法 | |
KR20010102846A (ko) | 동기형 반도체 기억 장치 | |
US6667919B1 (en) | Semiconductor memory device and test method thereof using row compression test mode | |
KR100666024B1 (ko) | 반도체 메모리 | |
JP2005092978A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080513 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080603 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110613 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110613 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110613 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110613 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110613 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110613 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120613 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |