JP4097866B2 - Display device - Google Patents
Display device Download PDFInfo
- Publication number
- JP4097866B2 JP4097866B2 JP35211399A JP35211399A JP4097866B2 JP 4097866 B2 JP4097866 B2 JP 4097866B2 JP 35211399 A JP35211399 A JP 35211399A JP 35211399 A JP35211399 A JP 35211399A JP 4097866 B2 JP4097866 B2 JP 4097866B2
- Authority
- JP
- Japan
- Prior art keywords
- position detection
- drive signal
- sample
- signal
- timing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Position Input By Displaying (AREA)
- User Interface Of Digital Computer (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、ペンなどによる接触入力位置を検出するタッチパネル方式の入力位置検出装置を備えた液晶パネルなどの表示装置に係り、特に、検出する位置情報からノイズを除去する機構に関するものである。
【0002】
【従来の技術】
携帯情報端末やキーボードを省略した表示装置に用いられる液晶パネル(以下、LCDと称する)などの表示パネルには、ペンなどによって接触入力された位置を検出するタッチパネル方式の入力位置検出装置(タブレット)が備えられているものが多い。表示パネルと入力位置検出装置とを組み合わせたものは、画像データの表示を行うとともに外部からの入力を受け付ける入出力装置となる。図4にこのような入出力装置51の一般的な構成例を示す。同図に示すように、入力位置検出装置52は表示パネル(LCD)53に極めて密接に配置される。入力位置検出装置52は、例えば特開平6−318137号公報に開示されているように、表示パネル53とガラス基板で絶縁されており、該ガラス基板上にX軸座標検出用の透明電極とY軸座標検出用の透明電極とが絶縁スペーサを介して対向した構成である。
【0003】
ペンなどによって入力位置検出装置52が押圧されると、押圧された位置の透明電極同士が接触する。このときにそれぞれの透明電極に電圧印加を行うと、押圧位置に応じた電圧が各透明電極から出力される。この電圧は、X座標を表す位置検出信号、およびY座標を表す位置検出信号として検出され、A/D変換器54に入力される。A/D変換器54はアナログの位置検出信号のサンプルを行ってデジタル信号に変換する。
【0004】
【発明が解決しようとする課題】
しかしながら、上述した従来の表示装置では、図4に示すように入力位置検出装置52が表示パネル53に接近しているために、入力位置検出装置52の位置検出信号に表示パネル53の駆動信号からノイズBが重畳し、位置検出信号のサンプルを誤りやすいという問題がある。
【0005】
例えば表示パネル53がLCDである場合、図5に示すように、LCD駆動信号Aが周期パルスの交流化信号としてLCDに供給されていると、該パルスの立ち上がりおよび立ち下がりタイミングで入力位置検出装置52の位置検出信号にノイズBが重畳する。A/D変換器54による位置検出信号のサンプルは、入力位置検出装置52への接触によって発生する位置検出要求信号Cに基づいて開始されるが、位置検出要求信号Cの発生タイミングからサンプル開始タイミングまでの時間は、マイコンなどの処理時間によって決まるため、同図のt1,t2といったようにランダムとなる。
【0006】
従来の表示装置におけるA/D変換器54には、逐次比較変換方式のようにサンプルホールド(S/H)回路が設けられたものが使用されており、極めて短いサンプル時間で取り込んだS/Hパルスに対し、ホールド時間内に設定されるA/D変換時間TadでA/D変換を行う。従って、同図に示すようにサンプル開始タイミングが位置検出要求信号Cの発生タイミングから時間t1後となって、サンプルを行う期間がLCD駆動信号Aの立ち上がりタイミングに一致する位置検出サンプル信号S4には、該立ち上がりタイミングで発生するノイズBが重畳し、位置情報に大きな誤差を含むことになる。また、サンプル開始タイミングが位置検出要求信号Cの発生タイミングから時間t2後となって、サンプルを行う期間がLCD駆動信号Aの立ち上がりあるいは立ち下がりタイミングからずれる位置検出サンプル信号S5には、ノイズBが重畳しないため、正確な位置検出信号がA/D変換器54に取り込まれる。
【0007】
従って、このようなサンプル開始タイミングの違いで位置検出情報に大きなばらつきが発生するのを防止しようとすると、T>Tadの場合は1回のデータ取り込みにおいてサンプルを数回行い、各データを比較して不良データを判別するといった複雑な処理を行う必要がある。
【0008】
一方、T<Tadとなるような場合には、サンプルを行う期間とノイズ発生タイミングとが一致する確率が高くなるため、上述のように数回のサンプル値を比較する方法ではノイズBの影響を回避することができない。従って、このような周期Tが短い場合のノイズ対策としては、位置情報を検出する際に予めLCD駆動回路によってLCD駆動信号Aの供給を停止する方法が採用されている。しかしこの場合、サンプル開始タイミングとLCD駆動タイミングとを調整する必要があるため、その制御回路および処理手順が複雑になってしまう。
【0009】
また、特開平6−318137号公報には、交流化信号を検出して、その安定部分に同期させてタブレットからの座標検出信号のサンプルを行うことにより、LCDからのノイズが影響しないようにする方法が開示されている。しかし、この方法では、サンプル期間が交流化信号の安定部分となるようにサンプル開始タイミングを調整する複雑な制御が必要になる。
【0010】
本発明は上記従来の問題点に鑑みなされたものであり、その目的は、表示パネルの駆動信号によるノイズの影響を容易に回避して、入力位置検出装置による位置検出を正確に行うことのできる表示装置を提供することにある。
【0011】
【課題を解決するための手段】
本発明の表示装置は、上記課題を解決するために、周期パルスを駆動信号として駆動される表示パネルに、外部からの接触による入力位置を検出する入力位置検出装置を備えた表示装置において、上記入力位置検出装置から出力される位置検出信号を積分することによってサンプルを行うサンプル手段を有し、上記サンプル手段のサンプル開始タイミングを、上記駆動信号が所定の位相となるタイミングに一致させることを特徴としている。
【0012】
上記の発明によれば、入力位置検出装置から出力される位置検出信号を積分することによってサンプルを行うサンプル手段を設ける。サンプル手段としては積分型のA/D変換器や、非積分型のA/D変換器の前段に設ける積分回路などが挙げられる。これにより、表示パネルの駆動信号から位置検出信号に重畳されるノイズの、積分値に占める割合を小さくすることができるので、サンプルで得た信号に対するノイズの影響を回避することができる。
【0013】
また、サンプル手段のサンプル開始タイミングを、表示パネルの駆動信号が所定の位相となるタイミングに一致させる。このようにタイミングの一致を行うには、例えば表示パネルの駆動信号を生成する際に用いるクロック信号を分周するなどして得た信号によって、サンプル手段の動作を制御するようにすればよい。これにより、駆動信号の位相に対してサンプルを行う期間が各サンプル間で固定されるので、駆動信号から重畳するノイズの量のばらつきを容易に抑えることができる。また、積分によるサンプルを行うので、サンプル開始タイミングを駆動信号のいずれの位相のタイミングに一致させるようにしても、各サンプルで重畳するノイズ量のばらつきは抑えられる。
【0014】
この結果、表示パネルの駆動信号によるノイズの影響を容易に回避して、入力位置検出装置による位置検出を正確に行うことのできる表示装置を提供することができる。
【0015】
さらに本発明の表示装置は、上記課題を解決するために、上記サンプル開始タイミングを、上記駆動信号のレベルが反転するタイミングに同期させることを特徴としている。
【0016】
上記の発明によれば、サンプル開始タイミングを、表示パネルの駆動信号のレベルが反転するタイミング、すなわち駆動信号からのノイズが発生するタイミングに同期させる。従って、駆動信号の生成源となるクロック信号を分周することにより駆動信号に同期した信号を得て、その信号のレベルが反転するタイミングを用いてサンプルを開始すればよいので、制御が容易になる。
【0017】
さらに本発明の表示装置は、上記課題を解決するために、上記駆動信号のレベルが反転してから次にレベルが反転するまでの一定レベル時間が、上記サンプル手段における積分時間よりも長い場合に、積分が上記一定レベル時間内に行われるように上記サンプル開始タイミングを決定することを特徴としている。
【0018】
上記の発明によれば、駆動信号の一定レベル時間が積分時間よりも長い場合に、積分を該一定レベル時間内に、すなわち駆動信号からのノイズが発生しない期間内に行う。従って、積分値にはノイズが全く重畳せず、より正確なサンプルを行うことができる。
【0019】
さらに本発明の表示装置は、上記課題を解決するために、上記サンプル手段における積分時間を上記駆動信号の周期の整数倍とすることを特徴としている。
【0020】
上記の発明によれば、積分時間を駆動信号の周期の整数倍とする。従って、例えば駆動信号の周期が、最低限必要な積分時間よりも短くなって、サンプルで得られる信号へのノイズ重畳量が多くなってしまう場合でも、積分量に占めるノイズの割合を小さくしてその影響を回避することができる。またこれにより、サンプル開始の際に予め駆動信号の供給の停止を行うといった複雑な制御が不要となる。
【0021】
【発明の実施の形態】
本発明の表示装置を具現する実施の一形態について図1ないし図3を用いて説明すれば以下の通りである。
【0022】
図2に、本実施の形態に係る表示装置1の構成を示す。表示装置1は、表示パネル2aと入力位置検出装置2bとからなる入出力部2、表示パネル駆動回路3、入力位置検出装置駆動回路4、A/D変換回路5aとA/D変換制御回路5bとからなるA/D変換部5、クロック発振回路6aと分周回路6b・6c・6dとからなる信号発生部6、および演算・制御部7を備えている。
【0023】
入出力部2において、表示パネル2aは例えばLCDからなり、入力位置検出装置2bは表示パネル2a上に密接して一体的に設けられる前述と同様のタブレットである。入力位置検出装置2bは、ペンによる接触などの動作開始イベントが発生すると、位置検出要求信号Cを後述する演算・制御部7へ出力する。表示パネル駆動回路3は表示パネル2aを駆動する回路で、LCD駆動信号Aとして交流化信号など必要な動作信号を生成して表示パネル2aに供給する。入力位置検出装置駆動回路4は入力位置検出装置2bの透明電極に印加する電圧など必要な制御信号を生成する。入力位置検出装置駆動回路4によって入力位置検出装置2bが駆動されると、入力位置検出装置2bからA/D変換回路5aに向けて位置検出信号が出力される。
【0024】
A/D変換部5において、A/D変換回路5aはΔ−Σ変換方式、二重積分方式、帰還型パルス幅変調方式などのA/D変換に用いられる積分型のA/D変換器からなる。もしくは、A/D変換回路5aとして、図3に示すように、非積分型のA/D変換器12と、その前段にボルテージフォロア回路13、スイッチ14、およびコンデンサ15からなる入力積分回路11とを組み合わせたものでもよい。後者の場合、スイッチ14は、積分時にボルテージフォロア回路13とコンデンサ15とを接続し、A/D変換時にコンデンサ15とA/D変換器12とを接続するように切り換え制御される。また、A/D変換制御回路5bはA/D変換回路5aを駆動するために必要な制御信号を生成する回路である。
【0025】
信号発生部6において、クロック発振回路6aは表示装置1のベースクロックCKを生成する回路であり、分周回路6b・6c・6dは該ベースクロックCKを分周して、それぞれ表示パネル駆動回路3の出力信号を生成するための動作クロックCK1、入力位置検出装置駆動回路4の出力信号を生成するための動作クロックCK2、A/D変換回路5aの動作クロックCK3を生成する。動作クロックCK3はA/D変換動作用のカウントクロックである。各分周回路6b・6c・6dは同一発振回路で生成されたクロックを分周するため、各動作クロックCK1・CK2・CK3のレベル反転タイミングは最も周波数の高い動作クロック(例えばCK1)のレベル反転タイミングに一致している。このように、A/D変換回路5aの動作クロックCK3と表示パネル駆動回路3の動作クロックCK1との位相が合っているため、A/D変換における積分時間周期を、表示パネル2aのLCD駆動信号Aと同期を取りながらその周期に一致するように選択することができる。
【0026】
演算・制御部7は、表示パネル駆動回路3、入力位置検出装置駆動回路4、およびA/D変換制御回路5bに対してON/OFFなど一連の動作制御を行うとともに、A/D変換回路5aからのA/D出力を用いて入力位置情報の演算を行うものである。特に、入力位置検出装置2bから位置検出要求信号Cが入力されると、入力位置検出装置駆動回路4およびA/D変換制御回路5bに駆動開始の指示を行う信号を出力する。
【0027】
次に、上記の構成の表示装置1の動作を図1のタイミングチャートを用いて説明する。まず、LCD駆動信号Aの周期Tが、A/D変換回路5aの積分時間Tsよりも長い場合について説明する。本実施の形態では、積分時間Tsはサンプル時間を指す。入力位置検出装置2bにペンなどにより入力が行われると、入力位置検出装置2bから演算・制御部7に位置検出要求信号Cが出力される。これにより、入力位置検出装置駆動回路4が演算・制御部7の制御によって、分周回路6bからの動作クロックCK2を基に入力位置検出装置2bへの制御信号を出力する。入力位置検出装置2bは、入力位置のX座標あるいはY座標に応じたアナログの電圧を位置検出信号としてA/D変換回路5aに出力する。
【0028】
また、A/D変換制御回路5bが演算・制御部7の制御によってA/D変換回路5aの動作制御を開始し、A/D変換回路5aは分周回路6dからの動作クロックCK3を基にして位置検出信号のサンプルを開始する。積分時間Tsでサンプルの対象となる位置検出信号が、図1に示す位置検出サンプル信号S1である。位置検出要求信号Cが出力されてからサンプルを開始するまでに要する時間は、サンプル開始用の信号が立ち上がるまでの時間t1となる。
【0029】
ここで、動作クロックCK3と分周回路6bから出力される動作クロックCK1とは、クロック発振回路6aからの同一のベースクロックCKを分周することにより生成したものである。前述したようにA/D変換回路5aの動作クロックCK3と表示パネル駆動回路3の動作クロックCK1との位相が合っているため、サンプル開始タイミングをLCD駆動信号Aに同期させることができる。
【0030】
これにより、LCD駆動信号Aの立ち上がりタイミングに一致するサンプル開始タイミングには、LCD駆動信号AからのノイズBが位置検出サンプル信号S1に重畳し、さらにサンプル期間中にLCD駆動信号Aの立ち下がりタイミングが含まれていると、このタイミングにおいてもノイズBが重畳することになる。しかし、A/D変換の対象はA/D変換回路5aによる積分の値であるので、A/D変換回路5aの入力信号の変化分は積分時間Ts内で平均化される。従って、ノイズBが積分値に占める割合は小さくなり、サンプルで得た信号に対するノイズBの影響を回避することができる。
【0031】
また、上例ではサンプル開始タイミングをLCD駆動信号Aの立ち上がりタイミングに一致させるようにしたが、LCD駆動信号Aの立ち下がりタイミングに一致させるようにしてもよい。このようにサンプル開始タイミングをLCD駆動信号Aのレベルが反転するタイミングに一致させる制御は、分周回路6dからの動作クロックCK3を直接用いることができるので、容易である。
【0032】
さらには、各サンプル開始タイミングを、LCD駆動信号Aのレベル反転タイミングを含め、LCD駆動信号Aが所定の位相となるタイミングに一致させるようにしてもよい。これにより、LCD駆動信号Aの位相に対してサンプルを行う期間が各サンプル間で固定される。従って、従来のように複数回のサンプルを行って演算処理する手間が省け、LCD駆動信号Aから重畳するノイズ量のばらつきを容易に抑えることができる。また、積分によるサンプルを行うので、サンプル開始タイミングをLCD駆動信号Aのいずれの位相のタイミングに一致させるようにしても、各サンプルで重畳するノイズ量のばらつきは抑えられる。
【0033】
さらに、図1に示すように、LCD駆動信号Aの一定レベル時間Tc(同図では“Low”レベル時間であるが“High”レベル時間でもよい。)が積分時間Tsよりも長い場合には、位置検出サンプル信号S2のようにサンプル開始タイミングをLCD駆動信号Aのレベル反転タイミングから所定時間Tdだけずらして、積分を該一定レベル時間Tc内に行うようにしてもよい。この場合、サンプルをLCD駆動信号AからのノイズBが発生しない期間内に行うので、積分値にはノイズが全く重畳せず、より正確なサンプルを行うことができる。
【0034】
次に、LCD駆動信号Aの周期Tが積分時間Tsよりも短い場合について説明する。サンプル値を正確なデジタル信号に変換するために積分時間Tsがある程度必要であるが、LCD駆動信号Aの周期Tが最低限必要な積分時間Tsよりも短くなる場合がある。この場合、位置検出要求信号Cを基にサンプルが開始されるが、LCD駆動信号Aの周期Tが積分時間Tsよりも短いため、サンプル期間中にLCD駆動信号Aのレベル反転が3回以上行われることになる。従って、LCD駆動信号Aから積分値に混入するノイズ量の割合がT>Tsの場合よりも大きくなるので、これを避けるため、図1に示す位置検出サンプル信号S3のように、サンプル開始タイミングをLCD駆動信号Aの立ち上がりタイミングに同期させて、積分時間TsをLCD駆動信号Aの周期Tの整数倍に設定する。
【0035】
積分時間Tsをこのように設定することで、LCD駆動信号Aのn周期(nは整数)の時間nTを通して位置検出サンプル信号S3に重畳する全ノイズの、1周期当たりの平均ΔVは、各周期で重畳するノイズ量をそれぞれΔV1,ΔV2,…,ΔVnとすると、
ΔV=(ΔV1+ΔV2+…+ΔVn)/n
となる。サンプル開始タイミングをLCD駆動信号Aの立ち上がりタイミングに同期させているため、各サンプルに対して同数のノイズパルスが重畳され、ΔVはほぼ同量になる。ΔVは各サンプルの積分値に対するオフセット値となるが、実際の位置検出信号に対し、各サンプルで同じ値がオフセット値となるだけであるので、問題とはならない。また、積分時間Tsを長く設定することは、各サンプルにおける積分値のばらつきの低減にもつながる。
【0036】
なお、サンプル開始タイミングはLCD駆動信号Aの立ち下がりタイミングに同期させてもよく、LCD駆動信号Aのレベル反転タイミングに同期させる制御は、分周回路6dからの動作クロックCK3を直接用いることができるので、容易である。さらには、各サンプル開始タイミングを、LCD駆動信号Aのレベル反転タイミングを含め、LCD駆動信号Aが所定の位相となるタイミングに一致させるようにしてもよい。この関係さえ保てば、ΔVを各サンプル間でほぼ同一にすることができる。
【0037】
以上に説明したように、本実施の形態の表示装置1によれば、入力位置検出装置2bから出力される位置検出信号を積分することによってサンプルを行い、サンプル開始タイミングを、LCD駆動信号Aが所定の位相となるタイミングに一致させる。従って、LCD駆動信号Aによるノイズの影響を容易に回避して、入力位置検出装置2bによる位置検出を正確に行うことができる。
【0038】
また、積分時間TsをLCD駆動信号Aの周期Tの整数倍とすることにより、LCD駆動信号Aの周期が、最低限必要な積分時間よりも短くなって、サンプルで得られる信号へのノイズ重畳量が多くなってしまう場合でも、積分量に占めるノイズの割合を小さくしてその影響を回避することができる。またこれにより、サンプル開始の際に予めLCD駆動信号Aの供給の停止を行うといった複雑な制御が不要となる。
【0039】
なお、本実施の形態では本発明をLCDを用いた表示装置に適用した例について説明したが、これに限らず、プラズマディスプレイパネルや蛍光表示管など、表示パネルの駆動信号、特にパルス信号から発生する周期的なノイズが位置検出時にA/D変換の誤差となるような表示装置の全てに本発明が適用される。
【0040】
【発明の効果】
本発明の表示装置は、以上のように、入力位置検出装置から出力される位置検出信号を積分することによってサンプルを行うサンプル手段を有し、上記サンプル手段のサンプル開始タイミングを、駆動信号が所定の位相となるタイミングに一致させる構成である。
【0041】
それゆえ、表示パネルの駆動信号から位置検出信号に重畳されるノイズの、積分値に占める割合を小さくすることができるので、サンプルで得た信号に対するノイズの影響を回避することができる。また、サンプル開始タイミングを駆動信号のいずれの位相のタイミングに一致させるようにしてもよく、駆動信号の位相に対してサンプルを行う期間が各サンプル間で固定されるので、駆動信号から重畳するノイズの量のばらつきを容易に抑えることができる。
【0042】
この結果、表示パネルの駆動信号によるノイズの影響を容易に回避して、入力位置検出装置による位置検出を正確に行うことのできる表示装置を提供することができるという効果を奏する。
【0043】
さらに本発明の表示装置は、以上のように、上記サンプル開始タイミングを、上記駆動信号のレベルが反転するタイミングに同期させる構成である。
【0044】
それゆえ、駆動信号の生成源となるクロック信号を分周することにより駆動信号に同期した信号を得て、その信号のレベルが反転するタイミングを用いてサンプルを開始すればよいので、制御が容易になるという効果を奏する。
【0045】
さらに本発明の表示装置は、以上のように、上記駆動信号のレベルが反転してから次にレベルが反転するまでの一定レベル時間が、上記サンプル手段における積分時間よりも長い場合に、積分が上記一定レベル時間内に行われるように上記サンプル開始タイミングを決定する構成である。
【0046】
それゆえ、駆動信号の一定レベル時間が積分時間よりも長い場合に、積分を駆動信号からのノイズが発生しない期間内に行う。従って、積分値にはノイズが全く重畳せず、より正確なサンプルを行うことができるという効果を奏する。
【0047】
さらに本発明の表示装置は、以上のように、上記サンプル手段における積分時間を上記駆動信号の周期の整数倍とする構成である。
【0048】
それゆえ、例えば駆動信号の周期が、最低限必要な積分時間よりも短くなって、サンプルで得られる信号へのノイズ重畳量が多くなってしまう場合でも、積分量に占めるノイズの割合を小さくしてその影響を回避することができるという効果を奏する。またこれにより、サンプル開始の際に予め駆動信号の供給の停止を行うといった複雑な制御が不要となるという効果を奏する。
【図面の簡単な説明】
【図1】本発明の実施の一形態における表示装置のサンプル動作を説明するタイミングチャートである。
【図2】本発明の実施の一形態における表示装置の構成を示すブロック図である。
【図3】図2の表示装置に用いられるA/D変換回路の一例を示す回路図である。
【図4】従来の表示装置の構成の一部を示す説明図である。
【図5】図4の表示装置のサンプル動作を説明するタイミングチャートである。
【符号の説明】
1 表示装置
2a 表示パネル
2b 入力位置検出装置
5a A/D変換回路(サンプル手段)
11 入力積分回路(サンプル手段)
A LCD駆動信号(駆動信号)
B ノイズ
T 周期
Tc 一定レベル時間
Ts 積分時間[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a display device such as a liquid crystal panel provided with a touch panel type input position detection device that detects a touch input position using a pen or the like, and more particularly to a mechanism for removing noise from position information to be detected.
[0002]
[Prior art]
A touch panel type input position detection device (tablet) for detecting a position touched by a pen or the like on a display panel such as a liquid crystal panel (hereinafter referred to as LCD) used in a display device without a portable information terminal or a keyboard Many are equipped with. A combination of the display panel and the input position detection device serves as an input / output device that displays image data and receives external input. FIG. 4 shows a typical configuration example of such an input /
[0003]
When the input position detection device 52 is pressed with a pen or the like, the transparent electrodes at the pressed positions come into contact with each other. At this time, when a voltage is applied to each transparent electrode, a voltage corresponding to the pressed position is output from each transparent electrode. This voltage is detected as a position detection signal representing the X coordinate and a position detection signal representing the Y coordinate, and is input to the A /
[0004]
[Problems to be solved by the invention]
However, in the conventional display device described above, since the input position detection device 52 is close to the display panel 53 as shown in FIG. 4, the position detection signal of the input position detection device 52 is changed from the drive signal of the display panel 53. There is a problem that the noise B is superimposed and the sample of the position detection signal is likely to be erroneous.
[0005]
For example, when the display panel 53 is an LCD, as shown in FIG. 5, when the LCD drive signal A is supplied to the LCD as an alternating signal of a periodic pulse, the input position detecting device is at the rising and falling timings of the pulse. Noise B is superimposed on the position detection signal 52. The sample of the position detection signal by the A /
[0006]
As the A /
[0007]
Therefore, in order to prevent such a large variation in position detection information due to the difference in sample start timing, when T> Tad, samples are taken several times in one data acquisition, and each data is compared. Therefore, it is necessary to perform complicated processing such as determining defective data.
[0008]
On the other hand, if T <Tad, the probability that the sampling period coincides with the noise generation timing increases. Therefore, in the method of comparing sample values several times as described above, the influence of noise B is affected. It cannot be avoided. Therefore, as a countermeasure against noise when the period T is short, a method of stopping the supply of the LCD drive signal A by the LCD drive circuit in advance when detecting position information is employed. However, in this case, since it is necessary to adjust the sample start timing and the LCD drive timing, the control circuit and the processing procedure become complicated.
[0009]
Japanese Patent Laid-Open No. 6-318137 discloses a method for detecting an AC signal and sampling a coordinate detection signal from a tablet in synchronization with a stable portion thereof, so that noise from the LCD is not affected. A method is disclosed. However, this method requires complicated control for adjusting the sample start timing so that the sample period becomes a stable portion of the AC signal.
[0010]
The present invention has been made in view of the above-described conventional problems, and an object of the present invention is to easily avoid the influence of noise caused by a display panel drive signal and accurately perform position detection by an input position detection device. It is to provide a display device.
[0011]
[Means for Solving the Problems]
In order to solve the above-described problem, the display device of the present invention is a display device including an input position detection device that detects an input position due to external contact on a display panel that is driven using a periodic pulse as a drive signal. Sample means for performing sampling by integrating the position detection signal output from the input position detection device, and the sample start timing of the sampling means is made to coincide with the timing at which the drive signal becomes a predetermined phase. It is said.
[0012]
According to the above invention, the sample means for performing sampling by integrating the position detection signal output from the input position detection device is provided. Examples of the sampling means include an integration type A / D converter and an integration circuit provided in the preceding stage of the non-integration type A / D converter. Thereby, since the ratio of the noise superimposed on the position detection signal from the drive signal of the display panel to the integrated value can be reduced, it is possible to avoid the influence of the noise on the signal obtained by the sample.
[0013]
Further, the sampling start timing of the sampling means is made to coincide with the timing at which the drive signal of the display panel has a predetermined phase. In order to match the timing in this way, the operation of the sampling means may be controlled by a signal obtained by, for example, dividing a clock signal used when generating a display panel drive signal. As a result, the sample period for the phase of the drive signal is fixed between the samples, so that variations in the amount of noise superimposed from the drive signal can be easily suppressed. In addition, since sampling by integration is performed, variation in the amount of noise superimposed on each sample can be suppressed even if the sample start timing is made to coincide with any phase timing of the drive signal.
[0014]
As a result, it is possible to provide a display device that can easily avoid the influence of noise due to the drive signal of the display panel and can accurately perform position detection by the input position detection device.
[0015]
Furthermore, in order to solve the above problems, the display device of the present invention is characterized in that the sample start timing is synchronized with a timing at which the level of the drive signal is inverted.
[0016]
According to the above invention, the sample start timing is synchronized with the timing at which the level of the drive signal of the display panel is inverted, that is, the timing at which noise from the drive signal is generated. Therefore, it is possible to obtain a signal synchronized with the drive signal by dividing the clock signal that is the generation source of the drive signal, and to start sampling using the timing at which the level of the signal is inverted. Become.
[0017]
Further, in order to solve the above-described problem, the display device of the present invention is provided when a certain level time from when the level of the drive signal is inverted to when the level is inverted is longer than the integration time in the sample means. The sampling start timing is determined so that the integration is performed within the fixed level time.
[0018]
According to the above invention, when the constant level time of the drive signal is longer than the integration time, the integration is performed within the constant level time, that is, within a period in which noise from the drive signal does not occur. Therefore, no noise is superimposed on the integral value, and a more accurate sample can be performed.
[0019]
Further, in order to solve the above problems, the display device of the present invention is characterized in that the integration time in the sample means is an integral multiple of the period of the drive signal.
[0020]
According to the above invention, the integration time is an integral multiple of the period of the drive signal. Therefore, for example, even when the period of the drive signal is shorter than the minimum necessary integration time and the amount of noise superimposed on the signal obtained by the sample increases, the ratio of noise to the integration amount is reduced. The influence can be avoided. This also eliminates the need for complicated control such as stopping the supply of drive signals in advance at the start of sampling.
[0021]
DETAILED DESCRIPTION OF THE INVENTION
An embodiment of the display device of the present invention will be described with reference to FIGS. 1 to 3 as follows.
[0022]
FIG. 2 shows a configuration of the
[0023]
In the input /
[0024]
In the A / D conversion unit 5, the A /
[0025]
In the
[0026]
The arithmetic / control unit 7 performs a series of operation control such as ON / OFF for the display
[0027]
Next, the operation of the
[0028]
Also, the A / D
[0029]
Here, the operation clock CK3 and the operation clock CK1 output from the
[0030]
Thus, at the sample start timing that coincides with the rise timing of the LCD drive signal A, the noise B from the LCD drive signal A is superimposed on the position detection sample signal S1, and the fall timing of the LCD drive signal A during the sample period. Is included, the noise B is also superimposed at this timing. However, since the target of A / D conversion is the value of integration by the A /
[0031]
In the above example, the sample start timing is made to coincide with the rise timing of the LCD drive signal A, but may be made to coincide with the fall timing of the LCD drive signal A. As described above, the control for making the sample start timing coincide with the timing at which the level of the LCD drive signal A is inverted is easy because the operation clock CK3 from the
[0032]
Furthermore, each sample start timing may be made to coincide with the timing at which the LCD drive signal A has a predetermined phase, including the level inversion timing of the LCD drive signal A. As a result, the sample period for the phase of the LCD drive signal A is fixed between the samples. Accordingly, it is possible to save the time and effort of performing the calculation processing by performing a plurality of samples as in the prior art, and it is possible to easily suppress the variation in the amount of noise superimposed from the LCD drive signal A. Further, since sampling by integration is performed, even if the sample start timing is made to coincide with any phase timing of the LCD drive signal A, variation in the amount of noise superimposed on each sample can be suppressed.
[0033]
Further, as shown in FIG. 1, when the constant level time Tc of the LCD drive signal A (“Low” level time in this figure but “High” level time may be sufficient) is longer than the integration time Ts, Like the position detection sample signal S2, the sample start timing may be shifted from the level inversion timing of the LCD drive signal A by a predetermined time Td, and integration may be performed within the constant level time Tc. In this case, since the sample is performed within a period in which the noise B from the LCD drive signal A is not generated, no noise is superimposed on the integral value, and a more accurate sample can be performed.
[0034]
Next, a case where the period T of the LCD drive signal A is shorter than the integration time Ts will be described. Although the integration time Ts is required to some extent in order to convert the sample value into an accurate digital signal, the period T of the LCD drive signal A may be shorter than the minimum integration time Ts. In this case, sampling is started based on the position detection request signal C. However, since the period T of the LCD drive signal A is shorter than the integration time Ts, the level inversion of the LCD drive signal A is performed three or more times during the sample period. It will be. Accordingly, since the ratio of the amount of noise mixed in the integrated value from the LCD drive signal A becomes larger than that in the case of T> Ts, in order to avoid this, the sample start timing is set like the position detection sample signal S3 shown in FIG. In synchronization with the rising timing of the LCD drive signal A, the integration time Ts is set to an integral multiple of the period T of the LCD drive signal A.
[0035]
By setting the integration time Ts in this way, the average ΔV per period of the total noise superimposed on the position detection sample signal S3 through the n period (n is an integer) of the LCD drive signal A is calculated as follows. If the amount of noise to be superimposed at ΔV1, ΔV2,.
ΔV = (ΔV1 + ΔV2 +... + ΔVn) / n
It becomes. Since the sample start timing is synchronized with the rise timing of the LCD drive signal A, the same number of noise pulses are superimposed on each sample, and ΔV becomes substantially the same amount. ΔV is an offset value with respect to the integral value of each sample. However, since the same value is only an offset value for each sample with respect to an actual position detection signal, there is no problem. In addition, setting the integration time Ts to be long leads to a reduction in variation of the integration value in each sample.
[0036]
Note that the sample start timing may be synchronized with the falling timing of the LCD drive signal A, and the control clock CK3 from the
[0037]
As described above, according to the
[0038]
Further, by setting the integration time Ts to an integral multiple of the period T of the LCD drive signal A, the period of the LCD drive signal A becomes shorter than the minimum necessary integration time, and noise is superimposed on the signal obtained by the sample. Even when the amount increases, the influence of the noise can be avoided by reducing the proportion of noise in the integrated amount. This also eliminates the need for complicated control such as stopping the supply of the LCD drive signal A in advance when starting the sample.
[0039]
In this embodiment mode, an example in which the present invention is applied to a display device using an LCD has been described. However, the present invention is not limited to this, and is generated from a driving signal of a display panel such as a plasma display panel or a fluorescent display tube, particularly a pulse signal The present invention is applied to all display devices in which the periodic noise to be an error of A / D conversion at the time of position detection.
[0040]
【The invention's effect】
As described above, the display device of the present invention has the sample means for sampling by integrating the position detection signal output from the input position detection device, and the drive signal is set to the sample start timing of the sample means. It is the structure made to correspond to the timing used as this phase.
[0041]
Therefore, since the ratio of the noise superimposed on the position detection signal from the drive signal of the display panel to the integral value can be reduced, the influence of the noise on the signal obtained by the sample can be avoided. In addition, the sample start timing may be made to coincide with the timing of any phase of the drive signal, and the sampling period relative to the phase of the drive signal is fixed between the samples, so that the noise superimposed from the drive signal Can be easily suppressed.
[0042]
As a result, it is possible to provide a display device that can easily avoid the influence of noise due to the drive signal of the display panel and can accurately perform position detection by the input position detection device.
[0043]
Furthermore, as described above, the display device of the present invention is configured to synchronize the sample start timing with the timing at which the level of the drive signal is inverted.
[0044]
Therefore, it is possible to obtain a signal synchronized with the drive signal by dividing the clock signal that is the generation source of the drive signal, and to start sampling using the timing at which the level of the signal is inverted, so that the control is easy. Has the effect of becoming.
[0045]
Further, as described above, the display device of the present invention can integrate when the level of the drive signal is inverted until the next level inversion is longer than the integration time in the sample means. The sample start timing is determined so as to be performed within the certain level time.
[0046]
Therefore, when the constant level time of the drive signal is longer than the integration time, the integration is performed within a period in which noise from the drive signal does not occur. Therefore, no noise is superimposed on the integrated value, and an effect is obtained that a more accurate sample can be performed.
[0047]
Furthermore, as described above, the display device of the present invention has a configuration in which the integration time in the sample means is an integral multiple of the cycle of the drive signal.
[0048]
Therefore, for example, even if the period of the drive signal is shorter than the minimum required integration time and the amount of noise superimposed on the signal obtained by the sample increases, the ratio of noise to the integration amount is reduced. The effect that the influence can be avoided. This also has the effect of eliminating the need for complicated control such as stopping the supply of the drive signal in advance when starting the sample.
[Brief description of the drawings]
FIG. 1 is a timing chart illustrating a sample operation of a display device according to an embodiment of the present invention.
FIG. 2 is a block diagram illustrating a configuration of a display device according to an embodiment of the present invention.
3 is a circuit diagram showing an example of an A / D conversion circuit used in the display device of FIG. 2;
FIG. 4 is an explanatory diagram showing a part of the configuration of a conventional display device.
FIG. 5 is a timing chart illustrating a sample operation of the display device of FIG.
[Explanation of symbols]
DESCRIPTION OF
11 Input integration circuit (sample means)
A LCD drive signal (drive signal)
B Noise T Period Tc Constant level time Ts Integration time
Claims (2)
上記入力位置検出装置から出力される位置検出信号を積分することによってサンプルを行うサンプル手段を有し、上記サンプル手段のサンプル開始タイミングを、上記駆動信号が所定の位相となるタイミングに一致させると共に、
上記サンプル手段における積分時間を上記駆動信号の周期の整数倍とすることを特徴とする表示装置。In a display device equipped with an input position detection device for detecting an input position by contact from the outside on a display panel driven with a periodic pulse as a drive signal,
Sample means for performing sampling by integrating the position detection signal output from the input position detection device, and matching the sample start timing of the sample means with the timing at which the drive signal becomes a predetermined phase ,
A display device characterized in that the integration time in the sample means is an integral multiple of the period of the drive signal .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP35211399A JP4097866B2 (en) | 1999-12-10 | 1999-12-10 | Display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP35211399A JP4097866B2 (en) | 1999-12-10 | 1999-12-10 | Display device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001166882A JP2001166882A (en) | 2001-06-22 |
JP4097866B2 true JP4097866B2 (en) | 2008-06-11 |
Family
ID=18421873
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP35211399A Expired - Lifetime JP4097866B2 (en) | 1999-12-10 | 1999-12-10 | Display device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4097866B2 (en) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5434013B2 (en) * | 2008-08-22 | 2014-03-05 | セイコーエプソン株式会社 | Electro-optical device, electronic apparatus, and pointing object position detection method |
DE102009046177A1 (en) | 2008-10-30 | 2010-06-10 | Samsung Electronics Co., Ltd., Suwon | Touch data generator |
TWI463372B (en) * | 2011-09-16 | 2014-12-01 | Htc Corp | Electrical apparatus |
US8988388B2 (en) | 2011-09-16 | 2015-03-24 | Htc Corporation | Electronic device and method for scanning a touch panel thereof |
US20130069894A1 (en) * | 2011-09-16 | 2013-03-21 | Htc Corporation | Electronic device and method for driving a touch sensor thereof |
JP2013206206A (en) * | 2012-03-29 | 2013-10-07 | Sharp Corp | Touch panel system, electronic information device, and method for manufacturing touch panel system |
JP2014041555A (en) * | 2012-08-23 | 2014-03-06 | Sharp Corp | Touch panel driving device, display device, portable terminal, touch panel driving program, computer-readable recording medium having touch panel driving program recorded therein, and driving method of touch panel |
-
1999
- 1999-12-10 JP JP35211399A patent/JP4097866B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2001166882A (en) | 2001-06-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2000089709A (en) | Automatic image quality regulating device and display device | |
JP4097866B2 (en) | Display device | |
CN112562597B (en) | Display control device and method with dynamic backlight adjustment mechanism | |
JP2000323983A (en) | Oscillation frequency adjusting device | |
JP2000298447A (en) | Pixel synchronizing circuit | |
JP2002228778A (en) | Real-time clock and clocking circuit | |
KR100242972B1 (en) | Tracking control circuit of panel display device | |
JPH0755856A (en) | Cycle measuring apparatus | |
JP2000089912A (en) | Liquid crystal display device | |
JP5549610B2 (en) | Liquid crystal display | |
JP2004144842A (en) | Matrix type display device and method of automatic adjustment of sampling clock in matrix type display device | |
KR20030006540A (en) | Apparatus for controlling phase of sampling clock in the LCD system and method thereof | |
JPS61269595A (en) | Video signal processing device | |
KR100365406B1 (en) | Auto reset circuit for Liquid Crystal Display controller | |
JP3661497B2 (en) | Automatic adjustment device and video projector | |
JP2001188503A (en) | Image display device, device for detecting number of horizontal effective pixels and picture display method | |
JPH066211A (en) | Reference oscillator and its control method | |
TW571516B (en) | Phase-locked loop and its control method | |
JPH1188156A (en) | Pll circuit for generating clock signal | |
KR100277041B1 (en) | Mode search device | |
JP2001060077A (en) | Video signal converting device and lcd device | |
JP2000292447A (en) | Measuring apparatus | |
JP2000278104A (en) | Phase comparator circuit and method for phase comparison | |
JPH07276697A (en) | Video clock forming circuit and horizontal synchronizing signal forming circuit of electrophotographic printer using laser beam | |
JPH10313246A (en) | Signal generator and its method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050727 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20050727 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20071031 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071113 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080110 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080311 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080312 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4097866 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110321 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120321 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120321 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130321 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130321 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140321 Year of fee payment: 6 |
|
EXPY | Cancellation because of completion of term |