JP3934585B2 - 広帯域変調pll、広帯域変調pllのタイミング誤差補正システム、変調タイミング誤差補正方法および広帯域変調pllを備えた無線通信装置の調整方法 - Google Patents
広帯域変調pll、広帯域変調pllのタイミング誤差補正システム、変調タイミング誤差補正方法および広帯域変調pllを備えた無線通信装置の調整方法 Download PDFInfo
- Publication number
- JP3934585B2 JP3934585B2 JP2003298856A JP2003298856A JP3934585B2 JP 3934585 B2 JP3934585 B2 JP 3934585B2 JP 2003298856 A JP2003298856 A JP 2003298856A JP 2003298856 A JP2003298856 A JP 2003298856A JP 3934585 B2 JP3934585 B2 JP 3934585B2
- Authority
- JP
- Japan
- Prior art keywords
- modulation
- pll
- timing
- signal
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/095—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation to the loop in front of the voltage controlled oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
- H03C3/0925—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop applying frequency modulation at the divider in the feedback loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
- H03C3/0933—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop using fractional frequency division in the feedback loop of the phase locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0941—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation at more than one point in the loop
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Description
Magnitude)等の変調精度が劣化するという事情があった。この2点間のタイミングがない状態ではEVMは0となるが、ずれ(2点間の遅延時間)が大きいほど、EVMが大きくなる(劣化する)。
入力された変調データに基づき、前記PLL部の第1の位置に第1の変調信号を入力する第1の変調入力部と、
前記変調データに基づき、前記PLL部の前記第1の位置とは異なる第2の位置に第2の変調信号を入力する第2の変調入力部と、
を備え、
前記PLL部の第1の位置に入力された前記第1の変調信号は、前記第2の位置において、前記第2の変調信号と加算され、
前記第1の変調信号と前記第2の変調信号との変調タイミングを調整するための変調タイミング調整時には、前記第1および前記第2の変調入力部のいずれか一方は前記変調データの位相を逆位相にして前記PLL部に前記変調信号を入力するものである。
前記PLL部の出力信号を復調して振幅値を算出する測定器と、
前記測定部が求めた振幅値に基づいてタイミング誤差を算出する演算部と、
前記タイミング誤差に基づいて求められる前記第1の変調入力部および前記第2の変調入力部の少なくとも一方のタイミングを制御するタイミング設定値を記憶する記憶部と、を更に備え、
前記第1の変調入力部および前記第2の変調入力部は、前記記憶部に設定された設定値に基づいて前記変調タイミングを制御するものである。
前記広帯域変調PLLと、
前記広帯域変調PLLの出力信号を復調して振幅値を算出する測定部と、
を備え、
前記広帯域変調PLLは、
前記測定部が求めた振幅値に基づいて前記第1の変調信号と前記第2の変調信号とのタイミング誤差を算出する演算部と、
前記タイミング誤差に基づいて求められる前記第1の変調入力部および前記第2の変調入力部の少なくとも一方の変調タイミングを制御するタイミング設定値を記憶する記憶部と、を有する。
広帯域変調PLLと、
前記広帯域変調PLLの出力信号を復調して、変調精度を示す値を検出する測定部と、
前記PLL部の出力信号を復調して振幅値を算出する測定器と、
を備え、
前記広帯域変調PLLは、
電圧制御発振器と、前記電圧制御発振器の出力信号を分周する分周器と、前記分周器の出力と基準信号とを比較する位相比較器と、前記位相比較器の出力を平均化するループフィルタとを含むPLL部と、
入力された変調データに基づき、前記PLL部の第1の位置に第1の変調信号を入力する第1の変調入力部と、
前記変調データに基づき、前記PLL部の前記第1の位置とは異なる第2の位置に第2の変調信号を入力する第2の変調入力部と、
前記測定器が求めた振幅値に基づいてタイミング誤差を算出する演算部と、
前記タイミング誤差に基づいて求められる前記第1の変調入力部および前記第2の変調入力部の少なくとも一方の出力時間を制御して変調タイミングを調整するタイミング設定値を記憶する記憶部と、
を有し、
前記第1の変調入力部および前記第2の変調入力部は、前記記憶部に設定された前期タイミング設定値に基づいてタイミング誤差が補正されるように制御されるものである。
PLLの異なる2点に対して、互いに逆位相の変調データを入力するステップと、
前記変調データに基づいた変調信号を加算するステップと、
前記加算された変調信号に基づいて、各々の前記変調信号間のタイミング誤差を検出するステップと、
前記検出されたタイミング誤差に基づいて前記PLLに入力する2点変調のうち少なくとも一方の出力タイミングを補正するステップと、
を備える。
前記広帯域変調PLLの変調タイミングを設定するステップを備え、
前記変調タイミング設定ステップは、
PLLの異なる2点に対して、互いに逆位相の変調データを入力するステップと、
前記変調データに基づいて前記広帯域変調PLLの変調信号を出力するステップと、
前記広帯域変調PLLの変調信号を復調して振幅値を求めるステップと、
前記振幅値に基づいて、各々の前記変調信号間のタイミング誤差を検出して、前記広帯域変調PLLに設けられた記憶部にタイミング設定値を設定するステップと、
前記設定されたタイミング設定値に基づいて、前記PLLに入力する2点変調のうち少なくとも一方のタイミングを補正するステップと、
を有する。
前記広帯域変調PLLの変調タイミングを設定するステップを備え、
前記変調タイミング設定ステップは、PLLの異なる2点に対して変調データを入力するステップと、
前記変調データに基づいて前記広帯域変調PLLの変調信号を出力するステップと、
前記広帯域変調PLLの変調信号を復調して変調度を示す値を検出するステップと、
前記変調精度を示す値に基づいて、各々の前記変調信号間のタイミング誤差を検出して、前記広帯域変調PLLに設けられた記憶部にタイミング設定値を設定するステップと、
前記設定されたタイミング設定値に基づいて、前記PLLに入力する2点変調のうち少なくとも一方のタイミングを補正するステップと、
を有する。
図1は、本発明の第1の実施形態を説明するための広帯域変調PLLを示す概略構成図である。図1に示すように、第1の実施形態の広帯域変調PLLは、制御電圧端子に入力される電圧に応じて発振周波数が変化する電圧制御発振器(以下、VCO)101と、VCO101から出力されるRF変調信号124の周波数を分周する分周器105と、分周器105の出力信号と基準信号123の位相を比較して位相差に応じた信号を出力する位相比較器104と、位相比較器104の出力信号を平均化するループフィルタ103とを有するPLLを備える。
回路が設けられていない方のタイミングが固定されるため、遅延回路の設けられた方のタイミングを制御することで、タイミング誤差を補正することができる。さらに、インバータ113は、分周器105に変調を加える側に設けられる代わりに、VCO101に変調を加える側に設けられてもよい。
図7は、本発明の第2の実施形態を説明するための広帯域変調PLLを示す概略構成図である。同図において、第1の実施形態で説明した図1と重複する部分には同一の符号を付す。
図8は、本発明の第3の実施形態を説明するための広帯域変調PLLを示す概略構成図である。同図において、第1の実施形態で説明した図1と重複する部分には同一の符号を付す。
線基地局等の無線通信装置等に適用可能であり、変調精度が向上した変調システムや無線通信装置等を提供することができる。
図9は、本発明の第4の実施形態を説明するための広帯域変調PLLを示す概略構成図である。同図において、第3の実施形態で説明した図8と重複する部分には同一の符号を付す。
102 加算器
103 ループフィルタ
104 位相比較器
105 分周器
106 フィルタ
107 分周比生成部
108 A/D変換器
109 D/A変換器
110 遅延制御部
111、112 遅延回路
113 インバータ
114 入力手段
115 スイッチ
701 復調器
801、901 測定器
802、902 CPU
803、903 メモリ
811、911 復調部
812 算出部
912 検出部
Claims (15)
- 電圧制御発振器と、前記電圧制御発振器の出力信号を分周する分周器と、前記分周器の出力と基準信号とを比較する位相比較器と、前記位相比較器の出力を平均化するループフィルタとを含むPLL部と、
入力された変調データに基づき、前記PLL部の第1の位置に第1の変調信号を入力する第1の変調入力部と、
前記変調データに基づき、前記PLL部の前記第1の位置とは異なる第2の位置に第2の変調信号を入力する第2の変調入力部と、
を備え、
前記PLL部の第1の位置に入力された前記第1の変調信号は、前記第2の位置において、前記第2の変調信号と加算され、
前記第1の変調信号と前記第2の変調信号との変調タイミングを調整するための変調タイミング調整時には、前記第1および前記第2の変調入力部のいずれか一方は前記変調データの位相を逆位相にして前記PLL部に前記変調信号を入力するものである広帯域変調PLL。 - 請求項1記載の広帯域変調PLLであって、前記第1の変調部および前記第2の変調部のいずれか一方は、前記変調データの位相を逆位相にするインバータを有する広帯域変調PLL。
- 請求項1または2記載の広帯域変調PLLであって、前記第1の変調部および前記第2の変調部の少なくとも一方は、前記変調信号の出力タイミングを調整する遅延回路を有する広帯域変調PLL。
- 請求項1ないし3のいずれか一項記載の広帯域変調PLLであって、前記第1の変調入力部は、前記第1の変調信号として前記分周器の分周比を生成して前記分周器に出力し、前記第2の変調入力部は前記電圧制御発振器の入力側に第2の変調信号を出力するものである、広帯域変調PLL。
- 請求項1ないし4のいずれか一項記載の広帯域変調PLLであって、前記第1の変調信号と前記第2の変調信号との変調タイミングを調整するための変調タイミング制御信号を生成するタイミング制御部を更に備えた広帯域変調PLL。
- 請求項5記載の広帯域変調PLLであって、前記タイミング制御部は、前記電圧制御発振器の入力信号に基づいて前記変調タイミング制御信号を生成するものである広帯域変調PLL。
- 請求項5記載の広帯域変調PLLであって、前記タイミング制御部は、前記電圧制御発振器の出力信号に基づいて、前記変調タイミング制御信号を生成するものである広帯域変調PLL。
- 請求項5記載の広帯域変調PLLであって、
前記PLL部の出力信号を復調して振幅値を算出する測定器と、
前記測定部が求めた振幅値に基づいてタイミング誤差を算出する演算部と、
前記タイミング誤差に基づいて求められる前記第1の変調入力部および前記第2の変調入力部の少なくとも一方のタイミングを制御するタイミング設定値を記憶する記憶部と、
を更に備え、
前記第1の変調入力部および前記第2の変調入力部は、前記記憶部に設定された設定値に基づいて前記変調タイミングを制御するものである広帯域変調PLL。 - 請求項1ないし8のいずれか一項記載の広帯域変調PLLを備えた変調システム。
- 請求項1ないし8のいずれか一項記載の広帯域変調PLLを備えた無線通信装置。
- 請求項1ないし4のいずれか一項記載の広帯域変調PLLと、
前記広帯域変調PLLの出力信号を復調して振幅値を算出する測定部と、
を備え、
前記広帯域変調PLLは、
前記測定部が求めた振幅値に基づいて前記第1の変調信号と前記第2の変調信号とのタイミング誤差を算出する演算部と、
前記タイミング誤差に基づいて求められる前記第1の変調入力部および前記第2の変調入力部の少なくとも一方の変調タイミングを制御するタイミング設定値を記憶する記憶部と、
を有する広帯域変調PLLのタイミング誤差補正システム。 - 広帯域変調PLLと、
前記広帯域変調PLLの出力信号を復調して、変調精度を示す値を検出する測定部と、
前記PLL部の出力信号を復調して振幅値を算出する測定器と、
を備え、
前記広帯域変調PLLは、
電圧制御発振器と、前記電圧制御発振器の出力信号を分周する分周器と、前記分周器の出力と基準信号とを比較する位相比較器と、前記位相比較器の出力を平均化するループフィルタとを含むPLL部と、
入力された変調データに基づき、前記PLL部の第1の位置に第1の変調信号を入力する第1の変調入力部と、
前記変調データに基づき、前記PLL部の前記第1の位置とは異なる第2の位置に第2の変調信号を入力する第2の変調入力部と、
前記測定器が求めた振幅値に基づいてタイミング誤差を算出する演算部と、
前記タイミング誤差に基づいて求められる前記第1の変調入力部および前記第2の変調入力部の少なくとも一方の出力時間を制御して変調タイミングを調整するタイミング設定値を記憶する記憶部と、
を有し、
前記第1の変調入力部および前記第2の変調入力部は、前記記憶部に設定された前期タイミング設定値に基づいてタイミング誤差が補正されるように制御されるものである、広帯域変調PLLのタイミング誤差補正システム。 - 広帯域変調PLLにおけるタイミング誤差補正方法であって、
PLLの異なる2点に対して、互いに逆位相の変調データを入力するステップと、
前記変調データに基づいた変調信号を加算するステップと、
前記加算された変調信号に基づいて、各々の前記変調信号間のタイミング誤差を検出するステップと、
前記検出されたタイミング誤差に基づいて前記PLLに入力する2点変調のうち少なくとも一方の出力タイミングを補正するステップと、
を備えた広帯域変調PLLにおけるタイミング誤差補正方法。 - PLLの異なる2点に変調を加える広帯域変調PLLを備えた無線通信装置の変調タイミング調整方法であって、
前記広帯域変調PLLの変調タイミングを設定するステップを備え、
前記変調タイミング設定ステップは、
PLLの異なる2点に対して、互いに逆位相の変調データを入力するステップと、
前記変調データに基づいて前記広帯域変調PLLの変調信号を出力するステップと、
前記広帯域変調PLLの変調信号を復調して振幅値を求めるステップと、
前記振幅値に基づいて、各々の前記変調信号間のタイミング誤差を検出して、前記広帯域変調PLLに設けられた記憶部にタイミング設定値を設定するステップと、
前記設定されたタイミング設定値に基づいて、前記PLLに入力する2点変調のうち少なくとも一方のタイミングを補正するステップと、
を有する無線通信装置の調整方法。 - PLLの異なる2点に変調を加える広帯域変調PLLを備えた無線通信装置の調整方法であって、
前記広帯域変調PLLの変調タイミングを設定するステップを備え、
前記変調タイミング設定ステップは、PLLの異なる2点に対して変調データを入力するステップと、
前記変調データに基づいて前記広帯域変調PLLの変調信号を出力するステップと、
前記広帯域変調PLLの変調信号を復調して変調度を示す値を検出するステップと、
前記変調精度を示す値に基づいて、各々の前記変調信号間のタイミング誤差を検出して、前記広帯域変調PLLに設けられた記憶部にタイミング設定値を設定するステップと、
前記設定されたタイミング設定値に基づいて、前記PLLに入力する2点変調のうち少なくとも一方のタイミングを補正するステップと、
を有する無線通信装置の調整方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003298856A JP3934585B2 (ja) | 2003-08-22 | 2003-08-22 | 広帯域変調pll、広帯域変調pllのタイミング誤差補正システム、変調タイミング誤差補正方法および広帯域変調pllを備えた無線通信装置の調整方法 |
PCT/JP2004/011506 WO2005025052A1 (ja) | 2003-08-22 | 2004-08-04 | 広帯域変調pll、広帯域変調pllのタイミング誤差補正システム、変調タイミング誤差補正方法および広帯域変調pllを備えた無線通信装置の調整方法 |
EP04771491A EP1657813A4 (en) | 2003-08-22 | 2004-08-04 | BROADBAND MODULATION PLL TIME ERROR CORRECTION SYSTEM A BROADBAND MODULATION PLL, MODULATION TIME ERROR CORRECTION METHOD AND METHOD FOR SETTING A RADIO COMMUNICATION DEVICE WITH A BROADBAND MODULATION PLL |
US10/529,539 US7333789B2 (en) | 2003-08-22 | 2004-08-04 | Wide-band modulation PLL, timing error correction system of wide-band modulation PLL, modulation timing error correction method and method for adjusting radio communication apparatus having wide-band modulation PLL |
CNB2004800241341A CN100530938C (zh) | 2003-08-22 | 2004-08-04 | 宽带调制pll、定时误差校正系统、方法和调整方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003298856A JP3934585B2 (ja) | 2003-08-22 | 2003-08-22 | 広帯域変調pll、広帯域変調pllのタイミング誤差補正システム、変調タイミング誤差補正方法および広帯域変調pllを備えた無線通信装置の調整方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005072874A JP2005072874A (ja) | 2005-03-17 |
JP3934585B2 true JP3934585B2 (ja) | 2007-06-20 |
Family
ID=34269071
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003298856A Expired - Fee Related JP3934585B2 (ja) | 2003-08-22 | 2003-08-22 | 広帯域変調pll、広帯域変調pllのタイミング誤差補正システム、変調タイミング誤差補正方法および広帯域変調pllを備えた無線通信装置の調整方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7333789B2 (ja) |
EP (1) | EP1657813A4 (ja) |
JP (1) | JP3934585B2 (ja) |
CN (1) | CN100530938C (ja) |
WO (1) | WO2005025052A1 (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2394372B (en) * | 2002-10-19 | 2004-08-25 | Motorola Inc | Frequency generation in a wireless communication unit |
CN1943120B (zh) * | 2005-02-14 | 2010-10-20 | 松下电器产业株式会社 | 发送调制装置、通信设备以及移动无线设备 |
WO2006118056A1 (ja) * | 2005-04-27 | 2006-11-09 | Matsushita Electric Industrial Co., Ltd. | 2点変調型位相変調装置、ポーラ変調送信装置、無線送信装置及び無線通信装置 |
IL176231A (en) * | 2005-06-14 | 2010-12-30 | Given Imaging Ltd | Modulator and method for producing a modulated signal |
JP4232120B2 (ja) * | 2006-12-22 | 2009-03-04 | 日本電気株式会社 | Pll回路及びディスク装置 |
KR101104143B1 (ko) * | 2008-11-24 | 2012-01-13 | 한국전자통신연구원 | 무선 통신 시스템에서 신호의 송신 장치 및 방법 |
US7868672B2 (en) * | 2008-12-09 | 2011-01-11 | Qualcomm Incorporated | Digital phase-locked loop with two-point modulation and adaptive delay matching |
US8076960B2 (en) * | 2009-04-29 | 2011-12-13 | Qualcomm Incorporated | Digital phase-locked loop with two-point modulation using an accumulator and a phase-to-digital converter |
US8446191B2 (en) | 2009-12-07 | 2013-05-21 | Qualcomm Incorporated | Phase locked loop with digital compensation for analog integration |
US8339165B2 (en) | 2009-12-07 | 2012-12-25 | Qualcomm Incorporated | Configurable digital-analog phase locked loop |
US20130033335A1 (en) * | 2011-08-01 | 2013-02-07 | Fujitsu Semiconductor Limited | SYSTEM AND METHOD FOR TUNING A SEMI-DIGITAL FINITE IMPULSE RESPONSE (sFIR) FILTER |
US8947172B2 (en) * | 2012-01-20 | 2015-02-03 | Mediatek Inc. | Polar transmitter having frequency modulating path with interpolation in compensating feed input and related method thereof |
US20140106681A1 (en) * | 2012-10-12 | 2014-04-17 | Qualcomm Incorporated | Ku ADAPTATION FOR PHASE-LOCKED LOOP WITH TWO-POINT MODULATION |
US9575095B2 (en) * | 2014-08-13 | 2017-02-21 | Qualcomm Incorporated | Low power high resolution oscillator based voltage sensor |
EP3168983B1 (fr) * | 2015-11-13 | 2018-10-17 | The Swatch Group Research and Development Ltd. | Procédé de calibration d'un synthétiseur de fréquence à modulation fsk à deux points |
RU2713569C1 (ru) * | 2019-09-04 | 2020-02-05 | Акционерное общество "Концерн "Созвездие" | Синтезатор частот с широкополосной модуляцией |
CN113328744A (zh) * | 2021-04-29 | 2021-08-31 | 郑州中科集成电路与信息系统产业创新研究院 | 一种宽频带收发芯片内部高精度pll输出频率的校准方法 |
CN116865678B (zh) * | 2023-07-24 | 2024-03-12 | 上海锐星微电子科技有限公司 | 一种时钟信号扩频电路 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4447792A (en) * | 1981-11-09 | 1984-05-08 | General Electric Company | Synthesizer circuit |
US4611230A (en) * | 1984-12-18 | 1986-09-09 | Zenith Electronics Corporation | Vertical video centering control system |
US4755774A (en) * | 1985-07-15 | 1988-07-05 | Motorola Inc. | Two-port synthesizer modulation system employing an improved reference phase modulator |
US4810977A (en) * | 1987-12-22 | 1989-03-07 | Hewlett-Packard Company | Frequency modulation in phase-locked loops |
GB2214012B (en) * | 1987-12-23 | 1992-01-22 | Marconi Instruments Ltd | Frequency or phase modulation |
EP0408238B1 (en) | 1989-07-08 | 1996-03-27 | Plessey Semiconductors Limited | A frequency synthesiser |
US5207491A (en) * | 1991-01-31 | 1993-05-04 | Motorola Inc. | Fast-switching frequency synthesizer |
US5166642A (en) * | 1992-02-18 | 1992-11-24 | Motorola, Inc. | Multiple accumulator fractional N synthesis with series recombination |
JPH0730332A (ja) * | 1993-07-14 | 1995-01-31 | Nippon Denki Musen Denshi Kk | Fm変調器 |
US5515013A (en) * | 1995-04-18 | 1996-05-07 | Sierra Wireless | Fixed compromise equalization for a dual port FM modulator |
US5557244A (en) * | 1995-04-24 | 1996-09-17 | Motorola, Inc. | Dual port phase and magnitude balanced synthesizer modulator and method for a transceiver |
JPH114201A (ja) * | 1997-06-11 | 1999-01-06 | Oki Electric Ind Co Ltd | Fm変調波送信器 |
US5983077A (en) * | 1997-07-31 | 1999-11-09 | Ericsson Inc. | Systems and methods for automatic deviation setting and control in radio transmitters |
US5903194A (en) * | 1997-08-05 | 1999-05-11 | Rockwell Science Center, Inc. | Digital phase modulation of frequency synthesizer using modulated fractional division |
US6141394A (en) * | 1997-12-22 | 2000-10-31 | Philips Electronics North America Corporation | Fractional-N frequency synthesizer with jitter compensation |
EP0961412B1 (en) * | 1998-05-29 | 2004-10-06 | Motorola Semiconducteurs S.A. | Frequency synthesiser |
DE19840241C1 (de) * | 1998-09-03 | 2000-03-23 | Siemens Ag | Digitaler PLL (Phase Locked Loop)-Frequenzsynthesizer |
US6160456A (en) * | 1999-06-14 | 2000-12-12 | Realtek Semiconductor Corp. | Phase-locked loop having adjustable delay elements |
CA2281522C (en) * | 1999-09-10 | 2004-12-07 | Philsar Electronics Inc. | Delta-sigma based two-point angle modulation scheme |
JP3532861B2 (ja) * | 2001-02-06 | 2004-05-31 | 松下電器産業株式会社 | Pll回路 |
DE10108636A1 (de) * | 2001-02-22 | 2002-09-19 | Infineon Technologies Ag | Abgleichverfahren und Abgleicheinrichtung für PLL-Schaltung zur Zwei-Punkt-Modulation |
US7046972B2 (en) * | 2001-04-10 | 2006-05-16 | Matsushita Electric Industrial Co., Ltd. | Predistortion linearizer and predistortion distortion compensation method, program, and medium |
DE10127612A1 (de) * | 2001-06-07 | 2003-01-02 | Infineon Technologies Ag | Zwei-Punkt-Modulator mit PLL-Schaltung und vereinfachter digitaler Vorfilterung |
DE10147963A1 (de) * | 2001-09-28 | 2003-04-30 | Infineon Technologies Ag | Abgleichverfahren für eine nach dem Zwei-Punkt-Prinzip arbeitende PLL-Schaltung und PLL-Schaltung mit einer Abgleichvorrichtung |
US6774740B1 (en) * | 2002-04-19 | 2004-08-10 | Sequoia Communications Corp. | System for highly linear phase modulation |
US7333582B2 (en) * | 2004-03-02 | 2008-02-19 | Matsushita Electric Industrial Co., Ltd. | Two-point frequency modulation apparatus, wireless transmitting apparatus, and wireless receiving apparatus |
US7157985B2 (en) * | 2004-03-15 | 2007-01-02 | Matsushita Electric Industrial Co., Ltd. | PLL modulation circuit and polar modulation apparatus |
CN1943120B (zh) * | 2005-02-14 | 2010-10-20 | 松下电器产业株式会社 | 发送调制装置、通信设备以及移动无线设备 |
-
2003
- 2003-08-22 JP JP2003298856A patent/JP3934585B2/ja not_active Expired - Fee Related
-
2004
- 2004-08-04 US US10/529,539 patent/US7333789B2/en not_active Expired - Fee Related
- 2004-08-04 EP EP04771491A patent/EP1657813A4/en not_active Withdrawn
- 2004-08-04 CN CNB2004800241341A patent/CN100530938C/zh not_active Expired - Fee Related
- 2004-08-04 WO PCT/JP2004/011506 patent/WO2005025052A1/ja active Application Filing
Also Published As
Publication number | Publication date |
---|---|
US7333789B2 (en) | 2008-02-19 |
EP1657813A4 (en) | 2006-08-02 |
US20060052073A1 (en) | 2006-03-09 |
CN1839540A (zh) | 2006-09-27 |
EP1657813A1 (en) | 2006-05-17 |
JP2005072874A (ja) | 2005-03-17 |
WO2005025052A1 (ja) | 2005-03-17 |
CN100530938C (zh) | 2009-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3934585B2 (ja) | 広帯域変調pll、広帯域変調pllのタイミング誤差補正システム、変調タイミング誤差補正方法および広帯域変調pllを備えた無線通信装置の調整方法 | |
CN100590979C (zh) | 双点调制式调频装置、无线发送装置和无线通信装置 | |
JP4282998B2 (ja) | 変調器及びその補正方法 | |
EP0867066B1 (en) | Digital calibration of a transceiver | |
US6294952B1 (en) | Quadrature demodulator quadrature demodulation method and recording medium | |
JP3852938B2 (ja) | 広帯域変調pllおよびその変調度調整方法 | |
JP3852939B2 (ja) | 広帯域変調pllおよびその変調度調整方法 | |
WO2007046304A1 (ja) | Fm変調器 | |
JPWO2009075144A1 (ja) | 無線通信装置および直流オフセット調整方法 | |
JP4437097B2 (ja) | 2点変調型周波数変調装置及び無線送信装置 | |
JP2004518382A (ja) | 2点変調を有するトランシーバのトリミング法 | |
JP2005295376A (ja) | 直交変調器のエラー補償回路 | |
JP2005304004A (ja) | Pll変調回路及びポーラ変調装置 | |
JP5422924B2 (ja) | 発振装置、受信装置および発振制御方法 | |
EP2083515B1 (en) | Phase locked loop calibration | |
US10868548B2 (en) | PLL device | |
JP2005304007A (ja) | 位相変調装置、ポーラ変調送信装置、無線送信装置及び無線通信装置 | |
JP3999640B2 (ja) | 周波数制御装置 | |
JP3883411B2 (ja) | 発振回路 | |
US5317600A (en) | Coarse tuning of the channel frequency | |
JP3919343B2 (ja) | 受信機 | |
JP2001285387A (ja) | 負帰還回路を備えた電力増幅回路及び位相制御方法 | |
JP2953854B2 (ja) | Fm復調回路 | |
JPH1093432A (ja) | 周波数シンセサイザ | |
JP4319110B2 (ja) | 無線通信機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20060325 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070117 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070206 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070307 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070315 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110330 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110330 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120330 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130330 Year of fee payment: 6 |
|
LAPS | Cancellation because of no payment of annual fees |