JP3924177B2 - Integrated circuit for tuner - Google Patents
Integrated circuit for tuner Download PDFInfo
- Publication number
- JP3924177B2 JP3924177B2 JP2002031879A JP2002031879A JP3924177B2 JP 3924177 B2 JP3924177 B2 JP 3924177B2 JP 2002031879 A JP2002031879 A JP 2002031879A JP 2002031879 A JP2002031879 A JP 2002031879A JP 3924177 B2 JP3924177 B2 JP 3924177B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- terminal
- oscillation
- band
- switching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Superheterodyne Receivers (AREA)
Description
【0001】
【発明の属する技術分野】
この発明は、テレビジョンチューナに使用するチューナ用集積回路に関する。
【0002】
【従来の技術】
従来のチューナ用集積回路(以下、集積回路という)の回路構成及び端子配列と、その周辺回路との接続関係を図4に示す。従来の集積回路60は図4に示す通り対向する二側辺にそれぞれ16個の端子を有している(〇内の数字が端子番号(No.)を示す)。
【0003】
No.1からNo.16までの端子が一方の側辺60aに設けられ、No.17からNo.32までの端子が他方の側辺60bに設けられる。また、内部には概略図示の通りの複数の回路が構成され、UHF混合回路61はその平衡入力端がNo.31、No.32の端子に接続され、VHF混合回路62はその入力端がNo.29の端子に接続される。また、各混合回路61、62の平衡出力端はNo.26、No.27の端子に接続される。
【0004】
VHF混合回路62には二つの発振回路63、64から局部発振信号が供給される。VHFローバンド発振回路63は差動型の二つの発振トランジスタ63a、63bを有し、一方の発振トランジスタ63aのベースがNo.1の端子に接続され、他方の発振トランジスタ63bのコレクタがNo.2の端子に接続される。VHFハイバンド発振回路64も差動型の二つの発振トランジスタ64a、64bを有し、一方の発振トランジスタ64aのベースがNo.4の端子に接続され,他方の発振トランジスタ64bのコレクタがNo.5の端子に接続される。
【0005】
UHF混合回路61にはUHF発振回路65から局部発振信号が供給される。UHF発振回路65も差動型の二つの発振トランジスタ65a、65bを有し、一方の発振トランジスタ64aのベースがNo.6の端子に接続され、そのコレクタはno.8の端子に接続される。また、他方の発振トランジスタ65bのベースがNo.9の端子に接続され、そのコレクタはNo.7の端子に接続される。
【0006】
No.17乃至No.19の端子にはテレビジョン受信機本体部(図示せず)から受信チャンネル選択用のデータ等が入力される。詳しくはNo.17の端子にはクロック信号が入力され、No.18の端子にはチャンネル選択用のデータやバンド切替データが入力され、No.19の端子にはアドレスデータが入力される。これらのデータはインターフェイス66を介してPLL回路67とバンド切替電圧発生回路68とに入力される。PLL回路67には各発振回路63、64、65から局部発振信号が入力される。PLL回路67から出力された誤差信号はローパスフィルタを有するチャージポンプ69によって直流変換され、次いで同調電圧発生回路70からNo.15の端子に同調電圧が出力される。また、PLL回路67には基準発振回路71から基準信号が入力される。基準発振回路71の発振子接続端はNo.16の端子に接続される。
【0007】
切替電圧発生回路68は内部に複数のスイッチ回路を有し、入力されたデータによってそれぞれがハイレベル又はローレベルの切替電圧を発生する。この切替電圧は受信するバンドの切替等に使用され、No.20、No.23乃至No.25、No.30の各端子に出力される。
中間周波増幅回路72は平衡型に構成され、その二つの入力端はNo.21、No.22の端子に接続され、出力端はNo.11、No.12の端子に接続される。
また、No.3、No.10、No.28の端子は接地され、No.13の端子には各回路に供給するための電源電圧Bが印加される。
【0008】
集積回路60に接続される周辺回路が外部に設けられる。UHF帯のテレビジョン信号はUHF高周波増幅回路73、UHF同調回路74を経てNo.31、No.32の端子に平衡入力される。VHF帯のテレビジョン信号はVHF同調回路75を経てNo.29の端子に入力される。VHF同調回路75は内部にスイッチダイオード75aを有し、スイッチダイオードのオン又はオフによってローバンド又はハイバンドに同調するように切り替えられる。また、中間周波同調回路76はその入力端がNo.26、No.27の端子に接続され、出力端はNo.21、No.22の端子に接続される。
【0009】
ローバンド共振回路77はバラクタダイオード77aを有すると共に、その一端がそれぞれ結合コンデンサ78、79を介してNo.1、No.2の端子に結合され、他端は接地される。ハイバンド共振回路80もバラクタダイオード80aを有し、その一端がそれぞれ結合コンデンサ81、82を介してNo.4、No.5の端子に結合される。さらに、UHF共振回路83もバラクタダイオード83aを有し、その一端がそれぞれ結合コンデンサ84、85を介してNo.6、No.7の端子に結合され。他端がそれぞれ結合コンデンサを介してNo.8、No.9の端子に結合される。また、クリスタル共振子等の発振素子88はNo.16の端子に接続される。
【0010】
以上の構成において、No.15の端子から出力される同調電圧は各共振回路77、80、83のバラクタダイオード77a、80a、83aのカソードに印加され、各発振回路63乃至65はそれぞれの受信バンドに必要な周波数で発振する。また、No.23とNo.24の端子から出力された切替電圧はVHF同調回路75に印加され、スイッチダイオード75aをオン又はオフにする。オフの時はVHF同調回路75がVHF帯のローバンドに同調し、オンのときはハイバンドに同調する。さらに、No.30の端子から出力される切替電圧がUHF高周波増幅回路73に印加される。UHF帯のテレビジョン信号を受信するときには切替電圧がハイレベルとなってUHF高周波増幅回路73を適正なバイアス状態として動作させ、VHF帯のテレビジョン信号を受信するときにはローレベルとしてUHF高周波増幅回路73の動作を停止する。
【0011】
そして、以上のようにして各受信バンドに対応して各混合回路61、62から中間周波信号が出力され、中間周波同調回路76、中間周波増幅回路72を経てNo.11、No.12の端子に平衡出力される。出力された中間周波信号IFは図示しない復調回路等によって処理される。
【0012】
【発明が解決しようとする課題】
以上説明した従来の集積回路では、発振回路に共振回路を結合するために多くの端子を使用している。また、バンド切替電圧発生回路から切替電圧を取り出す端子の数も多く、接地する端子の数も多くなっている。そのため、周辺回路との接続が煩雑になると共に、集積回路自体の小型化ができなかった。また、集積回路を使用するテレビジョンチューナの小型化もできなかった。
【0013】
本発明は、集積回路内には必要な回路を構成すると共に、端子の数を減らすことを目的とする。
【0014】
【課題を解決するための手段】
上記の課題を解決するため、本発明では、切替電圧発生回路と、外部に設けられると共に少なくともUHF帯のテレビジョン信号の受信時に動作状態に切り替えられるUHF高周波増幅回路を介してUHF帯のテレビジョン信号が入力される第一の端子と、外部に設けられたVHF同調回路をVHF帯のローバンド又はハイバンドに同調するようにバンド切替するための第二の端子とを備え、前記切替電圧発生回路は前記UHF高周波増幅回路の動作状態を切り替えるための切替電圧を発生する第一のスイッチ回路と、前記VHF同調回路のバンドを切り替えるための切替電圧を発生する第二のスイッチ回路とを有し、前記第一のスイッチ回路の切替電圧を前記第一の端子に出力し、前記第二のスイッチ回路の切替電圧を前記第二の端子に出力した。
【0015】
また、エミッタ同士が互いに接続された第一の二つの発振トランジスタと、エミッタ同士が互いに接続された第二の二つの発振トランジスタと、エミッタ同士が互いに接続された第三の二つの発振トランジスタと、外部に設けられた第一の共振回路の一端が接続される第三の端子と、外部に設けられた第二の共振回路の両端がそれぞれ接続される第四、第五の端子と、外部に設けられた第三の共振回路の両端がそれぞれ接続される第六、第七の端子とを備え、前記第一の二つの発振トランジスタの一方のベースと他方のコレクタとをそれぞれ個別の結合コンデンサによって前記第三の端子に結合し、前記第二の二つの発振トランジスタの一方のベースと他方のコレクタとをそれぞれ個別の結合コンデンサによって前記第四の端子に結合し、前記第二の二つの発振トランジスタの他方のベースと一方のコレクタとをそれぞれ個別の結合コンデンサによって前記第五の端子に結合し、前記第三の二つの発振トランジスタの一方のベースと他方のコレクタとをそれぞれ個別の結合コンデンサによって前記第六の端子に結合し、前記第二の二つの発振トランジスタの他方のベースと一方のコレクタとをそれぞれ個別の結合コンデンサによって前記第七の端子に結合した。
【0016】
また、中間周波増幅回路と、中間周波信号を出力する第八の端子とを備え、前記中間周波増幅回路を平衡入力型及び不平衡出力型に構成し、前記中間周波増幅回路の出力端を前記第八の端子に接続した。
【0017】
また、外部に設けられた中間周波同調回路の平衡出力端が接続される第九の端子を備え、前記中間周波同調回路は隣接するチャンネルの映像中間周波信号又は音声中間周波信号を減衰するトラップ回路を有すると共に、前記トラップ回路のトラップ周波数が切り替えられるように構成され、前記切替電圧発生回路には前記トラップ周波数を切り替えるための切替電圧を発生する第三のスイッチ回路を設け、前記第三のスイッチ回路の切替電圧を前記第九の端子に出力した。
【0018】
また、アナログ・デジタル変換回路と、前記アナログ・デジタル変換回路にアナログ電圧を入力する第十の端子とを備え、前記切替電圧発生回路にはハイレベル又はローレベルの電圧を出力する第四のスイッチ回路と、前記第十の端子と前記第四のスイッチ回路との間に介挿された開閉手段とを設け、前記アナログ・デジタル変換回路を動作するときには前記開閉手段を開状態とし、前記第四のスイッチ回路を動作するときには前記開閉手段を閉状態にした。
【0019】
また、PLL回路と、前記PLL回路に基準信号を供給する基準発振回路と、外部に設けられた発振素子を前記基準発振回路に接続する第十一の端子とを設け前記第十一の端子の両側に高周波的に低電位となる端子を設けた。
【0020】
【発明の実施の形態】
以下本発明のチューナ用集積回路について図1乃至図3に従って説明する。ここで、図1は本発明のチューナ用集積回路(以下、集積回路という)の回路構成及び端子配列と、その周辺回路との全体の接続関係を示し、図2及び図3は詳細な構成を示す。
【0021】
本発明の集積回路10は図1に示す通り、対向する二側辺にそれぞれ12の端子を有している(〇内の数字が端子番号(No.)を示す)。
No.1からNo.12までの端子が一方の側辺10aに設けられ、No.13からNo.24までの端子が他方の側辺10bに設けられる。また、内部には概略図示の通りの複数の回路が構成される。UHF混合回路11はその平衡入力端が第一の端子であるNo.23の端子と、No.24の端子に接続され、VHF混合回路12はその不平衡入力端がNo.22の端子に接続される。また、各混合回路11、12の平衡出力端はNo.19、No.20の端子に接続される。
【0022】
VHF混合回路12には二つの発振回路、即ちVHFローバンド発振回路(以下、ローバンド発振回路という)13、VHFハイバンド発振回路(以下、ハイバンド発振回路という)14から局部発振信号が供給される。ローバンド発振回路13は不平衡型であり、その共振回路結合端が第三の端子であるNo.1の端子に接続される。また、ハイバンド発振回路14は平衡型であり、その二つの共振回路結合端がそれぞれ第四の端子であるNo.2の端子と第五の端子であるNo.3の端子に接続される。UHF混合回路11にはUHF発振回路15から局部発振信号が供給される。UHF発振回路15も平衡型であり、その二つの共振回路結合端がそれぞれ第六の端子であるNo.4の端子と第七の端子であるNo.5の端子に接続される。
【0023】
No.14乃至No.16の端子にはテレビジョン受信機本体部(図示せず)から受信チャンネル選択用のデータ等が入力される。詳しくはNo.14の端子にはチャンネル選択用のデータやバンド切替データ等が入力され、No.15の端子にはクロック信号が入力され、No.16の端子にはアドレスデータが入力される。これらのデータはインターフェイス16を介してPLL回路17と切替電圧発生回路18とに入力される。第十の端子であるNo.13の端子にはアナログ・デジタル変換回路(以下、A/D変換回路という)19が接続される。A/D変換回路19はインターフェイス16との間でデータの送受を行う。
【0024】
PLL回路17には受信チャンネル選択データと各発振回路13、14、15から出力される局部発振信号とが入力される。PLL回路17から出力された誤差信号はローパスフィルタを有するチャージポンプ20によって直流変換され、次いで同調電圧発生回路21からNo.10の端子に同調電圧が出力される。また、PLL回路17には基準発振回路22から基準信号が入力される。基準発振回路22の共振素子接続端は第十一の端子であるNo.7の端子に接続される。
【0025】
切替電圧発生回路18は内部に複数のスイッチ回路を有し、入力されたバンド切替データによってそれぞれがハイレベル又はローレベルの切替電圧を発生する。この切替電圧は受信するバンドの切替等に使用され、第十の端子(No.13)、第二の端子(No.17)、第九の端子(No.18)、第一の端子(No.23)の各端子に出力される。
中間周波増幅回路23は平衡入力型、不平衡出力型に構成され、その入力端の一方はNo.11の端子に接続され、他方の入力端は第八の端子であるNo18の端子に接続される。
なお、No.6、No.21の端子は接地され、No.8の端子には各回路に供給するための電源電圧Bが印加される。
【0026】
集積回路10には外部に設けられた周辺回路が接続される。UHF帯のテレビジョン信号はUHF高周波増幅回路24、UHF同調回路25等を経て第一の端子(No.23)と、No.24の端子に平衡入力される。この際、UHF高周波増幅回路24には第一の端子(No.23)に現れた切替電圧によって動作するように制御される。VHF帯のテレビジョン信号はVHF同調回路26を経てNo.22の端子に入力される。VHF同調回路26は入力同調回路や段間同調回路を含む意味であり、内部にスイッチダイオード26aを有する。スイッチダイオード26aは第二の端子(No.17)から出力される切替電圧によってオン又はオフに切り替えられ、それによって、VHF同調回路26はVHF帯のローバンド又はハイバンドに同調するように切り替えられる。また、中間周波同調回路27は平衡型であり、その入力端がNo.19、No.20の端子に接続され、出力端の一方は第九の端子(No.18)に接続され、他方はNo.11の端子に接続される(Aで示す)。
【0027】
第一の共振回路28はVHF帯のローバンド受信時に使用され、その一端が第三の端子(No.1)に結合され、他端は接地される。第二の共振回路29はVHF帯のハイバンド受信時に使用され、その一端が第四の端子(No.2)に接続され、他端は第五の端子(No.3)に結合される。さらに、第三の共振回路30はUHFバンドの受信時に使用され、その一端が第六の端子(No.4)に接続され、他端は第七の端子(No.5)に結合される。各共振回路28、29、30には共振周波数を変えるためのバラクタダイオードが設けられている。バラクタダイオードにはNo.10から同調電圧が印加される。No.10の端子にはプルアップ抵抗32を介して高い電圧(同調電圧の最高値よりも高い)Vが印加される。また、クリスタル共振子等の共振素子31は第十一の端子(No.7)に接続される。従って、共振素子31が接続される第七の端子(No.7)の両側には高周波的に接地されているNo.6とNo.8の低電位の端子が配置されることになり、第十一の端子(No.7)に現れる基準信号の放射はNo.6とNo.8の端子によって阻止できる効果が得られる。
【0028】
以上の構成において、UHF帯のテレビジョン信号又はVHF帯のテレビジョン信号はそれぞれUHF混合回路11、VHF混合回路12によって中間周波信号に変換され、中間周波信号は中間周波同調回路27、中間周波増幅回路23を経て第八の端子(No.12)の端子に不平衡出力される。出力された中間周波信号IFは図示しない復調回路等によって処理される。
【0029】
ここで、各発振回路13乃至15と各共振回路28乃至30との具体的な構成と、関連する他の回路との接続関係を図2によって説明する。ローバンド発振回路13はエミッタ同士が接続された差動型の第一の二つの発振トランジスタ13a、13bを有し、一方の発振トランジスタ13aのベースと他方の発振トランジスタ13bのコレクタとが共振回路結合端となり、それぞれ結合コンデンサ13c、13dを介して第三の端子(No.1)に結合される。他方の発振トランジスタ13bのベースは高周波的に接地される。また、第三の端子(No.1)にはダイオード13eのカソードが接続され、アノードは接地される。
【0030】
ハイバンド発振回路14もエミッタ同士が接続された差動型の第二の二つの発振トランジスタ14a、14bを有し、一方の発振トランジスタ14aのベースと他方の発振トランジスタ14bのコレクタとが一方の共振回路結合端となり、それぞれ結合コンデンサ14c、14dを介して第四の端子(No.2)に接続される。また、他方の発振トランジスタ14bのベースと一方の発振トランジスタ14aのコレクタとが他方の共振回路結合端となり、それぞれ結合コンデンサ14f、14eを介して第五の端子(No.3)に結合される。また、第四の端子(No.2)にはダイオード14gのカソードが接続され、アノードは接地される。第五の端子(No.3)にはダイオード14hのカソードが接続され、アノードは接地される。
【0031】
さらに、UHF発振回路15もエミッタ同士が接続された差動型の第三の二つの発振トランジスタ15a、15bを有し、一方の発振トランジスタ15aのベースと他方の発振トランジスタ15bのコレクタとが一方の共振回路結合端となり、それぞれ結合コンデンサ15c、15dを介して第六の端子(No.4)に接続される。また、他方の発振トランジスタ15bのベースと一方の発振トランジスタ15aのコレクタとが他方の共振回路結合端となり、それぞれ結合コンデンサ15f、15eを介して第七の端子(No.5)に結合される。また、第六の端子(No.4)にはダイオード15gのカソードが接続され、アノードは接地される。第七の端子(No.5)にはダイオード15hのカソードが接続され、アノードは接地される。
【0032】
以上のように、各発振回路の共振回路結合端がそれぞれ結合コンデンサを介して各端子に接続されるので、端子数は大幅に少なくなる。
【0033】
第一の共振回路28、第二の共振回路29、第三の共振回路30のそれぞれ設けられたバラクタダイオード28a、29a30aのカソードはNo.10の端子に接続される。
【0034】
チャージポンプ20から直流電圧が入力される同調電圧発生回路21はジャンクションFET21aと、NPNトランジスタ21bとを有し、ジャンクションFET21aのドレインが抵抗21cによってNo.10の端子に接続され、ソースはNPNトランジスタ21bのコレクタに接続される。ジャンクションFET21aとNPNトランジスタ21bとは可変抵抗手段として機能する。そしてNPNトランジスタ21bのエミッタは抵抗21dによって接地される。
【0035】
同調電圧発生回路21とプルアップ抵抗32とのインピーダンス比はチャージポンプ20から出力される電圧によって変化し、No.10の端子にはほぼ2ボルトから25ボルトの範囲の同調電圧が発生する。この電圧が各バラクタダイオード28a、29a、30aに印加されてる。
【0036】
ジャンクションFET21aとNPNトランジスタ21bとの接続点と各共振回路13、14、15にそれぞれ設けたダイオード13e、14h、15hのカソードとの間には温度補償回路41が設けられる(図1には図示しなかった)。温度補償回路41はジャンクションFET41aと、そのドレインとNo.8の端子との間に直列に接続された二つの抵抗41b、41cとかなり、ジャンクションFET41aのソースは同調電圧発生回路21におけるNPNトランジスタ21bのコレクタに接続される。ジャンクションFET41aは可変抵抗手段として機能する。そして、二つの抵抗41b、41cの接続点には電源電圧を分圧した電圧(ここでは、温度補償電圧という)が現れ、此がそれぞれ抵抗13f、14i、15iを介してダイオード13e、14h、15hのカソードに印加される。
【0037】
以上の構成において、各バラクタダイオード28a、29a、30aや各ダイオード13e、14h、15hの容量値は正の温度係数を有し、温度が上昇すると容量値が増加する。従って発振周波数が低い方に変化する。すると、PLL回路17の作用によりチャージポンプ20から同調電圧発生回路21のNPNトランジスタ21bに入力されている電圧が下がり、NPNトランジスタ21bのコレクタとエミッタとの間の電圧が大きくなり、No.10の端子に現れる同調電圧も上昇し、発振周波数を元に戻すように働く。このとき、温度補償回路41における二つの抵抗41b、41cの接続点の電圧も上昇する。従って、ダイオード13e、14h、15hのカソードに印加されている電圧は従来よりも高くなる。
【0038】
一般にダイオードの端子間容量値は逆バイアス電圧が大きくなると減少するので、各ダイオード13e、14h、15hによっても発振周波数の変化を抑える効果が生じる。従って、変化した発振周波数を元に戻すための同調電圧の変化は少なくて済むことになる。
【0039】
次に、切替電圧発生回路18とその切替電圧が印加されれる他の回路との具体的な接続関係を図3によって説明する。
先ず、集積回路10内の切替電圧発生回路18は内部にトランジスタ(この例ではいずれもNPNトランジス)からなるスイッチ回路18a乃至18eを有し、第一のスイッチ回路18aにおけるトランジスタのエミッタは第一の端子(No.23)に接続されると共に、抵抗を介して接地される。トランジスタ18bのベースは第一のスイッチ回路18aにおけるトランジスタのベースに接続され、コレクタは第二のスイッチ回路18cにおけるランジスタのコレクタに接続され、エミッタは接地される。
【0040】
また、第二のスイッチ回路18cにおけるトランジスタのコレクタは第二の端子(No.17)に接続され、エミッタは接地される。第三のスイッチ回路18dにおけるトランジスタのエミッタは第九の端子(No.18)に接続されと共に、抵抗を介して接地される。第四のスイッチ回路18eにおけるトランジスタのコレクタは開閉手段18fを介して第十の端子(No.13)に接続され、エミッタは接地される。開閉手段18fの構成は詳述しないが別のスイッチトランジスタ等によって構成できる。そして、スイッチ回路18a、18dにおける各トランジスタのコレクタはNo.8の端子に接続される。各ベースにはインターフェイス16からオン/オフ制御信号が入力される。開閉手段18fの開閉もインターフェイス16によって制御される。
【0041】
次に、A/D変換回路19にはNo.8の端子から抵抗51を介して電源電圧が供給され、この抵抗51を介して第十の端子(No.13)がNo.8の端子に接続される。A/D変換回路19の動作/非動作はインターフェイス16によって制御される。また、第九の端子(No.18)とNo.19の端子はコンデンサ52によって互いに結合される。また、No.18の端子と中間周波増幅回路23の他方の入力端との間には直流カット用のコンデンサ53が介挿される。さらに、第九の端子(No.18)にはNo.8の端子から抵抗54を介して電源電圧が給電される。
【0042】
UHF高周波増幅回路24はFET(電界効果トランジスタ)で構成され、その第一ゲートにUHF帯のテレビジョン信号が入力される。増幅されたテレビジョン信号はUHF同調回路25を経て第一の端子(No.23)に入力されると共に、位相反転用のインダクタンス素子55を介してNo.24の端子に入力される。よって、第一の端子(No.23)とNo.24の端子との間にはテレビジョン信号が平衡入力される。また、第一ゲートは共振用インダクタンス素子56の一端が接続され、その他端は抵抗57によって接地される。そして、共振用インダクタンス素子56と抵抗57との接続点が抵抗58によってNo.24の端子に接続される。
【0043】
VHF同調回路26内のスイッチダイオード26aのアノードには電源電圧が給電されており、そのカソードは第二の端子(No.17)に直流的に接続される。
また、中間周波同調回路27は No.19、No.20の端子から中間周波信号が両端に入力される並列同調回路27aと、並列同調回路27の一端とNo.11の端子との間に介挿された第一のトラップ回路27bと、他端と第九の端子(No.18)との間に介挿された第二のトラップ回路27cとを有する。第二のトラップ回路27cにはバラクタダイオードDvが設けられ、そのカソードには電源電圧が印加される。また、アノードは第九の端子(No.18)に接続される。よって第二のトラップ回路27c内のバラクタダイオードDvにはコンデンサ52が並列に接続される。これらのトラップ回路27b、27cは中間周波数帯における一方の隣接チャンネルの映像中間周波信号を減衰し、他方の隣接チャンネルの音声中間周波信号を減衰するものである。
【0044】
以上の構成において、VHF帯のローバンドのテレビジョン信号を受信する場合には、第一乃至第三のスイッチ回路18a、18b、18cの各トランジスタがオフとされる。すると、第一の端子(No.23)の切替電圧はローレベルとなり、UHF高周波増幅回路24は第一ゲートにバイアス電圧が印加されないので動作しない。一方、第二の端子(No.17)の切替電圧はハイレベルとなるので、VHF同調回路26はスイッチダイオード26aがオフとなってローバンドに同調する。また、ハイバンドのテレビジョン信号を受信する場合には第一のスイッチ回路18aのトランジスタとトランジスタ18bがオフにされ、第二のスイッチ回路18cのトランジスタがオンにされる。すると、第二の端子(No.17)の切替電圧はローレベルとなり、VHF同調回路26はスイッチダイオード26aがオンとなるのでハイバンドに同調する。また、UHF帯のテレビジョン信号を受信する場合には第一のスイッチ回路18aのトランジスタとトランジスタ18bがオンとされ、第二のスイッチ回路18cのトランジスタがオフとされる。すると、第一の端子(No.23)の切替電圧はハイレベルとなり、UHF高周波増幅回路24は第一ゲートにバイアス電圧が印加されて動作する。
【0045】
よって、第一の端子(No.23)はUHF帯のテレビジョン信号の入力端子としてのみならず、UHF高周波増幅回路24の動作を切り替えるためのスイッチ回路18a用の切替電圧の出力端子として共用される。
さらに、第二の端子(No.17)の切替電圧だけでVHF同調回路26の同調周波数バンドを切り替えることができる。
従って、受信バンドの切替のための切替電圧を出力する端子が少なくできる。
【0046】
一方、第九の端子(No.18)の切替電圧は第三のスイッチ回路18dにおけるトランジスタのオン又はオフによってハイレベル又はローレベルに変化する。それに対応して第二のトラップ回路27cにおけるバラクタダイオードDvの容量値が変化してトラップ周波数が高低に変化する。したがって、映像中間周波数と音声中間周波数との差が異なる二つの方式のテレビジョン信号に対応して適正なトラップ周波数を選べる。よって、中間周波信号が入力される第九の端子(No.18)を第三のスイッチ回路18dの切替電圧出力端子として使用できるので、端子を増やさなくてもトラップ周波数を変えられる。
【0047】
また、開閉手段18fを閉状態にしたときは第四のスイッチ回路18eの切替電圧を第十の端子(No.13)に出力できる。開閉手段18fを開状態にして第十の端子(No.13)にAFT(自動微同調)電圧等のアナログ電圧を入力すれば、A/D変換回路19からデジタル信号を出力してインターフェイス16に送ることができる。デジタル信号はインターフェイス16からPLL回路17に送られ、PLL回路17によって各発振回路13、14、15の発振周波数が制御される。よって、第十の端子(No.13)はアナログ電圧の入力端子としてのみならず、第四のスイッチ回路18eの切替電圧の出力端子としても共用できる。
【0048】
【発明の効果】
以上説明したように、本発明は、外部に設けられると共に少なくともUHF帯のテレビジョン信号の受信時に動作状態に切り替えられるUHF高周波増幅回路を介してUHF帯のテレビジョン信号が入力される第一の端子と、外部に設けられたVHF同調回路をVHF帯のローバンド又はハイバンドに同調するようにバンド切替するための第二の端子とを備え、切替電圧発生回路はUHF高周波増幅回路の動作状態を切り替えるための切替電圧を発生する第一のスイッチ回路と、VHF同調回路のバンドを切り替えるための切替電圧を発生する第二のスイッチ回路とを有し、第一のスイッチ回路の切替電圧を第一の端子に出力し、第二のスイッチ回路の切替電圧を第二の端子に出力したので、端子の数を少なくしてもVHF帯のローバンドとハイバンドとUHFバンドを受信できる。
【0049】
また、外部に設けられた第一の共振回路の一端が接続される第三の端子と、外部に設けられた第二の共振回路の両端がそれぞれ接続される第四、第五の端子と、外部に設けられた第三の共振回路の両端がそれぞれ接続される第六、第七の端子とを備え、第一の二つの発振トランジスタの一方のベースと他方のコレクタとをそれぞれ個別の結合コンデンサによって第三の端子に結合し、第二の二つの発振トランジスタの一方のベースと他方のコレクタとをそれぞれ個別の結合コンデンサによって第四の端子に結合し、第二の二つの発振トランジスタの他方のベースと一方のコレクタとをそれぞれ個別の結合コンデンサによって第五の端子に結合し、第三の二つの発振トランジスタの一方のベースと他方のコレクタとをそれぞれ個別の結合コンデンサによって第六の端子に結合し、第二の二つの発振トランジスタの他方のベースと一方のコレクタとをそれぞれ個別の結合コンデンサによって第七の端子に結合したので、3つの発振回路を構成するための端子の数を少なくできる。
【0050】
また、中間周波増幅回路と、中間周波信号を出力する第八の端子とを備え、中間周波増幅回路を平衡入力型及び不平衡出力型に構成し、中間周波増幅回路の出力端を第八の端子に接続したので、端子の数を少なくできる。
【0051】
また、外部に設けられ中間周波同調回路の平衡出力端が接続される第九の端子を備え、中間周波同調回路は隣接するチャンネルの映像中間周波信号又は音声中間周波信号を減衰するトラップ回路を有すると共に、トラップ回路のトラップ周波数が切り替えられるように構成され、切替電圧発生回路にはトラップ周波数を切り替えるための切替電圧を発生する第三のスイッチ回路を設け、第三のスイッチ回路の切替電圧を第九の端子に出力したので、端子の数を増やすことなくトラップ周波数を切り替えられる。
【0052】
また、アナログ・デジタル変換回路と、アナログ・デジタル変換回路にアナログ電圧を入力する第十の端子とを備え、切替電圧発生回路にはハイレベル又はローレベルの電圧を出力する第四のスイッチ回路と、第十の端子と第四のスイッチ回路との間に介挿された開閉手段とを設け、アナログ、・デジタル変換回路を動作するときには開閉手段を開状態とし、第四のスイッチ回路を動作するときには開閉手段を閉状態にしたので、一つの端子をアナログ電圧の入力端子と切替電圧の出力端子に共用できる。
【0053】
また、PLL回路と、PLL回路に基準信号を供給する基準発振回路と、外部に設けられた発振素子を基準発振回路に接続する第十一の端子とを設け第十一の端子の両側に高周波的に低電位となる端子を設けたので、第十一の端子に現れる基準信号の放射は両側の端子によって阻止できる効果が得られる。
【図面の簡単な説明】
【図1】本発明の本発明のチューナ用集積回路の構成を示すブロック図である。
【図2】本発明の本発明のチューナ用集積回路における発振回路とその周辺回路との詳細な接続図である。
【図3】本発明の本発明のチューナ用集積回路におけるバンド切替電圧発生回路とその周辺回路との詳細な接続図である。
【図4】従来のチューナ用集積回路の構成を示すブロック図である。
【符号の説明】
10 集積回路
10a、10b 側辺
11 UHF混合回路
12 VHF混合回路
13 VHFローバンド発振回路
i3a、13b 発振トランジスタ
13c、13d 結合コンデンサ
13e ダイオード
13f 抵抗
14 VHFハイバンド発振回路
14a、14b 発振トランジスタ
14c、14d、14e、14f 結合コンデンサ
14g、14h ダイオード
14i 抵抗
15 UHF発振回路
15a、15b 発振トランジスタ
15c、15d、15e、15f 結合コンデンサ
15g、15h ダイオード
15i 抵抗
16 インターフェイス
17 PLL回路
18 切替電圧発生回路
18a 第一のスイッチ回路
18b トランジスタ
18c 第二のスイッチ回路
18d 第三のスイッチ回路
18e 第四のスイッチ回路
18f 開閉手段
19 アナログ・デジタル変換回路
20 チャージポンプ
21 同調電圧発生回路
21a ジャンクションFET
21b NPNトランジスタ
21c、21d 抵抗
22 基準発振回路
23 中間周波増幅回路
24 UHF高周波増幅回路
25 UHF同調回路
26 VHF同調回路
27 中間周波同調回路
28 第一の共振回路
28a バラクタダイオード
29 第二の共振回路
29a バラクタダイオード
30 第三の振回路
30a バラクタダイオード
31 共振子
32 プルアップ抵抗
41 温度補償回路
41a ジャンクションFET
41b、41c 抵抗
51、54、57、58 抵抗
52、53 コンデンサ
55、56 インダクタンス素子
No.23 第一の端子
No.17 第二の端子
No.1 第三の端子
No.2 第四の端子
No.3 第五の端子
No.4 第六の端子
No.5 第七の端子
No.12 第八の端子
No.18 第九の端子
No.13 第十の端子
No.7 第十一の端子[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a tuner integrated circuit used in a television tuner.
[0002]
[Prior art]
FIG. 4 shows the circuit configuration and terminal arrangement of a conventional tuner integrated circuit (hereinafter referred to as an integrated circuit) and the connection relationship between peripheral circuits. The conventional integrated circuit 60 has 16 terminals on two opposite sides as shown in FIG. 4 (numbers in circles indicate terminal numbers (No.)).
[0003]
No. 1 to No. No. 16 terminals are provided on one side 60a. 17 to No. Up to 32 terminals are provided on the
[0004]
A local oscillation signal is supplied to the VHF mixing circuit 62 from the two
[0005]
A local oscillation signal is supplied from the
[0006]
No. 17-No. The
[0007]
The switching voltage generation circuit 68 has a plurality of switch circuits therein, and generates a switching voltage of a high level or a low level, respectively, according to input data. This switching voltage is used for switching the band to be received. 20, no. 23 to No. 25, no. 30 are output to each terminal.
The intermediate
No. 3, no. 10, no. No. 28 terminal is grounded. A power supply voltage B to be supplied to each circuit is applied to 13 terminals.
[0008]
A peripheral circuit connected to the integrated circuit 60 is provided outside. The UHF band television signal passes through the UHF high-
[0009]
The low-
[0010]
In the above configuration, no. The tuning voltage output from the terminal 15 is applied to the cathodes of the
[0011]
As described above, the intermediate frequency signal is output from each of the mixing circuits 61 and 62 corresponding to each reception band, and after passing through the intermediate
[0012]
[Problems to be solved by the invention]
In the conventional integrated circuit described above, many terminals are used to couple the resonance circuit to the oscillation circuit. Further, the number of terminals for taking out the switching voltage from the band switching voltage generation circuit is large, and the number of terminals to be grounded is also large. For this reason, connection with peripheral circuits becomes complicated, and the integrated circuit itself cannot be miniaturized. Further, it has been impossible to reduce the size of a television tuner using an integrated circuit.
[0013]
An object of the present invention is to form necessary circuits in an integrated circuit and reduce the number of terminals.
[0014]
[Means for Solving the Problems]
In order to solve the above-described problems, in the present invention, a UHF band television is provided via a switching voltage generation circuit and a UHF high-frequency amplifier circuit that is provided outside and is switched to an operating state when receiving at least a UHF band television signal. A first terminal to which a signal is input, and a second terminal for switching a VHF tuning circuit provided outside to be tuned to a low band or a high band of the VHF band, and the switching voltage generating circuit Has a first switch circuit that generates a switching voltage for switching the operating state of the UHF high-frequency amplifier circuit, and a second switch circuit that generates a switching voltage for switching the band of the VHF tuning circuit, The switching voltage of the first switch circuit is output to the first terminal, and the switching voltage of the second switch circuit is output to the second terminal. It was.
[0015]
A first two oscillation transistors whose emitters are connected to each other; a second two oscillation transistors whose emitters are connected to each other; a third two oscillation transistors whose emitters are connected to each other; A third terminal to which one end of the first resonance circuit provided outside is connected, a fourth terminal and a fifth terminal to which both ends of the second resonance circuit provided outside are respectively connected, and the outside Sixth and seventh terminals respectively connected to both ends of the third resonance circuit provided, and one base and the other collector of the first two oscillation transistors are respectively connected by individual coupling capacitors. Coupled to the third terminal, one base and the other collector of the second two oscillating transistors are coupled to the fourth terminal by respective coupling capacitors, The other base and one collector of the second two oscillation transistors are respectively coupled to the fifth terminal by separate coupling capacitors, and one base and the other collector of the third two oscillation transistors are connected to each other. Each of the second two oscillation transistors is coupled to the sixth terminal by an individual coupling capacitor, and the other base and one collector of the second two oscillation transistors are coupled to the seventh terminal by an individual coupling capacitor.
[0016]
An intermediate frequency amplifier circuit; and an eighth terminal for outputting an intermediate frequency signal. The intermediate frequency amplifier circuit is configured in a balanced input type and an unbalanced output type, and an output terminal of the intermediate frequency amplifier circuit is connected to the output terminal. Connected to the eighth terminal.
[0017]
Also provided outside The A ninth terminal to which a balanced output terminal of an intermediate frequency tuning circuit is connected; and the intermediate frequency tuning circuit includes a trap circuit for attenuating a video intermediate frequency signal or an audio intermediate frequency signal of an adjacent channel, and the trap circuit The switching voltage generation circuit is provided with a third switch circuit for generating a switching voltage for switching the trap frequency, and the switching voltage of the third switch circuit is set to the first switching frequency. Output to 9 terminals.
[0018]
A fourth switch for outputting a high-level or low-level voltage to the switching voltage generation circuit, the analog-digital conversion circuit; and a tenth terminal for inputting an analog voltage to the analog-digital conversion circuit. A circuit, and opening / closing means interposed between the tenth terminal and the fourth switch circuit, and the analog ・ The open / close means is opened when the digital conversion circuit is operated, and the open / close means is closed when the fourth switch circuit is operated.
[0019]
The eleventh terminal includes a PLL circuit, a reference oscillation circuit that supplies a reference signal to the PLL circuit, and an eleventh terminal that connects an externally provided oscillation element to the reference oscillation circuit. Terminals having a low potential in terms of high frequency were provided on both sides.
[0020]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, a tuner integrated circuit according to the present invention will be described with reference to FIGS. Here, FIG. 1 shows a circuit configuration and terminal arrangement of a tuner integrated circuit (hereinafter referred to as an integrated circuit) of the present invention, and the overall connection relationship with its peripheral circuits, and FIGS. 2 and 3 show a detailed configuration. Show.
[0021]
As shown in FIG. 1, the
No. 1 to No. No. 12 terminals are provided on one side 10a. 13 to No. Up to 24 terminals are provided on the
[0022]
A local oscillation signal is supplied to the
[0023]
No. 14 to No. Reception terminal selection data and the like are input to a terminal 16 from a television receiver main body (not shown). Specifically, channel No. 14 data, band switching data, etc. are input to the No. 14 terminal. The clock signal is input to the terminal 15 and the address data is input to the terminal No. 16. These data are input to the PLL circuit 17 and the switching
[0024]
The PLL circuit 17 receives reception channel selection data and local oscillation signals output from the
[0025]
The switching
The intermediate frequency amplifier circuit 23 is configured as a balanced input type or an unbalanced output type. 11 and the other input terminal is connected to the terminal No. 18 which is the eighth terminal.
In addition, No. 6, no. No. 21 terminal is grounded. A power supply voltage B to be supplied to each circuit is applied to the
[0026]
A peripheral circuit provided outside is connected to the
[0027]
The
[0028]
In the above configuration, the UHF band television signal or the VHF band television signal is converted into an intermediate frequency signal by the
[0029]
Here, a specific configuration of each of the
[0030]
The high-
[0031]
Further, the
[0032]
As described above, since the resonance circuit coupling end of each oscillation circuit is connected to each terminal via the coupling capacitor, the number of terminals is greatly reduced.
[0033]
The cathodes of the
[0034]
A tuning
[0035]
The impedance ratio between the tuning
[0036]
A
[0037]
In the above configuration, the capacitance values of the
[0038]
In general, since the capacitance value between terminals of the diode decreases as the reverse bias voltage increases, the
[0039]
Next, a specific connection relationship between the switching
First, the switching
[0040]
The collector of the transistor in the
[0041]
Next, the A /
[0042]
The UHF high-
[0043]
A power supply voltage is supplied to the anode of the
The intermediate
[0044]
In the above configuration, when receiving a low-band television signal in the VHF band, the transistors of the first to
[0045]
Therefore, the first terminal (No. 23) is used not only as an input terminal for a UHF band television signal but also as an output terminal for a switching voltage for the switch circuit 18a for switching the operation of the UHF high-
Furthermore, the tuning frequency band of the
Therefore, it is possible to reduce the number of terminals that output a switching voltage for switching the reception band.
[0046]
On the other hand, the switching voltage of the ninth terminal (No. 18) is the ON or OFF state of the transistor in the
[0047]
When the opening / closing means 18f is closed, the switching voltage of the fourth switch circuit 18e can be output to the tenth terminal (No. 13). When an analog voltage such as an AFT (automatic fine tuning) voltage is input to the tenth terminal (No. 13) with the opening / closing means 18f open, a digital signal is output from the A /
[0048]
【The invention's effect】
As described above, according to the present invention, the UHF band television signal is input via the UHF high-frequency amplifier circuit that is provided outside and is switched to the operation state at least when receiving the UHF band television signal. And a second terminal for switching the VHF tuning circuit provided outside to tune to the low band or high band of the VHF band, and the switching voltage generation circuit changes the operating state of the UHF high frequency amplifier circuit. A first switch circuit that generates a switching voltage for switching and a second switch circuit that generates a switching voltage for switching a band of the VHF tuning circuit; Since the switching voltage of the second switch circuit is output to the second terminal, even if the number of terminals is reduced, the low band of the VHF band You can receive Ibando and UHF band.
[0049]
Also, a third terminal to which one end of the first resonance circuit provided outside is connected, and fourth and fifth terminals to which both ends of the second resonance circuit provided outside are respectively connected, Sixth and seventh terminals to which both ends of a third resonance circuit provided outside are respectively connected, and one base capacitor and the other collector of each of the first two oscillation transistors are individually coupled capacitors. Is coupled to the third terminal, and one base and the other collector of the second two oscillation transistors are coupled to the fourth terminal by respective coupling capacitors, and the other of the second two oscillation transistors is coupled to the other terminal. The base and one collector are respectively coupled to the fifth terminal by individual coupling capacitors, and one base and the other collector of the third two oscillation transistors are coupled to individual coupling capacitors. Since the second base and one collector of the second two oscillation transistors are coupled to the seventh terminal by separate coupling capacitors, respectively, to form three oscillation circuits. The number of terminals can be reduced.
[0050]
An intermediate frequency amplifier circuit; and an eighth terminal for outputting an intermediate frequency signal. The intermediate frequency amplifier circuit is configured as a balanced input type and an unbalanced output type, and the output terminal of the intermediate frequency amplifier circuit is connected to the eighth terminal. Since it is connected to the terminal, the number of terminals can be reduced.
[0051]
In addition, it has a ninth terminal which is provided outside and to which the balanced output terminal of the intermediate frequency tuning circuit is connected, and the intermediate frequency tuning circuit has a trap circuit for attenuating the video intermediate frequency signal or the audio intermediate frequency signal of the adjacent channel. In addition, the trap frequency of the trap circuit is configured to be switched, and the switching voltage generation circuit is provided with a third switch circuit that generates a switching voltage for switching the trap frequency, and the switching voltage of the third switch circuit is Since it is output to the nine terminals, the trap frequency can be switched without increasing the number of terminals.
[0052]
An analog / digital conversion circuit; and a tenth terminal for inputting an analog voltage to the analog / digital conversion circuit; and a fourth voltage switch circuit for outputting a high level or low level voltage to the switching voltage generation circuit; And an open / close means interposed between the tenth terminal and the fourth switch circuit. When the analog / digital conversion circuit is operated, the open / close means is opened and the fourth switch circuit is operated. Since the opening / closing means is sometimes closed, one terminal can be shared by the analog voltage input terminal and the switching voltage output terminal.
[0053]
Further, a PLL circuit, a reference oscillation circuit for supplying a reference signal to the PLL circuit, and an eleventh terminal for connecting an externally provided oscillation element to the reference oscillation circuit are provided, and a high frequency is provided on both sides of the eleventh terminal. Since a terminal having a low potential is provided, the radiation of the reference signal appearing at the eleventh terminal can be prevented by the terminals on both sides.
[Brief description of the drawings]
FIG. 1 is a block diagram showing a configuration of a tuner integrated circuit according to the present invention.
FIG. 2 is a detailed connection diagram of an oscillation circuit and its peripheral circuits in the tuner integrated circuit of the present invention.
FIG. 3 is a detailed connection diagram of a band switching voltage generation circuit and its peripheral circuits in the tuner integrated circuit of the present invention.
FIG. 4 is a block diagram showing a configuration of a conventional tuner integrated circuit.
[Explanation of symbols]
10 Integrated circuits
10a, 10b side
11 UHF mixing circuit
12 VHF mixing circuit
13 VHF low-band oscillator
i3a, 13b Oscillation transistor
13c, 13d coupling capacitors
13e diode
13f resistance
14 VHF high-band oscillator
14a, 14b Oscillation transistor
14c, 14d, 14e, 14f Coupling capacitors
14g, 14h diode
14i resistance
15 UHF oscillation circuit
15a, 15b Oscillation transistor
15c, 15d, 15e, 15f Coupling capacitor
15g, 15h diode
15i resistance
16 interface
17 PLL circuit
18 Switching voltage generator
18a First switch circuit
18b transistor
18c Second switch circuit
18d Third switch circuit
18e Fourth switch circuit
18f Opening / closing means
19 Analog-digital conversion circuit
20 Charge pump
21 Tuning voltage generator
21a Junction FET
21b NPN transistor
21c, 21d resistance
22 Reference oscillation circuit
23 Intermediate frequency amplifier
24 UHF high frequency amplifier circuit
25 UHF tuning circuit
26 VHF tuning circuit
27 Intermediate Frequency Tuning Circuit
28 First resonant circuit
28a Varactor diode
29 Second resonant circuit
29a Varactor diode
30 Third oscillator circuit
30a Varactor diode
31 Resonator
32 Pull-up resistor
41 Temperature compensation circuit
41a Junction FET
41b, 41c resistance
51, 54, 57, 58 Resistance
52, 53 capacitors
55, 56 Inductance element
No. 23 First terminal
No. 17 Second terminal
No. 1 Third terminal
No. 2 4th terminal
No. 3 Fifth terminal
No. 4 Sixth terminal
No. 5 Seventh terminal
No. 12 Eighth terminal
No. 18 Ninth terminal
No. 13 Tenth terminal
No. 7 Eleventh terminal
Claims (6)
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002031879A JP3924177B2 (en) | 2002-02-08 | 2002-02-08 | Integrated circuit for tuner |
EP03250139A EP1328064A1 (en) | 2002-01-15 | 2003-01-09 | Integrated television tuner circuit |
US10/341,695 US7019790B2 (en) | 2002-01-15 | 2003-01-13 | Integrated tuner circuit and television tuner using an integrated tuner circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002031879A JP3924177B2 (en) | 2002-02-08 | 2002-02-08 | Integrated circuit for tuner |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003234971A JP2003234971A (en) | 2003-08-22 |
JP3924177B2 true JP3924177B2 (en) | 2007-06-06 |
Family
ID=27775158
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002031879A Expired - Fee Related JP3924177B2 (en) | 2002-01-15 | 2002-02-08 | Integrated circuit for tuner |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3924177B2 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3101833U (en) | 2003-11-21 | 2004-06-24 | アルプス電気株式会社 | Television tuner |
JP2007300300A (en) | 2006-04-28 | 2007-11-15 | Alps Electric Co Ltd | Integrated circuit for television tuner and television tuner |
JP2019197943A (en) * | 2018-05-07 | 2019-11-14 | ソニーセミコンダクタソリューションズ株式会社 | Tuner device |
-
2002
- 2002-02-08 JP JP2002031879A patent/JP3924177B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2003234971A (en) | 2003-08-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0898365B1 (en) | UHF/VHF tuner | |
JP2002118795A (en) | Television signal reception tuner | |
JPH038129B2 (en) | ||
US7019790B2 (en) | Integrated tuner circuit and television tuner using an integrated tuner circuit | |
US6163222A (en) | Buffer amplifier with frequency selective mechanism | |
US5841326A (en) | Integrated oscillation circuit used for frequency conversion circuit | |
US4783849A (en) | FET tuner | |
JP3924177B2 (en) | Integrated circuit for tuner | |
US3949306A (en) | High frequency amplifier with frequency conversion | |
US4703286A (en) | Dual gate tunable oscillator | |
EP0270298B1 (en) | Wide range oscillator | |
KR100449647B1 (en) | Television tuner | |
RU2085025C1 (en) | Television tuner | |
JP3806617B2 (en) | Television tuner | |
JPWO2006106860A1 (en) | Television tuner | |
JP2003309777A (en) | Television tuner | |
JP2000295539A (en) | Tuner for receiving television signal | |
JP3765974B2 (en) | Television tuner | |
JP3106226U (en) | Television tuner | |
JP2796115B2 (en) | High frequency switch circuit | |
JPH0519850B2 (en) | ||
JPH08316737A (en) | Mixer circuit | |
JP3143104B2 (en) | Frequency converter and oscillator | |
JPH0227612Y2 (en) | ||
KR820002239B1 (en) | Self oscillating converter for ultra short wave radio receivers |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20041224 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060905 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20060914 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20061102 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070206 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070223 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100302 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110302 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120302 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120302 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130302 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140302 Year of fee payment: 7 |
|
LAPS | Cancellation because of no payment of annual fees |