JP3596388B2 - Semiconductor device - Google Patents
Semiconductor device Download PDFInfo
- Publication number
- JP3596388B2 JP3596388B2 JP33312499A JP33312499A JP3596388B2 JP 3596388 B2 JP3596388 B2 JP 3596388B2 JP 33312499 A JP33312499 A JP 33312499A JP 33312499 A JP33312499 A JP 33312499A JP 3596388 B2 JP3596388 B2 JP 3596388B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor chip
- members
- heat radiating
- pair
- heat
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L24/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L24/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/37001—Core members of the connector
- H01L2224/37099—Material
- H01L2224/371—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/37138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/37147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/37001—Core members of the connector
- H01L2224/37099—Material
- H01L2224/371—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/37138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/3716—Iron [Fe] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/37001—Core members of the connector
- H01L2224/37099—Material
- H01L2224/371—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/37163—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/3718—Molybdenum [Mo] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/3754—Coating
- H01L2224/37599—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/40137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/45124—Aluminium (Al) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73221—Strap and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/83801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
- H01L2224/848—Bonding techniques
- H01L2224/84801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L24/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L24/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01042—Molybdenum [Mo]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01074—Tungsten [W]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/10251—Elemental semiconductors, i.e. Group IV
- H01L2924/10253—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
Description
【0001】
【発明の属する技術分野】
本発明は、半導体チップの上下から放熱する構成を有する半導体装置に関する。
【0002】
【従来の技術】
半導体チップの上下から放熱を行っている半導体装置には、例えば、特開平4−27145号公報に記載の発明がある。図11は、この公報に記載の半導体装置の概略断面図である。図11に示すように、半導体チップJ1が下面放熱板J2に直接接着されており、下面および上面放熱板J2、J3が、これらの放熱板J2、J3に複数配列された結合ピンJ4により接合されている。また、半導体チップJ1とリードフレームJ5とがワイヤボンドにより形成されたワイヤJ6により電気的に接続されている。そして、これらの部材J1〜J6が樹脂J7により封止されている。
【0003】
上記、従来公報に記載の半導体装置では、半導体チップJ1の上下両側から放熱を行うようにしているものの、半導体チップJ1の上面と上面放熱板J3とが直接接着されていない。そのため、半導体チップJ1の上面から直接、上面放熱板J3に熱が伝わるのではなく、モールド樹脂J7を介して伝わることになり、半導体チップJ1の上面からの放熱性が良くない。
【0004】
それに対して、特開昭61−166051号公報に記載の発明では、半導体チップの上下からモールド樹脂を介すことなく放熱を行っている。図12は、この公報に記載の半導体装置の概略断面図である。図12に示すように、半導体チップJ11がダイパッドJ12に固着されており、半導体チップJ11の上面に接着剤J13を用いてチップ側放熱板J14が接着されている。また、外部リードJ15と半導体チップJ11とがワイヤボンドにより形成されたワイヤJ16により電気的に接続されている。また、ダイパッドJ12における半導体チップJ11の搭載面とは反対側の面には、ダイパッド側放熱板J17が接触しており、これらの部材J11〜J17が樹脂J18により封止されている。
【0005】
【発明が解決しようとする課題】
この後述の公報に記載の半導体装置は、前者公報に記載の半導体装置と比較して、半導体チップの上側に対しても放熱部材をモールド樹脂を介すことなく接触させているため放熱性が向上している。しかし、この後述の公報に記載の半導体装置では放熱板を接着剤J13のみでチップに対して固定しているため、半導体チップを搭載する際に位置ずれ、即ち、半導体チップの搭載位置のばらつきが起こり易いという問題がある。
【0006】
そのため、例えば、放熱板を電極として兼用し、特に半導体チップとしてパワー素子を用いる場合には、半導体チップの搭載位置がずれることにより、半導体チップの絶縁すべき領域において通電してしまう等の不具合がある。
【0007】
本発明は、上記問題点に鑑み、半導体チップの両面を放熱部材で挟んでなる構成を有する半導体装置において、放熱性を改善し、半導体チップの搭載位置のばらつきを抑えた半導体装置を提供することを目的とする。
【0008】
【課題を解決するための手段】
上記目的を達成するため、請求項1に記載の発明では、半導体チップ(1a、1b)と、半導体チップ(1a、1b)の両面を挟むように熱伝導性を有する接合部材(2)を介して接合した一対の放熱部材(3、4)と、半導体チップ(1a)における第1の放熱部材(3)と対向する面には制御電極が形成されており、制御電極と電気的に接続されるリードフレーム(9)とを備え、一対の放熱部材(3、4)は第1の放熱部材(3)と、半導体チップ(1a、1b)と対向する面に凹部(8)を形成した第2の放熱部材(4)とよりなり、この凹部(8)内に半導体チップ(1a、1b)を嵌め合わしていることを特徴としている。
【0009】
本発明では、熱伝導性を有する接合部材(2)を介して、一対の放熱部材(3、4)を半導体チップ(1a、1b)の両面と接合しているため、放熱性を改善することができる。また、第2の放熱部材(4)の凹部(8)に半導体チップ(1a、1b)を嵌め合わせるため、半導体チップ(1a、1b)の平面方向において、第2の放熱部材(4)と半導体チップ(1a、1b)との相対位置を固定することができ、半導体チップ(1a、1b)の搭載位置のばらつきを抑えた半導体装置を提供することができる。さらに、本発明の様に半導体チップ(1a)に制御電極が形成されていても、凸部(6)の形状を調節することにより、第1の放熱部材(3)と制御電極とが接触しない様にすることができる。
【0010】
請求項2に記載の発明では、請求項1に記載の発明において、第1の放熱部材(3)における半導体チップ(1a、1b)と対向する部位に、半導体チップ(1a、1b)側に突出した凸部(6)を形成し、この凸部(6)を半導体チップ(1a、1b)と接合部材(2)を介して接合することを特徴としている。
【0011】
本発明によれば、第2の放熱部材(4)の凹部(8)により半導体チップ(1a、1b)の位置決めを行った状態で、第1の放熱部材(3)に凸部(6)を形成しているため、凸部(6)の形状を調節することにより、第1の放熱部材(3)を半導体チップ(1a、1b)の所望の領域のみと適切に接合させることができる。
【0014】
請求項3に記載の発明では、請求項1又は2に記載の発明において、一対の放熱部材(3、4)における半導体チップ(1a、1b)との対向面の少なくとも一方には突起部(7a、7b)を形成し、リードフレーム(9)に形成した穴(12a、12b)と突起部(7a、7b)とを嵌め合わせることにより、一対の放熱部材(3、4)の少なくとも一方をリードフレーム(9)に固定することを特徴としている。
【0015】
本発明によれば、リードフレーム(9)に対して一対の放熱部材(3、4)の少なくとも一方を固定して位置決めでき、放熱部材(3、4)の位置決め精度を向上させることができるため、半導体チップ(1a、1b)の平面方向における搭載位置のばらつきを、さらに抑えた半導体装置を提供することができる。特に、一対の放熱部材(3、4)の両方をリードフレーム(9)に対して固定する場合は、このばらつきを確実に抑えることができる。
【0016】
なお、この固定は、かしめにより行っても良いし、その他、半田などにより固定しても良い。
【0017】
請求項4に記載の発明では、請求項1又は2に記載の発明において、一対の放熱部材(3、4)における半導体チップ(1a、1b)との対向面の少なくとも一方に突起部(7a、7b)を形成し、当該放熱部材(3、4)とリードフレーム(9)との間にスペーサ(13)を介在した状態で、リードフレーム(9)に形成した穴(12a、12b)と突起部(7a、7b)とを嵌め合わせて固定し、スペーサ(13)によって当該放熱部材(3、4)と半導体チップ(1a、1b)との、半導体チップ(1a、1b)の厚み方向における位置決めをしていることを特徴としている。
【0018】
これにより、半導体チップ(1a、1b)の平面方向に加えて厚み方向にも位置を固定できるため、半導体チップ(1a、1b)の搭載位置のばらつきを、より確実に抑えた半導体装置を提供することができる。
【0019】
請求項5に記載の発明では、半導体チップ(1a、1b)と、半導体チップ(1a、1b)の両面を挟むように熱伝導性を有する接合部材(2)を介して接合した一対の放熱部材(3、4)とを設け、一対の放熱部材(3、4)は、半導体チップ(1a、1b)と対向する部位に、半導体チップ(1a、1b)側に突出した凸部(6)を形成した第1の放熱部材(3)と、第2の放熱部材(4)とよりなり、この凸部(6)が、接合部材(2)を介して半導体チップ(1a、1b)に接合し、半導体チップ(1a)における第1の放熱部材(3)と対向する面に形成した制御電極と電気的に接続するリードフレーム(9)を設け、一対の放熱部材(3、4)における半導体チップ(1a、1b)との対向面の少なくとも一方には突起部(7a、7b)を形成していることを特徴としている。
【0020】
さらに、リードフレーム(9)に形成した穴(12a、12b)と、突起部(7a、7b)とを嵌め合わせて固定することにより、一対の放熱部材(3、4)の少なくとも一方をリードフレーム(9)に固定し、一対の放熱部材(3、4)とリードフレーム(9)との間に生じる隙間にスペーサ(13)を介在し、このスペーサ(13)によって一対の放熱部材(3、4)と半導体チップ(1a、1b)との、半導体チップ(1a、1b)の厚み方向における位置決めをすることを特徴としている。
【0021】
本発明の様に、第1の放熱部材(3)に形成した凸部(6)を半導体チップ(1a、1b)に接合するようにすると、半導体チップ(1a、1b)に接続されるリードフレーム(9)と一対の放熱部材(3、4)との間には、凸部(6)の段差によって隙間が生じるが、この隙間にスペーサ(13)を介在させてリードフレームに形成した穴(12a、12b)と一対の放熱部材(3、4)の突起部(7a、7b)とを嵌め合わせて固定することにより、半導体チップ(1a、1b)の平面方向にも厚み方向にも、半導体チップ(1a、1b)と一対の放熱部材(3、4)との相対位置のばらつきを抑えた半導体装置を提供することができる。
【0022】
請求項6に記載の発明では、請求項1ないし5のいずれか1つに記載の発明において、一対の放熱部材(3、4)として、半導体チップ(1a、1b)に線膨張率が近似した金属を用いることを特徴としている。
【0023】
これにより、半導体チップ(1a、1b)と各々の放熱部材(3、4)との線膨張率が異なることに起因する熱応力の発生を抑制することができ、接合部材(2)に対する歪みの集中を防止することができる。
【0024】
請求項7に記載の発明では、請求項1ないし6のいずれか1つに記載の発明において、一対の放熱部材(3、4)として、銅の内部において、インバーおよびモリブデンのうちの少なくとも1つが、部分的に複数配置されているものを用いることを特徴としている。
【0025】
本発明によれば、銅の内部にインバーやモリブデンを配置した金属は、半導体チップ(1a、1b)と線膨張率が近似しているため、請求項6に記載の発明と同様の効果を発揮することができる。また、インバーやモリブデンは銅と比較すると放熱性が劣るが、銅の内部に部分的に配置することにより、放熱性も十分に確保することができる。
【0026】
請求項8に記載の発明では、請求項1ないし7のいずれか1つに記載の発明において、一対の放熱部材(3、4)の各々の面のうち、半導体チップ(1a、1b)と対向する面とは反対側の面が露出した状態で、一対の放熱部材(3、4)および半導体チップ(1a、1b)を樹脂封止していることを特徴としている。
【0027】
これにより、一対の放熱部材(3、4)を構成する第1の放熱部材(3)と第2の放熱部材(4)との絶縁を確実に行うことができる。また、露出した面を冷却することにより、的確に放熱を行うことができる。
【0028】
請求項9に記載の発明では、請求項1ないし8のいずれか1つに記載の発明において、一対の放熱部材(3、4)が、半導体チップ(1a、1b)の電極として用いられることを特徴としている。
【0029】
一対の放熱部材(3、4)を電極として利用し、各々の放熱部材(3、4)の間の電位差が大きい場合には、各々の放熱部材(3、4)と半導体チップ(1a、1b)との相対位置がずれることにより、絶縁されるべき部分が通電してしまう恐れがある。しかし、本発明では、半導体チップ(1a、1b)と各々の放熱部材(3、4)との相対位置のばらつきが抑えられているため、各々の放熱部材(3、4)を電極として用いても好適である。
【0030】
なお、上記各手段の括弧内の符号は、後述する実施形態に記載の具体的手段との対応関係を示すものである。
【0031】
【発明の実施の形態】
(第1実施形態)
図1は、第1実施形態の半導体装置を上面から見た模式図であり、図2(a)は、図1におけるB−B断面を模式的に示す図であり、図2(b)は、図1におけるD−D断面を模式的に示す図である。図1および図2に示すように、平面的に配置された2つの半導体チップとしてのSiチップ1a、1bに対して、それらのSiチップ1a、1bの両面を挟む様にして、熱伝導性を有する接合部材2を介して一対の放熱部材である第1および第2の放熱部材3、4が接合されている。
【0032】
Siチップ1aのワイヤボンドされている側の面である一面5aに対しては、第1の放熱部材3が接合されており、Siチップ1a、1bにおける一面5aの反対側の面である他面5bに対しては、第2の放熱部材4が接合されている。この第2の放熱部材4は、図1においては、一部、他の部材と重なっている部分を二点鎖線で示してある。また、Siチップ1a、1bは、図1において他の部材と重なっている部分を一点鎖線で示してある。
【0033】
ここで、Siチップ1a、1bとしては、本例では、図1においてワイヤボンドされているSiチップがIGBT(Insulated Gate Bipolar Transistor)チップ1aであり、もう一方のSiチップがフライホイールダイオードチップ1bである。IGBTチップ1aにおいては、それぞれ、第1の放熱部材3がエミッタ端子、第2の放熱部材4がコレクタ端子となっている。また、IGBTチップ1aにおける第1の放熱部材3と対向する面には、外部との電気的な信号の授受を行うための制御電極(図示せず)がゲートとして形成されており、インナーリード10とワイヤボンドされている。
【0034】
IGBTチップ1aの等価回路は、例えば図3に示すようにコレクタC、エミッタE、ゲートG、電流検出用端子Is、感温のためのダイオード端子であるアノードAおよびカソードKからなる。
【0035】
図1および図2に示すように、第1の放熱部材3は平面形状は略矩形であり、その対角から相反する方向へ短冊状に伸びている短冊部3a、3bが2個所設けられている。一方、厚み方向には、各々のSiチップ1a、1bの一面5a側の主電極と対向する部位に、Siチップ1a、1b側に突出した凸部6が形成されている。そして、凸部6の先端は平面あるいはSiチップ1a、1bとの接合に支障を来さない程度に平面であり、この平面部の形状は対向するSiチップ1a、1bの主電極の平面形状に対応している。
【0036】
また、第1の放熱部材3のSiチップ1a、1bとの対向面における各々の短冊部3a、3b、および矩形部の各辺のうち短冊部3a、3bが伸びている方向に平行な辺の内側の計3個所において、Siチップ1a、1b側に突出した突起部7aが形成されている。
【0037】
第2の放熱部材4は、平面形状は第1の放熱部材3とほぼ同じである。ただし、第2の放熱部材4における2つの短冊部4a、4bは、第1の放熱部材3の各々の短冊部3a、3bと異なる位置に設けられている。一方、厚み方向には、Siチップ1a、1bと対向する部分においてSiチップ1a、1bが嵌まるような凹部8が形成されている。この凹部8の深さは、例えば、0.1〜0.3mm程度にすることができる。
【0038】
また、第2の放熱部材4のSiチップ1a、1bとの対向面における各々の短冊部4a、4b、および矩形部の各辺のうち短冊部4a、4bが伸びている方向に平行な辺の内側の計3個所において、Siチップ1a、1b側に突出した突起部7bが形成されている。ただし、これらの第2の放熱部材4に形成された突起部7bは第1の放熱部材3に形成された突起部7aと上面方向から見た場合に重ならないような位置にある。
【0039】
また、第1および第2の放熱部材3、4は、例えばCu(銅)等を用いている。接合部材2としては、高熱伝導接着部材を用いており、その様な部材としては、例えば半田やろう材などがある。
【0040】
そして、各々のSiチップ1a、1bの他面5b側が、第2の放熱部材4に形成された凹部8内に接合部材2を介して嵌め合わされて接合され、各々のSiチップ1a、1bの一面5a側の主電極には、接合部材2を介して第1の放熱部材3に形成された凸部6が接合されている。
【0041】
また、Siチップ1a、1bの制御電極とリードフレーム9のインナーリード10とがワイヤボンドによって形成されたワイヤ11によって電気的に接続されている。リードフレーム9は図1においては、一部、他の部材と重なっている部分が点線で示されている。
【0042】
また、リードフレーム9においては、後述のように、第1および第2の放熱部材3、4の突起部7a、7bと嵌め合わせるための穴12a、12bを有する固定部9a、9bが6個所に設けられている。ここで、ワイヤ11としては、Al(アルミニウム)やAu(金)等を用いることができ、リードフレーム9としては、例えばCuやCu合金または42合金等を用いることができる。
【0043】
そして、図2(b)に示すように、第2の放熱部材4に形成された突起部7bとリードフレーム9の固定部9bに形成された穴12bとが嵌め合わされてかしめられている。また、第1の放熱部材3に形成された突起部7aの全てには、第1の放熱部材3とリードフレーム9の固定部9aとの間にスペーサ13が介在されており、この状態で、この固定部9aに形成された穴12aと、第1の放熱部材3に形成された突起部7aとが嵌め合わされてかしめられている。
【0044】
ここで、スペーサ13は、例えばCu等からなる円柱や角柱の金属であって、突起部7aが貫通するための穴を有するものである。また、このスペーサ13はSiチップ1a、1bと第1の放熱部材3との、Siチップ1a、1bの厚み方向における位置決めを行うためのものである。このスペーサ13の大きさは、例えば、角柱の場合には、断面が一辺2mmの正方形で厚みが0.6mm程度のものにすることができる。
【0045】
そして、図1および図2に示すように、第1および第2の放熱部材3、4の各々の面のうちSiチップ1a、1bと対向する面とは反対側の面が露出した状態で、上述のように固定された各々のSiチップ1a、1bと各々の放熱部材3、4とが樹脂14により封止されている。図1において、この樹脂14の外枠が破線で示されている。ここで、第1および第2の放熱部材3、4における各々の短冊部3a、3b、4a、4bのうち、インナーリード10が形成された方向とは反対の方向に設けられている短冊部3a、4aが樹脂14の外部に出ており、この外部に出た短冊部3a、4aがSiチップ1a、1bの外部電極となっている。
【0046】
次に、上記半導体装置の製造方法について述べる。初めに、上述の図1および図2に示すような、リードフレーム9、第1および第2の放熱部材3、4を用意する。リードフレーム9は、例えばパンチング等により所望の形状に加工する。
【0047】
図4は、第1および第2の放熱部材3、4の形成方法の模式図である。図4(a)に示すように、Cu等よりなるリール形状の部材15から、プレス加工用のパンチ16とダイ17を用いて、パンチ16を矢印Fの方向に動かしてプレス加工することにより第1および第2の放熱部材3、4を切り出し、第1の放熱部材3に対しては凸部6を、第2の放熱部材4に対しては凹部8をそれぞれ形成する。
【0048】
図4(b)は突起部7a、7bを形成する工程図であるが、この図に示すように、突起部7a、7b形成用のパンチ18と中央に凹部が形成されたダイ19を用いて、パンチ18を矢印Hの方向に動かすことにより、押し出し加工を行い突起部7a、7bを形成する。
【0049】
次に、Siチップ1a、1bと上述の様にして加工したリードフレーム9と第1および第2の放熱部材3、4とを組み付ける。図5は、この組み付けの際に側面方向から見た各々の部材1a、1b、2〜4、9の構成を模式的に示す図である。図5に示すように、第2の放熱部材4の突起部7bにリードフレーム9の固定部9bの穴12bを嵌め合わせてかしめ、各々の凹部8には接合部材としての半田箔2を介してSiチップ1a、1bの他面5b側を嵌め合わせる。
【0050】
また、各々のSiチップ1a、1bの一面5a上に主電極形状に対応した半田箔2を載せ、第1の放熱部材3の突起部7aにはスペーサ13をかませて、この突起部7aとリードフレーム9の固定部9aの穴12aとを嵌め合わせてかしめる。なお、図5は模式図であるため、第1の放熱部材3における凸部6は省略している。
【0051】
ここで、この組み付けの際のかしめ固定について詳しく述べる。図6はかしめ固定の工程を模式的に示す図である。図6に示すように、第1および第2の放熱部材3、4の突起部7a、7bとリードフレーム9の固定部9a、9bの穴12a、12bとを嵌め合わせた後、パンチ20を矢印Iの方向に動かすことにより穴12a、12bから出た突起部7a、7bをつぶし、第1および第2の放熱部材3、4とリードフレーム9とを固定する。
【0052】
続いて、上述の様にかしめ固定したSiチップ1a、1b、各々の放熱部材3、4およびリードフレーム9を、水素炉等に通して半田リフローすることにより、各々の部材1a、1b、3、4を半田付け固定する。その後、IGBTチップ1aの一面5a側の制御電極とリードフレーム9とのワイヤボンディングを行った後、トランスファーモールドで樹脂14により封止することにより、第1の放熱部材3と第2の放熱部材4との絶縁を行い、本実施形態の半導体装置が完成する。
【0053】
ところで、本実施形態によれば、第1および第2の放熱部材3、4を接合部材2を介して、Siチップ1a、1bの一面5aおよび他面5bに直接接合させているため放熱性を改善することができる。また、前述の、特開昭61−166051号公報に記載の発明では、半導体チップとチップ側の放熱板とが、ポリイミド樹脂やシリコーン樹脂などの樹脂性の接着剤のみで固定されており、この様な接着剤は熱伝導性が悪いため放熱性を阻害するという問題があった。しかし、本実施形態では、接合部材2として半田やろう材などの高熱伝導接着部材を用いているため、放熱性を改善することができる。
【0054】
また、第2の放熱部材4の凹部8にSiチップ1a、1bを嵌め合わせることにより第2の放熱部材4に対してSiチップ1a、1bを固定し、第1および第2の放熱部材3、4の各々の突起部7a、7bとリードフレーム9の固定部9a、9bの穴12a、12bとを嵌め合わせてかしめることにより、各々の放熱部材3、4とリードフレーム9とを固定することができる。その結果、Siチップ1a、1bの平面方向におけるこれらの部材の相対位置を固定することができる。
【0055】
また、第1の放熱部材3の突起部7aに対してスペーサ13を介在した状態で、第1の放熱部材3の突起部7aとリードフレーム9の固定部9aの穴12aとを嵌め合わせてかしめているため、Siチップ1a、1bの搭載空間を確保した状態で第1の放熱部材3をリードフレーム9に固定することができ、Siチップ1a、1bの厚み方向にも相対位置を固定できる。従って、Siチップ1a、1bの平面方向にも厚み方向にも各々の部材の相対位置を固定でき、半導体チップの搭載位置のばらつきを抑えた半導体装置を提供することができる。
【0056】
また、本実施形態の様に、半導体チップとしてIGBTなどのパワー素子を用いる場合は、以下に示す絶縁に関する問題がある。図7は、IGBTの一例を示す部分断面図である。
【0057】
図7に示すように、例えばIGBT(Insulated Gate Bipolar Transistor)等のパワー素子には、その端部においてガードリング21やEQR(同電位リング)22が形成されているが、これらはコレクタ電極23とほぼ同電位となっている。ガードリング21やEQR22はパワー素子のエミッタ電極24側の面に形成されており、エミッタ電極24の近傍にコレクタ電極23と同電位であるガードリング21やEQR22が存在することになる。
【0058】
従って、エミッタ電極24とコレクタ電極23間の電位差が、例えば600V程度となるようなパワー素子の場合、ガードリング21やEQR22とエミッタ電極24との電位差が600V程度となる。そのため、半田付けエリアが周囲部におよぶ、例えば、放熱部材25が図7の白抜き矢印Jに示すように、通常の位置よりもガードリング21やEQR22側にずれる等することにより、半田等の接合部材26や放熱部材25を介して、直接、あるいは放電によりガードリング21やEQR22とエミッタ電極24との間で通電してしまう可能性がある。
【0059】
また、通電を妨げるために、ガードリング21やEQR22の上面にポリイミド等からなる保護膜27を被覆しても、その膜の厚さは1〜2μm程度であり、600Vもの絶縁耐圧は確保できない。
【0060】
しかし、本実施形態の半導体装置では、上述の様に、Siチップ1a、1b、リードフレーム9、および、第1および第2の放熱部材3、4の相対位置を固定した状態で、第1の放熱部材3に凸部6を設け、この凸部6をSiチップ1a、1bの一面5aの主電極に接合している。そのため、凸部6の形状を調節して第1の放熱部材3を主電極のみと接合させることができ、さらに、上述のようなSiチップ1a、1bと第1の放熱部材3との相対位置がずれることに起因する絶縁に関する問題も解決することができる。
【0061】
なお、本実施形態では、スペーサ13は第1の放熱部材3に形成された突起部7aにかませる例について示したが、例えば、各々の放熱部材3、4に対して突起部7a、7bを形成する際に、図4(b)に示す押し出し加工用のダイ19の凹部を段状にしておく等して、段状の突起部を形成して、スペーサを一体で形成しても良い。
【0062】
また、スペーサ13は、第1の放熱部材3の突起部7aに設けることに限定するものではなく、必要であれば第2の放熱部材4の突起部7bに設け、Siチップ1a、1bの厚み方向におけるSiチップ1a、1b、各々の放熱部材3、4およびリードフレーム9の相対位置を決定しても良い。
【0063】
また、本実施形態のように、第1および第2の放熱部材3、4の両方をそれぞれリードフレーム9に対してかしめ固定すれば、確実に半導体チップの搭載位置のばらつきを抑えることができるが、第1および第2の放熱部材3、4のうち、どちらか一方のみをかしめ固定し、この放熱部材3、4の位置決め精度を向上させ、半導体チップの搭載位置のばらつきを改善できるのであれば、一方の放熱部材3、4のみかしめ固定しても良い。
【0064】
また、各々の放熱部材3、4のうちのSiチップ1a、1bと対向する面が樹脂14から露出しているが、例えば、この露出している部分を冷却部材に接触させるなどして放熱を促すことができる。
【0065】
また、本実施形態では、半導体チップとしてIGBTチップ1aを用いる例について示しており、上述のような絶縁に関する問題を解決するために、本実施形態の様な半導体チップの搭載位置のばらつきを抑えることができる構成にすると、その効果が特に発揮されるが、各々の放熱部材3、4を電極として使用しない場合も、放熱性を改善したり、半導体チップの搭載位置のばらつきを抑えるためには、本実施形態の構成が好適である。
【0066】
また、第1の放熱部材3に形成された突起部7aの全て(本例では3個所)にスペーサ13を設ける例について示したが、最低2個所に設ければSiチップ1a、1bの厚み方向における、第1の放熱部材3とSiチップ1a、1bとの相対位置を固定することができる。また、接合部材2として半田箔を用いる例について示したが、半田ペースト等を用いても良い。また、半導体チップ1a、1bは1つでも良い。
【0067】
(第2実施形態)
IGBTチップ1aは電流容量が100A以上のものになるとチップサイズが大きくなり、10〜16mm程度となるものがある。この場合、各々の放熱部材3、4としてCuを用いている場合は、Cuの線膨張率がIGBTチップ1aを構成するSiの線膨張率の5〜6倍であるため、冷熱サイクルにおいて接合部材2である半田が熱疲労し、亀裂が発生して熱抵抗が増大し、熱放散性(放熱性)が悪化することが懸念される。
【0068】
そこで、この様な不具合を改善するための実施形態が第2実施形態である。図8は、第2実施形態の半導体装置の概略断面図である。本実施形態は、第1および第2の放熱部材3、4として用いられる材料が第1実施形態と異なるものである。以下、主として、図2(a)と異なるところについて述べ、同一部分には図8中、同一符号を付して説明を簡略化する。
【0069】
図8に示すように、第1および第2の放熱部材3、4として、Siチップ1a、1bと線膨張率が近似した金属を用い、その一例としてインバーよりなる部材(以下、インバー部材という)28をCuよりなる部材(以下、Cu部材という)29で挟んだ構成をなすクラッド材(以下、CICという)を用いるものである。そして、CICのインバー部材28とCu部材29の厚さの比や全体の厚さを調節して、可能な限りSiの線膨張率に近くなるようにしている。その他の各々の部材や部材の形状等は、上記、第1実施形態に示すものと同様である。
【0070】
本実施形態によれば、各々の放熱部材3、4の線膨張率がSiチップ1a、1bの線膨張率に近似しているため、Siチップ1a、1bのサイズが大きい場合にも、Siチップ1a、1bと各々の放熱部材3、4との線膨張率が異なることに起因する熱応力の発生を抑制することができ、接合部材2に対する歪みの集中を防止することができる。その結果、各々の放熱部材3、4とSiチップ1a、1bとの接合性の低下を防ぐことができるため、放熱性の低下や、各々の放熱部材3、4を電極として用いている場合には電気伝導性の低下も防ぐことができる。
【0071】
なお、インバーの代わりにMo(モリブデン)を用いても、同様の効果を発揮することができる。また、各々の放熱部材3、4において、Cu部材29の間に挟む材料をインバー部材28あるいはMoよりなる部材(以下、Mo部材という)に統一しなくても、異なっていても良い。また、特に各々の放熱部材3、4としてクラッド材を用いることに限定するものではなく、Cu−Moの合金など、Siと線膨張率が近似した部材を用いれば良い。
【0072】
ところで、上記、第2実施形態は、各々の放熱部材3、4として線膨張率がSiに近似した金属を用いる例について示しており、その一例としてCIC等のクラッド材を用いている。しかし、インバーやMoはCuと比較して熱伝導性が劣るため、Siチップ1a、1bの厚み方向におけるインバー部材28やMo部材の存在により放熱性が低下するという問題がある。そこで、この問題を改善するための変形例を以下に示す。
【0073】
本変形例は、CICのインバー部材28を部分的に複数内層させるものである。図9は、このインバー部材28を部分的に複数内層させたCICの模式的な図であり、(a)はCICをインバー部材28を含む部分において層に対して平行に切断した断面図であり、(b)はCICをインバー部材28を含む部分において層に対して垂直に切断した断面図である。
【0074】
図9に示すように、本変形例では、Cu部材29の内部においてインバー部材28を部分的に複数配置しており、本例では、Cu部材29の内部の4個所に、インバー部材28を配置させている。これにより、各々の放熱部材3、4の厚み方向においてCu部材29のみからなる部分を設けることができるため、各々の放熱部材3、4の厚み方向における熱伝導性を犠牲にすることはない。従って、放熱性を確保した上でSiと線膨張率が近似した放熱部材を提供することができる。
【0075】
なお、本変形例では、Cu部材29の内部の4個所にインバー部材28を設けているが、各々の寸法が小さいインバー部材を数多く設ける等して、細かいメッシュ状にしても良い。また、インバー部材の代わりにMo部材を用いても良い。また、インバー部材とMo部材とを併用しても良い。
【0076】
(他の実施形態)
図10は、他の実施形態の半導体装置の概略断面図である。上記、第1および第2実施形態においては、IGBTチップ1aの一面5a側の制御電極とインナーリード10との電気的な接続をワイヤボンドにより行っているが、図10に示すように、半田等のバンプ形状の接合部材30により行っても良い。
【0077】
これにより、第1および第2の放熱部材3、4とSiチップ1a、1bとを半田付けする際に、このインナーリード10と制御電極との接続も一括して行うことができるため、製造工程を短縮することができる。
【図面の簡単な説明】
【図1】第1実施形態の半導体装置を上面から見た模式図である。
【図2】第1実施形態の半導体装置の概略断面図である。
【図3】IGBTチップの等価回路を示す図である。
【図4】各々の放熱部材の形成方法の模式図である。
【図5】半導体装置の製造過程において側面方向から見た構成を模式的に示す図である。
【図6】かしめ固定の工程を模式的に示す図である。
【図7】IGBTチップの一例を示す部分断面図である。
【図8】第2実施形態の半導体装置の概略断面図である。
【図9】第2実施形態の変形例で用いる放熱部材の模式的な断面図である。
【図10】他の実施形態の半導体装置の概略断面図である。
【図11】従来公報に記載の半導体装置の概略断面図である。
【図12】他の従来公報に記載の半導体装置の概略断面図である。
【符号の説明】
1a、1b…半導体チップ、2…接合部材、3…第1の放熱部材、
4…第2の放熱部材、6…凸部、7a、7b…突起部、8…凹部、
9…リードフレーム、12a、12b…穴、13…スペーサ。[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a semiconductor device having a structure for radiating heat from above and below a semiconductor chip.
[0002]
[Prior art]
An example of a semiconductor device that dissipates heat from above and below a semiconductor chip is disclosed in Japanese Patent Laid-Open No. 4-27145. FIG. 11 is a schematic cross-sectional view of the semiconductor device described in this publication. As shown in FIG. 11, the semiconductor chip J1 is directly bonded to the lower surface radiator plate J2, and the lower surface and the upper surface radiator plates J2 and J3 are joined by a plurality of coupling pins J4 arranged on these radiator plates J2 and J3. ing. Further, the semiconductor chip J1 and the lead frame J5 are electrically connected by a wire J6 formed by wire bonding. And these members J1-J6 are sealed with resin J7.
[0003]
In the semiconductor device described in the above-mentioned conventional publication, heat is radiated from both the upper and lower sides of the semiconductor chip J1, but the upper surface of the semiconductor chip J1 and the upper surface heat radiating plate J3 are not directly bonded. For this reason, heat is not directly transmitted from the upper surface of the semiconductor chip J1 to the upper surface heat radiating plate J3, but is transmitted through the mold resin J7, and heat dissipation from the upper surface of the semiconductor chip J1 is not good.
[0004]
On the other hand, in the invention described in JP-A-61-166051, heat is radiated from above and below the semiconductor chip without using a mold resin. FIG. 12 is a schematic cross-sectional view of the semiconductor device described in this publication. As shown in FIG. 12, the semiconductor chip J11 is fixed to the die pad J12, and the chip-side heat dissipation plate J14 is bonded to the upper surface of the semiconductor chip J11 using an adhesive J13. Further, the external lead J15 and the semiconductor chip J11 are electrically connected by a wire J16 formed by wire bonding. Further, the die pad side heat radiating plate J17 is in contact with the surface of the die pad J12 opposite to the mounting surface of the semiconductor chip J11, and these members J11 to J17 are sealed with the resin J18.
[0005]
[Problems to be solved by the invention]
Compared with the semiconductor device described in the former publication, the semiconductor device described in this later publication improves heat dissipation because the heat dissipation member is in contact with the upper side of the semiconductor chip without using a mold resin. doing. However, in the semiconductor device described in the later-described publication, since the heat sink is fixed to the chip only with the adhesive J13, the position shift, that is, the variation in the mounting position of the semiconductor chip, occurs when the semiconductor chip is mounted. There is a problem that it is likely to occur.
[0006]
Therefore, for example, when a heat sink is also used as an electrode, and a power element is used as a semiconductor chip, there is a problem such as energization in a region to be insulated of the semiconductor chip due to a shift in the mounting position of the semiconductor chip. is there.
[0007]
In view of the above problems, the present invention provides a semiconductor device having a configuration in which both sides of a semiconductor chip are sandwiched between heat dissipation members, improving the heat dissipation and suppressing variations in the mounting positions of the semiconductor chips. With the goal.
[0008]
[Means for Solving the Problems]
In order to achieve the above object, according to the first aspect of the present invention, the semiconductor chip (1a, 1b) and the bonding member (2) having thermal conductivity so as to sandwich both surfaces of the semiconductor chip (1a, 1b) are interposed. A pair of heat dissipation members (3, 4) joined together,A control electrode is formed on a surface of the semiconductor chip (1a) facing the first heat dissipation member (3), and a lead frame (9) electrically connected to the control electrode;The pair of heat radiating members (3, 4) includes a first heat radiating member (3) and a second heat radiating member (4) in which a recess (8) is formed on a surface facing the semiconductor chip (1a, 1b). The semiconductor chip (1a, 1b) is fitted in the recess (8).
[0009]
In the present invention, the heat dissipation is improved because the pair of heat dissipation members (3, 4) are bonded to both surfaces of the semiconductor chip (1a, 1b) via the bonding member (2) having thermal conductivity. Can do. Further, in order to fit the semiconductor chip (1a, 1b) into the recess (8) of the second heat dissipation member (4), the second heat dissipation member (4) and the semiconductor are arranged in the plane direction of the semiconductor chip (1a, 1b). A relative position with respect to the chip (1a, 1b) can be fixed, and a semiconductor device in which variation in the mounting position of the semiconductor chip (1a, 1b) is suppressed can be provided.Furthermore, even if the control electrode is formed on the semiconductor chip (1a) as in the present invention, the first heat radiating member (3) and the control electrode do not come into contact with each other by adjusting the shape of the convex portion (6). Can be done.
[0010]
According to a second aspect of the present invention, in the first aspect of the present invention, the first heat dissipating member (3) protrudes toward the semiconductor chip (1a, 1b) at a portion facing the semiconductor chip (1a, 1b). The protruding portion (6) is formed, and the protruding portion (6) is bonded to the semiconductor chip (1a, 1b) via the bonding member (2).
[0011]
According to the present invention, in the state where the semiconductor chip (1a, 1b) is positioned by the concave portion (8) of the second heat radiating member (4), the convex portion (6) is formed on the first heat radiating member (3). Since it forms, the 1st heat radiating member (3) can be appropriately joined only to the desired area | region of a semiconductor chip (1a, 1b) by adjusting the shape of a convex part (6).
[0014]
Claim 3In the invention described
[0015]
According to the present invention, at least one of the pair of heat radiation members (3, 4) can be fixed and positioned with respect to the lead frame (9), and the positioning accuracy of the heat radiation members (3, 4) can be improved. Thus, it is possible to provide a semiconductor device in which variations in mounting positions of the semiconductor chips (1a, 1b) in the planar direction are further suppressed. In particular, when both the pair of heat dissipating members (3, 4) are fixed to the lead frame (9), this variation can be reliably suppressed.
[0016]
This fixing may be performed by caulking, or may be fixed by soldering or the like.
[0017]
Claim 4In the invention described
[0018]
Accordingly, since the position can be fixed in the thickness direction in addition to the planar direction of the semiconductor chip (1a, 1b), a semiconductor device in which variation in the mounting position of the semiconductor chip (1a, 1b) is more reliably suppressed is provided. be able to.
[0019]
Claim 5In the invention described in the above, the semiconductor chip (1a, 1b) and a pair of heat radiation members (3, 3) joined via a joining member (2) having thermal conductivity so as to sandwich both surfaces of the semiconductor chip (1a, 1b). 4), and the pair of heat dissipating members (3, 4) are formed with protrusions (6) projecting toward the semiconductor chip (1a, 1b) at portions facing the semiconductor chips (1a, 1b). 1 radiating member (3) and second radiating member (4), and this convex portion (6) is joined to the semiconductor chip (1a, 1b) via the joining member (2). A lead frame (9) electrically connected to the control electrode formed on the surface facing the first heat dissipation member (3) in (1a) is provided, and the semiconductor chip (1a, Protrusions (7a, 7b) on at least one of the surfaces facing 1b) It is characterized in that it is formed.
[0020]
Further, the holes (12a, 12b) formed in the lead frame (9) and the protrusions (7a, 7b) are fitted and fixed, whereby at least one of the pair of heat radiation members (3, 4) is connected to the lead frame. (9), a spacer (13) is interposed in a gap formed between the pair of heat radiation members (3, 4) and the lead frame (9), and the pair of heat radiation members (3, 4) and the semiconductor chip (1a, 1b) are positioned in the thickness direction of the semiconductor chip (1a, 1b).
[0021]
When the convex portion (6) formed on the first heat radiating member (3) is joined to the semiconductor chip (1a, 1b) as in the present invention, the lead frame connected to the semiconductor chip (1a, 1b). A gap is formed between the (9) and the pair of heat radiation members (3, 4) due to the level difference of the convex portion (6). A hole formed in the lead frame with a spacer (13) interposed in the gap ( 12a, 12b) and the protrusions (7a, 7b) of the pair of heat radiating members (3, 4) are fitted and fixed so that the semiconductor chip (1a, 1b) in the planar direction or the thickness direction It is possible to provide a semiconductor device in which variation in relative position between the chip (1a, 1b) and the pair of heat radiation members (3, 4) is suppressed.
[0022]
Claim 6In the invention described
[0023]
Thereby, generation | occurrence | production of the thermal stress resulting from a difference in the linear expansion coefficient of a semiconductor chip (1a, 1b) and each heat radiating member (3, 4) can be suppressed, and distortion of a joining member (2) is suppressed. Concentration can be prevented.
[0024]
Claim 7In the invention described
[0025]
According to the present invention, the metal in which invar and molybdenum are arranged inside copper has a linear expansion coefficient similar to that of the semiconductor chip (1a, 1b).Claim 6The same effects as those of the invention described in 1) can be exhibited. Invar and molybdenum are inferior in heat dissipation compared to copper, but by disposing them partially inside copper, the heat dissipation can be sufficiently secured.
[0026]
Claim 8In the invention described
[0027]
Thereby, insulation with the 1st heat radiating member (3) and the 2nd heat radiating member (4) which comprise a pair of heat radiating members (3, 4) can be performed reliably. Moreover, heat can be accurately radiated by cooling the exposed surface.
[0028]
Claim 9In the invention described
[0029]
When the pair of heat radiating members (3, 4) are used as electrodes and the potential difference between the heat radiating members (3, 4) is large, each heat radiating member (3, 4) and the semiconductor chip (1a, 1b) ) May be energized in a portion to be insulated. However, in the present invention, since the variation in relative position between the semiconductor chip (1a, 1b) and each heat radiating member (3, 4) is suppressed, each heat radiating member (3, 4) is used as an electrode. Is also suitable.
[0030]
In addition, the code | symbol in the bracket | parenthesis of each said means shows the correspondence with the specific means as described in embodiment mentioned later.
[0031]
DETAILED DESCRIPTION OF THE INVENTION
(First embodiment)
FIG. 1 is a schematic view of the semiconductor device according to the first embodiment as viewed from above, FIG. 2A is a diagram schematically showing a cross section taken along line BB in FIG. 1, and FIG. FIG. 2 is a diagram schematically showing a DD cross section in FIG. 1. As shown in FIG. 1 and FIG. 2, thermal conductivity is improved by sandwiching both surfaces of the Si chips 1 a and 1 b as two semiconductor chips arranged in a plane. The first and second
[0032]
The first
[0033]
Here, as the Si chips 1a and 1b, in this example, the Si chip wire-bonded in FIG. 1 is an IGBT (Insulated Gate Bipolar Transistor)
[0034]
The equivalent circuit of the
[0035]
As shown in FIGS. 1 and 2, the first
[0036]
Further, of the sides of the first
[0037]
The planar shape of the second
[0038]
Further, each of the
[0039]
The first and second
[0040]
And the
[0041]
In addition, the control electrodes of the Si chips 1a and 1b and the inner leads 10 of the
[0042]
Further, in the
[0043]
As shown in FIG. 2 (b), the
[0044]
Here, the
[0045]
And as shown in FIG. 1 and FIG. 2, in the state where the surface opposite to the surface facing the Si chips 1a and 1b is exposed among the surfaces of the first and second
[0046]
Next, a method for manufacturing the semiconductor device will be described. First, a
[0047]
FIG. 4 is a schematic view of a method of forming the first and second
[0048]
FIG. 4B is a process diagram for forming the
[0049]
Next, the Si chips 1a and 1b, the
[0050]
Further, a
[0051]
Here, the caulking and fixing during the assembly will be described in detail. FIG. 6 is a diagram schematically showing a caulking and fixing process. As shown in FIG. 6, after fitting the
[0052]
Subsequently, the Si chips 1a and 1b, which are caulked and fixed as described above, the
[0053]
By the way, according to the present embodiment, the first and second
[0054]
Further, the Si chips 1a and 1b are fixed to the second
[0055]
Also, the
[0056]
In addition, when a power element such as an IGBT is used as a semiconductor chip as in this embodiment, there are problems relating to insulation as described below. FIG. 7 is a partial cross-sectional view showing an example of an IGBT.
[0057]
As shown in FIG. 7, a power ring such as an IGBT (Insulated Gate Bipolar Transistor) has a
[0058]
Therefore, in the case of a power element in which the potential difference between the
[0059]
Further, even if the upper surface of the
[0060]
However, in the semiconductor device of the present embodiment, as described above, the first positions of the Si chips 1a and 1b, the
[0061]
In the present embodiment, the
[0062]
The
[0063]
Moreover, if both the first and second
[0064]
Moreover, although the surface facing each
[0065]
Further, in the present embodiment, an example in which the
[0066]
Moreover, although the example which provides the
[0067]
(Second Embodiment)
The
[0068]
Therefore, an embodiment for improving such problems is the second embodiment. FIG. 8 is a schematic cross-sectional view of the semiconductor device of the second embodiment. In the present embodiment, the materials used as the first and second
[0069]
As shown in FIG. 8, the first and second
[0070]
According to the present embodiment, since the linear expansion coefficient of each of the
[0071]
It should be noted that the same effect can be achieved even if Mo (molybdenum) is used instead of Invar. Further, in each of the
[0072]
By the way, the above-mentioned 2nd Embodiment has shown about the example which uses the metal whose linear expansion coefficient approximated to Si as each
[0073]
In this modification, a plurality of
[0074]
As shown in FIG. 9, in this modification, a plurality of
[0075]
In this modification, the
[0076]
(Other embodiments)
FIG. 10 is a schematic cross-sectional view of a semiconductor device according to another embodiment. In the first and second embodiments, the control electrode on the one
[0077]
Thus, when the first and second
[Brief description of the drawings]
FIG. 1 is a schematic view of a semiconductor device according to a first embodiment as viewed from above.
FIG. 2 is a schematic cross-sectional view of the semiconductor device of the first embodiment.
FIG. 3 is a diagram showing an equivalent circuit of an IGBT chip.
FIG. 4 is a schematic view of a method for forming each heat radiating member.
FIG. 5 is a diagram schematically showing a configuration viewed from a side surface in a manufacturing process of a semiconductor device.
FIG. 6 is a diagram schematically showing a caulking and fixing process.
FIG. 7 is a partial cross-sectional view showing an example of an IGBT chip.
FIG. 8 is a schematic cross-sectional view of a semiconductor device according to a second embodiment.
FIG. 9 is a schematic cross-sectional view of a heat dissipation member used in a modification of the second embodiment.
FIG. 10 is a schematic cross-sectional view of a semiconductor device according to another embodiment.
FIG. 11 is a schematic cross-sectional view of a semiconductor device described in a conventional publication.
FIG. 12 is a schematic cross-sectional view of a semiconductor device described in another conventional publication.
[Explanation of symbols]
DESCRIPTION OF
4 ... 2nd heat radiating member, 6 ... Convex part, 7a, 7b ... Protrusion part, 8 ... Concave part,
9 ... Lead frame, 12a, 12b ... Hole, 13 ... Spacer.
Claims (9)
Priority Applications (18)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP33312499A JP3596388B2 (en) | 1999-11-24 | 1999-11-24 | Semiconductor device |
US09/717,227 US6703707B1 (en) | 1999-11-24 | 2000-11-22 | Semiconductor device having radiation structure |
FR0015130A FR2801423B1 (en) | 1999-11-24 | 2000-11-23 | SEMICONDUCTOR DEVICE WITH RADIANT STRUCTURE, METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE, AND METHOD FOR MANUFACTURING ELECTRONIC INSTRUMENT |
DE10066441A DE10066441B4 (en) | 1999-11-24 | 2000-11-24 | Semiconductor device with radiating components |
DE10066443A DE10066443B8 (en) | 1999-11-24 | 2000-11-24 | Semiconductor device with radiating components |
DE10058446A DE10058446B8 (en) | 1999-11-24 | 2000-11-24 | Semiconductor device with radiating components |
DE10066442A DE10066442B4 (en) | 1999-11-24 | 2000-11-24 | Semiconductor device with radiating structure |
DE10066445A DE10066445B4 (en) | 1999-11-24 | 2000-11-24 | Semiconductor device with radiating structure |
DE10066446A DE10066446B4 (en) | 1999-11-24 | 2000-11-24 | Method for producing an electronic component with two emission components |
US10/321,365 US6693350B2 (en) | 1999-11-24 | 2002-12-18 | Semiconductor device having radiation structure and method for manufacturing semiconductor device having radiation structure |
US10/699,746 US6998707B2 (en) | 1999-11-24 | 2003-11-04 | Semiconductor device having radiation structure |
US10/699,785 US6891265B2 (en) | 1999-11-24 | 2003-11-04 | Semiconductor device having radiation structure |
US10/699,954 US6967404B2 (en) | 1999-11-24 | 2003-11-04 | Semiconductor device having radiation structure |
US10/699,828 US6992383B2 (en) | 1999-11-24 | 2003-11-04 | Semiconductor device having radiation structure |
US10/699,837 US6960825B2 (en) | 1999-11-24 | 2003-11-04 | Semiconductor device having radiation structure |
US10/699,838 US6798062B2 (en) | 1999-11-24 | 2003-11-04 | Semiconductor device having radiation structure |
US10/699,784 US20040089941A1 (en) | 1999-11-24 | 2003-11-04 | Semiconductor device having radiation structure |
US10/699,744 US20040089940A1 (en) | 1999-11-24 | 2003-11-04 | Semiconductor device having radiation structure |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP33312499A JP3596388B2 (en) | 1999-11-24 | 1999-11-24 | Semiconductor device |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2001156219A JP2001156219A (en) | 2001-06-08 |
JP3596388B2 true JP3596388B2 (en) | 2004-12-02 |
JP2001156219A5 JP2001156219A5 (en) | 2005-04-07 |
Family
ID=18262570
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP33312499A Expired - Lifetime JP3596388B2 (en) | 1999-11-24 | 1999-11-24 | Semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3596388B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102006032490B4 (en) * | 2005-07-22 | 2014-07-03 | Denso Corporation | Semiconductor device |
Families Citing this family (47)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3719506B2 (en) * | 2001-12-19 | 2005-11-24 | 株式会社デンソー | Semiconductor device and manufacturing method thereof |
KR100415821B1 (en) * | 2001-06-29 | 2004-01-24 | 삼성전자주식회사 | Power semiconductor module with heat sink |
JP4376798B2 (en) * | 2001-07-26 | 2009-12-02 | 株式会社デンソー | Semiconductor device |
JP2003110064A (en) * | 2001-07-26 | 2003-04-11 | Denso Corp | Semiconductor device |
JP2008078679A (en) * | 2001-07-26 | 2008-04-03 | Denso Corp | Semiconductor device |
JP3580293B2 (en) * | 2002-03-26 | 2004-10-20 | 株式会社デンソー | Method for manufacturing semiconductor device |
JP3807354B2 (en) * | 2001-08-06 | 2006-08-09 | 株式会社デンソー | Semiconductor device |
JP2003243611A (en) * | 2002-02-21 | 2003-08-29 | Mitsubishi Electric Corp | Semiconductor module and semiconductor device |
JP2003264265A (en) * | 2002-03-08 | 2003-09-19 | Mitsubishi Electric Corp | Power semiconductor device |
JP3847676B2 (en) * | 2002-07-15 | 2006-11-22 | 三菱電機株式会社 | Power semiconductor device |
US6777800B2 (en) * | 2002-09-30 | 2004-08-17 | Fairchild Semiconductor Corporation | Semiconductor die package including drain clip |
JP3759131B2 (en) | 2003-07-31 | 2006-03-22 | Necエレクトロニクス株式会社 | Leadless package semiconductor device and manufacturing method thereof |
JP4207710B2 (en) * | 2003-08-08 | 2009-01-14 | 株式会社デンソー | Semiconductor device |
JP2005116963A (en) * | 2003-10-10 | 2005-04-28 | Denso Corp | Semiconductor device |
JP2005136332A (en) * | 2003-10-31 | 2005-05-26 | Toyota Motor Corp | Semiconductor device |
JP3978424B2 (en) * | 2003-12-10 | 2007-09-19 | トヨタ自動車株式会社 | Semiconductor module, semiconductor device and load driving device |
JP4254527B2 (en) * | 2003-12-24 | 2009-04-15 | 株式会社デンソー | Semiconductor device |
JP2005203548A (en) * | 2004-01-15 | 2005-07-28 | Honda Motor Co Ltd | Module structure of semiconductor device |
JP4302607B2 (en) * | 2004-01-30 | 2009-07-29 | 株式会社デンソー | Semiconductor device |
JP2005243685A (en) * | 2004-02-24 | 2005-09-08 | Renesas Technology Corp | Semiconductor device |
JP4158738B2 (en) | 2004-04-20 | 2008-10-01 | 株式会社デンソー | Semiconductor module mounting structure, card-like semiconductor module, and heat-receiving member for adhering to card-like semiconductor module |
JP2006066464A (en) * | 2004-08-24 | 2006-03-09 | Toyota Industries Corp | Semiconductor device |
JP4449724B2 (en) * | 2004-12-08 | 2010-04-14 | 株式会社デンソー | Semiconductor module |
JP4353935B2 (en) * | 2005-11-07 | 2009-10-28 | Necエレクトロニクス株式会社 | Leadless package semiconductor device |
JP4882394B2 (en) * | 2006-01-30 | 2012-02-22 | 富士電機株式会社 | Semiconductor device |
US7619302B2 (en) * | 2006-05-23 | 2009-11-17 | International Rectifier Corporation | Highly efficient both-side-cooled discrete power package, especially basic element for innovative power modules |
JP5232367B2 (en) * | 2006-07-12 | 2013-07-10 | ルネサスエレクトロニクス株式会社 | Semiconductor device |
JP4946959B2 (en) * | 2008-04-09 | 2012-06-06 | 株式会社デンソー | Manufacturing method of semiconductor device |
JP2009302579A (en) * | 2009-09-28 | 2009-12-24 | Fuji Electric Device Technology Co Ltd | Semiconductor device, and manufacturing method thereof |
JP5414644B2 (en) * | 2010-09-29 | 2014-02-12 | 三菱電機株式会社 | Semiconductor device |
JP5427745B2 (en) * | 2010-09-30 | 2014-02-26 | 日立オートモティブシステムズ株式会社 | Power semiconductor module and manufacturing method thereof |
JP2012175070A (en) * | 2011-02-24 | 2012-09-10 | Panasonic Corp | Semiconductor package |
US8637981B2 (en) * | 2011-03-30 | 2014-01-28 | International Rectifier Corporation | Dual compartment semiconductor package with temperature sensor |
JP2013021254A (en) * | 2011-07-14 | 2013-01-31 | Mitsubishi Electric Corp | Semiconductor device and manufacturing method of the same |
ITMI20120713A1 (en) | 2012-04-27 | 2013-10-28 | St Microelectronics Srl | ELECTRONIC ASSEMBLY SYSTEM THROUGH THROUGH HOLES WITH DISSIPATED ELEMENTS CLOSED AMONG THEM AGAINST INSULATING BODY |
ITMI20120712A1 (en) * | 2012-04-27 | 2013-10-28 | St Microelectronics Srl | ELECTRONIC LOOP-MOUNTED DEVICE WITH DOUBLE HEAT SINK |
ITMI20120711A1 (en) | 2012-04-27 | 2013-10-28 | St Microelectronics Srl | POWER DEVICE |
JP5845142B2 (en) * | 2012-06-06 | 2016-01-20 | 日本電信電話株式会社 | Mail collection system |
CN104247012B (en) * | 2012-10-01 | 2017-08-25 | 富士电机株式会社 | Semiconductor device and its manufacture method |
JP6226365B2 (en) * | 2013-09-05 | 2017-11-08 | 株式会社東芝 | Semiconductor device |
DE112016001711T5 (en) * | 2015-04-13 | 2018-01-04 | Abb Schweiz Ag | Power electronics module |
JP6822000B2 (en) * | 2016-08-05 | 2021-01-27 | 株式会社デンソー | Semiconductor device |
JP6874467B2 (en) * | 2017-03-29 | 2021-05-19 | 株式会社デンソー | Semiconductor devices and their manufacturing methods |
JP6997552B2 (en) * | 2017-07-28 | 2022-01-17 | 日立Astemo株式会社 | Power converter and manufacturing method of power converter |
JP7159609B2 (en) * | 2018-05-15 | 2022-10-25 | 株式会社デンソー | semiconductor equipment |
US20230215778A1 (en) * | 2020-08-03 | 2023-07-06 | Mitsubishi Electric Corporation | Semiconductor device module and method for manufacturing same |
JP7579224B2 (en) | 2021-09-13 | 2024-11-07 | 株式会社東芝 | Semiconductor Device |
-
1999
- 1999-11-24 JP JP33312499A patent/JP3596388B2/en not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102006032490B4 (en) * | 2005-07-22 | 2014-07-03 | Denso Corporation | Semiconductor device |
DE102006062989B3 (en) | 2005-07-22 | 2018-04-05 | Denso Corporation | Semiconductor device with semiconductor components, each having a semiconductor element and an enclosing element |
Also Published As
Publication number | Publication date |
---|---|
JP2001156219A (en) | 2001-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3596388B2 (en) | Semiconductor device | |
US6703707B1 (en) | Semiconductor device having radiation structure | |
US7456492B2 (en) | Semiconductor device having semiconductor element, insulation substrate and metal electrode | |
US7728413B2 (en) | Resin mold type semiconductor device | |
JPH09260550A (en) | Semiconductor device | |
JP6150866B2 (en) | Power semiconductor device | |
JP4023032B2 (en) | Mounting structure and mounting method of semiconductor device | |
JP4478049B2 (en) | Semiconductor device | |
JP5904041B2 (en) | Semiconductor device | |
JP2006190728A (en) | Electric power semiconductor device | |
JP4409064B2 (en) | Semiconductor device including power element | |
CN111354710A (en) | Semiconductor device and method for manufacturing the same | |
JP2013113638A (en) | Semiconductor device | |
JPH09181253A (en) | Packaging device for semiconductor element | |
JP7118205B1 (en) | Semiconductor device and semiconductor module using the same | |
JP7118204B1 (en) | semiconductor equipment | |
JPH05166979A (en) | Semiconductor device and manufacture thereof | |
JP2017028131A (en) | Package mounting body | |
JP4329187B2 (en) | Semiconductor element | |
JP3656744B2 (en) | Semiconductor device | |
US20240321693A1 (en) | Semiconductor device | |
JP2665170B2 (en) | Semiconductor device | |
JP2003347507A (en) | Semiconductor power device | |
JP2000106415A (en) | Semiconductor device | |
JP5398429B2 (en) | Semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040428 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040428 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20040428 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20040525 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040802 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20040817 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20040830 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 3596388 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100917 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110917 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110917 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120917 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120917 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130917 Year of fee payment: 9 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |