JP3551628B2 - Back sheet for lead frame - Google Patents
Back sheet for lead frame Download PDFInfo
- Publication number
- JP3551628B2 JP3551628B2 JP16749296A JP16749296A JP3551628B2 JP 3551628 B2 JP3551628 B2 JP 3551628B2 JP 16749296 A JP16749296 A JP 16749296A JP 16749296 A JP16749296 A JP 16749296A JP 3551628 B2 JP3551628 B2 JP 3551628B2
- Authority
- JP
- Japan
- Prior art keywords
- frame
- frames
- back sheet
- lead
- pin holes
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Lead Frames For Integrated Circuits (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、枚葉の金属板に複数個のリードフレームが面付けされたフレームを積み重ねる際に用いられ、各フレーム間に挿入されるリードフレーム用バックシートに関する。
【0002】
【従来の技術】
従来、半導体集積回路装置等に用いられるリードフレームは、フォトエッチング法または金型を用いたプレス打ち抜き法で製造されるものであり、半導体集積回路装置とすべく、リードフレーム上に集積回路チップを搭載する際には、図3に示すように、枚葉の金属板3に複数個のリードフレーム4が面付けされた、所謂フレーム2と呼称する形態となっているものである。なお、図3の例においては、横方向に5個のリードフレーム4が面付けされた例を示している。
【0003】
フレーム2に面付けされた個々のリードフレーム4上に集積回路チップを搭載後、各集積回路チップのパッドと各リードフレームとのボンディング、および樹脂によるモールド等の工程を行った後、金属板3からの打ち抜き等により、個々の半導体集積回路装置を得るものである。
【0004】
リードフレームの製造工程と集積回路チップの搭載工程とが、連続した工程となっているとはいえず、両工程の距離が離れていることが一般的といえる。
その際、リードフレームの製造後、フレーム2の形態としたリードフレームを集積回路チップの搭載工程に移送する必要が生じる。
【0005】
また、生産管理の都合上、製造したフレーム2を一旦倉庫等に保管した上で、集積回路チップの搭載工程に移送する場合もある。
【0006】
一般にリードフレームは大量生産されるものであり、フレーム2の形態としたリードフレームを保管または移送する際には、複数のフレーム2を積み重ねた状態とすることが一般的となっている。
【0007】
フレーム2を積み重ねた際、上下となったリードフレーム4同士が接触し、リードフレーム4に傷が付く、または、変形が生じる等の不具合を防止し、リードフレーム4を保護するため、図3に示すように、フレーム2と略同一形状の外形、例えば長方形とした、リードフレーム用バックシート(以下、単にバックシート1と記す)と呼称される合紙を各フレーム2間に挿入、介在させ、緩衝材とすることが行われるものである。
【0008】
なお、図3の例に示すリードフレーム4には、集積回路チップを載置するアイランド8部位を他面より一段低くしたディプレスと呼称される加工が施されているものであり、リードフレームのディプレス加工部が納まるよう、バックシート1には窓部5を形成している。
【0009】
【発明が解決しようとする課題】
フレーム2を積み重ねる際には、各フレーム2の前後左右もしくは表裏の向きを一定にする必要がある。すなわち、集積回路チップの搭載工程は自動化されており、積み重ねられたフレーム群から自動的に一枚ずつフレームを抜き取り、フレームの所定の位置に集積回路チップの搭載を行うよう、予めプログラムされているものである。
【0010】
しかし、フレームの向きが、前後左右、もしくは表裏が異なっていた場合、当然のことながら、そのフレームには、所定の位置に集積回路チップを搭載できなくなるといえる。
【0011】
そのため、積み重ねたフレーム2の向きは一定である必要があるものである。
しかし、フレーム2を積み重ねる際、フレーム2の向きが一定になるとは限らず、向きの異なったフレーム2の混入する可能性があるものである。
【0012】
そこで、フレーム2を積み重ねた後、向きの異なったフレーム2が混入しているか否かの検査が必要とされるものである。
【0013】
従来、フレーム2を、集積回路チップの搭載工程で使用される装置上の所定の位置に載置する等の目的のために、図3に示すように、各フレーム2の周囲の所定の位置に、位置合わせ用ピン穴(以下、単にピン穴6と記す)が穿設されているものである。フレーム2を装置上に載置する際、フレーム2に形成されたピン穴6と、装置上に設けられた位置決めピン(図示せず)とを嵌入することで、フレームは装置上の所定の位置に載置されるものである。
【0014】
そこで、積み重ねたフレーム2の向きが一定となっているか否かの検査は、上述したピン穴6を用いることで行えるといえる。
すなわち、フレーム2を積み重ねた際、各フレーム2の向きが同一となっていれば、ピン穴6は縦一列に重なるといえる。各フレーム2の向きが同一であれば、積み重ねたフレーム群に例えば下方から光照射を行った場合、光は縦一列に重なったピン穴6を通過するといえる。このため、最上のフレーム2のピン穴6部で、照射された光が通過しているか否かを検査することにより、フレーム2の向きが全て同一となっているか否かを検査することが可能となるものである。
【0015】
しかし、従来のバックシート1は、フレームの外形と略同一形状であり、また、必要によりディプレス加工部に窓部5等を形成しているだけであり、フレーム2を積み重ねる際に、各フレーム2間にバックシート1を挿入した場合、バックシートがピン穴6部を覆い、上述した検査が不可能となっていたものである。
【0016】
このため、従来のバックシート1を用いた場合、向きの異なったフレーム2が混入していても、多数積み重ねたフレーム2中から向きの異なったフレーム2を検出することは至難の技といえ、集積回路チップの搭載工程等で、向きの異なったフレームの混入による作業の停止等の障害が生じていたものである。
【0017】
本発明の目的は、上述した問題に鑑みなされたものであり、多数積み重ねたフレーム中から、向きの異なったフレームを、ピン穴をもとに検査、検出する際、容易に検査、検出を行いえるバックシートを提供するものである。
【0018】
【課題を解決するための手段】
すなわち、本発明は、枚葉の金属板に複数個のリードフレームが面付けされたフレームを積み重ねる際、各フレーム間に挿入されるリードフレーム用バックシートにおいて、
前記フレーム周囲に穿設された位置決め用のピン穴のうち、少なくともフレームの上下左右に関して非対称の位置にあるピン穴に対して、正常な積み重ね状態で目視可能にする切り欠きを設けたことを特徴とするリードフレーム用バックシートを提供することで、上記の課題を達成したもものである。
【0019】
【発明の実施の形態】
以下に、本発明の実施の形態を模式的に示した図面に基づき、説明を行う。
【0020】
図1は、本発明によるバックシート1の一実施例を示す説明図である。
図1に示すように、本発明によるバックシート1は、従来通りの材質にて製造され、フレーム2を積み重ねる際に、各フレーム2間に挿入されるものである。
また、本発明によるバックシート1は、従来通り、フレーム2と略同一の外形形状とし、また、必要により、リードフレームのディプレス加工部を収める窓部5等を形成するものである。
ここで、本発明のバックシート1の特徴として、図1および図2に示すように、フレーム2にバックシート1を重ねた際、フレーム2に穿設されたピン穴6を露出するよう、バックシート1に切り欠き部7を設けているものである。
【0021】
すなわち、従来のバックシートにおいては、上述したように、フレーム2に挿入し、フレーム2とバックシートとを重ねた際、ピン穴6部を遮光してしまい、ピン穴6部の光の通過による、フレーム2の向きの検査を不可能にしてしまうものであった。
そこで、本発明者らは、上記の課題を解決すべく鋭意検討を行い、バックシート1に切り欠き部7を設けることを提案するものである。
【0022】
フレーム2のピン穴6部を露出する切り欠き部7を、バックシート1に設けたことにより、上述した検査に用いるピン穴6部を遮光することなく、上述した、光の通過によるフレーム2の向きの検査を行うことができるものである。
【0023】
次いで、本発明の特徴として、バックシート1に設ける切り欠き部7の場所は、フレーム2周囲に穿設されたピン穴6のうち、少なくともフレーム2の上下左右に関して非対称の位置にあるピン穴6を露出する場所とするものである。
【0024】
すなわち、通常は、フレーム2周囲に穿設されるピン穴6は、全てがフレームの上下左右に関して対称の位置に穿設されているものではないといえる。何故かならば、仮に、フレーム2の上下左右に関して対称の位置に全てのピン穴6が形成されていた場合、異なった向きとなったフレーム2のピン穴6の位置は、正常な向きのフレーム2のピン穴6の位置と同一となってしまうものである。その場合、集積回路チップの搭載装置等に設けた位置決めピンと、向きが異なったフレーム2のピン穴6とが一致し、向きが異なったフレームがそのまま装置上に載置されてしまうものである。これを防止し、向きが異なったフレーム2を検出するため等、向きが異なったフレーム2を重ねた際に、他の正常な向きのフレーム2のピン穴6と異なる場所になるよう、ピン穴のうち少なくとも一個所は、フレームの上下左右に関して非対称の位置に形成されているものである。
【0025】
例えば、図1および図2の例においては、ピン穴6aおよび6bとピン穴6cとは、フレーム2の左右に関して非対称の位置に形成されているものである。
【0026】
図1および図2の例に示すように、上述した、ピン穴6部で行うフレーム2の向きの検査に用いるため、本発明のバックシート1に設ける切り欠き部7は、少なくとも、フレーム2の上下左右に関して非対称の位置に形成されたピン穴6を露出する場所に設けるものである。
【0027】
すなわち、フレーム2を積み重ねる際に、以上のような切り欠き部7を設けたバックシート1を同じ向きで各フレーム2間に挿入することで、フレーム2の上下左右に関して非対称の位置に形成されたピン穴6部はバックシート1により遮光されないものであり、上述した、ピン穴6部による向きの検査が可能となるものである。すなわち、積み重ねたフレーム群の例えば下方より光照射を行った場合、全てのフレーム2が同一の向きとなっていれば、最上となったフレーム2の、上下左右に関して非対称の位置に形成されたピン穴6cで、通過した照射光の検出が、目視または機械的に可能となる。また、向きの異なるフレーム2が混入していた場合、そのフレームが照射光を遮光してしまい、最上となったフレーム2の、上下左右に関して非対称の位置に形成されたピン穴6c部で、通過すべき照射光の検出がなされず、向きの異なるフレームが混入していると判断できるものである。
【0028】
なお、本発明のバックシートの実施の形態は、上述した説明および図面に限定されるものではなく、本発明の趣旨に基づき、種々の変形が可能なことはいうまでもない。
例えば、上述した図では、切り欠き部7は2個所とし、バックシート1の中央近傍としているが、フレーム2の上下左右に関して非対称の位置に形成されたピン穴の位置および数に応じて、適宜切り欠き部7の場所および数は設定して構わないといえる。
【0029】
【発明の効果】
フレームを積み重ねる際、本発明のバックシートを、各フレームの間に挿入、介在させれば、上述した、光を用いた、異なった向きとなったフレームの検査、抽出が可能となる。
これにより、従来のバックシートで生じていた問題、すなわち、向きの異なったフレームが混入しても検出できず、集積回路チップの搭載工程等で、向きの異なったフレームの混入により作業の停止等の障害が生ずるという問題等を、防止できるものである。
【0030】
【図面の簡単な説明】
【図1】本発明のリードフレーム用バックシートの一実施例を示す説明図。
【図2】本発明のリードフレーム用バックシートの一実施例の要部を示す平面図。
【図3】従来のリードフレーム用バックシートの一例を示す説明図。
【符号の説明】
1 バックシート
2 フレーム
3 金属板
4 リードフレーム
5 窓部
6 ピン穴
7 切り欠き部
8 アイランド[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a backsheet for a lead frame, which is used when stacking frames in which a plurality of lead frames are imposed on a sheet metal plate, and inserted between the frames.
[0002]
[Prior art]
Conventionally, a lead frame used for a semiconductor integrated circuit device or the like is manufactured by a photo-etching method or a press punching method using a mold, and an integrated circuit chip is mounted on the lead frame to form a semiconductor integrated circuit device. When mounted, as shown in FIG. 3, a plurality of lead frames 4 are imposed on a single metal plate 3 in a so-called
[0003]
After mounting the integrated circuit chips on the individual lead frames 4 imposed on the
[0004]
The manufacturing process of the lead frame and the mounting process of the integrated circuit chip cannot be said to be a continuous process, and it can be generally said that the distance between the two processes is large.
At this time, after the lead frame is manufactured, it is necessary to transfer the lead frame in the form of the
[0005]
Further, for the sake of production management, the manufactured
[0006]
In general, lead frames are mass-produced, and when storing or transporting a lead frame in the form of the
[0007]
When the
[0008]
The lead frame 4 shown in the example of FIG. 3 has been subjected to a process called depressing in which an island 8 for mounting an integrated circuit chip is one step lower than the other surface. A
[0009]
[Problems to be solved by the invention]
When stacking the
[0010]
However, when the direction of the frame is different from front to back, right and left, or front and back, it can be naturally said that the integrated circuit chip cannot be mounted at a predetermined position on the frame.
[0011]
Therefore, the orientation of the
However, when the
[0012]
Therefore, after stacking the
[0013]
Conventionally, for the purpose of mounting the
[0014]
Therefore, it can be said that the inspection of whether or not the orientation of the
That is, if the directions of the
[0015]
However, the
[0016]
For this reason, when the
[0017]
An object of the present invention has been made in view of the above-described problem, and when inspecting and detecting a frame having a different direction from a large number of stacked frames based on a pin hole, the inspection and detection are easily performed. This is to provide a back sheet that can be said.
[0018]
[Means for Solving the Problems]
That is, the present invention, when stacking a frame in which a plurality of lead frames are imposed on a sheet metal plate, a lead frame back sheet inserted between each frame,
A notch is provided that allows visualization in a normal stacked state with respect to at least the pin holes located asymmetrically with respect to the top, bottom, left and right of the frame among the positioning pin holes formed around the frame. The above object has been achieved by providing a lead sheet for a lead frame.
[0019]
BEST MODE FOR CARRYING OUT THE INVENTION
An embodiment will be described below with reference to the drawings schematically showing an embodiment of the present invention.
[0020]
FIG. 1 is an explanatory view showing one embodiment of a
As shown in FIG. 1, the
Further, the
Here, as a feature of the
[0021]
That is, as described above, when the conventional backsheet is inserted into the
Therefore, the inventors of the present invention have made intensive studies to solve the above-described problem, and propose to provide a notch 7 in the
[0022]
The notch 7 exposing the pin holes 6 of the
[0023]
Next, as a feature of the present invention, the location of the notch 7 provided in the
[0024]
That is, normally, it can be said that all the pin holes 6 formed around the
[0025]
For example, in the examples of FIGS. 1 and 2, the pin holes 6 a and 6 b and the pin hole 6 c are formed at asymmetric positions with respect to the left and right sides of the
[0026]
As shown in the examples of FIGS. 1 and 2, the notch 7 provided in the
[0027]
That is, when the
[0028]
The embodiment of the back sheet of the present invention is not limited to the above description and drawings, and it goes without saying that various modifications can be made based on the spirit of the present invention.
For example, in the above-described drawings, the cutout portion 7 is provided at two places and near the center of the
[0029]
【The invention's effect】
When stacking the frames, if the back sheet of the present invention is inserted and interposed between the frames, the above-described inspection and extraction of the frames in different directions using light can be performed.
As a result, the problem that occurred in the conventional back sheet, that is, even if a frame in a different direction is mixed, it cannot be detected, and in a mounting process of an integrated circuit chip, the work is stopped due to the mixed frame in a different direction. It is possible to prevent the problem that the obstacle occurs.
[0030]
[Brief description of the drawings]
FIG. 1 is an explanatory view showing one embodiment of a back sheet for a lead frame of the present invention.
FIG. 2 is a plan view showing a main part of one embodiment of the back sheet for a lead frame of the present invention.
FIG. 3 is an explanatory view showing an example of a conventional lead frame backsheet.
[Explanation of symbols]
DESCRIPTION OF
Claims (1)
前記フレーム周囲に穿設された位置決め用のピン穴のうち、少なくともフレームの上下左右に関して非対称の位置にある位置決め用のピン穴に対して、正常な積み重ね状態で目視可能にする切り欠きを設けたことを特徴とするリードフレーム用バックシート。When stacking frames in which a plurality of lead frames are imposed on a sheet metal plate, in a back sheet for a lead frame inserted between each frame,
Of the positioning pin holes drilled around the frame, at least a positioning pin hole at an asymmetric position with respect to the top, bottom, left and right of the frame was provided with a notch that was visible in a normal stacked state. A lead sheet for a lead frame.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16749296A JP3551628B2 (en) | 1996-06-27 | 1996-06-27 | Back sheet for lead frame |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16749296A JP3551628B2 (en) | 1996-06-27 | 1996-06-27 | Back sheet for lead frame |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH1012803A JPH1012803A (en) | 1998-01-16 |
JP3551628B2 true JP3551628B2 (en) | 2004-08-11 |
Family
ID=15850692
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16749296A Expired - Fee Related JP3551628B2 (en) | 1996-06-27 | 1996-06-27 | Back sheet for lead frame |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3551628B2 (en) |
-
1996
- 1996-06-27 JP JP16749296A patent/JP3551628B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH1012803A (en) | 1998-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6756606B2 (en) | Apparatus and method for marking defective sections of laminate substrates | |
KR0152607B1 (en) | A window clamp and align method of lead frame strip using a window clamp | |
JP3737405B2 (en) | Chip manufacturing method and system, circuit board, and circuit chip | |
US8349708B2 (en) | Integrated circuits on a wafer and methods for manufacturing integrated circuits | |
JP3551628B2 (en) | Back sheet for lead frame | |
EP2168156B1 (en) | Integrated circuits on a wafer and methods for manufacturing integrated circuits | |
US5565008A (en) | Process of raising a semiconductor device out of a pallet using a positioning rod | |
WO2018072183A1 (en) | Method and apparatus for detecting and removing defective integrated circuit packages | |
KR20010057335A (en) | Test pattern | |
KR100727490B1 (en) | Semiconductor device with visible indicator for separating bonding region and probing region, and method of fabricating the same | |
KR19990021386A (en) | How to display bad die using laser | |
KR100745506B1 (en) | lead frame stacking cassette and lead frame inspecting process with the same | |
KR19990059041A (en) | Marking device for manufacturing semiconductor package | |
KR100362499B1 (en) | Expressive method for badness of a semiconductor package and thereby the semiconductor package | |
KR100574983B1 (en) | Method of processing a semiconductor wafer for manufacturing a semiconductor device | |
KR100429392B1 (en) | Device for detecting particle on die in singulation apparatus for bga package | |
JP2011029529A (en) | Method of manufacturing semiconductor device | |
CN116936388A (en) | Chip package assembly detection method and device | |
KR20240104872A (en) | Substrate processing method and system | |
JPH03110859A (en) | Wiring substrate for hybrid integrated circuit device | |
JPH0247855A (en) | Semiconductor device | |
JPH04340742A (en) | Discrimination method of imperfect semiconductor device | |
JPH07183444A (en) | Surface mount device | |
KR20040019531A (en) | Substrate for semiconductor forming mapping tag | |
KR20020052586A (en) | Circuit board for preventing flash and mold |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040323 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20040406 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20040419 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |