[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP3254334B2 - 周波数シンセサイザ - Google Patents

周波数シンセサイザ

Info

Publication number
JP3254334B2
JP3254334B2 JP19642994A JP19642994A JP3254334B2 JP 3254334 B2 JP3254334 B2 JP 3254334B2 JP 19642994 A JP19642994 A JP 19642994A JP 19642994 A JP19642994 A JP 19642994A JP 3254334 B2 JP3254334 B2 JP 3254334B2
Authority
JP
Japan
Prior art keywords
control signal
loop
voltage
controlled oscillator
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP19642994A
Other languages
English (en)
Other versions
JPH0865160A (ja
Inventor
孝之 松本
寿史 足立
裕昭 小杉
真 坂倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP19642994A priority Critical patent/JP3254334B2/ja
Priority to DE69533913T priority patent/DE69533913T2/de
Priority to EP95108033A priority patent/EP0684701B1/en
Priority to US08/450,895 priority patent/US5559474A/en
Publication of JPH0865160A publication Critical patent/JPH0865160A/ja
Application granted granted Critical
Publication of JP3254334B2 publication Critical patent/JP3254334B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、移動体通信機器などの
無線通信機器で用いられる周波数シンセサイザに関する
ものである。
【0002】
【従来の技術】図12に従来の周波数シンセサイザの一
例を示す。図12において、1は電圧制御発振器、13
は高周波接地コンデンサ、15は変調信号入力端子、2
は可変分周器、21は可変分周器制御信号入力端子、3
は位相比較器、31は位相比較回路、32はチャージポ
ンプ、33はチャージポンプ用ループ開閉制御信号入力
端子、4は基準信号入力端子、5はループフィルタ、7
は出力端子である。
【0003】以上のように構成された周波数シンセサイ
ザについて、以下その動作について説明する。
【0004】まず、基準信号入力端子4から、入力され
た基準周波数は可変分周器2の出力と共に位相比較器3
の位相比較回路31に入力される。そして、その両者の
位相差に対応する信号が出力され、この信号がチャージ
ポンプ32に入力される。そのあと、このチャージポン
プ32の出力は、抵抗とコンデンサで構成されるループ
フィルタ5に入力される。ここで、このループフィルタ
5を構成するコンデンサは、小型化等の理由から積層セ
ラミックコンデンサが用いられており、このコンデンサ
は印加電圧による容量変化が大きく、かつヒステリシス
の大きい特性をしている。次に、このループフィルタ5
の出力信号電圧は電圧制御発振器1に入力され、電圧制
御発振器1の出力周波数を決定する。この時、高周波接
地コンデンサ13は電圧制御発振器1の高周波信号分が
ループフィルタ5側に伝わるのを防ぐ。そして、この電
圧制御発振器1出力は出力端子7から出力され、一部は
分岐されて帰還周波数として可変分周器2の入力信号と
なる。
【0005】一方、可変分周器制御信号入力端子21に
入力された信号により可変分周器2の分周比が制御され
て電圧制御発振器1の出力信号周波数は変化する。
【0006】また、チャージポンプ用ループ開閉制御信
号入力端子33に入力されたループ開閉制御信号によ
り、チャージポンプ32の出力を高インピーダンス状態
に保持し、周波数変調ができるように開ループ状態に
し、変調信号入力端子15に変調信号を入力し、変調波
を出力端子7から出力して開ループ変調を行う。
【0007】
【発明が解決しようとする課題】しかしながら、上記の
ような構成では、ループフィルタ5を構成する積層セラ
ミックコンデンサの容量が、電圧制御発振器1の制御信
号電圧の変動に対して時間的にわずかに遅れて変化す
る。このため、周波数シンセサイザの出力周波数を切り
換えた直後に開ループ変調を行う場合、ループフィルタ
5を構成するコンデンサの容量変化が起こる。これによ
り、電圧制御発振器1の制御信号電圧が変化し、開ルー
プ後の周波数変動が大きくなるという課題がある。
【0008】本発明は、従来の周波数シンセサイザのこ
のような課題を考慮し、周波数シンセサイザの出力周波
数を変化した直後に開ループ状態にした場合でも、周波
数変動の小さい周波数シンセサイザを提供することを目
的とするものである。
【0009】
【課題を解決するための手段】本発明は、制御信号電圧
の値によって出力発振周波数が連続的に可変な電圧制御
発振器と、その電圧制御発振器の出力信号を分周する可
変分周器と、その可変分周器の出力信号と基準信号との
位相を比較し、制御信号電圧を出力する位相比較器と、
その位相比較器の出力信号を周波数帯域制限するループ
フィルタと、そのループフィルタの少なくとも一部より
位相比較器側に設けられ、電圧制御発振器、可変分周
器、位相比較器、及びループフィルタにより形成される
ループ状態を開閉するオンオフスイッチとを備え、ルー
プフィルタに用いられるコンデンサのうち、オンオフス
イッチと電圧制御発振器との間に位置するコンデンサ
は、印加電圧による容量変化が所定量より小さく、か
つ、ヒステリシスが所定量より小さい特性を有する積層
フィルムコンデンサである周波数シンセサイザである。
【0010】
【作用】本発明は、オンオフスイッチと電圧制御発振器
との間に位置するコンデンサが、印加電圧による容量変
化が所定量より小さく、かつ、ヒステリシスが所定量よ
り小さい特性を有するので、周波数切り換え直後に開ル
ープ状態にした場合にも、電圧制御発振器の制御信号電
圧の変動を小さくして、電圧制御発振器の出力信号の周
波数変動を小さくできる。
【0011】
【実施例】以下に、本発明をその実施例を示す図面に基
づいて説明する。
【0012】図1は、本発明の第1の実施例における周
波数シンセサイザのブロック図を示したものである。図
1において、1は電圧制御発振器、13は高周波接地コ
ンデンサ、2は可変分周器、3は位相比較器、4は基準
信号入力端子、5はループフィルタ、51は第1のルー
プフィルタ、52は第2のループフィルタ、6はオンオ
フスイッチである半導体のアナログスイッチ、61はル
ープ開閉制御信号入力端子、7は出力端子である。
【0013】以上のように構成された第1の実施例の周
波数シンセサイザにおいて、その動作を図1を用いて説
明する。
【0014】まず、電圧制御発振器1の出力信号は、分
岐されて一方は出力端子7より出力され、他方は、可変
分周器2に入力される。そして、可変分周器2に入力さ
れた信号は分周され、基準信号入力端子4に入力された
基準周波数とともに位相比較器3に入力される。その
後、この2つの入力信号の位相差に対応した信号がルー
プフィルタ5の第1のループフィルタ51に入力され
る。この第1のループフィルタ51の出力信号は、アナ
ログスイッチ6に入力され、このアナログスイッチ6の
出力信号は第2のループフィルタ52に入力される。そ
して、この第2のループフィルタ52の出力信号は、電
圧制御発振器1の制御信号電圧として入力され、フィー
ドバックループが構成される。ここで、高周波接地コン
デンサ13は、電圧制御発振器1の高周波信号がループ
フィルタ5側に伝わるのを防ぐ働きをする。
【0015】次に、ループ開閉制御信号入力端子61に
ループ開閉制御信号を入力することにより、アナログス
イッチ6のON/OFFを制御して、このフィードバッ
クループの開閉を制御する。
【0016】ここで、アナログスイッチ6と電圧制御発
振器1との間のコンデンサのうち、高周波接地コンデン
サ13を除いた全てのコンデンサは、印加電圧による容
量変化が小さく、ヒステリシスが小さい特性である積層
フイルムコンデンサを用いる。すなわち、第2のループ
フィルタ52を構成するコンデンサには積層フィルムコ
ンデンサが用いられる。
【0017】これにより、アナログスイッチ6と電圧制
御発振器1との間のコンデンサのうち高周波接地コンデ
ンサ13を除いた全てのコンデンサの容量は、電圧制御
発振器1の制御信号電圧の変動に対して変化が小さい。
このため、周波数切り換え直後に開ループ状態にした場
合にも、電圧制御発振器1の制御信号電圧の変動を小さ
くして、電圧制御発振器1の出力信号の周波数変動を小
さくする事が可能となる。
【0018】以上のように、本発明の第1の実施例によ
れば、周波数切り換え直後に開ループ状態にした場合で
も、電圧制御発振器1の制御信号電圧の変動が小さくな
り、電圧制御発振器1の出力信号の周波数変動が小さく
なる。
【0019】次に、本発明の第2の実施例について、図
面を参照しながら説明する。
【0020】図2は、本発明の第2の実施例におけるル
ープフィルタとアナログスイッチの構成図を示したもの
である。
【0021】本実施例は、基本的には第1の実施例と同
じであるため、図1における機器および、回路素子など
と同一ないし均等のものは前述と同一符号を用いて示
し、重複した説明は省略する。
【0022】図2において、53、55はコンデンサ、
54は抵抗である。
【0023】以上のように構成された、第2の実施例の
周波数シンセサイザについて、以下にその図を用いて説
明する。
【0024】位相比較器3の出力信号は、第1のループ
フィルタ51に入力され、コンデンサ53によって平滑
化され、アナログスイッチ6に入力される。アナログス
イッチ6の出力は第2のループフィルタ52に入力さ
れ、抵抗54及びコンデンサ55によって平滑化され、
電圧制御発振器1に制御信号電圧として入力される。
【0025】ここで、アナログスイッチ6と電圧制御発
振器1との間のコンデンサは、高周波接地コンデンサ1
3を除いて、全て積層フイルムコンデンサを用いてい
る。このため、周波数切り換え直後に開ループ状態にし
た場合でも、アナログスイッチ6と電圧制御発振器1と
の間のコンデンサは、高周波接地コンデンサ13を除い
て、容量変化は小さい。これにより、電圧制御発振器1
の制御信号電圧の変動が小さくなり、電圧制御発振器1
の出力信号の周波数変動が小さくなる。
【0026】以上のように、本発明の第2の実施例によ
れば、周波数切り換え直後に開ループ状態にした場合で
も、電圧制御発振器1の制御信号電圧の変動が小さくな
り、電圧制御発振器1の出力信号の周波数変動が小さく
なる。
【0027】そのうえ、本実施例では、アナログスイッ
チ6を開く場合、アナログスイッチ6の両側の電圧が、
コンデンサ53及びコンデンサ55により保持されてい
るのでスイッチングノイズが小さい。
【0028】また、第1のループフィルタ51と第2の
ループフィルタ52を入れ換えても良い。ただし、この
場合、コンデンンサ53には積層フイルムコンデンサを
用いる。
【0029】次に、本発明の第3の実施例について、図
面を参照しながら説明する。図3は、本発明の第3の実
施例におけるループフィルタとアナログスイッチの構成
図を示したものである。
【0030】図3において、図1、図2における機器お
よび、回路素子などと同一ないし、均等のものは前述と
同一符号を用いて示し、重複した説明は省略する。本実
施例では、図3において、56は抵抗、57はコンデン
サである。
【0031】以上のように構成された第3の実施例の周
波数シンセサイザについて、以下その動作を図3を用い
て説明する。
【0032】位相比較器3の出力信号は、第1のループ
フィルタ51に入力され、コンデンンサ53によって平
滑化され、アナログスイッチ6に入力される。そして、
アナログスイッチ6の出力は第2のループフィルタ52
に入力され、抵抗54、56及び、コンデンサ55、5
7によって平滑化される。その後、この信号は電圧制御
発振器1に制御信号電圧として入力される。ここで、コ
ンデンサ55、57は、印加電圧による容量変化が小さ
く、かつヒステリシスが小さい特性を有する積層フイル
ムコンデンサを用いる。
【0033】これにより、アナログスイッチ6と電圧制
御発振器1との間のコンデンサのうち、高周波接地コン
デンサ13を除いた全てのコンデンサの容量は、電圧制
御発振器1の制御信号電圧の変動に対して変化が小さ
い。このため、周波数切り換え直後に開ループ状態にし
た場合にも、電圧制御発振器1の制御信号電圧の変動を
小さくして、電圧制御発振器1の出力信号の周波数変動
を小さくすることが可能となる。
【0034】以上のように、本発明の第3の実施例によ
れば、周波数切り換え直後に開ループ状態にした場合で
も、ループフィルタを構成するコンデンサの容量変化は
小さい。これにより、電圧制御発振器1の制御信号電圧
の変動が小さくなり、電圧制御発振器1の出力信号の周
波数変動が小さくなる。
【0035】そのうえ、本実施例では、閉ループ時にお
いて、抵抗56及びコンデンサ57からなる低域通過フ
ィルタによりさらにノイズを低くすることができる。
【0036】次に、本発明の第4の実施例について、図
面を参照しながら説明する。
【0037】図4は、本発明の第4の実施例における周
波数シンセサイザのブロック図を示したものである。
【0038】図4において、図1における機器および、
回路素子などと同一ないし、均等のものは前述と同一符
号を用いて示し、重複した説明は省略する。本実施例に
おいては、位相比較器3とループフィルタ5との間にア
ナログスイッチ6が設けられている。
【0039】以上のように、構成された第4の実施例の
周波数シンセサイザにおいて、以下その動作を図4を用
いて説明する。
【0040】位相比較器3の出力は、アナログスイッチ
6に入力される。次に、アナログスイッチ6の出力はル
ープフィルタ5に入力され、抵抗54、56及び、コン
デンサ53、55、57によって平滑化される。その
後、この出力は電圧制御発振器1に制御信号電圧として
入力される。ここで、高周波接地コンデンサ13は、電
圧制御発振器1の高周波信号がループフィルタ5側に伝
わるのを防ぐ働きをする。また、コンデンサ53、5
5、57は印加電圧による容量変化が小さく、かつヒス
テリシスが小さい特性を有する積層フイルムコンデンサ
を用いる。
【0041】これにより、アナログスイッチ6と電圧制
御発振器1との間のコンデンサのうち、高周波接地コン
デンサ13を除いた全てのコンデンサの容量は、電圧制
御発振器1の制御信号電圧の変動に対して変化が小さ
い。このため、周波数切り換え直後に開ループ状態にし
た場合にも、電圧制御発振器1の制御信号電圧の変動を
小さくして、電圧制御発振器1の出力信号の周波数変動
を小さくすることが可能となる。
【0042】以上のように、本発明の第4の実施例によ
れば、周波数切り換え直後に開ループ状態にした場合で
も、ループフィルタ5を構成するコンデンサの容量変化
は小さい。これにより、電圧制御発振器1の制御信号電
圧の変動が小さくなり、電圧制御発振器1の出力信号の
周波数変動が小さくなる。
【0043】そのうえ、コンデンサが全てアナログスイ
ッチ6と電圧制御発振器1との間にあるので、開ループ
時に制御電圧を保持するコンデンサの容量の合計が大き
いので安定する。
【0044】次に、本発明の第5の実施例について、図
面を参照しながら説明する。
【0045】図5は、本発明の第5の実施例における周
波数シンセサイザのブロック図を示したものであり、図
1における機器および、回路素子などと同一ないし、均
等のものは前述と同一符号を用いて示し、重複した説明
は省略する。図5において、31は位相比較回路、32
はチャージポンプ、33はループ開閉制御信号入力端子
である。
【0046】以上のように、構成された第5の実施例の
周波数シンセサイザについて、以下その動作を図5を用
いて説明する。
【0047】可変分周器2の出力信号は、基準信号入力
端子4に入力された基準周波数とともに、位相比較回路
31に入力される。そして、この2つの周波数信号の位
相差に対応した信号がチャージポンプ32に入力され
る。ここで、チャージポンプ32は、基準周波数に対し
て、可変分周器出力が進み位相の時、その時間差の間出
力電圧が降下するように動作し、遅れ位相の時は、出力
電圧が上昇するように動作し、残りの間は出力を開放状
態にする。次に、チャージポンプ32の出力はループフ
ィルタ5に入力される。その後、この入力信号は、抵抗
54、56及び、コンデンサ53、55、57により平
滑化され、次に電圧制御発振器1に制御信号電圧として
入力される。ここで、コンデンサ53、55、57は、
印加電圧による容量変化が小さく、かつヒステリシスが
小さい特性を有する積層フイルムコンデンサを用いてい
る。また、ループ開閉制御信号入力端子33に入力され
たループ開閉制御信号により、チャージポンプ32の出
力を強制的に開放状態にすることで開ループ状態にす
る。
【0048】チャージポンプ32と電圧制御発振器1と
の間のコンデンサのうち高周波接地コンデンサ13を除
いた全てのコンデンサの容量は、電圧制御発振器1の制
御信号電圧の変動に対して変化が小さい。このため、周
波数切り換え直後に開ループ状態にした場合にも、電圧
制御発振器1の制御信号電圧の変動を小さくして、電圧
制御発振器1の出力信号の周波数変動を小さくすること
が可能となる。
【0049】以上のように、本発明の第5の実施例によ
れば、周波数切り換え直後に開ループ状態にした場合で
も、ループフィルタ5を構成するコンデンサの容量変化
は小さい。これにより、電圧制御発振器1の制御信号電
圧の変動が小さくなり、電圧制御発振器1の出力信号の
周波数変動が小さくなる。
【0050】そのうえ、本実施例では、チャージポンプ
32がオンオフスイッチを兼ねるので、素子数を少なく
できる。
【0051】次に、本発明の第6の実施例について、図
面を参照しながら説明する。
【0052】図6は、本発明の第4の実施例におけるル
ープ開閉制御信号をスイッチ制御信号に変換する同期回
路と遅延回路を示したものであり、図7は、各信号のタ
イミングを示したものである。尚、図6において、図1
における機器および、回路素子などと同一ないし、均等
のものは前述と同一符号を用いて示し、重複した説明は
省略する。図6において、8はDフリップフロップ回路
からなる同期回路、9は遅延回路、91は抵抗、92は
コンデンサ、10はループ開閉制御信号入力端子、11
は基準信号入力端子、12はスイッチ制御信号出力端
子、13は同期回路出力端子である。また、図7におい
て、71は基準信号波形、72はチャージポンプ出力信
号波形、73はループ制御信号波形、74は同期回路出
力信号波形、75は遅延回路出力信号波形である以上の
ように、構成された第6の実施例の周波数シンセサイザ
において、以下その動作を図6、図7を用いて説明す
る。
【0053】まず、ループ開閉制御信号入力端子10か
ら入力されたループ開閉制御信号は、基準信号入力端子
11から入力された基準信号とともに、Dフリップフロ
ップ回路の同期回路8にそれぞれ、データ入力、クロッ
ク入力として入力される。この時、ループ開閉制御信号
と基準信号は、それぞれ73、71に示したタイミング
で同期回路8に入力される。次に、同期回路8の出力
は、74に示すタイミングで同期回路出力端子13から
出力される。その後、この出力は、遅延回路9に入力さ
れ、抵抗91及びコンデンサ92に対応する遅延量で遅
延され、75に示すタイミングでスイッチ制御信号出力
端子12から出力される。
【0054】その後、この遅延回路出力は、アナログス
イッチ6にスイッチ開閉制御信号として入力される。そ
して、アナログスイッチ6の制御電圧のしきい値に到達
するタイミングを、チャージポンプ出力72の出力信号
がないタイミングになるようする。これは、遅延回路9
を構成する抵抗91及びコンデンサ92の値を選択する
ことにより行う。
【0055】以上のように、本発明の第6の実施例によ
れば、ループ開閉制御信号が入力されるタイミングは、
チャージポンプ出力のないタイミングに設定される。こ
れにより、任意のタイミングでループ開閉制御信号を入
力して開ループ状態にした場合にも、電圧制御発振器1
の制御信号電圧の変動が小さくなり、電圧制御発振器の
出力信号の周波数変動が小さくなる。
【0056】なお、ここでは、第4の実施例における同
期回路および遅延回路として説明を行ったが、第1の実
施例、第2の実施例、第3の実施例、第5の実施例にお
いても同様の動作を実施できることは言うまでもない。
【0057】次に、本発明の第7の実施例について、図
面を参照しながら説明する。
【0058】図8は、本発明の第4の実施例におけるル
ープ開閉制御信号出力をスイッチ制御信号に変換する同
期回路と遅延回路であり、図9は、各信号のタイミング
を示したものである。尚、図8、図9において、図1、
図6、図7における機器および、回路素子などと同一な
いし、均等のものは前述と同一符号を用いて示し、重複
した説明は省略する。
【0059】図8において、14は波形成形回路であ
り、図9において、76は波形成形回路の出力信号であ
るスイッチ制御信号波形である。
【0060】以上のように、構成された第7の実施例の
周波数シンセサイザについて、以下その動作を図8、図
9を用いて説明する。
【0061】遅延回路9から出力された信号は、波形成
形回路14に入力される。ここで、波形成形回路14は
通常の論理ゲートまたはコンパレータよりなる。そし
て、遅延回路9の出力信号がしきい値より高いか低いか
により、ハイまたはローのスイッチ制御信号を出力す
る。76にそのタイミングを示す。
【0062】そして、この出力信号がスイッチ制御信号
としてスイッチ制御信号出力端子12から出力され、ア
ナログスイッチ6のスイッチ制御信号入力端子61に入
力される。
【0063】以上のように、本発明の第7の実施例によ
れば、ループ開閉制御信号が入力されるタイミングは、
チャージポンプ出力のないタイミングになるように調整
することができる。これにより、任意のタイミングでル
ープ開閉制御信号を入力して開ループ状態にした場合に
も、電圧制御発振器の制御信号電圧の変動が小さくなり
電圧制御発振器の出力信号の周波数変動が小さくなる。
【0064】なお、ここでは、第4の実施例におけるタ
イミング制御回路として説明を行ったが、第1の実施
例、第2の実施例、第3の実施例、第5の実施例に用い
ても、同様の動作を実施できることは言うまでもない。
【0065】また、ループ開閉制御信号の立ち上がりが
急峻になるので、スイッチングの不確定さが少なくなり
ノイズが減る。
【0066】次に、本発明の第8の実施例について、図
面を参照しながら説明する。
【0067】図10は、本発明の第8の実施例における
周波数シンセサイザのブロック図を示したものであり、
図11は、電圧制御発振器の構成図を示したものであ
る。
【0068】尚、図10、図11において、図1におけ
る機器および、回路素子などと同一ないし、均等のもの
は前述と同一符号を用いて示し、重複した説明は省略す
る。図10において、15は変調信号入力端子であり、
図11において、16は制御信号電圧入力端子、17は
第1の可変容量ダイオード、19は第2の可変容量ダイ
オード、18、21はコンデンサ、22は共振器、23
は発振回路である。
【0069】以上のように、構成された第8の実施例の
周波数シンセサイザにおいて、以下その動作を図10、
図11を用いて説明する。
【0070】第2のループフィルタ52の出力は、電圧
制御発振器1の制御信号電圧入力端子16に入力され
る。次に、この制御信号により、一端が接地された第1
の可変容量ダイオード17の容量が決定する。そして、
高周波的に結合された、第1の可変容量ダイオード17
と共振器22により、発振回路23の発振周波数は決定
され、これが電圧制御発振器1の出力周波数となる。
【0071】また、変調信号入力端子15から入力され
た変調信号により、一端が接地されている第2の可変容
量ダイオード19の容量を変化することできる。これに
より、高周波的に結合された、第1の可変容量ダイオー
ド17と第2の可変容量ダイオード19と共振器22に
より、発振回路23の発振周波数は決定され、電圧制御
発振器1の出力に周波数変調を行うことができる。
【0072】また、アナログスイッチ6と電圧制御発振
器1との間のコンデンサのうち、高周波接地コンデンサ
13を除いた全てのコンデンサは、印加電圧による容量
変化が小さく、かつヒステリシスが小さい特性を有する
積層フイルムコンデンサとする。
【0073】これにより、アナログスイッチ6と電圧制
御発振器1との間のコンデンサのうち、高周波接地コン
デンサ13を除いた全てのコンデンサの容量は、電圧制
御発振器1の制御信号電圧の変動に対して変化が小さ
い。このため、周波数切り換え直後に開ループ状態にし
た場合にも、電圧制御発振器1の制御信号電圧の変動を
小さくして、電圧制御発振器1の出力信号の周波数変動
を小さくすることが可能となる。
【0074】以上のように、本発明の第8の実施例によ
れば、周波数切り換え直後に開ループ状態にした場合で
も、ループフィルタ5を構成するコンデンサの容量変化
は小さい。これにより、電圧制御発振器1の制御信号電
圧の変動が小さくなり、電圧制御発振器1の出力信号の
周波数変動が小さくなる。
【0075】また、電圧制御発振器1は変調信号入力端
子15を持っているので、電圧制御発振器1の出力信号
に変調をかけることも可能となる。
【0076】なお、ここでは、第1の実施例の電圧制御
発振器1に変調信号入力端子15を付加した場合を示し
たが、第2、第3、第4、第5の実施例の電圧制御発振
器1に変調信号入力端子15を付加しても良い。
【0077】
【発明の効果】以上述べたところから明らかなように本
発明は、オンオフスイッチと電圧制御発振器との間に位
置するコンデンサが、印加電圧による容量変化が所定量
より小さく、かつ、ヒステリシスが所定量より小さい特
性を有するので、周波数シンセサイザの出力周波数を変
化した直後に開ループ状態にした場合でも、周波数変動
を小さくできるという長所を有する。
【図面の簡単な説明】
【図1】本発明の第1の実施例における周波数シンセサ
イザのブロック図である。
【図2】本発明の第2の実施例における周波数シンセサ
イザのブロック図である。
【図3】本発明の第3の実施例における周波数シンセサ
イザのブロック図である。
【図4】本発明の第4の実施例における周波数シンセサ
イザのブロック図である。
【図5】本発明の第5の実施例における周波数シンセサ
イザのブロック図である。
【図6】本発明の第6の実施例における周波数シンセサ
イザのブロック図である。
【図7】本発明の第6の実施例におけるタイミングチャ
ートである。
【図8】本発明の第7の実施例における周波数シンセサ
イザのブロック図である。
【図9】本発明の第7の実施例におけるタイミングチャ
ートである。
【図10】本発明の第8の実施例における周波数シンセ
サイザのブロック図である。
【図11】本発明の第8の実施例における電圧制御発振
器の構成図である。
【図12】従来の周波数シンセサイザのブロック図であ
る。
【符号の説明】
1 電圧制御発振器 2 可変分周器 3 位相比較器 5 ループフィルタ 6 アナログスイッチ 8 同期回路 9 遅延回路 14 波形成形回路 15 変調信号入力端子 16 制御信号電圧入力端子 23 発振回路 31 位相比較回路 32 チャージポンプ 51 第1のループフィルタ 52 第2のループフィルタ
───────────────────────────────────────────────────── フロントページの続き (72)発明者 坂倉 真 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (56)参考文献 特開 平3−218104(JP,A) 特開 平5−236755(JP,A) 特開 平4−132313(JP,A) 特開 平4−29412(JP,A) 特開 昭61−174710(JP,A) 実開 昭58−168125(JP,U) 実開 平6−39270(JP,U) (58)調査した分野(Int.Cl.7,DB名) H03L 7/18 H03L 7/093

Claims (7)

    (57)【特許請求の範囲】
  1. 【請求項1】制御信号電圧の値によって出力発振周波数
    が連続的に可変な電圧制御発振器と、その電圧制御発振
    器の出力信号を分周する可変分周器と、その可変分周器
    の出力信号と基準信号との位相を比較し、前記制御信号
    電圧を出力する位相比較器と、その位相比較器の出力信
    号を周波数帯域制限するループフィルタと、そのループ
    フィルタの少なくとも一部より前記位相比較器側に設け
    られ、前記電圧制御発振器、可変分周器、位相比較器、
    及びループフィルタにより形成されるループ状態を開閉
    するオンオフスイッチとを備え、前記ループフィルタに
    用いられるコンデンサのうち、前記オンオフスイッチと
    前記電圧制御発振器との間に位置するコンデンサは、印
    加電圧による容量変化が所定量より小さく、かつ、ヒス
    テリシスが所定量より小さい特性を有する積層フィルム
    コンデンサである周波数シンセサイザ。
  2. 【請求項2】ループフィルタは、第1のループフィルタ
    と第2のループフィルタの2つの部分からなり、オンオ
    フスイッチは、前記第1のループフィルタと前記第2の
    ループフィルタの間に直列に接続されるものであって、
    ループ開閉制御信号によりON/OFFを切り換えて、
    閉ループ状態及び開ループ状態を切り換える請求項1
    載の周波数シンセサイザ。
  3. 【請求項3】オンオフスイッチは、前記位相比較器と前
    記ループフィルタの間に設けられ、ループ開閉制御信号
    により、オンオフスイッチのON/OFFを切り換え、
    閉ループ状態、及び開ループ状態を切り換える請求項1
    記載の周波数シンセサイザ。
  4. 【請求項4】位相比較器は、前記可変分周器の出力信号
    と基準信号との位相を比較する位相比較回路と、その比
    較結果に基づいて、前記制御信号電圧を出力するチャー
    ジポンプとを有し、前記オンオフスイッチの機能は、前
    記チャージポンプの出力を、ループ開閉制御信号が開ル
    ープ状態を指定した状態で高インピーダンス状態に保持
    することにより行う請求項1記載の周波数シンセサイ
    ザ。
  5. 【請求項5】電圧制御発振器は、変調信号入力端子を備
    え、開ループ状態で前記変調信号入力端子から変調信号
    を入力することにより周波数変調された信号を出力する
    請求項1〜4のいずれかに記載の周波数シンセサイザ。
  6. 【請求項6】制御信号電圧の値によって出力発振周波数
    が連続的に可変な電圧制御発振器と、その電圧制御発振
    器の出力信号を分周する可変分周器と、その可変分周器
    の出力信号と基準信号との位相を比較し、前記制御信号
    電圧を出力する位相比較器と、その位相比較器の出力信
    号を周波数帯域制限するループフィルタと、前記電圧制
    御発振器、可変分周器、位相比較器、及びループフィル
    タにより形成されるループ状態を開閉するオンオフスイ
    ッチと、前記ループ状態を開閉するためのループ開閉制
    御信号を基準信号に同期させて出力する同期回路と、そ
    の同期回路の出力を遅延させることにより、前記オンオ
    フスイッチへスイッチ制御信号を出力する遅延回路とを
    備え、前記遅延回路は、閉ループ状態での位相比較器出
    力が高インピーダンス状態になっている間に、前記スイ
    ッチ制御信号を出力する周波数シンセサイザ。
  7. 【請求項7】遅延回路は、直列接続の抵抗と並列接続の
    コンデンサからなる時定数回路と、その時定数回路の出
    力電圧に対応してハイまたはローのスイッチ制御信号を
    出力する波形成形回路とを有する請求項6記載の周波数
    シンセサイザ。
JP19642994A 1994-05-26 1994-08-22 周波数シンセサイザ Expired - Fee Related JP3254334B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP19642994A JP3254334B2 (ja) 1994-08-22 1994-08-22 周波数シンセサイザ
DE69533913T DE69533913T2 (de) 1994-05-26 1995-05-24 Frequenzsynthesizer
EP95108033A EP0684701B1 (en) 1994-05-26 1995-05-24 Frequency synthesizer
US08/450,895 US5559474A (en) 1994-05-26 1995-05-26 Frequency synthesizer with controllable loop filter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19642994A JP3254334B2 (ja) 1994-08-22 1994-08-22 周波数シンセサイザ

Publications (2)

Publication Number Publication Date
JPH0865160A JPH0865160A (ja) 1996-03-08
JP3254334B2 true JP3254334B2 (ja) 2002-02-04

Family

ID=16357697

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19642994A Expired - Fee Related JP3254334B2 (ja) 1994-05-26 1994-08-22 周波数シンセサイザ

Country Status (1)

Country Link
JP (1) JP3254334B2 (ja)

Also Published As

Publication number Publication date
JPH0865160A (ja) 1996-03-08

Similar Documents

Publication Publication Date Title
US4980653A (en) Phase locked loop
JP3001735B2 (ja) 位相同期ループ周波数シンセサイザ
JPH0856157A (ja) フェーズロックドループ回路
EP0376847B1 (en) PLL synthesizer
JP3254334B2 (ja) 周波数シンセサイザ
JPS6247381B2 (ja)
JP3196409B2 (ja) Pll回路
JP3281820B2 (ja) Pll周波数シンセサイザ
GB2264597A (en) Frequency synthesiser
JPH1022824A (ja) 位相同期回路
JPH0793577B2 (ja) 周波数シンセサイザ
JP2759976B2 (ja) Pll回路
JP2809144B2 (ja) フェーズロックループ回路
JPH03174816A (ja) Pll回路
JPS623528A (ja) Pll発振器
JPS62199120A (ja) 位相同期回路の引込時間短縮方式
JP2921260B2 (ja) 周波数シンセサイザ
JP2790152B2 (ja) 位相同期発振回路
JP3008938B1 (ja) Pll回路
JP2669060B2 (ja) フェーズ・ロックド・ループ回路
JPH0865152A (ja) 位相同期ループ回路
JPH0641392Y2 (ja) 位相比較器
JPS62172819A (ja) 位相同期回路
JPH0758634A (ja) 位相同期回路
JP2705544B2 (ja) 位相同期回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071122

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121122

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121122

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131122

Year of fee payment: 12

LAPS Cancellation because of no payment of annual fees