[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP3040403B2 - Image forming apparatus and image processing system including the same - Google Patents

Image forming apparatus and image processing system including the same

Info

Publication number
JP3040403B2
JP3040403B2 JP1115142A JP11514289A JP3040403B2 JP 3040403 B2 JP3040403 B2 JP 3040403B2 JP 1115142 A JP1115142 A JP 1115142A JP 11514289 A JP11514289 A JP 11514289A JP 3040403 B2 JP3040403 B2 JP 3040403B2
Authority
JP
Japan
Prior art keywords
image
data
unit
image forming
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1115142A
Other languages
Japanese (ja)
Other versions
JPH02295767A (en
Inventor
公良 林
和彦 廣岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP1115142A priority Critical patent/JP3040403B2/en
Publication of JPH02295767A publication Critical patent/JPH02295767A/en
Priority to US08/165,550 priority patent/US5638183A/en
Priority to US08/471,159 priority patent/US5574563A/en
Application granted granted Critical
Publication of JP3040403B2 publication Critical patent/JP3040403B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Editing Of Facsimile Originals (AREA)
  • Accessory Devices And Overall Control Thereof (AREA)
  • Dot-Matrix Printers And Others (AREA)
  • Color, Gradation (AREA)

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は画像形成装置及びそれを含む画像処理システ
ムに関し、特に複数の解像度で画像を形成する画像形成
装置及びそれを含む画像処理システムに関する。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an image forming apparatus and an image processing system including the same, and more particularly, to an image forming apparatus that forms an image with a plurality of resolutions and an image processing system including the same.

[従来の技術] 従来、この種の装置では印刷すべき画像データを入力
する手段は有るが、前記画像データに対応してその解像
度を制御するようなデータの入力手段は持たなかつた。
2. Description of the Related Art Conventionally, this type of apparatus has a means for inputting image data to be printed, but does not have a data input means for controlling the resolution in accordance with the image data.

[発明が解決しようとする課題] このため、プリンタ装置内で複雑な像域分離処理を行
なつたり、又はプリンタ装置内のCPUが限られた範囲で
の像域分離制御を行うしかなかつた。
[Problems to be Solved by the Invention] For this reason, complicated image area separation processing has to be performed in the printer apparatus, or the CPU in the printer apparatus has to perform image area separation control in a limited range.

本発明は上述した従来技術の欠点を除去するものであ
り、その目的とする所は、簡単な構成で画像形成装置の
負荷を軽減しつつ高度の解像度制御が行える画像形成用
制御装置、画像形成装置及び画像処理システムを提供す
ることにある。
An object of the present invention is to eliminate the above-mentioned disadvantages of the prior art, and an object of the present invention is to provide an image forming control apparatus capable of performing a high-resolution control with a simple configuration while reducing the load on the image forming apparatus. An apparatus and an image processing system are provided.

[課題を解決するための手段] 本発明の画像形成装置は、上記の目的を達成するため
に、外部装置との間で双方向に信号の伝送が可能な画像
形成装置であって、画像情報を前記外部装置から入力す
る第1の外部入力手段と、画像形成の解像度が変更可能
であって、前記第1の外部入力手段から入力された画像
情報から画像を形成する画像形成手段と、前記画像形成
手段の画像形成の解像度を選択する制御信号を、前記画
像情報の処理をリアルタイムに制御すべく、前記画像情
報とパラレルに前記外部装置から入力する第2の外部入
力手段とを備えることを特徴とする。
[Means for Solving the Problems] An image forming apparatus according to the present invention is an image forming apparatus capable of bi-directionally transmitting signals to and from an external device, in order to achieve the above object. A first external input means for inputting from the external device, an image forming means capable of changing the resolution of image formation, and forming an image from image information input from the first external input means; A second external input unit for inputting a control signal for selecting a resolution of image formation of the image forming unit from the external device in parallel with the image information so as to control processing of the image information in real time. Features.

また、本発明の画像処理システムは、上記の目的を達
成するために、画像処理装置と該画像処理装置との間で
双方向に信号の伝送が可能な画像形成装置とを備える画
像処理システムであって、前記画像処理装置は、コマン
ドを受信する受信手段と、前記受信手段により受信した
コマンドに基づいて、画像情報を生成する第1の生成手
段と、前記受信手段により受信した制御コマンドに対応
して、画像形成の解像度が変更可能な前記画像形成装置
の画像形成の解像度を変更する制御信号を生成する第2
の生成手段と、前記第1の生成手段により生成された画
像情報の処理をリアルタイムに制御すべく、前記第2の
生成手段により生成された制御信号を、前記画像情報と
パラレルに前記画像形成装置に供給する供給手段とを備
え、前記画像形成装置は画像情報を前記画像処理装置か
ら入力する第1の外部入力手段と、画像形成の解像度が
変更可能であって、前記第1の外部入力手段から入力さ
れた画像情報から画像を形成する画像形成手段と、前記
画像形成手段の画像形成の解像度を選択する制御信号
を、前記画像情報の処理をリアルタイムに制御すべく、
前記画像情報とパラレルに前記画像処理装置から入力す
る第2の外部入力手段とを備えることを特徴とする。
According to another aspect of the present invention, there is provided an image processing system including an image processing apparatus and an image forming apparatus capable of bidirectional signal transmission between the image processing apparatus and the image processing apparatus. The image processing apparatus includes a receiving unit that receives a command, a first generating unit that generates image information based on the command received by the receiving unit, and a control command that is received by the receiving unit. And generating a control signal for changing the image forming resolution of the image forming apparatus capable of changing the image forming resolution.
Generating means, and a control signal generated by the second generating means in parallel with the image information to control the processing of the image information generated by the first generating means in real time. A first external input unit for inputting image information from the image processing device; and a first external input unit capable of changing the resolution of image formation. An image forming unit that forms an image from image information input from a control signal for selecting an image forming resolution of the image forming unit, in order to control the processing of the image information in real time,
A second external input unit for inputting the image information from the image processing apparatus in parallel with the image information.

また、本発明の画像形成用制御装置は、コマンドを受
信する受信手段と、前記受信手段により受信したコマン
ドに基づいて、画像情報を生成する第1の生成手段と、
前記受信手段により受信した制御コマンドに対応して、
画像形成の解像度が変更可能な画像形成手段の画像形成
の解像度を変更する制御信号を生成する第2の生成手段
と、前記第1の生成手段により生成された画像情報の処
理をリアルタイムに制御すべく、前記第2の生成手段に
より生成された制御信号を、前記画像情報とパラレルに
前記画像形成手段に供給する供給手段とを備えることを
特徴とする。
Also, the image forming control device of the present invention includes a receiving unit that receives a command, a first generating unit that generates image information based on the command received by the receiving unit,
In response to the control command received by the receiving means,
A second generating means for generating a control signal for changing the image forming resolution of the image forming means capable of changing the image forming resolution; and controlling the processing of the image information generated by the first generating means in real time. For this purpose, the image forming apparatus further includes a supply unit that supplies the control signal generated by the second generation unit to the image forming unit in parallel with the image information.

[実施例の説明] 以下、添付図面に従つて本発明による実施例を詳細に
説明する。
[Description of Embodiments] Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

第2図は実施例のカラー・レーザビーム・プリンタ
(C−LBP)のプリンタ機構部断面図である。プリンタ
部2000において、不図示のレーザ素子から射出したレー
ザビームはポリゴンミラー2289で主(水平)走査方向に
高速走査され、更にミラー2290で反射され、予め帯電器
2297で一様帯電した感光ドラム2900上に最高16本/mmの
解像度でラインドツト露光を行う。本実施例ではレーザ
の1水平走査長は画像情報の1水平走査長に対応する。
一方、感光ドラム2900の矢印方向に定速回転しており、
これにより平面画像(潜像)が形成される。次に、例え
ば露光したものがイエロー画像データであればその潜像
はイエロー現像器(Y)2292で現像され、更に転写帯電
器2298により転写ドラム2296上の用紙上に転写される。
こうして上記をマゼンタ(M)、シアン(C)、ブラツ
ク(BK)の各画像データについて繰り返し、同一用紙上
に各色の画像を重ねることでカラー画像を形成する。
FIG. 2 is a sectional view of a printer mechanism of a color laser beam printer (C-LBP) of the embodiment. In the printer unit 2000, a laser beam emitted from a laser element (not shown) is scanned at high speed in the main (horizontal) scanning direction by a polygon mirror 2289, further reflected by a mirror 2290, and
Line dot exposure is performed on the photosensitive drum 2900 uniformly charged at 2297 with a resolution of up to 16 lines / mm. In this embodiment, one horizontal scanning length of the laser corresponds to one horizontal scanning length of the image information.
On the other hand, the photosensitive drum 2900 is rotating at a constant speed in the direction of the arrow,
Thereby, a planar image (latent image) is formed. Next, for example, if the exposed image is yellow image data, the latent image is developed by a yellow developing device (Y) 2292, and further transferred onto a sheet on a transfer drum 2296 by a transfer charger 2298.
In this way, the above is repeated for each image data of magenta (M), cyan (C), and black (B K ), and a color image is formed by superimposing images of each color on the same sheet.

第1図は実施例のC−LBP80のブロツク構成図であ
る。実施例のC−LBP80はインタフエイス部100とプリン
タ部2000とから成る。
FIG. 1 is a block diagram of the C-LBP80 of the embodiment. The C-LBP 80 of the embodiment includes an interface unit 100 and a printer unit 2000.

インタフエイス部100において、2は外部インタフエ
イス回路であり、ケーブル1を介してホストシステム30
0と接続し、制御情報や画像データ等のやりとりを行
う。3は制御部であり、外部インタフエイス回路2を介
して送られる制御コマンド等を解釈して実行すると共
に、後述の画像メモリの制御を行う。制御部3におい
て、3−1はCPUであり、制御部3の主制御を行う。3
−2はROMであり、CPU3−1が実行する例えば第6図の
制御プログラムを格納している。またROM3−2は文字コ
ードデータを文字パターンデータに変換するためのフオ
ントテーブルも記憶している。3−3はRAMであり、ホ
ストシステム300から送られた文字コードデータ等を一
旦記憶する他、CPU3−1がワークエリアとしても使用す
る。3−4はダイレクトメモリアクセスコントローラ
(DMAC)であり、CPU3−1の管理下で、画像メモリ5〜
8に対するカラー画像データのDMA転送を行う。画像メ
モリ5〜8は色分解されたカラー画像データを夫々記憶
する。即ち、Rメモリ5はレツド(R)又はシアン
(C)、Gメモリ6はグリーン(G)又はマゼンタ
(M)、Bメモリ7はブルー(B)又はイエロー(Y)
の画像データを夫々記憶する。またBKメモリ8はブラツ
ク(BK)の画像データ又はCPU3−1によつて展開された
文字パターンデータ(2値データ)を記憶する。また27
はFメモリであり、画像メモリ5〜8に他の画像を合成
した場合にその合成位置をビツトマツプ方式で記憶す
る。10は同期信号処理回路であり、プリンタ部2000から
の同期信号BDに同期して画像メモリ5〜8より画像デー
タを読み出し、プリンタ部2000に送る。
In the interface unit 100, reference numeral 2 denotes an external interface circuit, which is connected to the host system 30 via the cable 1.
Connect to 0 to exchange control information and image data. A control unit 3 interprets and executes a control command or the like sent via the external interface circuit 2 and controls an image memory described later. In the control unit 3, reference numeral 3-1 denotes a CPU, which performs main control of the control unit 3. 3
Reference numeral -2 denotes a ROM, which stores, for example, a control program shown in FIG. 6 to be executed by the CPU 3-1. The ROM 3-2 also stores a font table for converting character code data into character pattern data. A RAM 3-3 temporarily stores character code data and the like sent from the host system 300, and is also used by the CPU 3-1 as a work area. Reference numeral 3-4 denotes a direct memory access controller (DMAC) which manages image memories 5 to 5 under the control of the CPU 3-1.
8 for DMA transfer of color image data. The image memories 5 to 8 respectively store color-separated color image data. That is, the R memory 5 is red (R) or cyan (C), the G memory 6 is green (G) or magenta (M), and the B memory 7 is blue (B) or yellow (Y).
Are respectively stored. The B K memory 8 stores loiter image data or by connexion expanded character pattern data to CPU3-1 of (B K) (2-value data). Also 27
Numeral F denotes an F memory, which stores, when a different image is synthesized in the image memories 5 to 8, the synthesized position in a bit map system. Reference numeral 10 denotes a synchronization signal processing circuit which reads image data from the image memories 5 to 8 in synchronization with a synchronization signal BD from the printer unit 2000 and sends the image data to the printer unit 2000.

プリンタ部2000において、2121は画像処理回路であ
り、必要な場合は入力のR,G,BデータをY,M,C,BKデータ
に色変換する。2160は階調制御回路であり、Y,M,C,BK
ータをプリンタ部2000の色再現濃度に対応させ、かつ濃
度に応じてPWM変換する。2200はレーザドライバであ
り、階調制御回路2160出力のビデオ信号でレーザ素子22
23を駆動する。2500は制御部であり、プリンタ部2000を
制御する。また制御部2500はライン24を介して制御部3
との情報のやりとりを行う。制御部2500において、2110
はCPUであり、制御部2500の主制御を行う。2502はROMで
あり、CPU2110が実行する制御プログラム(例えば第6
図の一部)を格納している。2504はRAMであり、CPU2110
がワークエリアとして使用する。2600は電位センサであ
り、感光体2900の帯電電荷量を検出する。2700は電位測
定ユニツト(PDU)であり、電位センサ2600の出力を増
幅してA/D変換器2503に入力する。2800はセンサであ
り、画像出力すべき先端位置を検出して画像先端信号IT
OPを出力する。更に2298は湿度センサ、2299は温度セン
サであり、夫々現像特性を補正するための湿度、温度を
検出する。2285はプリンタ機構部の駆動モータである。
In the printer unit 2000, an image processing circuit 2121 performs color conversion of input R, G, B data into Y, M, C, BK data when necessary. Reference numeral 2160 denotes a gradation control circuit which makes the Y, M, C, BK data correspond to the color reproduction density of the printer unit 2000 and performs PWM conversion according to the density. Reference numeral 2200 denotes a laser driver, which outputs a video signal output from the gradation control circuit 2160 to the laser element 22.
Drive 23. A control unit 2500 controls the printer unit 2000. The control unit 2500 is connected to the control unit 3 via the line 24.
Exchange information with the In the control unit 2500, 2110
Denotes a CPU, which performs main control of the control unit 2500. Reference numeral 2502 denotes a ROM, which is a control program executed by the CPU 2110 (for example, a sixth
(Part of the figure). 2504 is RAM, CPU 2110
Is used as a work area. Reference numeral 2600 denotes a potential sensor, which detects a charge amount of the photoconductor 2900. Reference numeral 2700 denotes a potential measurement unit (PDU), which amplifies the output of the potential sensor 2600 and inputs it to the A / D converter 2503. Reference numeral 2800 denotes a sensor which detects a tip position to output an image and outputs an image tip signal IT.
Output OP. Further, reference numeral 2298 denotes a humidity sensor, and 2299 denotes a temperature sensor, which detect humidity and temperature for correcting development characteristics, respectively. Reference numeral 2285 denotes a drive motor of the printer mechanism.

かかる構成において、ホストシステム300は外部イン
タフエイス回路2を介してCPU3−1と交信する。例えば
ホストシステム300は送るべき画像データの種類を指定
し、その指定情報はRAM3−3に格納される。
In such a configuration, the host system 300 communicates with the CPU 3-1 via the external interface circuit 2. For example, the host system 300 specifies the type of image data to be sent, and the specified information is stored in the RAM 3-3.

送られる画像の組み合わせとしては以下のものが考え
られる。R,G,Bデータと文字コードデータ(黒又は色指
定)、R,G,Bデータと2値のフオントデータ(黒又はR,
G,B)、Y,M,C,BKデータと文字コードデータ(黒又は色
指定)、Y,M,C,BKデータと2値のフオントデータ(黒又
はR,G,B)、等である。尚、2値のフオントデータの代
りに3諧調以上で比較的諧調数の少ない画像データ(例
えばコンピユータグラフイツクスで作成したカラー画像
データ)でも良い。CPU3−1は、DMAC3−4を管理する
ことにより、R,G,Bデータについては画像メモリ5〜7
に、またY,M,C,BKデータについては画像メモリ5〜8に
順次DMA転送する。
The following are conceivable as combinations of images to be sent. R, G, B data and character code data (black or color designation), R, G, B data and binary font data (black or R,
G, B), Y, M , C, B K data and character code data (black or color specification), Y, M, C, B K data and binary font data (black or R, G, B), And so on. Instead of the binary font data, image data having three or more gradations and a relatively small number of gradations (for example, color image data created by computer graphics) may be used. The CPU 3-1 manages the DMAC 3-4, so that the R, G, and B data are stored in the image memories 5-7.
In, also Y, M, C, sequentially DMA-transferred to the image memory 5-8 for B K data.

またCPU3−1は、R,G,Bデータと黒文字コードデータ
の場合A)は、当該文字コードデータを一旦RAM3−3に
格納し、これをROM3−2で文字パターンデータに変換
し、更に外部インタフエイス回路2を制御して信号線11
と信号線13を結合し、アドレス線14をインクリメントす
ると共に当該文字パターンデータをビツトマツプ方式で
BKメモリ8に展開する。
In the case of R, G, B data and black character code data A), the CPU 3-1 temporarily stores the character code data in the RAM 3-3, converts this into character pattern data by the ROM 3-2, and The interface circuit 2 is controlled to control the signal line 11
And the signal line 13 are connected, the address line 14 is incremented, and the character pattern data is
Develop in BK memory 8

またR,G,Bデータと黒フオントデータの場合B)は、
当該フオントデータを一旦RAM3−3に格納し、前記同様
にしてアドレス線14をインクリメントすると共に当該フ
オントデータをビツトマツプ方式でBKメモリ8に展開す
る。
In the case of R, G, B data and black font data B),
The font stored data once the RAM3-3, deployed to B K memory 8 the font data in the bit map method while incrementing the address line 14 in the same manner as described above.

またR,G,Bデータと色指定の文字コードデータの場合
C)は、当該文字コードデータを一旦RAM3−3に格納
し、これをROM3−2で文字パターンデータに変換し、前
記同様にしてアドレス線14をインクリメントすると共に
当該文字パターンデータをFメモリ27に展開する。更に
当該文字パターンデータを指定色に従つて多値のR,G,B
データに色分解し、夫々をR,G,Bメモリ5〜7に合成す
る。
In the case of R, G, B data and character code data of color designation C), the character code data is temporarily stored in the RAM 3-3, and this is converted into character pattern data in the ROM 3-2. The address line 14 is incremented and the character pattern data is developed in the F memory 27. Further, the character pattern data is converted into multi-valued R, G, B
The data is color-separated, and the respective data are combined into R, G, B memories 5 to 7.

またR,G,Bデータと多値のカラーフオント、即ち、R,
G,Bの各成分を有するフオントデータの場合D)は、当
該フオントデータを一旦RAM3−3に格納し、前記同様に
してアドレス線14をインクリメントすると共に当該R,G,
BフオントデータをR,G,Bメモリ5〜7に合成する。また
この合成に際して、CPU3−1は当該R,G,Bフオントデー
タの何れかが“0"以外のデータである時はFメモリ27の
対応位置に論理“1"のビツトを書き込む。
Also, R, G, B data and multi-valued color fonts, that is, R,
In the case of font data having components G and B, D), the font data is temporarily stored in the RAM 3-3, the address line 14 is incremented in the same manner as described above, and the R, G, and
The B font data is combined with the R, G, B memories 5-7. In addition, at the time of this combination, when any of the R, G, and B font data is data other than “0”, the CPU 3-1 writes a bit of logic “1” in a corresponding position of the F memory 27.

またY,M,C,BKデータと黒文字コードデータの場合E)
は、当該文字コードデータを一旦RAM3−3に格納し、こ
れをROM3−2で文字パターンデータに変換し、前記同様
にしてアドレス線14をインクリメントすると共に、当該
文字パターンデータをFメモリ27に展開する。また当該
文字パターンデータを対応する2種類の多値データ(例
えばOOH又はFFH)に変換してBKメモリ8に合成する。
In the case of Y, M, C, B K data and black character code data E)
Temporarily stores the character code data in the RAM 3-3, converts the character code data into character pattern data in the ROM 3-2, increments the address line 14 in the same manner as described above, and develops the character pattern data in the F memory 27. I do. Further, the character pattern data is converted into corresponding two types of multi-value data (for example, OOH or FFH) and synthesized with the BK memory 8.

またY,M,C,BKデータと色指定の文字コードデータの場
合F)は、前記同様にして、まず2値の文字パターンデ
ータをFメモリ27に展開する。更に当該文字パターンデ
ータを指定色に従つて多値のY,M,C,BKデータに色分解
し、夫々を画像メモリ5〜8に合成する。その他の組み
合わせについても上記同様に考えられる。
In the case of Y, M, C, BK data and character code data for color designation F), first, binary character pattern data is developed in the F memory 27 in the same manner as described above. Further color separation of the character pattern data Y of the slave connexion multivalued the designated color, M, C, the B K data, synthesizing the respective image memory 5-8. Other combinations can be considered in the same manner as described above.

その後、CPU3−1はホストシステム300に対してデー
タ処理終了のフラグを送出する。ホストシステム300は
このフラグ転送によりプリンタが印刷可能状態であるこ
とを知り、印刷要求コマンドを送る。これによりCPU3−
1はプリンタ部2000を起動させる。
Thereafter, the CPU 3-1 sends a data processing end flag to the host system 300. The host system 300 knows from the flag transfer that the printer is in a printable state, and sends a print request command. As a result, CPU3−
1 activates the printer unit 2000.

第5図は実施例のBKメモリ8のブロツク構成図であ
る。図において、802はデコーダであり、CPU3−1から
のビツトプレーン選択信号をチツプ選択信号CS0〜CS7に
デコードする。803はセレクタであり、CPU3−1からの
選択信号により、デコーダ802出力のチツプ選択信号CS0
〜CS7又は全チツプ同時選択信号を出力する。これによ
り、BKメモリ8はビツトプレーンメモリとしても通常の
画像データメモリとしてもアクセス可能である。
FIG. 5 is a block diagram of a B K memory 8 embodiment. In the figure, a decoder 802 decodes a bit plane selection signal from the CPU 3-1 into chip selection signals CS0 to CS7. Reference numeral 803 denotes a selector, which outputs a chip selection signal CS0 output from the decoder 802 in response to a selection signal from the CPU 3-1.
〜CS7 or all chip simultaneous selection signal is output. Thus, B K memory 8 is also accessible as a normal image data memory even bit plane memory.

第3図は実施例の画像処理回路2121のブロツク構成図
である。図において、901はガンマ(γ)RAMであり、入
力のカラー画像データをγ変換する。γRAM901の内容は
ホストシステム3000からの指示(又はγデータ)により
設定可能である。例えば画像メモリ5〜8にY,M,C,BK
ータを記憶させた場合は、γRAM901の内容は無変換(入
出力同一)特性で良い。セレクタ905はプリンタ部にお
ける顕像色情報(Y→M→C→BKの順)に応じてγRAM9
01出力のY,M,C,BKデータを順次選択し、更にセレクタ90
6から出力する。その際に、Fメモリ27からの2値信号
Fは黒処理回路903に入力し、出力画素の進行に併せて
ライン2116からそのまま出力される。ライン2116出力の
2値信号Fは印刷時の解像度をリアルタイムで制御す
る。
FIG. 3 is a block diagram of the image processing circuit 2121 of the embodiment. In the figure, reference numeral 901 denotes a gamma (γ) RAM, which performs γ conversion of input color image data. The contents of the γRAM 901 can be set by an instruction (or γ data) from the host system 3000. For example, when Y, M, is stored C, and B K data into the image memory 5-8, the contents of γRAM901 may be a non-conversion (input-output the same) properties. The selector 905 in accordance with the visible color information in the printer unit (Y → M → C → order of B K) γRAM9
01Select the output Y, M, C, BK data in order and then select selector 90
Output from 6. At this time, the binary signal F from the F memory 27 is input to the black processing circuit 903, and is output as it is from the line 2116 as the output pixel advances. The binary signal F output from the line 2116 controls the printing resolution in real time.

また画像メモリ5〜7にR,G,Bデータを記憶させた場
合は、γRAM901の内容はいわゆるガンマ変換(R,G,B→
Y,M,C)特性である。ところで、プリンタ部の色材は本
実施例の如き電子写真方式であればトナーであり、他
の、例えばインクジエツト方式であればインク、熱転写
方式であれば熱転写用インクである。一般に、これらの
色材は夫々に異なる不要吸収部分を持つているから、ホ
ストシステム300の側でプリンタ毎にマスキング演算を
行うのは効率的でない。そこで画像処理回路2121にUCR
マスキング回路902を設け、これによりγRAM901出力の
Y,M,Cデータをマスキング処理し、下色除去し、併せて
墨入れデータBK2{=(Y,M,C)min}を発生する。
When the R, G, and B data are stored in the image memories 5 to 7, the contents of the γRAM 901 are so-called gamma conversion (R, G, B →
(Y, M, C) characteristics. By the way, the color material of the printer unit is toner in the case of the electrophotographic system as in the present embodiment, and other ink, for example, the ink jet system, and the thermal transfer ink in the thermal transfer system. Generally, since these color materials have different unnecessary absorption portions, it is not efficient to perform a masking operation for each printer on the host system 300 side. Therefore, UCR is added to the image processing circuit 2121.
A masking circuit 902 is provided so that the output
The Y, M, and C data are subjected to masking processing and the undercolor is removed, and at the same time, inking data B K 2 {= (Y, M, C) min } is generated.

また2値データBKについては無変換(入出力同一)特
性であり、この出力を2値パターンデータBK1とする。
一方、後述する黒処理回路903では墨入れデータBK2又は
前記の2値パターンデータBK1を多値変換したデータに
基づき黒データBK3を出力する。セレクタ904はプリンタ
部の顕像色情報に応じてY,M,C,BKのうちの1つのデータ
を選択出力する。またライン2116には2値パターンデー
タBK1のシリアル信号が出力される。
The binary data B K has no conversion (input / output is the same) characteristic, and the output is referred to as binary pattern data B K 1.
On the other hand, it outputs the black data B K 3 based binary pattern data B K 1 black processing circuit in 903 inking data B K 2 or the later the multi-value conversion data. The selector 904 in accordance with the visible color information of the printer unit Y, M, C, and selectively outputs one data of the B K. A serial signal of binary pattern data B K1 is output to a line 2116.

第4図は実施例の黒処理回路903のブロツク構成図で
ある。図において、2値パターンデータBK1はマルチプ
レクサ907で画素出力に同期したシリアルの2値信号に
変換される。908はバツフアであり、マルチプレクサ907
出力のシリアル2値信号を多値データに変換する。例え
ば2値信号のビツトが論理0の時は多値データOOH(H
はヘキサ表示)に、また2値信号のビツトが論理1の時
は多値データFFHに変換する。909は多値データのOR回路
であり、墨入れデータBK2と多値データ(OOH又はFFH)
の論理和をとる。これにより、R,G,Bデータに基づく自
然画のうち、文字パターンデータの論理1を合成した部
分の黒データBK3は強制的にFFHになり、画像合成され
る。また文字パターンデータが論理0の部分では印刷出
力は自然画のままである。910はセレクタであり、CPU21
10の指定に従つて選択した黒データBK3を出力する。即
ち、例えばホストシステム300から送られた画像データ
の組み合わせがR,G,Bとデータ黒文字コードデータ(又
は黒フオントデータ)の場合はOR回路909の出力を選択
する。その際に、ライン2116からはシリアル変換された
2値パターンデータが出力され、後述する解像度の選択
信号として使用される。またそれ以外の画像データの組
み合わせの場合は、Fメモリ27が使用されるようにマル
チプレクサ907はCPUによつて制御され、その出力信号F
が解像度の選択信号として使用される。
FIG. 4 is a block diagram of the black processing circuit 903 of the embodiment. In the figure, the binary pattern data B K1 is converted by a multiplexer 907 into a serial binary signal synchronized with the pixel output. 908 is a buffer;
The output serial binary signal is converted into multi-level data. For example, when the bit of the binary signal is logic 0, the multi-level data OOH (H
Is converted to multi-value data FFH when the bit of the binary signal is logic 1. Reference numeral 909 denotes an OR circuit for multi-value data, which includes inking data B K 2 and multi-value data (OOH or FFH).
OR the two. Thus, R, G, of the natural image based on the B data, black data B K 3 of the synthesized portion of the logical 1 of the character pattern data is forced to FFH, is image synthesis. Further, in the portion where the character pattern data is logical 0, the print output remains a natural image. Reference numeral 910 denotes a selector, and the CPU 21
Outputs the 10 black data B K 3 were accordance connexion selected specified. That is, for example, when the combination of the image data sent from the host system 300 is R, G, B and data black character code data (or black font data), the output of the OR circuit 909 is selected. At this time, binary pattern data that has been serially converted is output from a line 2116 and used as a resolution selection signal to be described later. For other combinations of image data, the multiplexer 907 is controlled by the CPU so that the F memory 27 is used.
Is used as a resolution selection signal.

第6図は実施例の制御部3の制御手順のフローチヤー
トである。ステツプS1ではホストシステム300から制御
コマンドが送られるのを待つ。制御コマンドが送られる
とステツプS2に進み、例えばインタフエイス部100の初
期設定を行う。またこの時に画像処理回路2121のγデー
タの設定、UCR係数の設定、画像データがR,G,BかY,M,C,
BKかの指定等を行う。またCPU3−1はプリンタ部2000に
ついての情報提供を行う。例えば紙サイズ、プリンタウ
エイト中か否か、等である。ステツプS3ではコマンドデ
ータ(文字コードデータ等)の有無を判別し、コマンド
データでなければステツプS11で画像データか否かを判
別する。画像データならステツプS112で画像データをDM
A転送し、ステツプS13で全画像データ(R,G,Bデータ又
はC,M,Y,BK)の転送終了か否かを判別する。終了でなけ
ればステツプS12に戻る。また終了ならステツプS13に進
む。
FIG. 6 is a flowchart of a control procedure of the control unit 3 of the embodiment. In step S1, it waits for a control command to be sent from the host system 300. When the control command is sent, the process proceeds to step S2, for example, to initialize the interface unit 100. At this time, the setting of γ data of the image processing circuit 2121, the setting of the UCR coefficient, and the image data of R, G, B or Y, M, C,
Specify B K. The CPU 3-1 provides information on the printer unit 2000. For example, paper size, whether or not the printer is in a wait state, and the like. In step S3, it is determined whether or not there is command data (character code data or the like). If not, in step S11, it is determined whether or not it is image data. If image data, DM in step S112
A transfer is performed, and it is determined in step S13 whether transfer of all image data (R, G, B data or C, M, Y, B K ) has been completed. If not, the process returns to step S12. If the process is completed, the process proceeds to step S13.

またステツプS3の判別でコマンドデータならステツプ
S4に進み、文字コードデータを一旦RAM3−3に記憶す
る。ステツプS5ではBKデータの有無を判別し、BKデータ
有りならステツプS15でBKメモリ8へのデータ展開を禁
止する。またBKデータ無しならステップS6に進み、文字
コードデータに対応する文字パターンデータをBKメモリ
8に展開する。この時文字パターンデータを最大8面ま
でBKメモリ8に展開できる。ステツプS7では展開終了か
否かを判別し、展開終了でなければステツプS6に戻る。
また展開終了ならステツプS8に進み、プリント出力命令
の有無を検知する。プリント出力命令でない時はステツ
プS11に戻る。またプリント出力命令ならステツプS9に
進み、制御線24を介してプリンタ部を起動させて、同時
に同期信号処理回路10も駆動する。一方、プリンタ部20
00のCPU2110は画像処理回路9のセレクタ904又は905、
及び906を選択して現像色に対応したカラーイメージ情
報を選択出力する。ステツプS10ではプリント終了か否
かを判別し、終了ならその旨をホストシステム300に知
らせてステツプS1に戻る。また所定時間以上終了しなけ
ればステツプS14に進み、ホストシステム300にエラーの
旨を知らせる。このエラー状態はプリンタの不図示のリ
セツトボタンにより復帰する。
If the command data is determined in step S3, the
Proceeding to S4, the character code data is temporarily stored in the RAM3-3. Determine whether the step S5, B K data, to prohibit the data expansion in step S15 if there B K data to the B K memory 8. The process proceeds to step S6 if no B K data, deploying character pattern data corresponding to the character code data into B K memory 8. At this time, up to eight character pattern data can be developed in the BK memory 8. In step S7, it is determined whether or not the development is completed. If the development is not completed, the process returns to step S6.
If the development is completed, the process proceeds to step S8, and the presence or absence of a print output command is detected. If it is not a print output command, the process returns to step S11. If the command is a print output command, the flow advances to step S9 to activate the printer unit via the control line 24, and at the same time, drive the synchronous signal processing circuit 10. Meanwhile, the printer unit 20
The CPU 2110 of 00 is the selector 904 or 905 of the image processing circuit 9,
And 906 are selected to selectively output color image information corresponding to the developed color. In step S10, it is determined whether or not the printing is completed. If the printing is completed, the host system 300 is notified of the completion and the process returns to step S1. If the processing is not completed for a predetermined time or more, the process proceeds to step S14, and the host system 300 is notified of the error. This error state is restored by a reset button (not shown) of the printer.

第7図は実施例の階調制御回路2160の回路図である。
階調制御回路2160の主な機能は、画像データの読み書き
に関してインタフエイス部100の画像クロツク信号(RCL
K)とプリンタ部2000の画像クロツク信号(VCLK)間で
の同期をとること、また画像出力モードに応じて入力ビ
デオデータを階調変換すること、更に階調変換したビデ
オデータをPWM変調によりその濃度に応じた2値化信号
に変換すること等である。
FIG. 7 is a circuit diagram of the gradation control circuit 2160 of the embodiment.
The main function of the gradation control circuit 2160 is to read and write image data, and to control the image clock signal (RCL) of the interface unit 100.
K) and synchronization of the image clock signal (VCLK) of the printer unit 2000, gradation conversion of the input video data in accordance with the image output mode, and further, the gradation-converted video data is subjected to PWM modulation. For example, conversion into a binary signal corresponding to the density.

図において、画像処理回路2121出力の8ビツト画像デ
ータは、インタフエイス部100からの水平同期信号(RHS
YNC)及びビデオクロツク信号(RCLK)に同期してバツ
フアメモリ(FIFO)2105に書き込まれる。また、この画
像データは同期制御回路2113からの水平同期信号(HSYN
C)及びビデオクロツク信号(VCLK)に同期して読み出
される。これによりインタフエイス部100とプリンタ部2
000間の速度整合が図られる。
In the figure, 8-bit image data output from the image processing circuit 2121 is a horizontal synchronizing signal (RHS) from the interface unit 100.
YNC) and the video clock signal (RCLK) in synchronization with the buffer memory (FIFO) 2105. Also, this image data is output from a horizontal synchronization signal (HSYN
C) and the video clock signal (VCLK). As a result, the interface unit 100 and the printer unit 2
000 speed matching is achieved.

バツフアメモリ2105から読み出した画像データはプリ
ンタ特性補正用のルツクアツプテーブル{LUT(2)}2
106に入力する。LUT(2)は入力の画像データをプリン
タの出力特性(例えばビームスポツト径、トナー粒子径
等)に合わせる(出力濃度の階調性が増し、かつリニア
になる)ように、予め補正された画像データを作成する
ためのものである。LUT(2)出力の画像データはD/A変
換器2107に入力し、ここで段階的に変化するアナログビ
デオ信号に変換されて、コンパレータ2117及び2118の各
一方の端子に入力する。コンパレータ2117,2118のもう
一方の端子には夫々アナログビデオ信号をその濃度に応
じて2値化(PWM変調)するためのパターン信号
(1),(2)が入力している。パターン信号(1)
は、例えば文字画像,線画像等再生するためのものであ
り、この場合はその解像度が問題になるので、例えばビ
デオ信号と同一周波数(例えば400線)のパターン信号
としている。即ち、1画素当り1パターン信号を発生す
る。パターン信号(2)は、例えば中間調画像を再生す
るためのものであり、この場合は階調性を増す必要があ
るので、例えば前記線画用パターン信号の1/2の周波数
(例えば200線)となるようなパターン信号としてい
る。即ち、2画素当り1パターン信号を発生する関係に
なる。
The image data read from the buffer memory 2105 is a look-up table for printer characteristic correction {LUT (2)} 2
Enter in 106. The LUT (2) adjusts the input image data to match the output characteristics of the printer (eg, beam spot diameter, toner particle diameter, etc.) (the gradation of the output density increases and becomes linear). It is for creating data. The image data output from the LUT (2) is input to the D / A converter 2107, where it is converted into an analog video signal that changes in steps, and input to one terminal of each of the comparators 2117 and 2118. To the other terminals of the comparators 2117 and 2118, pattern signals (1) and (2) for binarizing (PWM modulation) the analog video signal in accordance with the density are input. Pattern signal (1)
Is for reproducing, for example, a character image, a line image or the like. In this case, since the resolution is a problem, a pattern signal having the same frequency (for example, 400 lines) as the video signal is used. That is, one pattern signal is generated per pixel. The pattern signal (2) is for reproducing, for example, a halftone image. In this case, since it is necessary to increase the gradation, for example, the frequency of the line drawing pattern signal is 1/2 (for example, 200 lines). The pattern signal is as follows. That is, the relationship is such that one pattern signal is generated for every two pixels.

回路に従つて説明すると、水晶発振器(XTAL)2112は
画像クロツク信号の4倍以上の周波数のクロツク信号を
発生する。同期制御回路2113はBD信号とITOP信号に同期
させて主走査同期信号(HSYNC)と基本クロツク信号(S
CLK)を形成する。分周回路2114はSCLK信号を分周して
パターン発生用クロツク信号(TVCLKとPVCLK)を発生す
る。このTVCLK信号は例えばビデオデータ信号の2倍周
波数を有し、デユーテイ比50%のクロツク信号である。
パターン発生回路2115はこのTVCLK信号に従つてアナロ
グパターン信号(1)を発生する。本実施例では例えば
三角波信号としている。コンパレータ2117はアナログビ
デオ信号とパターン信号(1)を比較して、当該ビデオ
濃度をパルス幅変調(PWM変調)したPWM信号(1)を出
力する。
Explaining the circuit, a crystal oscillator (XTAL) 2112 generates a clock signal having a frequency four times or more the frequency of the image clock signal. The synchronization control circuit 2113 synchronizes with the BD signal and the ITOP signal to synchronize the main scanning synchronization signal (HSYNC) and the basic clock signal (S).
CLK). The frequency dividing circuit 2114 frequency-divides the SCLK signal to generate a clock signal for generating a pattern (TVCLK and PVCLK). This TVCLK signal is a clock signal having a frequency twice as high as the video data signal and a duty ratio of 50%.
The pattern generation circuit 2115 generates an analog pattern signal (1) according to the TVCLK signal. In this embodiment, for example, a triangular wave signal is used. The comparator 2117 compares the analog video signal with the pattern signal (1), and outputs a PWM signal (1) obtained by subjecting the video density to pulse width modulation (PWM modulation).

またPVCLK信号はビデオデータ信号の1/2倍周波数を有
し、デユーテイ比50%のクロツク信号である。パターン
発生回路2116はこのPVCLK信号に従つてアナログのパタ
ーン信号(2)を発生する。本実施例では例えばこれも
三角波信号としている。コンパレータ2118はアナログビ
デオ信号とパターン信号(2)を比較して、当該ビデオ
濃度をパルス幅変調したPWM信号(2)を出力する。セ
レクタ2103はCPU2110の制御信号2123に従い、シリアル
の2値画像信号2116又はCPU2110からの選択信号を選択
する。制御信号2123がシリアルの2値画像信号2116を選
択すると、セレクタ2119は2値画像信号2116の論理1又
は0に従つてPWM信号(1)またはPWM信号(2)を選択
する。これにより、文字パターン部は高解像度(400ラ
イン)で出力され、それ以外の自然画像部は低解像度
(200ライン)で出力される。即ち、前述した各モード
の中でC),D),F)に示すモードにおいては、文字コー
ド又はフオントの部分ではFメモリに1がセツトされて
いるので、マルチプレクサ907において入力端子9の入
力を選択すればライン2116の信号によつて文字又はフオ
ント部は高解像度が設定され、高品位の画像再生ができ
る。また制御信号2123がCPUからの選択信号を選択する
と、CPU2110の制御に従つて解像度を設定できる。こう
して、選択したPWM信号(1)又は(2)は、更にゲー
ト回路2120により被転写材の動作とのマツチングがとら
れ、レーザドライバ2200に入力され、PWM信号のパルス
幅に応じた時間だけ半導体レーザ2223を定電流駆動し、
感光体ドラム2900表面に静電潜像を形成する。
The PVCLK signal is a clock signal having a frequency 1/2 that of the video data signal and a duty ratio of 50%. The pattern generation circuit 2116 generates an analog pattern signal (2) according to the PVCLK signal. In this embodiment, for example, this is also a triangular wave signal. The comparator 2118 compares the analog video signal with the pattern signal (2) and outputs a PWM signal (2) obtained by pulse width modulation of the video density. The selector 2103 selects a serial binary image signal 2116 or a selection signal from the CPU 2110 according to a control signal 2123 of the CPU 2110. When the control signal 2123 selects the serial binary image signal 2116, the selector 2119 selects the PWM signal (1) or the PWM signal (2) according to the logic 1 or 0 of the binary image signal 2116. As a result, the character pattern portion is output at a high resolution (400 lines), and the other natural image portions are output at a low resolution (200 lines). That is, in the modes shown in C), D) and F) among the above-mentioned modes, since 1 is set in the F memory in the character code or font portion, the input of the input terminal 9 is input to the multiplexer 907. If selected, a high resolution is set for the character or font portion by the signal on line 2116, and high-quality image reproduction can be performed. When the control signal 2123 selects a selection signal from the CPU, the resolution can be set according to the control of the CPU 2110. In this way, the selected PWM signal (1) or (2) is further matched with the operation of the material to be transferred by the gate circuit 2120 and is input to the laser driver 2200, where the semiconductor signal is output for a time corresponding to the pulse width of the PWM signal. Drive laser 2223 at constant current,
An electrostatic latent image is formed on the surface of the photosensitive drum 2900.

第8図はプリンタ部における主要信号のタイミングチ
ヤートである。図には、水平同期信号BD、ブランキング
信号、基準クロツク信号SCLK、パターン発生用クロツク
信号TVCLK,PVCLK及びビデオクロツク信号VCLK等の一例
が示されている。尚、図示しないが、ブランキング信号
はBD信号の立ち下がりでリセットされるBD信号周期より
短い時間を計時するカウンタにより形成される。
FIG. 8 is a timing chart of main signals in the printer unit. The figure shows an example of a horizontal synchronizing signal BD, a blanking signal, a reference clock signal SCLK, clock signals TVCLK and PVCLK for pattern generation, a video clock signal VCLK, and the like. Although not shown, the blanking signal is formed by a counter that measures a time shorter than a BD signal cycle reset at the falling edge of the BD signal.

第9図は他の実施例の画像処理回路のブロツク構成
図、第10図は他の実施例の黒処理回路のブロツク構成図
である。UCRマスキング回路902は入力の画像データを所
定のパラメータでマトリツクス演算し、かつUCR演算を
行つているが、この部分にCPU2110のバスを接続し、CPU
2110からパラメータを設定できるようにする。またUCR
演算部分にもmin(Y,M,C)に乗ずるパラメータ値を設定
し得る構成とする。更にこの実施例では色味補正用のLU
T911〜913と黒補正用のLUT914が付加され、夫々はCPU21
10から任意のカーブ(変換特性)を設定可能である。こ
の結果、プリンタの色材及び定着ローラの性能に合せた
パラメータ設定が可能になる。例えば墨入れデータBK2
に補正を加えればY,M,Cデータ3色による重なり部分を
墨入れデータBK2で代替し得る。これにより3色トナー
による盛り上がりを回避でき、定着ローラの寿命が長く
なる。また、Y,M,Cの3層トナーは飛び散り易いから、
これを1層のBKトナーにすれば、飛び散りを妨げる。
FIG. 9 is a block diagram of an image processing circuit of another embodiment, and FIG. 10 is a block diagram of a black processing circuit of another embodiment. The UCR masking circuit 902 performs a matrix operation on the input image data with predetermined parameters and performs a UCR operation.
Enable to set parameters from 2110. Also UCR
A configuration in which a parameter value by which min (Y, M, C) is multiplied is set also in the calculation part. Further, in this embodiment, the LU for color correction is used.
T911 to 913 and LUT 914 for black correction are added, each of which is CPU 21
An arbitrary curve (conversion characteristic) can be set from 10. As a result, parameters can be set in accordance with the performance of the color material of the printer and the fixing roller. For example, inking data B K 2
If you add the correction to Y, M, may be substituted for the overlapping portion by C data of three colors in inking data B K 2. As a result, swelling due to three-color toner can be avoided, and the life of the fixing roller is prolonged. In addition, since the three-layer toner of Y, M, and C is easily scattered,
If this to B K toner 1 layer prevents scattering.

尚、上述実施例のプリンタ部はY,M,C,BKの4色で説明
したがこれに限らない。プリンタ部の現像材をY,M,Cの
3色で構成しても良い。
The printer unit of the above embodiment is Y, M, C, has been described in four colors of B K is not limited thereto. The developing material of the printer unit may be composed of three colors of Y, M and C.

また濃度の2値化手段はPWM変調に限らない。デイザ
法等でも良い。
The density binarization means is not limited to PWM modulation. The dither method may be used.

また上述実施例では2系統の画像データを合成出力す
る場合について述べたがこれに限らない。例えば一方の
多値画像データに対する他方の2値画像データはこれを
解像度の切換のみに使用しても良い。即ち、例えば第4
図において、ライン2116の信号は解像度選択信号として
生かすが、エンコーダ908出力の多値データは常に“0"
にしてしまうように制御すれば、実質2値画像データの
合成は行われない。従つて、ホストシステム側で多値画
像データとこれに対応する2値画像データ(解像度選択
信号)を用意することができ、これによつて自由度の大
きい、かつきめの細かい解像度制御が行える。
Further, in the above-described embodiment, the case of synthesizing and outputting two systems of image data has been described, but the present invention is not limited to this. For example, the other binary image data for one multi-valued image data may be used only for switching the resolution. That is, for example, the fourth
In the figure, the signal on line 2116 is used as a resolution selection signal, but the multi-value data of the encoder 908 output is always “0”.
If the control is performed so as to make it impossible, the composite of the substantially binary image data is not performed. Accordingly, the host system can prepare multi-valued image data and binary image data (resolution selection signal) corresponding to the multi-valued image data, so that a high degree of freedom and fine-grained resolution control can be performed.

[発明の効果] 以上述べた如く本発明によれば、画像情報の信号とと
もに、画像形成の解像度を選択する制御信号を、画像情
報の処理をリアルタイムに制御すべく、画像情報とパラ
レルに入力しているので、簡単な構成で画像形成装置の
負荷を軽減しつつ高度な解像度制御、例えば形成される
画像中の画質を変える必要のある任意の形状の領域で解
像度を変更した処理を行える画像形成用制御装置、画像
形成装置及びそれを含む画像処理システムを提供でき
る。これにより、容易に高品位の画像を形成でき、かつ
ホストシステムの負担も大幅に軽減される。
[Effects of the Invention] As described above, according to the present invention, a control signal for selecting the resolution of image formation is input in parallel with the image information in order to control the processing of the image information in real time, together with the image information signal. Because of this, it is possible to perform advanced resolution control while reducing the load on the image forming apparatus with a simple configuration, for example, image formation that can perform processing with a changed resolution in an area of any shape that needs to change the image quality in the formed image Control device, image forming apparatus, and image processing system including the same. As a result, a high-quality image can be easily formed, and the burden on the host system is greatly reduced.

【図面の簡単な説明】[Brief description of the drawings]

第1図は実施例のカラー・レーザビーム・プリンタ(C
−LBP)80のブロツク構成図、 第2図は実施例のC−LBP80のプリンタ機構部断面図、 第3図は実施例の画像処理回路2121のブロツク構成図、 第4図は実施例の黒処理回路903のブロツク構成図、 第5図は実施例のBKメモリ8のブロツク構成図、 第6図は実施例の制御部3の制御手順のフローチヤー
ト、 第7図は実施例の階調制御回路2160の回路図、 第8図はプリンタ部における主要信号のタイミングチヤ
ート、 第9図は他の実施例の画像処理回路のブロツク構成図、 第10図は他の実施例の黒処理回路のブロツク構成図であ
る。 図中、80……カラー・レーザビーム・プリンタ(C−LB
P)、300……ホストシステム、100……インタフエース
部、2000……プリンタ部、2289……ポリゴンミラー、22
90……ミラー、2297……帯電器、2900……感光ドラム、
2292……イエロー現像器、2293……マゼンタ現像器、22
94……シアン現像器、2295……ブラツク現像器、2298…
…転写帯電器である。
FIG. 1 shows a color laser beam printer (C
2 is a block diagram of the printer mechanism of the C-LBP80 of the embodiment, FIG. 3 is a block diagram of the image processing circuit 2121 of the embodiment, and FIG. 4 is a black diagram of the embodiment. block diagram of a processing circuit 903, block diagram of a B K memory 8 in Fig. 5 embodiment, Figure 6 is a control procedure of the control unit 3 of the embodiment flow chart, the gradation of Fig. 7 example FIG. 8 is a timing chart of a main signal in the printer unit, FIG. 9 is a block diagram of an image processing circuit of another embodiment, and FIG. 10 is a block diagram of a black processing circuit of another embodiment. It is a block block diagram. In the figure, 80 ... Color laser beam printer (C-LB
P), 300: Host system, 100: Interface unit, 2000: Printer unit, 2289: Polygon mirror, 22
90 ... Mirror, 2297 ... Charging device, 2900 ... Photosensitive drum,
2292: Yellow developing unit, 2293: Magenta developing unit, 22
94 ... Cyan developing device, 2295 ... Black developing device, 2298 ...
... Transfer charger.

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04N 1/387 - 1/393 ──────────────────────────────────────────────────続 き Continued on front page (58) Field surveyed (Int.Cl. 7 , DB name) H04N 1/387-1/393

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】外部装置との間で双方向に信号の伝送が可
能な画像形成装置であって、画像情報を前記外部装置か
ら入力する第1の外部入力手段と、 画像形成の解像度が変更可能であって、前記第1の外部
入力手段から入力された画像情報から画像を形成する画
像形成手段と、 前記画像形成手段の画像形成の解像度を選択する制御信
号を、前記画像情報の処理をリアルタイムに制御すべ
く、前記画像情報とパラレルに前記外部装置から入力す
る第2の外部入力手段とを備えることを特徴とする画像
形成装置。
An image forming apparatus capable of bidirectionally transmitting signals to and from an external device, a first external input means for inputting image information from the external device, and a resolution of image formation is changed. An image forming unit for forming an image from image information input from the first external input unit; and a control signal for selecting a resolution of image formation by the image forming unit, An image forming apparatus comprising: a second external input unit configured to input from the external device in parallel with the image information in order to control the image information in real time.
【請求項2】画像処理装置と該画像処理装置との間で双
方向に信号の伝送が可能な画像形成装置とを備える画像
処理システムであって、 前記画像処理装置は、 コマンドを受信する受信手段と、 前記受信手段により受信したコマンドに基づいて、画像
情報を生成する第1の生成手段と、 前記受信手段により受信した制御コマンドに対応して、
画像形成の解像度が変更可能な前記画像形成装置の画像
形成の解像度を変更する制御信号を生成する第2の生成
手段と、 前記第1の生成手段により生成された画像情報の処理を
リアルタイムに制御すべく、前記第2の生成手段により
生成された制御信号を、前記画像情報とパラレルに前記
画像形成装置に供給する供給手段とを備え、 前記画像形成装置は 画像情報を前記画像処理装置から入力する第1の外部入
力手段と、 画像形成の解像度が変更可能であって、前記第1の外部
入力手段から入力された画像情報から画像を形成する画
像形成手段と、 前記画像形成手段の画像形成の解像度を選択する制御信
号を、前記画像情報の処理をリアルタイムに制御すべ
く、前記画像情報とパラレルに前記画像処理装置から入
力する第2の外部入力手段とを備えることを特徴とする
画像処理システム。
2. An image processing system comprising: an image processing device; and an image forming device capable of transmitting signals bidirectionally between the image processing device and the image processing device, wherein the image processing device receives a command. Means, first generating means for generating image information based on the command received by the receiving means, and corresponding to the control command received by the receiving means,
A second generation unit for generating a control signal for changing the image formation resolution of the image forming apparatus capable of changing the image formation resolution, and real-time control of processing of the image information generated by the first generation unit Supply means for supplying a control signal generated by the second generation means to the image forming apparatus in parallel with the image information, wherein the image forming apparatus inputs image information from the image processing apparatus. A first external input unit, an image forming unit configured to change an image forming resolution, and forming an image from image information input from the first external input unit; A second external input means for inputting a control signal for selecting a resolution from the image processing device in parallel with the image information so as to control the processing of the image information in real time Image processing system comprising: a.
【請求項3】コマンドを受信する受信手段と、 前記受信手段により受信したコマンドに基づいて、画像
情報を生成する第1の生成手段と、 前記受信手段により受信した制御コマンドに対応して、
画像形成の解像度が変更可能な画像形成手段の画像形成
の解像度を変更する制御信号を生成する第2の生成手段
と、 前記第1の生成手段により生成された画像情報の処理を
リアルタイムに制御すべく、前記第2の生成手段により
生成された制御信号を、前記画像情報とパラレルに前記
画像形成手段に供給する供給手段とを備えることを特徴
とする画像形成用制御装置。
3. A receiving means for receiving a command, a first generating means for generating image information based on the command received by the receiving means, and a control command received by the receiving means,
A second generating unit for generating a control signal for changing the image forming resolution of the image forming unit capable of changing the image forming resolution; and controlling the processing of the image information generated by the first generating unit in real time. And a supply unit for supplying the control signal generated by the second generation unit to the image forming unit in parallel with the image information.
JP1115142A 1989-05-10 1989-05-10 Image forming apparatus and image processing system including the same Expired - Fee Related JP3040403B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP1115142A JP3040403B2 (en) 1989-05-10 1989-05-10 Image forming apparatus and image processing system including the same
US08/165,550 US5638183A (en) 1989-05-10 1993-12-13 Image forming apparatus with selectively controlled resolution
US08/471,159 US5574563A (en) 1989-05-10 1995-06-06 Method and apparatus for forming images at different degrees of resolution

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1115142A JP3040403B2 (en) 1989-05-10 1989-05-10 Image forming apparatus and image processing system including the same

Publications (2)

Publication Number Publication Date
JPH02295767A JPH02295767A (en) 1990-12-06
JP3040403B2 true JP3040403B2 (en) 2000-05-15

Family

ID=14655338

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1115142A Expired - Fee Related JP3040403B2 (en) 1989-05-10 1989-05-10 Image forming apparatus and image processing system including the same

Country Status (1)

Country Link
JP (1) JP3040403B2 (en)

Also Published As

Publication number Publication date
JPH02295767A (en) 1990-12-06

Similar Documents

Publication Publication Date Title
US6025937A (en) Color image processing system which outputs color image data and a color processing signal based on a synchronizing signal
US5638183A (en) Image forming apparatus with selectively controlled resolution
US6271868B1 (en) Multiple-color image output apparatus and method which prevents a toner image on a photosensitive drum from being narrowed in the horizontal direction
US5574563A (en) Method and apparatus for forming images at different degrees of resolution
US6271926B1 (en) Printing system with print job programming capability
JP3004281B2 (en) Image forming device
EP0723362B1 (en) Colour image forming apparatus
JP3040403B2 (en) Image forming apparatus and image processing system including the same
JP2940932B2 (en) Image processing device
JP3550979B2 (en) Image processing device
US20050140992A1 (en) Image output apparatus and image output method therefor, and program for implementing the method
JPH1155519A (en) Image processing method and printer using it
JPH08274969A (en) Recorder
US5257115A (en) Image recording apparatus using pseudo tone generated images
JPH06284289A (en) Method and device for picture processing
JP2721347B2 (en) Image processing device
JP3359196B2 (en) Multicolor recording device
JPH09327942A (en) Image outputting device and its control method
JP3062201B2 (en) Image forming device
JP2994648B2 (en) Color image forming equipment
JP3710224B2 (en) Image processing apparatus and method
JP2002354257A (en) Image processor, image processing method, recording medium, and program
JPH0774972A (en) Image forming device
JP2984418B2 (en) Color image processing system
JP2006245920A (en) Image forming device and image processing method

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080303

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090303

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees