JP2919187B2 - Substrate potential supply circuit - Google Patents
Substrate potential supply circuitInfo
- Publication number
- JP2919187B2 JP2919187B2 JP4209902A JP20990292A JP2919187B2 JP 2919187 B2 JP2919187 B2 JP 2919187B2 JP 4209902 A JP4209902 A JP 4209902A JP 20990292 A JP20990292 A JP 20990292A JP 2919187 B2 JP2919187 B2 JP 2919187B2
- Authority
- JP
- Japan
- Prior art keywords
- gate
- potential
- input
- signal
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Static Random-Access Memory (AREA)
- Dc-Dc Converters (AREA)
- Dram (AREA)
Description
【0001】[0001]
【産業上の利用分野】本発明は電位供給回路に関し、特
に半導体集積回路に対する基板電位供給回路に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a potential supply circuit, and more particularly to a substrate potential supply circuit for a semiconductor integrated circuit.
【0002】[0002]
【従来の技術】従来の基板電位供給回路は、図3に示さ
れるように、CMOSインバータ1と、PMOSトラン
ジスタQ1〜Q4と、容量C1及びC2とを備えて構成
されており、ハイ・レベル又はロウ・レベルのパルス信
号aの入力に対応して動作している。2. Description of the Related Art As shown in FIG. 3, a conventional substrate potential supply circuit includes a CMOS inverter 1, PMOS transistors Q1 to Q4, and capacitors C1 and C2. It operates in response to the input of the low-level pulse signal a.
【0003】図3の各部の動作を示す図4において、入
力信号aがロウ・レベルからハイ・レベルに転移する
と、節点Fにおける電位は、容量C2の電荷の移動によ
り、ハイ・レベルに上昇しようとするが、節点Fの電位
がPMOSトランジスタQ4のしきい値電圧VT4以上
になると、PMOSトランジスタQ4はオン状態とな
り、節点Fの電位はPMOSトランジスタQ4のしきい
値電圧VT4以上の電位となることはない。In FIG. 4 showing the operation of each section in FIG. 3, when the input signal a transitions from a low level to a high level, the potential at the node F will rise to a high level due to the movement of the charge of the capacitor C2. However, when the potential of the node F becomes higher than the threshold voltage VT4 of the PMOS transistor Q4, the PMOS transistor Q4 is turned on, and the potential of the node F becomes higher than the threshold voltage VT4 of the PMOS transistor Q4. There is no.
【0004】次に、入力信号aがハイ・レベルからロウ
・レベルに転移すると、容量C2の電位が移動し、節点
Fの電位は負のレベル迄低下し、これに伴ないPMOS
トランジスタQ2はオン状態となる。この時点におい
て、CMOSインバータ1の出力信号Cはロウ・レベル
からハイ・レベルに変化する為、容量C1の電荷の移動
により、節点Dの電位はハイ・レベルに上昇しようとす
るが、PMOSトランジスタQ2がオン状態にある為、
このPMOSトランジスタQ2により接地電位レベル迄
引下げられてしまう。Next, when the input signal "a" transitions from the high level to the low level, the potential of the capacitor C2 moves, and the potential of the node F drops to a negative level.
The transistor Q2 is turned on. At this time, since the output signal C of the CMOS inverter 1 changes from low level to high level, the potential of the node D tries to rise to high level due to the movement of the charge of the capacitor C1, but the PMOS transistor Q2 Is on,
This PMOS transistor Q2 lowers the voltage to the ground potential level.
【0005】そして、再度入力信号aがロウ・レベルか
らハイ・レベルに転移すると、容量C2の電荷の移動分
だけ節点Fの電位は上昇するが、CMOSインバータ1
の出力信号Cがハイ・レベルからロウ・レベルに変化す
る為、節点Dのレベルは容量C1の電荷の移動により接
地電位レベルから負の電位レベルに低下し、PMOSト
ランジスタQ3がオン状態となって、節点Fの電位は接
地電位レベルとなり、PMOSトランジスタQ2はオン
状態となる。この時点においては、節点Dの電位が負の
電位レベルの為、PMOSトランジスタQ1はオン状態
となり、基板電位VBBは節点Dのレベルに引かれて負
の電位となる。When the input signal a transitions from low level to high level again, the potential at the node F rises by the amount of movement of the electric charge of the capacitor C2.
Changes from the high level to the low level, the level of the node D decreases from the ground potential level to the negative potential level due to the movement of the charge of the capacitor C1, and the PMOS transistor Q3 turns on. , The potential of node F attains the ground potential level, and PMOS transistor Q2 is turned on. At this time, since the potential of the node D is at the negative potential level, the PMOS transistor Q1 is turned on, and the substrate potential VBB is pulled down to the level of the node D and becomes a negative potential.
【0006】この一連の動作における節点C,D,及び
Fほ、図5の様になり、この一連の動作を繰返すことに
より、基板電位VBBは節点Dの電位よりPMOSトラ
ンジスタQ1のしきい値電圧VT1分高い電圧迄降下
し、基板に負の電位を供給することが可能となる。The nodes C, D, and F in this series of operations are as shown in FIG. 5. By repeating this series of operations, the substrate potential VBB becomes higher than the potential of the node D by the threshold voltage of the PMOS transistor Q1. The voltage drops to a voltage higher by VT1 and a negative potential can be supplied to the substrate.
【0007】[0007]
【発明が解決しようとする課題】この従来の基板電位供
給回路では、節点Dの電位を負のレベルにしようとする
場合、節点Dの電位がPMOSトランジスタQ3のしき
い値電圧VT3のレベルになる迄、PMOSトランジス
タQ2はオン状態であり、節点Dに接地電位から不必要
な電流が流れ込んでしまい、基板電位を負の電位とする
能力が低下してしまうという問題点があった。In the conventional substrate potential supply circuit, when the potential of the node D is to be set to a negative level, the potential of the node D becomes the level of the threshold voltage VT3 of the PMOS transistor Q3. Until now, the PMOS transistor Q2 is in the ON state, and an unnecessary current flows from the ground potential to the node D, and there is a problem that the ability to set the substrate potential to a negative potential is reduced.
【0008】本発明の目的は、前記問題点を解決し、基
板電位を負の電位とする能力が低下してしまうことのな
いようにした基板電位供給回路を提供することにある。SUMMARY OF THE INVENTION It is an object of the present invention to provide a substrate potential supply circuit which solves the above-mentioned problem and does not reduce the ability to set a substrate potential to a negative potential.
【0009】[0009]
【課題を解決するための手段】本発明の基板電位供給回
路の構成は、ハイ・レベル又はロウ・レベルになるパル
ス信号を入力信号とし、反転信号を出力とする回路と、
ゲート及びドレイン(又はソース、以下同様)が共に接
地電位に接続され、前記反転信号が第1の容量を介し
て、ソース(又はドレイン以下同様)に入力される第1
のPMOSトランジスタと、ドレインが接地電位に接続
され、前記反転信号が前記第1の容量を介してソースに
入力される第2のPMOSトランジスタと、前記入力信
号を入力とし、前記反転信号がロウ・レベルになる時
は、必ずハイ・レベルになっているパルス信号を出力す
る回路と、ゲートとドレインが連結されて、共に前記第
2のPMOSトランジスタのゲートに接続されるととも
に、前記反転信号がロウ・レベルになる時は必ずハイ・
レベルになっている前記パルス信号が第2の容量を介し
てゲートに入力されて、ソースより所定の基板電位が出
力される第3のPMOSトランジスタと、ソースが前記
第3のPMOSトランジスタのドレイン及びゲートに接
続され、ドレインが接地電位に接続されるとともに、前
記反転信号が前記第1の容量を介してゲートに入力され
る第4のPMOSトランジスタとを備えることを特徴と
する。According to the present invention, there is provided a substrate potential supply circuit comprising: a circuit which receives a pulse signal which goes high or low as an input signal and outputs an inverted signal;
A gate and a drain (or a source, hereinafter the same) are both connected to the ground potential, and the inverted signal is inputted to a source (or a drain and the like hereinafter) via a first capacitor.
And a second PMOS transistor having a drain connected to the ground potential, the inverted signal being input to the source via the first capacitor, the input signal being input, and the inverted signal being low. When the level becomes high, a circuit for outputting a pulse signal which is always high, a gate and a drain are connected, and both are connected to the gate of the second PMOS transistor, and the inverted signal becomes low.・ When you reach the level, be sure to
The pulse signal at the level is input to the gate via the second capacitor, and a third PMOS transistor, which outputs a predetermined substrate potential from the source, and the source is the drain and the drain of the third PMOS transistor. A fourth PMOS transistor connected to the gate, the drain connected to the ground potential, and the inverted signal input to the gate via the first capacitor.
【0010】[0010]
【実施例】図1は本発明の第1の実施例の基板電位供給
回路を示す回路図である。図1において、本実施例の基
板電位供給回路は、入力信号aの反転出力信号Bを出力
とするCMOSインバータ1,この反転出力信号Bを2
入力の一方の入力とする2入力NANDゲート2(以後
NANDゲート2と称す),入力信号aを2入力の一方
とし、他方にNANDゲート2の出力を入力とする2入
力NANDゲート3(以後NANDゲート3と称す),
NANDゲート3の出力をNANDゲート2のもう一方
の入力とし、NANDゲート2の出力信号Cにより電荷
の移動を行う容量C1,NANDゲート3の出力信号E
により電荷の移動を行う容量C2,容量C2の電荷の移
動による節点Fの電位の上昇の制限を行うPMOSトラ
ンジスタQ4,節点Fをゲートに入力し、ドレインが接
地電位に接続され、オン状態において、節点Dの電位を
接地電位とするPMOSトランジスタQ2,節点Dの電
位により動作し、基板電位VBBを発生させるPMOS
トランジスタQ1,トランジスタQ1とトランジスタQ
2が同時にオン状態となるのを防ぐPMOSトランジス
タQ3を備えている。FIG. 1 is a circuit diagram showing a substrate potential supply circuit according to a first embodiment of the present invention. In FIG. 1, a substrate potential supply circuit according to the present embodiment includes a CMOS inverter 1 that outputs an inverted output signal B of an input signal a, and a CMOS inverter 1 that outputs the inverted output signal B.
A two-input NAND gate 2 (hereinafter referred to as NAND gate 2) having one input as an input, and a two-input NAND gate 3 (hereinafter NAND) having an input signal a as one of two inputs and receiving the output of the NAND gate 2 as the other input Gate 3),
The output of the NAND gate 3 is used as the other input of the NAND gate 2, the capacitor C 1 for performing charge transfer by the output signal C of the NAND gate 2, and the output signal E of the NAND gate 3.
And the PMOS transistor Q4 and the node F, which limit the rise of the potential of the node F due to the movement of the electric charge of the capacitor C2, are input to the gate, and the drain is connected to the ground potential. A PMOS transistor Q2 which uses the potential of the node D as a ground potential, and a PMOS which operates by the potential of the node D to generate a substrate potential VBB
Transistor Q1, transistor Q1 and transistor Q
2 is provided with a PMOS transistor Q3 for preventing the transistors 2 from turning on at the same time.
【0011】本実施例の基板電位供給回路の動作は、図
4に示すように入力信号aがロウ・レベルからハイ・レ
ベルになると、NANDゲート2の出力信号Cは、ロウ
・レベルからハイ・レベルに転移し、この出力信号Cの
転移をうけて、NANDゲート3の出力信号Eはハイ・
レベルからロウ・レベルに転移する。この時、トランジ
スタQ4のしきい値電圧VT4でおさえられていた節点
Fの電位が出力信号がハイ・レベルからロウ・レベルに
転移するので容量C2の電荷の移動の分下降し、ある負
の電位になる為、トランジスタQ2がオン状態となり、
節点Dは接地電位レベルとなる。The operation of the substrate potential supply circuit according to the present embodiment is as follows. When the input signal a changes from low level to high level as shown in FIG. 4, the output signal C of the NAND gate 2 changes from low level to high level. Level, and the output signal E of the NAND gate 3 goes high due to the transition of the output signal C.
Transition from level to low level. At this time, the potential of the node F, which is held down by the threshold voltage VT4 of the transistor Q4, changes from the high level to the low level. , The transistor Q2 is turned on,
Node D is at the ground potential level.
【0012】次に、入力信号aがハイ・レベルからロウ
・レベルになると、まずNANDゲート3の出力信号E
が、ロウ・レベルからハイ・レベルへ転移し、容量C2
の電荷の移動により、節点Fは上昇し、トランジスタQ
2はオフ状態となる。この時、節点DはNANDゲート
2の出力信号CがNANDゲート3の出力信号Eがロウ
・レベルからハイ・レベルに転移したのを受けて、ハイ
・レベルからロウ・レベルに転移し、容量C1の電荷の
移動により接地電位レベルから負の電位に下降し、トラ
ンジスタQ3がオン状態となって、節点Fは接地電位レ
ベルとなり、節点Dの負の電位が基板電位VBBよりト
ランジスタQ1のしきい値電圧VT1以上負のレベルに
なると、トランジスタQ1がオン状態となり、基板電位
VBBは節点Dのレベルに引かれて、節点Dのレベルよ
りトランジスタQ1のしきい値電圧VT1分高いレベル
になる。Next, when the input signal a changes from the high level to the low level, first, the output signal E of the NAND gate 3 is output.
Transitions from the low level to the high level, and the capacitance C2
Due to the charge transfer, the node F rises and the transistor Q
2 is turned off. At this time, the node D transitions from the high level to the low level in response to the transition of the output signal C of the NAND gate 2 from the low level to the high level of the output signal E of the NAND gate 3, and the capacitance C1 The electric charge moves from the ground potential level to the negative potential due to the transfer of the charge, the transistor Q3 is turned on, the node F becomes the ground potential level, and the negative potential at the node D becomes higher than the substrate potential VBB by the threshold value of the transistor Q1. When the voltage becomes a negative level equal to or higher than the voltage VT1, the transistor Q1 is turned on, and the substrate potential VBB is pulled down to the level of the node D, and becomes higher than the level of the node D by the threshold voltage VT1 of the transistor Q1.
【0013】したがって、節点Dが負の電位になろうと
する場合、トランジスタQ2を先にオフ状態にしている
ことにより、節点Dに接地電位より不必要な電流が流れ
込む事なく防止できる。この一連の動作における各節
点,出力信号,入力信号の波形は、図4の様になり、こ
の一連の動作をくり返す事により、安定した基板電位を
供給することができる。Therefore, when the potential at the node D is going to be a negative potential, by turning off the transistor Q2 first, unnecessary current can be prevented from flowing into the node D from the ground potential. The waveforms of each node, output signal, and input signal in this series of operations are as shown in FIG. 4. By repeating this series of operations, a stable substrate potential can be supplied.
【0014】図2は本発明の第2の実施例の基板電位供
給回路を示す回路図である。図2において、本実施例の
基板電位供給回路は、入力信号aの反転出力信号Bを出
力とするCMOSインバータ1,入力信号aを2入力の
一方の入力とする2入力NORゲート4(以後NORゲ
ート4と称す),反転出力信号Bを2入力の一方とし他
方にNORゲート4の出力を入力とする2入力NORゲ
ート5(以後NORゲート5と称す),NORゲート5
の出力をNORゲート4のもう一方の入力とし,NOR
ゲート4の出力信号の反転信号Cを出力とするCMOS
インバータ6,NORゲート5の出力信号の反転出力信
号Eを出力とするCMOSインバータ7,CMOSイン
バータ6の出力信号Cに電荷の移動を行う容量C1,C
MOSインバータ7の出力信号Eにより電荷の移動を行
う容量C2,容量C2の電荷の移動による節点Fの電位
の上昇の制限を行うPMOSトランジスタQ4,節点F
のゲートに入力し,ドレインが接地電位に接続され,オ
ン状態において節点Dの電位を接地電位レベルとするP
MOSトランジスタQ2,節点Dの電位により動作し,
基板電位VBBを発生させるPMOSトランジスタQ
1,トランジスタQ1とトランジスタQ2が同時にオン
状態となるのを防ぐPMOSトランジスタQ3を備えて
いる。FIG. 2 is a circuit diagram showing a substrate potential supply circuit according to a second embodiment of the present invention. 2, a substrate potential supply circuit according to the present embodiment includes a CMOS inverter 1 that outputs an inverted output signal B of an input signal a, and a two-input NOR gate 4 (hereinafter referred to as NOR) that receives an input signal a as one of two inputs. A two-input NOR gate 5 (hereinafter referred to as a NOR gate 5) having the inverted output signal B as one of two inputs and the output of the NOR gate 4 as the other input, and a NOR gate 5
Is the other input of the NOR gate 4 and
CMOS that outputs inverted signal C of the output signal of gate 4
Inverters 6, CMOS inverters 7 that output inverted output signal E of the output signal of NOR gate 5, and capacitors C1 and C that transfer charges to output signal C of CMOS inverter 6.
A capacitor C2 that moves the electric charge by the output signal E of the MOS inverter 7, a PMOS transistor Q4 that limits a rise in the potential of the node F due to the movement of the electric charge of the capacitor C2, and a node F.
And the drain is connected to the ground potential, and the potential of the node D is set to the ground potential level in the ON state.
Operated by the potential of the MOS transistor Q2 and the node D,
PMOS transistor Q for generating substrate potential VBB
1, a PMOS transistor Q3 for preventing the transistor Q1 and the transistor Q2 from turning on at the same time.
【0015】本実施例の基板電位供給回路の動作は、入
力信号aがロウ・レベルから、ハイ・レベルになると、
NORゲート4の出力はハイ・レベルからロウ・レベル
に転移し、このNORゲート4の出力の転移をうけて、
NORゲート5の出力はロウ・レベルからハイ・レベル
に転移する。この時、トランジスタQ4のしきい値電圧
VT4でおさえられていた節点Fは、NORゲート5の
出力の反転出力信号Eがハイ・レベルから、ロウ・レベ
ルに転移するので、容量C2の電荷の移動の分電位が下
降する。The operation of the substrate potential supply circuit according to the present embodiment is such that when the input signal a changes from a low level to a high level,
The output of the NOR gate 4 changes from the high level to the low level, and after the output of the NOR gate 4 changes,
The output of the NOR gate 5 changes from a low level to a high level. At this time, the node F held down by the threshold voltage VT4 of the transistor Q4 shifts the inverted output signal E of the output of the NOR gate 5 from the high level to the low level. The potential drops.
【0016】次に入力信号aがハイ・レベルからロウ・
レベルになると、まずNORゲート5の出力がハイ・レ
ベルからロウ・レベルに転移し、このNORゲート5の
出力の反転出力信号Eは、ロウ・レベルからハイ・レベ
ルに転移する。この時、NORゲート5の出力の転移を
うけ、NORゲート4の出力はロウ・レベルからハイ・
レベルに転移し、このNORゲート4の出力の反転出力
信号Cはハイ・レベルからロウ・レベルに転移する。Next, the input signal a changes from high level to low level.
When the level becomes the level, the output of the NOR gate 5 first transitions from the high level to the low level, and the inverted output signal E of the output of the NOR gate 5 transitions from the low level to the high level. At this time, the output of the NOR gate 5 undergoes a transition, and the output of the NOR gate 4 changes from low to high.
Level, and the inverted output signal C of the output of the NOR gate 4 changes from the high level to the low level.
【0017】以上の様に、図2の節点C及び節点Eの入
力信号aに対する応答は、前記第1の実施例の図1の出
力信号C及び節点Eと等しいものであり、出力信号C及
び節点E以降の回路構成は、図の出力信号C及び節点E
以降の回路構成と同一の為、図2においても、図1と同
様、能力低下を防止し、安定した基板電位を供給するこ
とができる。As described above, the response of the nodes C and E of FIG. 2 to the input signal a is the same as the output signal C and the node E of FIG. 1 of the first embodiment. The circuit configuration after the node E includes the output signal C and the node E shown in FIG.
Since the circuit configuration is the same as that described below, in FIG. 2 as well as in FIG. 1, it is possible to prevent a decrease in performance and supply a stable substrate potential.
【0018】[0018]
【発明の効果】以上説明したように、本発明は、基板電
位を負の電位に引くPMOSトランジスタのゲートの電
位と、基板電位と接地点とを短絡させないPMOSトラ
ンジスタのゲート電位を、基板電位を負の電位に引くP
MOSトランジスタのゲートの電位が負の電位の時、接
地点より不必要な電流が流れ込まないように制御する回
路を新たに付加することにより、基板電位供給回路の能
力低下を防止し、安定した基板電位を供給することがで
きるという効果がある。As described above, according to the present invention, the gate potential of a PMOS transistor that pulls the substrate potential to a negative potential, the gate potential of a PMOS transistor that does not short-circuit the substrate potential and the ground point, and the substrate potential are reduced. P pulled to a negative potential
When the potential of the gate of the MOS transistor is a negative potential, a circuit for controlling an unnecessary current from flowing from the ground point is newly added to prevent the performance of the substrate potential supply circuit from deteriorating. There is an effect that a potential can be supplied.
【図1】本発明の第1の実施例の基板電位供給回路を示
す回路図である。FIG. 1 is a circuit diagram showing a substrate potential supply circuit according to a first embodiment of the present invention.
【図2】本発明の第2の実施例の回路図である。FIG. 2 is a circuit diagram of a second embodiment of the present invention.
【図3】従来の基板電位供給回路を示す回路図である。FIG. 3 is a circuit diagram showing a conventional substrate potential supply circuit.
【図4】図1に示した実施例の各部の信号波形図であ
る。FIG. 4 is a signal waveform diagram of each section of the embodiment shown in FIG.
【図5】図3に示した従来の回路の各部の信号波形図で
ある。5 is a signal waveform diagram of each section of the conventional circuit shown in FIG.
a 入力信号 B,C 出力信号 1,6,7 CMOSインバータ 2,3 2入力NANDゲート 4,5 2入力NORゲート C1,C2 容量 Q1,Q2,Q3,Q4 PMOSトランジスタ D,E,F 節点 VBB 基板電位 a Input signal B, C Output signal 1, 6, 7 CMOS inverter 2, 3 2-input NAND gate 4, 5 2-input NOR gate C1, C2 Capacitance Q1, Q2, Q3, Q4 PMOS transistor D, E, F Node VBB substrate potential
フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H02M 3/07 G11C 11/407 G11C 11/413 Continuation of the front page (58) Field surveyed (Int.Cl. 6 , DB name) H02M 3/07 G11C 11/407 G11C 11/413
Claims (3)
ルス波を入力信号として前記入力信号の反転信号を出力
とする回路と、ゲート及びドレイン(又はソース)が共
に接地電位に接続され、前記反転信号が第1の容量を介
して、ソース(又はドレイン)に入力される第1のPM
OSトランジスタと、ドレイン(又はソース)が接地電
位に接続され、前記反転信号が前記第1の容量を介して
ソース(又はドレイン)に入力される第2のPMOSト
ランジスタと、前記入力信号を入力とし、前記反転信号
がロウ・レベルに転移する以前に、必ずハイ・レベルに
なっているパルス信号を出力する回路と、ゲートとドレ
イン(又はソース)が連結されて、共に前記第2のPM
OSトランジスタのゲートに接続されるとともに、前記
反転信号がロウ・レベルに転移する以前に必ずハイ・レ
ベルになっている前記パルス信号が第2の容量を介して
ゲートに入力されて、ソース(又はドレイン)より所定
の基板電位が出力される第3のPMOSトランジスタ
と、ソース(又はドレイン)が前記第3のPMOSトラ
ンジスタのドレイン(又はソース)及びゲートに接続さ
れ、ドレイン(又はソース)が接地電位に接続されると
ともに、前記反転信号が前記第1の容量を介してゲート
に入力される第4のPMOSトランジスタとを備えるこ
とを特徴とする基板電位供給回路。1. A circuit in which a pulse wave having a high level or a low level is an input signal and an inverted signal of the input signal is output, and a gate and a drain (or a source) are both connected to a ground potential; A signal is input to a source (or a drain) via a first capacitor.
An OS transistor, a drain (or source) connected to the ground potential, a second PMOS transistor to which the inverted signal is input to the source (or drain) via the first capacitor, and the input signal as an input A circuit for outputting a pulse signal that is always at a high level before the inverted signal transitions to a low level, and a gate and a drain (or source) are connected to each other, and both the second PM
The pulse signal that is connected to the gate of the OS transistor and that is always at the high level before the inverted signal transitions to the low level is input to the gate via the second capacitor, and the source (or A third PMOS transistor that outputs a predetermined substrate potential from the drain, a source (or drain) connected to the drain (or source) and the gate of the third PMOS transistor, and a drain (or source) connected to the ground potential And a fourth PMOS transistor connected to the gate of the first transistor and receiving the inverted signal via a gate of the first capacitor.
のインバータと2個のNANDゲートとからなる請求項
1に記載の基板電位供給回路。2. The substrate potential supply circuit according to claim 1, wherein the circuit that outputs the inverted signal includes one inverter and two NAND gates.
のインバータと2個のNORゲートとからなる請求項1
に記載の基板電位供給回路。3. The circuit for outputting the inverted signal comprises three inverters and two NOR gates.
3. The substrate potential supply circuit according to claim 1.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4209902A JP2919187B2 (en) | 1992-08-06 | 1992-08-06 | Substrate potential supply circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4209902A JP2919187B2 (en) | 1992-08-06 | 1992-08-06 | Substrate potential supply circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0662563A JPH0662563A (en) | 1994-03-04 |
JP2919187B2 true JP2919187B2 (en) | 1999-07-12 |
Family
ID=16580543
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4209902A Expired - Lifetime JP2919187B2 (en) | 1992-08-06 | 1992-08-06 | Substrate potential supply circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2919187B2 (en) |
-
1992
- 1992-08-06 JP JP4209902A patent/JP2919187B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0662563A (en) | 1994-03-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3200703B2 (en) | Delay circuit | |
US5196996A (en) | High voltage generating circuit for semiconductor devices having a charge pump for eliminating diode threshold voltage losses | |
JP3756961B2 (en) | Chip initialization signal generation circuit for semiconductor memory device | |
JPH0257734B2 (en) | ||
JPH0159772B2 (en) | ||
JPS5915212B2 (en) | oscillation circuit | |
JP3071312B2 (en) | Data out buffer circuit | |
WO1999014857A1 (en) | Boosted voltage driver | |
JP3698550B2 (en) | Boost circuit and semiconductor device using the same | |
US4468576A (en) | Inverter circuit having transistors operable in a shallow saturation region for avoiding fluctuation of electrical characteristics | |
KR0159324B1 (en) | Data output circuit | |
JP2919187B2 (en) | Substrate potential supply circuit | |
JPS6143896B2 (en) | ||
JPH11299227A (en) | Charge pump circuit | |
JPH08307240A (en) | Input buffer of low power supply voltage semiconductor device | |
JPS592438A (en) | Dynamic logical circuit | |
JP2768851B2 (en) | Semiconductor device | |
JP2878032B2 (en) | Semiconductor device | |
JPH0442615A (en) | Semiconductor integrated circuit | |
JPH06187785A (en) | Atd circuit | |
JP2648040B2 (en) | Substrate potential supply circuit | |
JP3396555B2 (en) | Semiconductor pump circuit | |
JP2647290B2 (en) | Bootstrap circuit | |
JPH098644A (en) | Logic & level converter circuit and semiconductor device | |
JPH05242691A (en) | Program circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 19990330 |