[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2845049B2 - Status change monitoring method - Google Patents

Status change monitoring method

Info

Publication number
JP2845049B2
JP2845049B2 JP4245332A JP24533292A JP2845049B2 JP 2845049 B2 JP2845049 B2 JP 2845049B2 JP 4245332 A JP4245332 A JP 4245332A JP 24533292 A JP24533292 A JP 24533292A JP 2845049 B2 JP2845049 B2 JP 2845049B2
Authority
JP
Japan
Prior art keywords
unit
data
reception
transmission
state change
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4245332A
Other languages
Japanese (ja)
Other versions
JPH0697864A (en
Inventor
廣信 五十嵐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP4245332A priority Critical patent/JP2845049B2/en
Publication of JPH0697864A publication Critical patent/JPH0697864A/en
Application granted granted Critical
Publication of JP2845049B2 publication Critical patent/JP2845049B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)
  • Mobile Radio Communication Systems (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、一つの装置内に、CP
Uと、データバスを介して該CPUとの間で1対マルチ
通信を行う複数のユニットが実装されている装置におい
て、CPUが該複数のユニットの監視制御を行うため
に、ユニットの状態変化を監視する方式に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention
In a device in which a plurality of units performing one-to-multi communication between the U and the CPU via the data bus are mounted, the CPU changes the state of the units in order to monitor and control the plurality of units. Regarding the monitoring method.

【0002】[0002]

【従来の技術】デジタル移動電話システムの基地局等の
装置は、移動局との無線通信を行う複数の無線送受信部
(以下送受信ユニットと称する)と、各送受信ユニット
を介して移動局に対して発呼、着呼などの接続制御を行
う共通制御部とからなる。
2. Description of the Related Art An apparatus such as a base station of a digital mobile telephone system includes a plurality of radio transmission / reception units (hereinafter referred to as transmission / reception units) for performing radio communication with a mobile station, and a mobile station via each transmission / reception unit. It comprises a common control unit that controls connection such as calling and receiving.

【0003】共通制御部のCPUは、インタフエイス部
を介して、データバスにマルチドロップ方式で接続され
ている各送受信ユニットと呼制御データの送受を行い呼
の接続等を制御する。
The CPU of the common control unit transmits and receives call control data to and from each transmission / reception unit connected to the data bus in a multi-drop manner via the interface unit, and controls connection of calls.

【0004】各送受信ユニットはプリント板パッケージ
からなり、同一架内の共通制御部とデータバスを介して
接続されており、各送受信ユニットは該データバスを介
して送受信データを自ユニットに割当されたタイムスロ
ットでシリアルにデータバスに送出することによって時
分割でデータバスを使用する。
Each transmission / reception unit is formed of a printed board package and is connected to a common control unit in the same frame via a data bus, and each transmission / reception unit is assigned transmission / reception data to the own unit via the data bus. The data bus is used in a time-sharing manner by transmitting the data bus serially in a time slot.

【0005】インタフエイス部は、データバスを介して
各送受信パッケージからシリアル転送されてくるデータ
をパラレルデータに変換し、2ポートRAMに書込むこ
とによって受信する。CPUはシステムバスを介して、
自分の都合の良いタイミングで2ポートRAMにアクセ
スして受信データを取り込んで処理している。このため
にインターフエイス部は、受け取ったデータをCPUが
アクセスして処理できる形に変換するデータ送受回路
と、送受するデータを一旦バッファリングする2ポート
RAMとを有する。
[0005] The interface unit converts data serially transferred from each transmission / reception package via the data bus into parallel data, and receives the data by writing the data into a two-port RAM. The CPU via the system bus
The user accesses the two-port RAM at a convenient timing to fetch and process the received data. For this purpose, the interface unit has a data transmission / reception circuit that converts received data into a form that can be accessed and processed by the CPU, and a two-port RAM that temporarily buffers data to be transmitted / received.

【0006】一方、CPUは上記呼制御のための主処理
を行う他に、各送受信パッケージの障害や電源状態監視
等、各パッケージを正常に動作させるための監視制御処
理も行う。
On the other hand, in addition to performing the main processing for the above-described call control, the CPU also performs monitoring control processing for normal operation of each package, such as failure of each transmission / reception package and power supply state monitoring.

【0007】従来は、パッケージとCPUとの間で、主
信号をやりとりするデータバスとは別に監視制御信号を
送受するための監視制御バスを設けて、監視制御信号の
やりとりをしていた。
Conventionally, a supervisory control bus for transmitting and receiving supervisory control signals has been provided between the package and the CPU, in addition to a data bus for exchanging main signals, to exchange supervisory control signals.

【0008】[0008]

【発明が解決しようとする課題】上記の如く、従来技術
では、通制御部と複数の送受信パッケージとの間には、
主データを送受するデータバスと、監視制御情報を送受
する監視制御バスとの二つのバスを設けていた。そし
て、各送受信パッケージから監視制御バスを介して送受
される監視制御情報を、CPU側のシステムバスから任
意にアクセスできるようにするために、状態情報を一時
的に保持するレジスタをパッケージ対応にインタフエイ
ス部に設けていた。しかし、監視制御対象となるパッケ
ージ数が極めて多い移動無線基地局装置等ではこのレジ
スタの数が多くなり、インタフエイス部のハード規模が
大きくなるという問題があった。例えば、監視対象のパ
ッケージが72枚あり、一枚あたり8ビットづつの状態
レジスタと制御レジスタを必要とすると、8ビットレジ
スタ144個をインタフエイス部に設ける必要があり、
物理的に不可能であった。
As described above, in the prior art, between the communication control unit and a plurality of transmission / reception packages,
Two buses, a data bus for transmitting and receiving main data and a supervisory control bus for transmitting and receiving supervisory control information, are provided. Then, in order to make it possible to arbitrarily access the monitoring control information transmitted and received from each transmission / reception package via the monitoring control bus from the system bus on the CPU side, a register for temporarily holding state information is interfaced with the package. It was provided in the face club. However, in a mobile radio base station apparatus or the like having a very large number of packages to be monitored and controlled, the number of registers is increased, and there is a problem that the hardware scale of the interface unit is increased. For example, if there are 72 packages to be monitored and a status register and a control register each having 8 bits are required, 144 8-bit registers need to be provided in the interface unit.
It was physically impossible.

【0009】また、状態レジスタから状態情報を定期的
に読取り、状変の有無を調べる処理をCPUがソフトウ
エアによって行うため、監視制御のためのソフトウエア
処理がCPUにとって大きな負担となっていた。
Further, since the CPU periodically reads the status information from the status register and checks for the presence / absence of a status change by software, the software process for monitoring and control places a heavy burden on the CPU.

【0010】本発明は上記問題点に鑑み創出されたもの
で、監視制御処理に際してのCPUの負担を軽くし、監
視制御対象ユニット数が増加しても、監視制御のための
配線やレジスタを増加させることのない状態変化監視方
式を提供することを目的とする。
[0010] The present invention has been made in view of the above problems, and reduces the load on the CPU during monitoring and control processing, and increases the number of wires and registers for monitoring and control even when the number of units to be monitored and controlled increases. It is an object of the present invention to provide a state change monitoring method that does not cause a state change.

【0011】[0011]

【課題を解決するための手段】図1は本発明の状態変化
監視方式の構成図である。上記課題は、図1に示す如
く、データバス5にマルチドロップ接続され、該データ
バスを介して主データをCPU4に送信する複数の送受
信ユニット1-1 〜1-n と、該データバス5からの主デー
タを受信して2ポートRAMに一時蓄えるインタフエイ
ス部3と、インタフエイス部3に蓄えられた主データを
システムバス6を介して取り込んで処理するCPU4と
を有する装置において、該CPU4が各送受信ユニット
1-1 〜1-n の異常状態を監視する方式であって、各送受
信ユニット1-1 〜1-n に、主データに自ユニットの新旧
の状態情報と状変有無情報を付加してデータバス5に送
出する送受信制御部11を設け、インタフエイス部3に、
各ユニットから受信した主データと共に新旧の両状態情
報も記憶する2ポートRAM32と、受信データ中の状変
有無情報を監視しており、状変有りを検出したら状変検
出パルスを出力する状変検出部33と、現在受信している
受信データの送信元である送受信ユニットのユニット番
号を出力するユニット番号出力部35と、前記状変検出パ
ルスのタイミングでユニット番号出力部が出力するユニ
ット番号を書込むことによって、状変発生ユットの番号
を保持するとともにCPU4に対して割込みを通知する
FIFO形式のユニット番号レジスタ34とを設け、CP
U4は割込み通知があったら、該ユトニット番号レジス
タ34の内容を読込んで、状変発生ユニットを認識し、2
ポートRAM32の対応する番地の新旧状態情報から状変
項目を知るようにしたことを特徴とする本発明の状態変
化監視方式により解決される。
FIG. 1 is a block diagram of a state change monitoring system according to the present invention. As shown in FIG. 1, the above-mentioned problem is caused by a plurality of transmission / reception units 1-1 to 1-n which are connected to the data bus 5 in a multi-drop manner and transmit main data to the CPU 4 via the data bus. An interface unit 3 that receives the main data of the interface unit 3 and temporarily stores the main data in a two-port RAM, and a CPU 4 that receives the main data stored in the interface unit 3 via a system bus 6 and processes the main data. Each transmission / reception unit
This is a method for monitoring the abnormal status of 1-1 to 1-n. Each transmission / reception unit 1-1 to 1-n adds the new and old status information of its own unit and the status change presence / absence information to the main data. A transmission / reception control unit 11 for transmitting to the bus 5 is provided.
A two-port RAM 32 that stores both the old and new state information together with the main data received from each unit, and a state change presence / absence information in the received data is monitored, and a state change detection pulse is output when a state change is detected. A detection unit 33, a unit number output unit 35 that outputs the unit number of the transmission / reception unit that is the transmission source of the currently received reception data, and a unit number output by the unit number output unit at the timing of the state change detection pulse. By writing, a FIFO type unit number register 34 for holding the number of the status change unit and notifying the CPU 4 of an interrupt is provided.
U4, upon receiving the interrupt notification, reads the contents of the unit number register 34, recognizes the state change occurrence unit, and
The state change monitoring method of the present invention is characterized in that the state change item is known from the new and old state information of the corresponding address of the port RAM 32.

【0012】[0012]

【作用】インタフエイス部は何れかの送受信ユニットの
状変を検出したときだけ、CPUに割込みをかけるの
で、CPUは所定の割込み処理によりユニット番号レジ
スタを読んで、状変があったユニット番号を知り、その
番号に対応する2ポートRAMのデータを読むことによ
って、状態情報を得ることができる。
The CPU interrupts the CPU only when the interface unit detects a state change of any of the transmission / reception units. Therefore, the CPU reads the unit number register by a predetermined interruption process and determines the unit number having the state change. The state information can be obtained by knowing and reading the data in the two-port RAM corresponding to the number.

【0013】従って、レジスタとしては状変があった送
受信パッケージの番地のみを保持していればよく、全て
の状態情報が格納できるように監視対象ユニット数分の
レジスタを設ける必要がないので、レジスタ数が減らせ
る。また、CPUは状変を検出するために定期的に状態
情報を読み取る必要がなくなり、状変があったきとだけ
通知されるので、主たるデータ制御処理に専念する時間
が増えて利用効率が向上する。また、データバスを主デ
ータと監視制御信号とで共用するので専用の監視制御バ
スを設ける必要がなくなり、配線数を節減できる。
Therefore, it is only necessary to hold only the address of the transmission / reception package in which the status has changed, and it is not necessary to provide registers for the number of units to be monitored so that all status information can be stored. The number can be reduced. Further, the CPU does not need to periodically read the state information to detect the state change, and is notified only when the state change occurs. Therefore, the time dedicated to the main data control processing increases and the use efficiency is improved. . Further, since the data bus is shared by the main data and the supervisory control signal, there is no need to provide a dedicated supervisory control bus, and the number of wirings can be reduced.

【0014】[0014]

【実施例】以下添付図面により本発明の状態監視方式を
説明する。図1は本発明の状態変化監視方式の構成図、
図2は2ポートRAM上の受信データレジスタのアドレ
スマップである。ここで、「2ポートRAM上の受信デ
ータレジスタ」とは、2ポートRAM上にあたかも受信
レジスタのように展開している記憶領域の意味であり、
受信データを記憶する通常の2ポートRAMのことをい
う。
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a block diagram showing a state monitoring system according to the present invention. FIG. 1 is a configuration diagram of a state change monitoring method according to the present invention,
FIG. 2 is an address map of the reception data register on the 2-port RAM. Here, "Receive data on 2-port RAM"
Data register ”is as if it were received on a 2-port RAM.
It means a storage area that is expanded like a register,
A normal 2-port RAM that stores received data.
U.

【0015】図1において、1-1 〜1-nは複数の送受信
ユニット、2は共通制御部、3は共通制御部内に設けら
れ、システムバスとデータバスとを中継するインタフエ
イス部、4はCPU、5は送受信ユニットがマルチドロ
ップ接続され、送受信パッケージと共通制御部との間で
送受されるデータが通るデータバスである。
In FIG. 1, 1-1 to 1-n are a plurality of transmitting / receiving units, 2 is a common control unit, 3 is provided in the common control unit, and an interface unit for relaying a system bus and a data bus is provided. The CPU 5 is a data bus to which transmission / reception units are multi-drop connected and through which data transmitted / received between the transmission / reception package and the common control unit passes.

【0016】送受信ユニット1-1 〜1-nでは、送受信制
御部11が、無線区間から受信した呼制御用の主データ
に、ユニットの現、旧の両状態情報と、両状態情報間に
変化があったかどうかを示す状変有無情報とを付加して
送信フレームを作成し、自ユニットに割り当てられたタ
イムスロットでデータバス5に送出する。
In the transmission / reception units 1-1 to 1-n, the transmission / reception control unit 11 includes, in the main data for call control received from the wireless section, a change between the current and old state information of the unit and the state information between the two. Then, a transmission frame is created by adding state change presence / absence information indicating whether or not there has been received, and transmitted to the data bus 5 in the time slot allocated to the own unit.

【0017】インタフエイス部3は、送受信制御部31、
2ポートRAM32、状変検出部33、ユニット番号レジス
タ34、ユニット番号出力部35を有する。インタフエイス
部の送受信制御部31は、データバス5を介してそれぞれ
のタイムスロットで順次送られてくる複数の送受信ユニ
ットからのシリアル受信データをシリアル→パラレル変
換し必要なデータを取り出して、2ポートRAM32上に
送受信ユニット対応に設けられている受信レジスタに書
き込むと共に、受信のタイミング信号をユニット番号出
力部35に送出する。
The interface unit 3 includes a transmission / reception control unit 31,
It has a two-port RAM 32, a state change detection unit 33, a unit number register 34, and a unit number output unit 35. The transmission / reception control unit 31 of the interface unit performs serial-to-parallel conversion of serial reception data from a plurality of transmission / reception units sequentially transmitted in the respective time slots via the data bus 5, extracts necessary data, and performs 2-port Write to the reception register provided for the transmission / reception unit on the RAM 32, and output the reception timing signal to the unit number.
It is sent to the force unit 35.

【0018】2ポートRAM32は、非同期でライト/リ
ードアクセス可能な二つのポートを持ち、同時に両ポー
トからリードが可能なもので、インタフエイス部の送受
信制御部31と、CPUのシステムバス6とがそれぞれ独
自にアクセスできるようになっている。
The two-port RAM 32 has two ports that are asynchronously writable / read accessible and can simultaneously read from both ports. The transmission / reception control unit 31 of the interface unit and the system bus 6 of the CPU are connected to each other. Each has its own access.

【0019】図2は、2ポートRAMの受信データレジ
スタのアドレスマップであり、例えば各送受信ユニット
番号に対応するエリアに主データに続いて監視制御デー
タの領域を設け、現、旧状態情報のデータと監視制御デ
ータが書き込まれる。
FIG. 2 is an address map of the reception data register of the 2-port RAM. For example, an area corresponding to each transmission / reception unit number is provided with an area for monitoring control data following main data, and data for current and old state information is provided. And supervisory control data are written.

【0020】状変検出部33は、受信フレームの特定ビッ
トに乗せられて送られてくる状変有無情報を常時監視し
ており、あるタイムスロットの受信データに状変有りを
検出すると、状変検出パルスを出力する。一方、ユニッ
ト番号出力部35は、送受信制御部31を介して受信してい
るタイムスロットに対応するユニット番号データ(タイ
ムスロット番号に対応)を、FIFOメモリからなるユ
ニット番号レジスタ34に常時出力している。状変有り検
出パルスにより、そのときのユニット番号がユニット番
号レジスタ34に書き込まれる。
The state change detection unit 33 constantly monitors the state change presence / absence information transmitted by being carried on a specific bit of the received frame, and when the state change is detected in the received data of a certain time slot, the state change detection unit 33 changes the state. Outputs a detection pulse. On the other hand, the unit number output section 35 constantly outputs the unit number data (corresponding to the time slot number) corresponding to the time slot received via the transmission / reception control section 31 to the unit number register 34 composed of a FIFO memory. I have. The unit number at that time is written to the unit number register 34 by the state change detection pulse.

【0021】ユニット番号レジスタ34は、例えば8ビッ
ト幅のシフトレジスタで、所定個数の番号データを保持
することができ、読出アクセスによって最も古いデータ
から読み出されるFIFOメモリであり、何らかのデー
タが格納されている間は、"L" レベルのエンプティ信号
EPを出力する。この信号は割込み通知信号としてCP
U4に通知される。CPU4はこの割込み通知信号を監
視しており、割込み通知信号を検出すると、システムバ
ス6を介して、ユニット番地レジスタ34にアクセスし
て、最も古いデータを読出して状変が発生した送受信ユ
ニット番号を認識する。そして、CPU4は、システム
バス6を介して2ポートRAM32上の当該送受信ユニッ
トの受信レジスタ内の状態情報アドレスにアクセスして
現・旧状態情報を読取り所定に処理を行う。
The unit number register 34 is, for example, a shift register having an 8-bit width, and can hold a predetermined number of number data. The unit number register 34 is a FIFO memory which is read from the oldest data by read access, and stores some data. During this time, an "L" level empty signal EP is output. This signal is used as an interrupt notification signal
U4 is notified. The CPU 4 monitors the interrupt notification signal. When detecting the interrupt notification signal, the CPU 4 accesses the unit address register 34 via the system bus 6 to read out the oldest data and determine the transmission / reception unit number at which the status change has occurred. recognize. Then, the CPU 4 accesses the status information address in the reception register of the transmission / reception unit on the 2-port RAM 32 via the system bus 6, reads the current / old status information, and performs a predetermined process.

【0022】[0022]

【発明の効果】以上説明したように、本発明によれば、
シリアルデータバスを介して1対多でCPUに対して主
データの通信を行う複数の送受信ユニットを有するシス
テムにおいて、該CPUが各ユニットの監視制御を行う
際の状態情報の監視を、監視制御バスやユニット対応に
監視制御レジスタを設けることなく,またCPUの負荷
を増加させることなく行えるという効果がある。また、
2ポートRAMの記憶容量を増やすだけで、監視制御対
象ユニット数や、監視制御項目数の増加に簡単に対処で
きるという効果もある。
As described above, according to the present invention,
In a system having a plurality of transmitting and receiving units for performing main data communication with a CPU in a one-to-many manner via a serial data bus, monitoring of status information when the CPU performs monitoring control of each unit is performed by a monitoring control bus. There is an effect that it can be performed without providing a monitoring control register for each unit or without increasing the load on the CPU. Also,
By increasing the storage capacity of the two-port RAM, it is possible to easily cope with the increase in the number of monitoring control target units and the number of monitoring control items.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 本発明の状態変化監視方式の構成図FIG. 1 is a configuration diagram of a state change monitoring method according to the present invention.

【図2】 2ポートRAM上の受信データレジスタのア
ドレスマップ
FIG. 2 is an address map of a reception data register on a 2-port RAM.

【符号の説明】[Explanation of symbols]

1-1 〜1-n…送受信ユニット、11…送受信制御部、2…
共通制御部、3…インタフエイス部、31…送受信制御
部、32…2ポートRAM、32a …受信レジスタ、33…状
変検出部、34…ユニット番号レジスタ、35…ユニント番
号出力部、4…CPU、5…データバス、6…システム
バス
1-1 to 1-n: transmission / reception unit, 11: transmission / reception control unit, 2 ...
Common control section, 3 interface section, 31 transmission / reception control section, 32 2-port RAM, 32a reception register, 33 state change detection section, 34 unit number register, 35 unit number output section, 4 CPU 5, data bus, 6 system bus

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 データバス(5) にマルチドロップ接続さ
れ、該データバスを介して主データをCPU(4) に送信
する複数の送受信ユニット(1-1〜1-n)と、該データバス
(5) からの主データを受信して2ポートRAMに一時蓄
えるインタフエイス部(3) と、インタフエイス部(3) に
蓄えられた主データをシステムバス(6) を介して取り込
んで処理するCPU(4) とを有する装置において、該C
PU(4) が各送受信ユニット(1-1〜1-n)の状態変化を監
視する方式であって、 各送受信ユニット(1-1〜1-n)に、 主データに自ユニットの新旧の状態情報と状変有無情報
を付加してデータバス(5) に送出する送受信制御部(11)
を設け、 インタフエイス部(3) に、 各ユニットから受信した主データと共に新旧の両状態情
報も記憶する2ポートRAM(32)と、 受信データ中の状変有無情報を監視しており、状変有り
を検出したら状変検出パルスを出力する状変検出部(33)
と、 現在受信している受信データの送信元である送受信ユニ
ットのユニット番号を出力するユニット番号出力部(35)
と、 前記状変検出パルスのタイミングでユニット番号出力部
が出力するユニット番号を書込むことによって、状変発
生ユニット番号を保持するとともにCPU(4)に対して
割込みを通知するFIFO形式のユニット番号レジスタ
(34)とを設け、 CPU(4) は割込み通知があったら、該ユニット番号レ
ジスタ(34)の内容を読込んで、状変発生ユニットを認識
し、2ポートRAM(32)の対応する番地の新旧状態情報
から状変項目を知るようにしたことを特徴とする状態変
化監視方式。
A plurality of transmission / reception units (1-1 to 1-n) connected to a data bus (5) in a multi-drop manner and transmitting main data to the CPU (4) via the data bus;
An interface unit (3) for receiving the main data from (5) and temporarily storing it in a two-port RAM, and fetching and processing the main data stored in the interface unit (3) via a system bus (6). A device having a CPU (4).
The PU (4) monitors the status change of each transmission / reception unit (1-1 to 1-n). Transmission / reception control unit (11) that adds status information and status change presence / absence information and sends it to the data bus (5)
In the interface unit (3), a 2-port RAM (32) that stores both the new and old state information together with the main data received from each unit, and the status change presence / absence information in the received data is monitored. State change detection unit (33) that outputs a state change detection pulse when a change is detected
And a unit number output unit (35) that outputs the unit number of the transmission / reception unit that is the source of the currently received reception data.
A unit number in a FIFO format for writing the unit number output by the unit number output unit at the timing of the state change detection pulse, thereby holding the state change occurrence unit number and notifying the CPU (4) of an interrupt. register
The CPU (4) reads the contents of the unit number register (34) upon receipt of the interrupt notification, recognizes the state change occurrence unit, and recognizes the corresponding address of the 2-port RAM (32). A state change monitoring method characterized in that a state change item is known from new and old state information.
JP4245332A 1992-09-16 1992-09-16 Status change monitoring method Expired - Fee Related JP2845049B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4245332A JP2845049B2 (en) 1992-09-16 1992-09-16 Status change monitoring method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4245332A JP2845049B2 (en) 1992-09-16 1992-09-16 Status change monitoring method

Publications (2)

Publication Number Publication Date
JPH0697864A JPH0697864A (en) 1994-04-08
JP2845049B2 true JP2845049B2 (en) 1999-01-13

Family

ID=17132094

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4245332A Expired - Fee Related JP2845049B2 (en) 1992-09-16 1992-09-16 Status change monitoring method

Country Status (1)

Country Link
JP (1) JP2845049B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000250624A (en) * 1999-02-26 2000-09-14 Nec Eng Ltd Monitoring system for intra-device state
US6580898B1 (en) 1999-05-17 2003-06-17 Toshitaka Oguri Supervisory system and method

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001033358A1 (en) * 1999-11-02 2001-05-10 Fujitsu Limited Monitoring/controlling device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000250624A (en) * 1999-02-26 2000-09-14 Nec Eng Ltd Monitoring system for intra-device state
US6580898B1 (en) 1999-05-17 2003-06-17 Toshitaka Oguri Supervisory system and method

Also Published As

Publication number Publication date
JPH0697864A (en) 1994-04-08

Similar Documents

Publication Publication Date Title
US7383377B2 (en) Method and apparatus for transferring data
US7940057B2 (en) Method of detecting disconnection and power discontinuity of I/O unit connected to numerical controller
JP3545642B2 (en) Monitoring system and method
JP2845049B2 (en) Status change monitoring method
JPS58502027A (en) Peripherals adapted to monitor low data rate serial input/output interfaces
EP0525736B1 (en) Data storing system for a communication control circuit
JP2781632B2 (en) Apparatus for detecting overwriting of data in buffer memory
US5592680A (en) Abnormal packet processing system
US6345332B1 (en) Bus interchange apparatus and dual system for accessing a fault information register without regard to buffer conditions
US6907503B2 (en) Dual port RAM communication protocol
US20060129714A1 (en) Method and apparatus for transferring data
JP2740031B2 (en) Data receiving device
JPH0683715A (en) Memory data copying system
JPH1063617A (en) Serial communication device
JPH0143336B2 (en)
JPH0115100B2 (en)
EP1104612B1 (en) Data-communications unit suitable for asynchronous serial data transmission
JP3006555B2 (en) Remote module control method
KR100380328B1 (en) Down prevention device at board disconnection of exchange system
JPH05108588A (en) Multiprocessor system
JP2001016238A (en) Multiplex communication system
JPH05265892A (en) Inter-processor communication monitoring system
JPH0652000A (en) Data transfer method
JPS62200948A (en) Remote supervisory and controlling equipment
JPH07110794A (en) Transmission/reception simultaneous control interface circuit for bus between processors

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19980929

LAPS Cancellation because of no payment of annual fees