JP2654026B2 - Digital key telephone equipment - Google Patents
Digital key telephone equipmentInfo
- Publication number
- JP2654026B2 JP2654026B2 JP62221276A JP22127687A JP2654026B2 JP 2654026 B2 JP2654026 B2 JP 2654026B2 JP 62221276 A JP62221276 A JP 62221276A JP 22127687 A JP22127687 A JP 22127687A JP 2654026 B2 JP2654026 B2 JP 2654026B2
- Authority
- JP
- Japan
- Prior art keywords
- main unit
- data
- slave
- address
- master
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Small-Scale Networks (AREA)
- Sub-Exchange Stations And Push- Button Telephones (AREA)
Description
【発明の詳細な説明】 〔発明の目的〕 (産業上の利用分野) 本発明は、ディジタルボタン電話装置或いは簡易電話
交換機(以下、単にディジタルボタン電話装置という)
に関わり、特に複数の主装置のシステム間接続により内
線数を拡張したディジタルボタン電話装置に関する。DETAILED DESCRIPTION OF THE INVENTION [Object of the Invention] (Industrial application field) The present invention relates to a digital key telephone apparatus or a simple telephone exchange (hereinafter simply referred to as a digital key telephone apparatus).
More particularly, the present invention relates to a digital key telephone apparatus in which the number of extensions is expanded by connecting a plurality of main units between systems.
(従来の技術) ディジタルボタン電話装置の内線数拡散方式には、大
別してビルディングブロック方式と呼ばれる方式と、複
数の主装置を少数の通話路でシステム間接続する方式と
がある。前者の方式は基本架と呼ばれる主装置に拡張架
と呼ばれる拡張専用モジュールをブロックのようにして
積み重ねてその主装置自体の内線数を拡張して行く方式
である。(Prior Art) The extension number system of the digital key telephone apparatus is roughly classified into a system called a building block system and a system in which a plurality of main units are connected between systems by a small number of communication paths. The former method is a method in which an extension-dedicated module called an extension frame is stacked on a main device called a basic frame like a block to extend the number of extensions of the main device itself.
後者は、例えば300メートル程度離れて設置されてい
る複数の主装置を、その回線のうちの何本かを利用して
相互接続することにより、両架間での内線相互通話や外
線からの着信転送といった簡単な機能が行なえるように
したもので、本発明はこの後者の方式に適したディジタ
ルボタン電話装置に関する。In the latter case, for example, by interconnecting a plurality of main units that are installed at a distance of about 300 meters using some of the lines, it is possible to make internal calls between the two frames and receive calls from external lines. The present invention relates to a digital key telephone apparatus suitable for the latter method, in which a simple function such as transfer can be performed.
この種の電話主装置の従来の構成を第4図を参照して
説明する。何百メートルか離れて設置された複数台のデ
ィジタルボタン電話主装置31a〜31cがあり、それらのア
ナログ局線インタフェースユニット32a〜32bにアナログ
局線33a〜33cが、またアナログ標準電話機用インタフェ
ースユニット34a〜34cに1台又は複数台の標準電話機35
a〜35bが接続されている。このうち1台の主装置31aは
マスタ主装置であり、他の主装置31b,31cはスレーブ主
装置であり、これらの一方のアナログ局線用インターフ
ェースユニットと他方のアナログ標準電話機用インター
フェースユニットとをたすきがけ状に接続する形で、マ
スタ主装置31aに他のスレーブ主装置31b,31cが回線36a
〜36dによりそれぞれ接続されている。そして、マスタ
主装置31aから例えばスレーブ主装置31bへの着信は回線
回線36aを介して行なれ、逆にスレーブ主装置31bからマ
スタ主装置31aへの着信は回線36dを介して行なわれる。
スレーブ主装置31cについても同様である。A conventional configuration of this type of telephone main unit will be described with reference to FIG. There are a plurality of digital key telephone main units 31a to 31c installed hundreds of meters apart, the analog central office interface units 32a to 32b have analog office lines 33a to 33c, and the analog standard telephone interface unit 34a. One or more standard telephones 35 to 34c
a to 35b are connected. One of the main units 31a is a master main unit, and the other main units 31b and 31c are slave main units. One of these interface units for analog office lines and the other is an analog standard telephone interface unit. In the form of cross connection, the master main unit 31a is connected to the other slave main units 31b and 31c via the line 36a.
To 36d. The incoming call from the master main unit 31a to, for example, the slave main unit 31b can be made via the line 36a, and the incoming from the slave main unit 31b to the master main unit 31a is made via the line 36d.
The same applies to the slave main device 31c.
ここで、一例としてマスタ主装置31aの電話機35aとス
レーブ主装置31bの電話機35b間で内線相互通話する場合
の動作を説明する。Here, as an example, an operation in the case of an extension intercommunication between the telephone 35a of the master main device 31a and the telephone 35b of the slave main device 31b will be described.
電話機35aのハンドセットをあげると、マスタ主装置3
1aからのダイヤルトーンが聞こえて来る。ここで、スレ
ーブ主装置31bを指定する特殊番号(例えば“7")をダ
イヤルすると、通話6はスレーブ主装置31bへ接続され
てスレーブ主装置31bのダイヤルトーンが聞こえて来
る。この状態で電話機35bの内線番号をダイヤルする
と、そのダイヤル信号はスレーブ主装置31bへ送られて
電話機35bが呼び出され、両電話機35a,35b間で通話が可
能となる。When the handset of the telephone 35a is raised, the master main unit 3
You will hear a dial tone from 1a. Here, when dialing a special number (for example, "7") designating the slave main unit 31b, the call 6 is connected to the slave main unit 31b, and the dial tone of the slave main unit 31b is heard. When the extension number of the telephone set 35b is dialed in this state, the dial signal is sent to the slave main unit 31b, and the telephone set 35b is called, so that a telephone call can be made between the telephone sets 35a and 35b.
また、電話機35aと電話機35c間の相互通話も同様の操
作で行なう。ただし、特殊番号は異なる番号となる。Further, the mutual operation between the telephones 35a and 35c is performed by the same operation. However, the special numbers are different numbers.
(発明が解決しようとする問題点) 上述した従来のディジタルボタン電話装置は、その主
装置内では音声をディジタルデータ化して時分割多重化
された通話路を介して送受しているが、主装置外の回線
網及び電話機はアナログ用であるためこれらはアナログ
インタフェース32,34を介して接続しており、システム
間接続もこのアナログインタフェースを介して行なって
いる。そのため、非電話系端末(例えばデータ機器)を
有する場合は、この非電話系端末同士のシステム間内線
相互通話を実現するために変復調装置を設ける必要があ
る。(Problems to be Solved by the Invention) In the above-described conventional digital key telephone apparatus, voice is converted into digital data and transmitted / received through a time-division multiplexed communication path in the main apparatus. Since the external line network and telephone are for analog use, they are connected via analog interfaces 32 and 34, and connection between systems is also performed via this analog interface. Therefore, when a non-telephone type terminal (for example, a data device) is provided, it is necessary to provide a modulation / demodulation device in order to realize inter-system extension communication between the non-telephone type terminals.
また、上述のようにマスタ主装置を中心にスレーブ主
装置をスター形に接続するため、配線数が多くなってし
まう。Further, as described above, since the slave main units are connected in a star configuration centering on the master main unit, the number of wirings increases.
さらに、マスタ主装置から複数のスレーブ主装置を同
時呼出ししたい場合(例えば同報通信の場合)であって
も、各スレーブ主装置を個別に呼出さなければならず同
時呼出しができないので、マスタ主装置の処理負荷が大
きくなると共に、同報通信が全てのスレーブ主装置につ
いて最終的に完了するまでの遅延時間が長くなるという
不具合がある。Further, even when it is desired to simultaneously call a plurality of slave main units from the master main unit (for example, in the case of broadcast communication), each slave main unit must be individually called and cannot be simultaneously called. There is a problem that the processing load on the apparatus increases and the delay time until the broadcast is finally completed for all the slave main apparatuses increases.
そこで本発明は少ない配線数で複数の主装置をシステ
ム間接続でき、かつ非電話系端末接続時にも変復調装置
を必要とせず、さらに複数のスレーブ主装置の同時呼出
しも可能なディジタルボタン電話装置を提供することを
目的とする。Therefore, the present invention provides a digital key telephone apparatus which can connect a plurality of main units between systems with a small number of wires, does not require a modem even when a non-telephone system terminal is connected, and can simultaneously call a plurality of slave main units. The purpose is to provide.
(問題点を解決するための手段) 本発明は、マスタ主装置およびスレーブ主装置がそれ
ぞれ制御データおよび音声データをディジタル符号のま
ま他の主装置へ送信しかつ他の主装置から受信するディ
ジタルインタフェース回路を備えてこのディジタルイン
タフェース回路を介して接続されており、前記マスタ主
装置のディジタルインタフェース回路は、伝送先のスレ
ーブ主装置をアドレス指定して前記制御データおよび前
記音声データの送信を行ない、かつ前記アドレス指定は
全てのスレーブ主装置の同時指定と各スレーブ主装置の
個別指定のいずれもが可能であり、前記スレーブ主装置
のディジタルインタフェース回路は、前記マスタ主装置
により自装置を含む全てのスレーブ主装置が同時指定さ
れた場合又は自装置のアドレスが個別指定された場合に
のみ前記制御データおよび前記音声データの受信を行な
うディジタルボタン電話装置を提供するものである。(Means for Solving the Problems) The present invention provides a digital interface in which a master main unit and a slave main unit transmit control data and audio data to other main units as digital codes, respectively, and receive from other main units. A digital interface circuit of the master main unit, the digital interface circuit of the master main unit transmits the control data and the audio data by addressing a slave main unit of a transmission destination, and The addressing can be either simultaneous designation of all slave main units or individual designation of each slave main unit, and the digital interface circuit of the slave main unit is controlled by the master main unit so that all slave units including its own unit are controlled. When the main device is specified at the same time or the address of the own device is specified individually It is intended to provide a digital key telephone apparatus which receives the control data and the voice data only when it is performed.
(作 用) 上記構成によれば、マスタ主装置としスレーブ主装置
間での音声及び制御データの送受信は、ディジタルイン
タフェース回路を介してディジタルデータのままで行な
われる。従って、非電話系端末のシステム間相互通話も
変復調装置を介さずに行なえる。(Operation) According to the above configuration, transmission and reception of voice and control data between the master main unit and the slave main unit are performed as digital data via the digital interface circuit. Therefore, the inter-system communication between the non-telephone terminals can be performed without the intermediary of the modem.
また、マスタ主装置はスレーブ主装置のアドレスを指
定して音声および制御データを送信し、スレーブ主装置
は自己のアドレスが指定された時のみ受信を行なうの
で、1台のマスタ主装置に複数台のスレーブ主装置をマ
ルチポイント接続することができる。従って、多数の主
装置を接続する場合にも、少ない配線数で済む。Also, since the master main unit transmits voice and control data by designating the address of the slave main unit, and the slave main unit receives data only when its own address is specified, a plurality of units can be assigned to one master main unit. Of slave main units can be connected in a multipoint manner. Therefore, even when a large number of main devices are connected, only a small number of wires are required.
さらに、アドレス指定で複数のスレーブ主装置の同時
指定が可能であり、この場合には指定されたスレーブ主
装置の全てが下りデータを受信するので、マスタ主装置
からの1回の送信操作で複数のスレーブ主装置を同時に
呼出すことができる。Furthermore, it is possible to specify a plurality of slave main units at the same time by specifying an address. In this case, since all of the specified slave main units receive downlink data, a plurality of slave main units can be specified by one transmission operation from the master main unit. Slave slave units can be called simultaneously.
(実施例) 以下、実施例により本発明を説明する。Hereinafter, the present invention will be described with reference to examples.
第2図は本発明に係るディジタルボタン電話装置の好
適な一実施例におけるシステム間接続図である。FIG. 2 is a connection diagram between systems in a preferred embodiment of the digital key telephone apparatus according to the present invention.
第2図に示すように、1台のマスタ主装置1に対して
複数台例えば7台のスレーブ主装置2a〜2gが、下りシス
テム間ハイウェイ3および上りシステム間ハイウェイ4
から成る全二重シリアル通信回線を介してマルチポイン
ト接続されている。As shown in FIG. 2, a plurality of, for example, seven slave main units 2a to 2g are connected to one master main unit 1 by a down system highway 3 and an up system highway 4.
Multipoint connection via a full-duplex serial communication line consisting of
マスタ主装置1は下りシステム間ハイウェイ3に下り
データを送信しかつ上りシステム間ハイウェイ4から上
りデータを受信する。逆にスレーブ主装置2a〜2gは下り
データを受信しかつ上りデータを送信する。The master main unit 1 transmits downstream data to the downstream inter-system highway 3 and receives upstream data from the upstream inter-system highway 4. Conversely, slave main units 2a to 2g receive downlink data and transmit uplink data.
第1図は本実施例の主装置の構成を示すブロック図で
ある。マスタ主装置1内には、ディジタル音声データ
(8ビットのPCMコード)の時分割通話路であるスピー
チハイウェイ11、ディジタル制御データが伝送されるデ
ータハイウェイ12、スピーチハイウェイ11の音声データ
のタイムスリット変換により交換を行うタイムスイッチ
13、システム間ハイウェイ3,4を介してスレーブ主装置2
a〜2gとデータの送受信を行ない、かつ主装置内の他の
ユニットとはスピーチハイウェイ11およびデータハイウ
ェイ12を介してデータの送受信を行なうシステム間接続
インタフェースユニット14、主装置内の他のユニットと
ディジタル制御データを送受してそれらを制御する中央
処理装置15、中央処理装置15の制御データの送受を制御
するマスタ側サブプロセッサ16が設けられている。さら
に、図示省略されているが、曲線や各種端末を接続する
ための各種インタフェースユニットも設けられており、
それらもスピーチハイウェイ11およびデータハイウェイ
12を介して他のユニットと接続されている。FIG. 1 is a block diagram showing the configuration of the main device of this embodiment. In the master main unit 1, the time slit conversion of the voice data of the speech highway 11, the data highway 12 for transmitting the digital control data, and the speech highway 11, which is a time-division communication path of the digital voice data (8-bit PCM code), is performed. Time switch to exchange by
13.Slave main unit 2 via highways 3 and 4 between systems
a to 2g, which transmits and receives data to and from the other units in the main unit, and inter-system connection interface unit 14, which transmits and receives data via the speech highway 11 and the data highway 12, to other units in the main unit. A central processing unit 15 for transmitting and receiving digital control data and controlling them is provided, and a master sub-processor 16 for controlling transmission and reception of control data of the central processing unit 15 is provided. Further, although not shown, various interface units for connecting curves and various terminals are also provided,
They are also speech highway 11 and data highway
Connected to other units via 12.
システム間接続インタフェースユニット14内には、マ
スタ側サブプロセッサ16からのスレーブ選択アドレスに
より選択されてマスタ側サブプロセッサ16と制御データ
の送受信を行なうスレーブ側サブプロセッサ17、このス
レーブ側サブプロセッサ17と後述するマイクロプロセッ
サ20間で送受される制御データを一時格納する共通メモ
リ18、マイクプロセッサ20の制御の下でスピーチハイウ
ェイ11の指定されたタイムスロット上の音声データ(8
ビットのPCMコード)を8ビットのデータバスへ送出
し、またその逆の機能を行なうタイムスイッチ19、およ
びタイムスイッチ19からの音声データを受信しかつ共通
メモリ18内の制御データを読出してそれを第3図に示す
フォーマットに構成してシステム間ハイウェイへシリア
ルに送出し、またその逆の機能を行なうマイクロプロセ
ッサ20が設けられている。尚、マイクロプロセッサ20は
その割込み端子INTにスピーチハイウェイ11上のフレー
ム同期信号を入力することによって、タイムスイッチ19
を介して行なうスピーチハイウェイ11からの音声データ
の読取りタイミングを、スピーチハイウェイ11のタイム
スロット位置に同期させている。In the inter-system connection interface unit 14, a slave sub-processor 17, which is selected by a slave selection address from the master sub-processor 16 and transmits / receives control data to / from the master sub-processor 16, is described below. A common memory 18 for temporarily storing control data transmitted and received between the microprocessors 20 and the audio data (8) on the designated time slot of the speech highway 11 under the control of the microprocessor 20.
Bit PCM code) to an 8-bit data bus, and vice versa, and a time switch 19 which performs the reverse function, receives voice data from the time switch 19, reads out control data in the common memory 18 and reads it out. A microprocessor 20 is provided which is configured in the format shown in FIG. 3 and serially transmitted to the inter-system highway, and performs the reverse function. Note that the microprocessor 20 inputs the frame synchronization signal on the speech highway 11 to its interrupt terminal INT, so that the time switch 19
The timing of reading the audio data from the speech highway 11 via the interface is synchronized with the time slot position of the speech highway 11.
スレーブ主装置2a〜2gの構成も上述したマスタ主装置
1と同様である。但し、後述するようにシステム間で送
受信するデータのフォーマットがマスタ主装置と少し異
るため、それに応じてシステム間接続インタフェースユ
ニット24のマイクロプロセッサ30のプログラムなどが異
なっている。The configuration of the slave main units 2a to 2g is the same as that of the master main unit 1 described above. However, since the format of data transmitted and received between the systems is slightly different from that of the master main unit as described later, the program of the microprocessor 30 of the inter-system connection interface unit 24 and the like are different accordingly.
第3図はシステム間ハイウェイ3,4上で伝送されるデ
ータのフォーマットを示す。FIG. 3 shows a format of data transmitted on the highways 3 and 4 between the systems.
このシステム間のデータ伝送の方式は全二重シリアル
伝送方式で、かつ各データ(8ビット)を11ビットのバ
ースト単位で伝送する非同期伝送方式である。この伝送
方式において、データの取りこぼしや二度送りが無いよ
うに、1フレームの長さは主装置内における音声データ
の時分割多重化伝送の1フレームと同じ125μsecであ
り、伝送速度は音声データ(8bit)について64Kb/s(=
8kHz×8bit)であり、またチャネルは音声データ用に2
チャネルと制御データ用に1チャネルが設けられる(但
し、下りデータの場合は後述するように、各音声データ
の送信時のアドレス指定の際に同時に制御データが送信
できるので、制御データは実質的に3チャネルとな
る)。The data transmission method between the systems is a full-duplex serial transmission method and an asynchronous transmission method in which each data (8 bits) is transmitted in 11-bit burst units. In this transmission method, the length of one frame is 125 μsec, which is the same as one frame of the time division multiplex transmission of the audio data in the main unit, and the transmission speed is the audio data (to prevent data loss or double transmission). 64Kb / s (= 8bit)
8kHz x 8bit) and the channel is 2 for audio data.
One channel is provided for the channel and the control data (however, in the case of downlink data, as will be described later, since the control data can be transmitted at the same time as the address designation at the time of transmission of each audio data, the control data is substantially 3 channels).
各バーストは第3図(c)に示すように、スタートビ
ットF(1ビット)、データ(8ビット)、アドレス/
データセレクトビットA/D(1ビット)およびストップ
ビットS(1ビット)の合計11ビットで構成される。ア
ドレス/データセレクトビットA/Dは、そのバーストが
音声データBを伝送するもの(以下音声データバースト
という)か、又はスレーブ主装置の選択アドレスAを伝
送するもの(以下アドレスバーストという)かを識別す
るビットである。Each burst has a start bit F (1 bit), data (8 bits), an address /
It is composed of a total of 11 bits of a data select bit A / D (1 bit) and a stop bit S (1 bit). The address / data select bits A / D identify whether the burst transmits audio data B (hereinafter referred to as audio data burst) or transmits the selected address A of the slave main unit (hereinafter referred to as address burst). Is a bit to be done.
音声データバーストの場合は、データの8ビットは全
て音声データBに割り当てられる。一方、アドレスバー
ストの場合は、第3図(a)(同図ではスタートビッ
ト、アドレス/データセレクトビット、ストップビット
は図示省略してある)に示すように、8ビットのうち前
段4ビットがアドレスAに割り当てられ、残りの4ビッ
トは制御データDに割り当てられる。そして、アドレス
4ビットのうち先頭1ビットはマスタ主装置が1台のス
レーブ主装置を呼出す1対1通信又は複数台の(本実施
例の場合は全ての)スレーブ主装置を同時に呼出す1対
複数通信の選択に用いられ、残りの3ビットは1対1通
信における各スレーブ主装置の個別のアドレス指定に用
いられる。例えば、アドレスの先頭1ビット目は1対1
通信の場合は“0"にセットされ、1対複数通信の場合は
“1"にセットされ、残りの3ビットは先頭ビットが“1"
のときのみ意味を持つことになる。尚、このアドレスバ
ーストの構成はマスタ主装置からスレーブ主装置への下
りデータに関してのみ適用され、スレーブ主装置からマ
スタ主装置への上りデータの場合には、送信先はマスタ
主装置と決まっておりアドレス指定する必要がないた
め、第3図(b)の3番目のバースト(スタートのビッ
ト等は図示省略)のように、バースト内のデータは制御
データDだけで構成される。In the case of the audio data burst, all 8 bits of the data are allocated to the audio data B. On the other hand, in the case of an address burst, as shown in FIG. 3 (a) (a start bit, an address / data select bit, and a stop bit are not shown in FIG. 3), the preceding 4 bits of the 8 bits are the address. A and the remaining 4 bits are allocated to control data D. The first one of the four bits of the address is one-to-one communication in which the master main unit calls one slave main unit or one-to-multiple communication in which a plurality of (all in the present embodiment) slave main units are simultaneously called. The remaining three bits are used for communication selection, and the remaining three bits are used for individual addressing of each slave main unit in one-to-one communication. For example, the first bit of the address is one-to-one.
Set to "0" for communication, set to "1" for one-to-many communication, and the remaining three bits are set to "1" at the beginning bit
It only makes sense when. Note that this address burst configuration is applied only to the downstream data from the master main unit to the slave main unit. In the case of the upstream data from the slave main unit to the master main unit, the transmission destination is determined to be the master main unit. Since there is no need to specify an address, the data in the burst is composed of only the control data D, as in the third burst (the start bit and the like are not shown) in FIG. 3B.
マスタ主装置1のマイクロプロセッサ20が下りシステ
ム間にハイウェイ3にデータを出力する場合には、伝送
先であるスレーブ主装置をアドレス指定してから行な
う。即ち、第3図(a)に示すように、音声データを送
信する場合は、まずアドレスバーストを送信してから音
声データバーストを送信する。また、制御データを送信
する場合は、上述のようにアドレスバースト内に制御デ
ータDが組込まれているので、アドレスバーストだけを
出力する。1フレーム内において、上記部データバース
トの送信は2回、アドレスバーストのみの送信は1回行
なわれる。When the microprocessor 20 of the master main unit 1 outputs data to the highway 3 during the downstream system, it performs the operation after addressing the slave main unit which is the transmission destination. That is, as shown in FIG. 3A, when transmitting audio data, an address burst is transmitted first, and then an audio data burst is transmitted. When transmitting control data, only the address burst is output because the control data D is incorporated in the address burst as described above. In one frame, the transmission of the partial data burst is performed twice, and the transmission of only the address burst is performed once.
スレープ主装置2a〜2gのマイクロプロセッサ30はマス
タ主装置1から送られて来るバーストを受信し、それが
アドレスバーストであるか音声データバーストであるか
をアドレス/データセレクトビットA/Dから識別する。
アドレスバーストである場合には、そのデータの先頭1
ビットから1対1通信か1対複数通信かを判断する。The microprocessor 30 of the slave main units 2a to 2g receives the burst sent from the master main unit 1 and identifies whether it is an address burst or a voice data burst from the address / data select bits A / D. .
If it is an address burst, the first one of the data
It is determined from the bit whether one-to-one communication or one-to-many communication.
1対複数通信の場合には、全スレーブ主装置2a〜2gが
後段4ビットの制御データDを受信し、さらに後続のバ
ーストが音声データバーストであればその音声データB
を受信する。また、この時の上りデータの送信について
は、着信に対して端末で所定の応答操作がなされたスレ
ーブ主装置だけが送信を許可され、第3図(b)に示す
ように受信データの種類に応じて音声データB又は制御
データDを上りシステム間ハイウェイ4へ送出する。In the case of one-to-many communication, all the slave main units 2a to 2g receive the subsequent 4-bit control data D, and if the subsequent burst is an audio data burst, the audio data B
To receive. In addition, as for the transmission of the uplink data at this time, only the slave main unit for which a predetermined response operation has been performed at the terminal with respect to the incoming call is permitted to transmit, and as shown in FIG. In response, the audio data B or the control data D is transmitted to the upstream intersystem highway 4.
一方、1対1通信の場合は、スレーブ主装置2a〜2gの
マイクロプロセッサ30は受信データの2ビット目から4
ビット目までのアドレスAを読み取り、予め据付時に運
用・保守データとして登録されている自装置のアドレス
と比較する。その結果、アドレスが一致したスレーブ主
装置のみが、後段の4ビットの制御データDを受信し、
さらに次バーストが音声データバーストであればその音
声データBを受信し、また上りシステム間ハイウェイ4
に上りデータを送出する。一方、アドレスが一致しない
他のスレーブ主装置は待機状態となり、次のアドレスバ
ーストの受信まで受信も送信も行なわない。On the other hand, in the case of one-to-one communication, the microprocessors 30 of the slave main units 2a to 2g receive 4 bits from the second bit of the received data.
The address A up to the bit is read and compared with the address of the own device registered in advance as operation / maintenance data at the time of installation. As a result, only the slave main unit having the matching address receives the subsequent 4-bit control data D,
Further, if the next burst is an audio data burst, the audio data B is received, and the highway 4 between the upstream systems is received.
To send upstream data. On the other hand, the other slave main units whose addresses do not match are in a standby state, and do not receive or transmit until the reception of the next address burst.
次に、以上のように構成された本発明に係るディジタ
ルボタン電話装置の動作を、マスタ主装置の内線に接続
された電話機から全スレーブ主装置の電話機へ内線同時
呼出しをする場合を例にとって説明する。Next, the operation of the digital key telephone apparatus according to the present invention configured as described above will be described by taking as an example the case where a telephone connected to the extension of the master main apparatus makes simultaneous extension calls to the telephones of all slave main apparatuses. I do.
マスタ主装置に接続された電話機のハンドセットを上
げるとマスタ主装置1のダイヤルトーンが聞こえ、この
状態で内線同時呼出しの特殊信号(例えば“90")をダ
イヤルすると、そのダイヤルデータはデータハイウェイ
12、マスタ側サブプロセッサ16を介して中央処理装置15
に受信される。中央処理装置15はこれを解読してマスタ
側サブプロッサ16からスレーブ側サブプロセッサ17へ制
御データを送り、このデータはスレーブ側サブプロセッ
サ17によって共通メモリ18に書き込まれる。その後、マ
イクロプロセッサ20がその制御データを共通メモリ18か
ら読出し、これに基づきアドレスバーストのデータ1ビ
ット目に“1"をセットしかつ後段4ビットに着信を知ら
せる制御データをセットして下りシステム間ハイウェイ
3へ送出する。When the handset of the telephone connected to the master main unit is lifted, the dial tone of the master main unit 1 is heard. In this state, when a special signal (for example, "90") for simultaneously ringing extensions is dialed, the dial data is transmitted to the data highway.
12, central processing unit 15 via master side sub-processor 16
Is received. The central processing unit 15 decodes the data and sends control data from the master-side sub-processor 16 to the slave-side sub-processor 17, and the data is written to the common memory 18 by the slave-side sub-processor 17. Thereafter, the microprocessor 20 reads the control data from the common memory 18, sets "1" to the first bit of the data of the address burst based on the control data, and sets the control data for notifying the incoming call to the subsequent 4 bits to set the control data to notify the downstream system. Send to highway 3.
これを受信した全スレーブ主装置2a〜2gのマイクロプ
ロセッサ30は、データ1ビット目から1対複数通信であ
ることを判断すると、後段4ビットの制御データを受信
して共通メモリ28に書き込む。この制御データはスレー
ブ側サブプロセッサ27に読み出されてマスタ側サブプロ
セッサ26へ送られ、これを中央処理装置15が解読して自
装置に接続された電話機に対し着信操作等を行なう。こ
うして全スレーブ主装置2a〜2gの電話機が同時に呼び出
され、そのうちのあるスレーブ主装置の電話機が応答す
ればその電話機とマスタ側電話機との間で通話が開始さ
れる。The microprocessors 30 of all the slave main units 2a to 2g that have received the data determine the one-to-multiple communication from the first bit of the data, and receive the subsequent 4-bit control data and write it to the common memory 28. The control data is read out by the slave side sub-processor 27 and sent to the master side sub-processor 26. The central processing unit 15 decodes the read out control data and performs an incoming call operation on a telephone connected to the own apparatus. In this way, the telephones of all the slave main units 2a to 2g are called simultaneously, and if one of the slave main units answers, a call is started between the telephone and the master telephone.
また、この同時呼出時の音声データの送受信は次のよ
うにしてなされる。マスタ主装置1のマイクロプロセッ
サ20がタイムスイッチ19を制御して下りスピーチハイウ
ェイ11の該当するタイムスロットから音声データを読出
す。そして、アドレス1ビット目に“1"をセットしたア
ドレスバーストを前置して、前記音声データのバースト
を下りシステム間ハイウェイ3へ送出する。これを全ス
レーブ主装置2a〜2gのマイクロプロセッサ30が受信する
と、タイムスイッチ29を介してスピーチハイウェイ21の
該当するタイムスロットへ前記音声データを送出する。
この音声データはタイムスイッチ23により交換されて呼
出された電話機へ送出される。The transmission and reception of voice data at the time of simultaneous calling are performed as follows. The microprocessor 20 of the master main unit 1 controls the time switch 19 to read audio data from the corresponding time slot of the downstream speech highway 11. Then, an address burst in which "1" is set in the first bit of the address is prefixed, and the burst of the audio data is transmitted to the down-system highway 3. When this is received by the microprocessors 30 of all the slave main units 2a to 2g, the voice data is transmitted to the corresponding time slot of the speech highway 21 via the time switch 29.
The voice data is exchanged by the time switch 23 and transmitted to the called telephone.
逆にスレーブ主装置からマスタ主装置への音声データ
や制御データの送信手順も上記とほぼ同様であるため説
明を省略する。Conversely, the procedure for transmitting audio data and control data from the slave main unit to the master main unit is also substantially the same as described above, and a description thereof will be omitted.
以上説明したように、本発明によれば、ディジタルイ
ンタフェース回路を介して音声および制御データをシス
テム間で送受信するようにしているため、非電話系端末
のシステム間通信を変復調装置を介さずに容易に実現す
ることができる。また、上記インタフェースを介してシ
ステム間をマルチポイント接続できるので、複数台の主
装置を接続する場合にも、配線本数が少なくて済むとい
う利点がある。さらに、マスタ主装置からスレーブ主装
置をアドレス指定する場合に複数のスレーブ主装置を同
時指定できるため、複数のスレーブ主装置の同時呼出し
が可能である。As described above, according to the present invention, since voice and control data are transmitted and received between systems via the digital interface circuit, communication between systems of non-telephone terminals can be easily performed without using a modem. Can be realized. Further, since the systems can be connected at a multipoint via the interface, there is an advantage that the number of wirings can be reduced even when a plurality of main devices are connected. Furthermore, when the slave main unit is addressed from the master main unit, a plurality of slave main units can be specified at the same time, so that a plurality of slave main units can be simultaneously called.
第1図は本発明に係るディジタルボタン電話装置の一実
施例を示すブロック構成図、第2図は第1図の実施例の
システム間接続図、第3図は第1図の実施例におけるシ
ステム間ハイウェイ上を伝送されるデータのフォーマッ
ト図、第4図は従来のディジタルボタン電話装置のシス
テム間接続図である。 1……マスタ主装置、2……スレーブ主装置、3,4……
システム間ハイウェイ、11,21……スピーチハイウェ
イ、12,22……データハイウェイ、13,23,19,29……タイ
ムスイッチ、14,24……システム間接続インタフェース
ユニット、15,25……中央処理装置、16,26……マスター
側サブプロセッサ、17,27……スレーブ側サブプロセッ
サ、18,28……共通メモリ、20,30……マイクロプロセッ
サ。FIG. 1 is a block diagram showing an embodiment of a digital key telephone apparatus according to the present invention, FIG. 2 is a connection diagram between systems of the embodiment of FIG. 1, and FIG. 3 is a system in the embodiment of FIG. FIG. 4 is a connection diagram between systems of a conventional digital key telephone apparatus. 1 ... master main unit, 2 ... slave main unit, 3, 4 ...
Inter-system highway, 11,21 ... Speech highway, 12,22 ... Data highway, 13,23,19,29 ... Time switch, 14,24 ... Inter-system connection interface unit, 15,25 ... Central processing Apparatus, 16, 26 ... Master side sub-processor, 17, 27 ... Slave side sub-processor, 18, 28 ... Common memory, 20, 30 ... Microprocessor.
Claims (2)
交換を行なう回路、端末と前記音声データの送受信を行
なう回路、これらの回路をディジタル制御データに基づ
き制御する回路、および前記制御データおよび前記音声
データをディジタル符号のまま他の主装置へ送信しかつ
他の主装置から受信するディジタルインタフェース回路
を各々備えた1台のマスタ主装置および複数台のスレー
ブ主装置を前記ディジタルインタフェース回路を介して
接続して成り、前記マスタ主装置のディジタルインタフ
ェース回路は、伝送先のスレーブ主装置をアドレス指定
して前記制御データおよび前記音声データの送信を行な
い、かつ前記アドレス指定は全てのスレーブ主装置の同
時指定と各スレーブ主装置の個別指定が可能であり、前
記スレーブ主装置のディジタルインタフェース回路は、
前記マスタ主装置により自装置を含む全てのスレーブ主
装置が同時指定された場合又は自装置のアドレスが個別
指定された場合にのみ前記制御データおよび前記音声デ
ータの受信を行い、前記スレーブ主装置から前記マスタ
主装置への送信はアドレス指定なしで行なうディジタル
ボタン電話装置。A circuit for exchanging digital voice data in a time-division communication path; a circuit for transmitting and receiving said voice data to and from a terminal; a circuit for controlling these circuits based on digital control data; One master main unit and a plurality of slave main units each having a digital interface circuit for transmitting voice data as a digital code to another main unit and receiving from the other main unit are connected via the digital interface circuit. The digital interface circuit of the master main unit transmits the control data and the audio data by addressing the slave main unit of the transmission destination, and the addressing is performed simultaneously by all the slave main units. Designation and individual designation of each slave main unit are possible. Digital interface circuit,
The master main unit receives the control data and the audio data only when all slave main units including the own unit are simultaneously specified or when the address of the own unit is individually specified, and from the slave main unit. A digital key telephone apparatus in which transmission to the master main unit is performed without specifying an address.
スレーブ主装置を同時指定するための第1のアドレス部
と、各スレーブ主装置を個別指定するための第2のアド
レス部とからフォーマットが構成されるアドレスデータ
をマスタ主装置からスレーブ主装置へ送信することによ
り行なう特許請求の範囲第1項記載のディジタルボタン
電話装置。2. The address specification of the slave main unit has a format including a first address part for simultaneously specifying all slave main units and a second address part for individually specifying each slave main unit. 2. The digital key telephone apparatus according to claim 1, wherein the address data is transmitted by transmitting the configured address data from the master main unit to the slave main unit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62221276A JP2654026B2 (en) | 1987-09-04 | 1987-09-04 | Digital key telephone equipment |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62221276A JP2654026B2 (en) | 1987-09-04 | 1987-09-04 | Digital key telephone equipment |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6464494A JPS6464494A (en) | 1989-03-10 |
JP2654026B2 true JP2654026B2 (en) | 1997-09-17 |
Family
ID=16764241
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62221276A Expired - Fee Related JP2654026B2 (en) | 1987-09-04 | 1987-09-04 | Digital key telephone equipment |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2654026B2 (en) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5687970A (en) * | 1979-12-18 | 1981-07-17 | Nippon Telegr & Teleph Corp <Ntt> | Digital button telephone system |
JPH0618373B2 (en) * | 1985-11-21 | 1994-03-09 | 岩崎通信機株式会社 | Data transmission method and device |
JPS62135038A (en) * | 1985-12-06 | 1987-06-18 | Nec Corp | Data communications system for slave processor |
JPS62221275A (en) * | 1986-03-22 | 1987-09-29 | Konishiroku Photo Ind Co Ltd | Picture processing system capable of enlargement/ reduction |
-
1987
- 1987-09-04 JP JP62221276A patent/JP2654026B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPS6464494A (en) | 1989-03-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4740955A (en) | Communications system having voice and digital data capability and employing a plurality of voice and data buses in main service unit and serial packetized transmission to and from telephones | |
JPH0311159B2 (en) | ||
JPS61290838A (en) | Telecommunication exchange | |
JPH0667019B2 (en) | Switch control system | |
US3922497A (en) | Switching system for PCM communication with alternate voice and data transmission | |
US5333182A (en) | Arbitrary selecting of a terminal to be called in key telephone systems | |
JPH03143190A (en) | Telephone system | |
JPS592218B2 (en) | Digital signal transmission control device in time division multiplex communication network | |
JPH0744716B2 (en) | Digital key telephone system | |
JP2654026B2 (en) | Digital key telephone equipment | |
JP2654027B2 (en) | Digital key telephone equipment | |
JP2654025B2 (en) | Digital key telephone equipment | |
JP2654024B2 (en) | Digital key telephone equipment | |
KR910005471B1 (en) | Digital key telephone system | |
JP2543189B2 (en) | Private branch exchange control system | |
JP2517910B2 (en) | Button phone control system | |
JP2885921B2 (en) | Extension communication system between home terminals and its additional equipment | |
JP2973275B2 (en) | ISDN broadcast method | |
JPH02196595A (en) | Connection controller and terminal equipment | |
JPS6147477B2 (en) | ||
JP2506140B2 (en) | Input / output terminal accommodation control method for switchboard | |
JPS6232758A (en) | Key telephone set | |
JPS6128252A (en) | Transmitter possible for extension transfer | |
JPH06125324A (en) | Time division multiplex communication system | |
JPH06105991B2 (en) | Button telephone device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |