JP2023162876A - 半導体製造装置及びその半導体製造方法 - Google Patents
半導体製造装置及びその半導体製造方法 Download PDFInfo
- Publication number
- JP2023162876A JP2023162876A JP2022073575A JP2022073575A JP2023162876A JP 2023162876 A JP2023162876 A JP 2023162876A JP 2022073575 A JP2022073575 A JP 2022073575A JP 2022073575 A JP2022073575 A JP 2022073575A JP 2023162876 A JP2023162876 A JP 2023162876A
- Authority
- JP
- Japan
- Prior art keywords
- alignment mark
- error
- correction value
- wafer
- mark position
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 42
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 38
- 235000012431 wafers Nutrition 0.000 claims abstract description 149
- 238000001459 lithography Methods 0.000 claims abstract description 69
- 238000000034 method Methods 0.000 claims abstract description 56
- 238000005259 measurement Methods 0.000 claims description 26
- 238000010586 diagram Methods 0.000 description 7
- 238000004364 calculation method Methods 0.000 description 3
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 238000004886 process control Methods 0.000 description 1
Landscapes
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
Abstract
Description
104:プロセッサ
106:リソグラフィ裝置
108:オーバーレイ測定装置
S202~S212:半導体製造装置の半導体製造方法
S302~S306、S402~S404:フィードフォワード位置補正値を生成する方法工程
S502~S506:最適化された位置補正値を生成する方法
Claims (12)
- リソグラフィ裝置と、
複数のウェーハのアライメントマーク位置誤差を測定する測定装置と、
前記リソグラフィ裝置と前記測定装置に結合され、前記ウェーハのアライメントマーク位置誤差と第1の閾値に基づき、複数の前記ウェーハを一第1のウェーハグループ及び一第2のウェーハグループにグループ化し、前記第1のウェーハグループのアライメントマーク位置誤差と基準誤差値の差に基づき、フィードフォワード位置補正値を算出し、前記フィードフォワード位置補正値に基づき、前記リソグラフィ裝置を制御して、リソグラフィ工程を実行するプロセッサと、
を備え、
前記第1のウェーハグループのアライメントマーク位置誤差は前記第1の閾値より大きく、前記第2のウェーハグループのアライメントマーク位置誤差は前記第1の閾値以下である、半導体製造装置。 - 前記プロセッサは、前記第2のウェーハグループのアライメントマーク位置誤差に基づき、前記基準誤差値を算出する、
請求項1に記載の半導体製造装置。 - 前記プロセッサは、前記第2のウェーハグループのアライメントマーク位置誤差が第2の閾値より大きい場合、前記第2のウェーハグループのアライメントマーク位置誤差に基づき、前記フィードフォワード位置補正値を補正する、
請求項2に記載の半導体製造装置。 - 前記基準誤差値は、以前のロットのウェーハにおけるアライメントマーク位置誤差が前記第1の閾値以下であるウェーハの過去の履歴アライメントマーク位置誤差に基づき得られる、
請求項1に記載の半導体製造装置。 - 前記プロセッサに結合されたオーバーレイ測定装置をさらに備え、
前記オーバーレイ測定装置は、複数の前記ウェーハのオーバーレイ誤差を測定し、前記プロセッサは、複数の前記ウェーハのオーバーレイ誤差、前記フィードフォワード位置補正値及び前記リソグラフィ裝置が以前のウェーハに前記リソグラフィ工程を実行した際に使用した位置補正値に基づき、最適化された位置補正値を算出し、前記最適化された位置補正値に基づき、前記リソグラフィ裝置を制御して、リソグラフィ工程を実行する、
請求項1に記載の半導体製造装置。 - 前記プロセッサに結合されたオーバーレイ測定装置をさらに備え、
前記オーバーレイ測定装置は、前記プロセッサは、前記複数のウェーハのオーバーレイ誤差及び前記リソグラフィ裝置が以前のウェーハに前記リソグラフィ工程を実行した際に使用した位置補正値に基づき、最適化された位置補正値を算出し、前記最適化された位置補正値に基づき、前記リソグラフィ裝置を制御して、リソグラフィ工程を実行する、
請求項1に記載の半導體製造裝置。 - 複数のウェーハのアライメントマーク位置誤差を測定することと、
複数の前記ウェーハのアライメントマーク位置誤差と第1の閾値に基づき、複数の前記ウェーハを第1のウェーハグループ及び第2のウェーハグループをグループ化することと、
前記第1のウェーハグループのアライメントマーク位置誤差と基準誤差値の差に基づき、フィードフォワード位置補正値を算出することと、
前記フィードフォワード位置補正値に基づき、リソグラフィ工程を実行することと、
を備え、
前記第1のウェーハグループのアライメントマーク位置誤差は前記第1の閾値より大きく、前記第2のウェーハグループのアライメントマーク位置誤差は前記第1の閾値以下である、
半導体製造装置の半導体製造方法。 - 前記第2のウェーハグループのアライメントマーク位置誤差に基づき、前記基準誤差値を算出することを備える、
請求項7に記載の半導体製造装置の半導体製造方法。 - 前記第2のウェーハグループのアライメントマーク位置誤差が第2の閾値より大きい場合、前記第2のウェーハグループのアライメントマーク位置誤差に基づき、前記フィードフォワード位置補正値を補正することを備える、
請求項8に記載の半導体製造装置の半導体製造方法。 - 前記基準誤差値は、以前のロットのウェーハにおけるアライメントマーク位置誤差が前記第1の閾値以下であるウェーハの過去の履歴アライメントマーク位置誤差に基づき得られる、
請求項7に記載の半導体製造装置の半導体製造方法。 - 複数の前記ウェーハのオーバーレイ誤差を測定することと、
複数の前記ウェーハのオーバーレイ誤差、前記フィードフォワード位置補正値及び以前のウェーハに前記リソグラフィ工程を実行した際に使用した位置補正値に基づき、最適化された位置補正値を算出することと、
前記最適化された位置補正値に基づき、リソグラフィ工程を実行することと、
を備える請求項7に記載の半導体製造装置の半導体製造方法。 - 前記複数のウェーハのオーバーレイ誤差を測定することと、
前記複数のウェーハのオーバーレイ誤差及び以前のウェーハに前記リソグラフィ工程を実行した際に使用した位置補正値に基づき、最適化された位置補正値を算出することと、
前記最適化された位置補正値に基づき、リソグラフィ工程を実行することと、
を備える請求項7に記載の半導体製造装置の半導体製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022073575A JP7359899B1 (ja) | 2022-04-27 | 2022-04-27 | 半導体製造装置及びその半導体製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022073575A JP7359899B1 (ja) | 2022-04-27 | 2022-04-27 | 半導体製造装置及びその半導体製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP7359899B1 JP7359899B1 (ja) | 2023-10-11 |
JP2023162876A true JP2023162876A (ja) | 2023-11-09 |
Family
ID=88242138
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022073575A Active JP7359899B1 (ja) | 2022-04-27 | 2022-04-27 | 半導体製造装置及びその半導体製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7359899B1 (ja) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03153015A (ja) * | 1989-11-10 | 1991-07-01 | Nikon Corp | 位置合わせ方法及び装置 |
JPH09275066A (ja) * | 1996-04-02 | 1997-10-21 | Nikon Corp | 露光装置 |
JPH09283412A (ja) * | 1996-04-16 | 1997-10-31 | Mitsubishi Electric Corp | 重ね合わせ測定誤差補正方法 |
US20020042664A1 (en) * | 2000-05-31 | 2002-04-11 | Nikon Corporation | Evaluation method, position detection method, exposure method and device manufacturing method, and exposure apparatus |
WO2005053007A1 (ja) * | 2003-11-28 | 2005-06-09 | Nikon Corporation | 露光方法及びデバイス製造方法、露光装置、並びにプログラム |
JP2015065275A (ja) * | 2013-09-25 | 2015-04-09 | 株式会社Screenホールディングス | 描画方法および描画装置 |
-
2022
- 2022-04-27 JP JP2022073575A patent/JP7359899B1/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03153015A (ja) * | 1989-11-10 | 1991-07-01 | Nikon Corp | 位置合わせ方法及び装置 |
JPH09275066A (ja) * | 1996-04-02 | 1997-10-21 | Nikon Corp | 露光装置 |
JPH09283412A (ja) * | 1996-04-16 | 1997-10-31 | Mitsubishi Electric Corp | 重ね合わせ測定誤差補正方法 |
US20020042664A1 (en) * | 2000-05-31 | 2002-04-11 | Nikon Corporation | Evaluation method, position detection method, exposure method and device manufacturing method, and exposure apparatus |
WO2005053007A1 (ja) * | 2003-11-28 | 2005-06-09 | Nikon Corporation | 露光方法及びデバイス製造方法、露光装置、並びにプログラム |
JP2015065275A (ja) * | 2013-09-25 | 2015-04-09 | 株式会社Screenホールディングス | 描画方法および描画装置 |
Also Published As
Publication number | Publication date |
---|---|
JP7359899B1 (ja) | 2023-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109891324B (zh) | 用于光刻过程的优化的方法 | |
US10261426B2 (en) | Optimization method and system for overlay error compensation | |
JP2005510083A (ja) | 統合計測データをフィードフォワードデータとして利用するための方法および装置 | |
US20150170904A1 (en) | Scanner overlay correction system and method | |
US10509329B2 (en) | Breakdown analysis of geometry induced overlay and utilization of breakdown analysis for improved overlay control | |
CN110456617B (zh) | 光学邻近效应修正方法及其修正系统 | |
CN116520646A (zh) | 改善套刻精度的方法 | |
US20230375914A1 (en) | Semiconductor manufacturing apparatus and semiconductor manufacturing method thereof | |
JP7359899B1 (ja) | 半導体製造装置及びその半導体製造方法 | |
US6571371B1 (en) | Method and apparatus for using latency time as a run-to-run control parameter | |
US8350235B2 (en) | Semiconductor intra-field dose correction | |
TWI845674B (zh) | 半導體裝置之製造中用於前饋製程控制之系統及方法 | |
TWI827023B (zh) | 半導體製造裝置及其半導體製造方法 | |
KR20230161665A (ko) | 반도체 제조 장치 및 그 반도체 제조 방법 | |
CN117008433A (zh) | 半导体制造装置及其半导体制造方法 | |
CN113075855A (zh) | 光学邻近修正方法、掩膜版的制作方法及半导体结构的形成方法 | |
CN115576173A (zh) | 一种提高套刻精度的方法 | |
US8219938B2 (en) | Semiconductor inter-field dose correction | |
US10025285B2 (en) | On-product derivation and adjustment of exposure parameters in a directed self-assembly process | |
US7630052B2 (en) | Exposure processing system, exposure processing method and method for manufacturing a semiconductor device | |
US20040191644A1 (en) | Mask pattern generating method and mask pattern generating apparatus | |
KR100780776B1 (ko) | 다중 노광 방법 | |
US20230063001A1 (en) | Control method and system for critical dimension (cd) | |
JP2014229675A (ja) | 重ね合わせ補正システム | |
Yahiro et al. | High-order field distortion correction using standalone alignment technology with modeling and sampling optimization |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220427 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230411 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230630 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230912 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230928 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7359899 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |