[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2022170949A - 制御装置およびデータ書き換え方法 - Google Patents

制御装置およびデータ書き換え方法 Download PDF

Info

Publication number
JP2022170949A
JP2022170949A JP2021077253A JP2021077253A JP2022170949A JP 2022170949 A JP2022170949 A JP 2022170949A JP 2021077253 A JP2021077253 A JP 2021077253A JP 2021077253 A JP2021077253 A JP 2021077253A JP 2022170949 A JP2022170949 A JP 2022170949A
Authority
JP
Japan
Prior art keywords
controller
data
ram
control device
existing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2021077253A
Other languages
English (en)
Inventor
裕紀 養畑
Hironori Yohata
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Ten Ltd
Original Assignee
Denso Ten Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Ten Ltd filed Critical Denso Ten Ltd
Priority to JP2021077253A priority Critical patent/JP2022170949A/ja
Publication of JP2022170949A publication Critical patent/JP2022170949A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Stored Programmes (AREA)

Abstract

Figure 2022170949000001
【課題】複数のコントローラを備える制御装置において、少なくとも1つのコントローラのRAM容量を小さく抑えつつ、各コントローラにおいて差分リプログラミングを適切に行うことができる技術を提供する。
【解決手段】制御装置は、第1RAMを有する第1コントローラと、前記第1コントローラと通信可能に設けられる第2コントローラと、を備える。前記第2コントローラは、前記第1RAMよりも容量が小さい第2RAMと、電気的にデータの書き換えが可能な不揮発性メモリと、を有する。制御装置の外部から前記不揮発性メモリに格納される既存データの書き換えに必要な差分データが前記第1コントローラに送信された場合に、前記既存データと前記差分データとを用いて生成する新データの生成領域に前記第1RAMが使用される。
【選択図】図1

Description

本発明は、制御装置およびデータ書き換え方法に関する。
車両に搭載されるマイコンの不揮発性メモリには、当該マイコン製品本来の機能を発揮させるための製品用ソフトウェア(以下、製品ソフトと記載する)と、製品ソフトを書き換えるためのリプログラミングソフトウェア(以下、リプロソフトと記載する)とが格納されている。製品ソフトの更新(リプログラミング)は、車両外部の書き換え装置とマイコンとを接続して、リプロソフトを実行することにより行われる。
従来、メインマイコンとサブマイコンとを備える電子制御装置(ECU:Electronic Control Unit)が知られている。このような電子制御装置においては、メインマイコンのみが書き換え装置と接続され、メインマイコンを経由してサブマイコンの製品ソフトの更新が行われることがある(例えば特許文献1参照)。
また、従来、製品ソフトの更新時間を短縮するため、不揮発性メモリに既に格納されている製品ソフト(以下、既存ソフトと記載する)と更新用の製品ソフトとの差分データを書き換え装置からマイコンに送信して、製品ソフトの更新を行う差分リプログラミング(以下、差分リプロと記載する)が知られている。差分リプロでは、マイコンの内部で既存ソフトと差分データとに基づいて書き換えソフトが生成される。そして、不揮発性メモリに格納される既存ソフトを消去してから、生成した書き換えソフトの不揮発性メモリへの書き込みが行われる。
特開2016-12220号公報
ところで、差分リプロでは、既存ソフトと差分データとに基づいて生成される書き換えソフトを、マイコンのRAM(Random Access Memory)に一時的に保管する必要がある。メインマイコンとサブマイコンとを備える電子制御装置では、メインマイコンに比べてサブマイコンのスペックが低く、サブマイコンのRAMの容量が少ないことがある。このような構成では、サブマイコンにおいて、容量不足により書き換えソフトをRAMで一時的に保管することができず、差分リプロを行うことができないといった事態が生じ得る。
本発明は、上記の点に鑑み、複数のコントローラを備える制御装置において、少なくとも1つのコントローラのRAM容量を小さく抑えつつ、各コントローラにおいて差分リプロを適切に行うことができる技術を提供することを目的とする。
上記目的を達成するために本発明の制御装置は、第1RAMを有する第1コントローラと、前記第1コントローラと通信可能に設けられる第2コントローラと、を備える制御装置であって、前記第2コントローラは、前記第1RAMよりも容量が小さい第2RAMと、電気的にデータの書き換えが可能な不揮発性メモリと、を有し、自装置の外部から前記不揮発性メモリに格納される既存データの書き換えに必要な差分データが前記第1コントローラに送信された場合に、前記既存データと前記差分データとを用いて生成する新データの生成領域に前記第1RAMを使用する構成(第1の構成)となっている。
上記第1の構成の制御装置において、前記第1コントローラは、前記外部から前記差分データを受信した場合に前記第2コントローラに前記既存データの送信を要求するとともに、生成した前記新データを前記第2コントローラに送信し、前記第2コントローラは、前記不揮発性メモリにおける前記既存データの消去後に前記新データを前記不揮発性メモリに書き込む構成(第2の構成)であることが好ましい。
上記第1又は第2の構成の制御装置において、前記第1RAMを用いた前記新データの生成処理と、前記不揮発性メモリにおける前記既存データの消去処理とが並行して行われる構成(第3の構成)であることが好ましい。
上記第1から第3のいずれかの構成の制御装置において、前記第1コントローラと前記第2コントローラとの間の通信速度は、前記外部と前記第1コントローラとの間の通信速度に比べて高速である構成(第4の構成)であることが好ましい。
また、上記目的を達成するために本発明のデータ書き換え方法は、第1RAMを有する第1コントローラと、前記第1RAMより容量の小さい第2RAMを有する第2コントローラとを備える制御装置において、前記第2コントローラの不揮発メモリに格納される既存データを書き換える方法であって、前記第1コントローラが前記既存データの書き換えに必要な差分データを外部から受信するステップと、前記第2コントローラから前記第1コントローラに前記既存データが送信されるステップと、前記第1RAMを生成領域として前記既存データと前記差分データとを基に新データが生成されるステップと、前記第1コントローラから前記第2コントローラへ送信された前記新データが、前記不揮発性メモリにおける前記既存データの消去後に前記不揮発性メモリに書き込まれるステップと、を備える構成(第5の構成)になっている。
本発明によれば、複数のコントローラを備える制御装置において、少なくとも1つのコントローラのRAM容量を小さく抑えつつ、各コントローラにおいて差分リプロを適切に行うことができる。
データ書き換えシステムの構成を示すブロック図 第1コントローラが有する製品ソフトに対して実行される差分リプロの流れを説明するための第1模式図 第1コントローラが有する製品ソフトに対して実行される差分リプロの流れを説明するための第2模式図 第1コントローラが有する製品ソフトに対して実行される差分リプロの流れを説明するための第3模式図 第2コントローラが有する製品ソフトに対して実行される差分リプロの流れを示すフローチャート 第2コントローラが有する製品ソフトに対して実行される差分リプロの流れを説明するための第1模式図 第2コントローラが有する製品ソフトに対して実行される差分リプロの流れを説明するための第2模式図 第2コントローラが有する製品ソフトに対して実行される差分リプロの流れを説明するための第3模式図
以下、本発明の例示的な実施形態について、図面を参照しながら詳細に説明する。なお、本明細書では、プログラムの書き換えのことをリプログラミングと表現することがある。また、リプログラミングのことをリプロと省略することがある。
<1.データ書き換えシステム>
図1は、本発明の実施形態に係るデータ書き換えシステム100の構成を示すブロック図である。図1に示すように、データ書き換えシステム100は、制御装置1と書き換え装置2とを備える。
本実施形態では、制御装置1は、車両に搭載される電子制御装置(ECU)である。ただし、制御装置1は、車両に搭載される電子制御装置以外の制御装置であってもよい。例えば、制御装置1は、船舶や航空機等の車両以外の移動体に搭載される電子制御装置であってもよい。書き換え装置2は、制御装置1の外部に設けられる。書き換え装置2は、例えばパーソナルコンピュータによって構成され、制御装置1が有するプログラムの書き換えを行うリプログラミングツールとしての機能を備える。
制御装置1と書き換え装置2とは、通信可能に接続される。本実施形態では、制御装置1と書き換え装置2との通信には、CAN(Controller Area Network)通信が利用される。書き換え装置2は、例えば、車両の工場やディーラ等で制御装置1が有するプログラムを書き換える際に使用される。すなわち、書き換え装置2は、制御装置1と常時接続されているわけではなく、リプログラミングが必要な場合に制御装置1に接続される。
なお、書き換え装置2により書き換えが行われるプログラムは、例えば、制御装置1が各種の制御を実行するために使用する制御プログラムである。当該制御プログラムは、上述の製品ソフトに該当する。また、書き換え装置2を利用したプログラム(製品ソフト)の更新時において、プログラムは、コンピュータで処理する情報と定義されるデータの一種に含まれる。
<2.制御装置>
(2-1.構成)
図1に示すように、制御装置1は、第1コントローラ11と第2コントローラ12とを備える。本実施形態では、第1コントローラ11および第2コントローラ12は、いずれもマイコン(マイクロコントローラ)である。詳細には、第1コントローラ11はメインマイコンであり、第2コントローラ12はサブマイコンである。メインマイコンは、サブマイコンよりもスペックが高い。
第1コントローラ11は、第1演算処理部111と、第1RAM112と、第1不揮発性メモリ113とを有する。これらの構成要素は、第1コントローラ11内において、不図示のバスを介して適宜接続されている。本実施形態では、第1演算処理部111は、CPU(Central Processing Unit)により構成される。第1RAM112は、詳細を後述する差分リプロを行うために必要となる容量よりも大きな容量を有する。すなわち、第1コントローラ11は、差分リプロを実行可能である。
第1不揮発性メモリ113は、電気的にデータの書き換えが可能なメモリである。本実施形態では、第1不揮発性メモリ113は、フラッシュメモリにより構成される。詳細には、第1不揮発性メモリ113は、NAND型フラッシュメモリにより構成される。第1不揮発性メモリ113には、第1コントローラ11用の製品ソフト113aおよびリプロソフト113bが格納されている。
第1コントローラ11においては、第1演算処理部111が、第1RAM112を作業領域として利用しつつ、第1不揮発性メモリ113に予め記憶された制御プログラム(製品ソフト113a)にしたがった演算処理を実行することにより、各種の機能が実現される。第1コントローラ11は、制御装置1に書き換え装置2が接続されている場合、CANを利用して書き換え装置2と通信を行うことができる。
第2コントローラ12は、第2演算処理部121と、第2RAM122と、第2不揮発性メモリ123とを有する。これらの構成要素は、第2コントローラ12内において、不図示のバスを介して適宜接続されている。本実施形態では、第2演算処理部121は、CPU(Central Processing Unit)により構成される。第2RAM122は、第1RAM112よりも容量が小さい。詳細には、第2RAM122の容量は、第2コントローラ12が単独で差分リプロを行うために必要な容量よりも小さい。すなわち、第2コントローラ12は、単独で差分リプロを実行することができない。
第2不揮発性メモリ123は、電気的にデータの書き換えが可能なメモリである。すなわち、第2コントローラ12は、電気的にデータの書き換え可能な不揮発性メモリ123を有する。本実施形態では、第2不揮発性メモリ123は、フラッシュメモリにより構成される。詳細には、第2不揮発性メモリ123は、NAND型フラッシュメモリにより構成される。第2不揮発性メモリ123には、第2コントローラ12用の製品ソフト123aおよびリプロソフト123bが格納されている。
第2コントローラ12においては、第2演算処理部121が、第2RAM122を作業領域として利用しつつ、第2不揮発性メモリ123に予め記憶された制御プログラム(製品ソフト123a)にしたがった演算処理を実行することにより、各種の機能が実現される。
第2コントローラ12は、第1コントローラ11と通信可能に設けられる。詳細には、第1演算処理部111と第2演算処理部121とが通信可能に設けられる。第1演算処理部111と第2演算処理部121との間の通信(CPU間通信)は、例えばシリアル通信である。シリアル通信は、例えばSPI(Serial Peripheral Interface)通信であってよい。
本実施形態では、第1コントローラ11と第2コントローラ12との間の通信速度は、書き換え装置2(外部)と第1コントローラ11との間の通信速度に比べて高速である。第1コントローラ11と第2コントローラ12との間の通信速度は、書き換え装置2(外部)と第1コントローラ11との間の通信速度の2倍以上であることが好ましい。第1コントローラ11と第2コントローラ12との間の通信(SPI通信)の速度は、例えば2Mbpsである。書き換え装置2と第1コントローラ11との間の通信(CAN通信)の速度は、例えば500kbpsである。
なお、本実施形態では、第2コントローラ12は、制御装置1に書き換え装置2が接続されている場合、書き換え装置2とCAN通信を行うことができる第1コントローラ11を介して書き換え装置2と通信を行う。換言すると、書き換え装置2は、第1コントローラ11とだけCAN通信を行い、第2コントローラ12とはCAN通信は行わない。
(2-2.第1コントローラが有する製品ソフトの差分リプロ)
次に、第1コントローラ11が有する製品ソフト113aのリプログラミングについて説明する。当該リプログラミングには、差分リプロが利用される。当該差分リプロは、制御装置1と書き換え装置2とを接続して、第1不揮発性メモリ113に格納されるリプロソフト113bを用いて実行される。
なお、本実施形態では、制御装置1が第1コントローラ11と第2コントローラ12とを含む。このために、書き換え装置2は、いずれのコントローラ11、12を対象としたリプロ処理であるかを信号によって予め制御装置1に送信する。すなわち、制御装置1は、いずれのコントローラ11、12を対象としたリプロ処理であるかを認識することができる。以下、制御装置1が、第1コントローラ11が有する製品ソフト113aを対象としたリプロ処理であると認識していることを前提として、第1コントローラ11が有する製品ソフト113aの差分リプロについて説明する。
図2A、図2B、および、図2Cは、第1コントローラ11が有する製品ソフト113aに対して実行される差分リプロの流れを説明するための模式図である。図2A、図2B、および、図2Cに示すように、差分リプロにおいては、製品ソフト113aの書き換えがブロック(一塊のデータ)単位で進められる。当該ブロックがどの程度のサイズであるかは、制御装置1の仕様により適宜決められる。例えば、1ブロックのサイズは32kByte等である。
なお、図2A、図2B、および、図2Cにおいては、既に第1不揮発性メモリ113に記憶されている既存の製品ソフト113aを構成する複数のブロックを区別し易いように、便宜的に、各ブロックに対して、第1ブロック、第2ブロック、・・・、第nブロックといった名前を付けている。ブロックの数はn個であり、nは1以上の任意の整数である。また、既存の製品ソフト113aを構成する各ブロック(一塊のデータ)について、先のブロック名を利用して、例えば「既存データ(第nブロック)」といった表記を行っている。
図2Aに示すように、まず、書き換え装置2から差分データが送信される。ここで、差分データは、第1コントローラ11が有する既存の製品ソフト113a(既存プログラム)の書き換えのために新しく準備されたプログラムと、第1コントローラ11が有する既存の製品ソフト113a(既存プログラム)との差分データである。本実施形態においては、差分データもブロック単位となっている。差分データがいずれのブロックの差分データであるかを示す情報が、例えばヘッダ情報として差分データに含まれる構成としてよい。
なお、差分データは、書き換え装置2から1ブロック分ずつ送信される構成であってよい。ただし、書き換え装置2から、複数ブロック分の差分データが纏めて送信されてもよい。また、既存の製品ソフト113aを構成するブロックの中には、書き換えの必要がないブロックも存在し得る。このようなブロックについては、書き換え装置2から差分データが送信されない構成とすることが好ましい。これにより、リプロ時間の短縮を図ることができる。
既存データとの書き換え用の差分データが複数ブロック分存在する場合、1ブロック分ずつ、図2A、図2B、および、図2Cに示す処理が行われる。各ブロックについて、図2A、図2B、図2Cの順で処理が行われる。書き換えの必要な全てのブロックについて処理が完了するまで、図2A~図2Cに示す処理が繰り返される。
図2Aでは、詳細には、第1コントローラ11において第1ブロック用の差分データ(差分データ(第1ブロック))が受信され、既存データ(第1ブロック)が書き換えの対象となっている。第1不揮発性メモリ113に格納される既存データ(第1ブロック)が読み出され、当該既存データ(第1ブロック)と、差分データ(第1ブロック)とに基づいて、第1RAM112を生成領域として新データ(第1ブロック)が生成される。新データ(第1ブロック)は、差分データ(第1ブロック)を用いて既存データ(第1ブロック)の書き換え必要箇所を書き換えたデータである。
図2Bに示すように、新データ(第1ブロック)が生成されると、第1不揮発性メモリ113に格納される既存データ(第1ブロック)が消去される。なお、既存データ(第1ブロック)の消去は、新データ(第1ブロック)を生成する必要があるために、新データの生成が完了するまで消去できない。既存データ(第1ブロック)の消去が完了すると、図2Cに示すように、第1RAM112上に生成された新データ(第1ブロック)が第1不揮発性メモリ113に書き込まれる。これにより、1ブロック分のデータの書き換えが完了する。書き換えが必要な全てのブロックに対して以上の処理が繰り返され、リプロ処理が完了する。
(2-3.第2コントローラが有する製品ソフトの差分リプロ)
次に、第2コントローラ12が有する製品ソフト123aのリプログラミングについて説明する。当該リプログラミングには、第1コントローラ11の場合と同様に、差分リプロが利用される。当該差分リプロは、制御装置1と書き換え装置2とを接続し、第1コントローラ11の機能を利用しつつ、第2不揮発性メモリ123に格納されるリプロソフト123bを用いて実行される。
上述のように、本実施形態では、第2RAM122の容量が小さく、第2コントローラ12は、自身が有する製品ソフト123aのリプログラミングのために、単独で差分リプロを行うことができない。このために、第2コントローラ12が有する製品ソフト123aの差分リプロに、第1コントローラ11が有する第1RAM112が利用される構成となっている。以下では、制御装置1が、第2コントローラ12が有する製品ソフト123aを対象としたリプロ処理であると認識していることを前提として、第2コントローラ12が有する製品ソフト123aの差分リプロについて説明する。
図3は、第2コントローラ12が有する製品ソフト123aに対して実行される差分リプロの流れを示すフローチャートである。当該差分リプロにおいても、第1コントローラ11が有する製品ソフト113aの差分リプロの場合と同様に、製品ソフト123aの書き換えはブロック(一塊のデータ)単位で進められる。図3は、詳細には、1ブロック分の書き換え処理の流れを示すフローチャートである。
図4A、図4B、および、図4Cは、第2コントローラ12が有する製品ソフト123aに対して実行される差分リプロの流れを説明するための模式図である。図4A、図4B、および、図4Cにおいては、既に第2不揮発性メモリ123に記憶されている既存の製品ソフト123aを構成する複数のブロックを区別し易いように、便宜的に、各ブロックに対して、第1ブロック、第2ブロック、・・・、第nブロックといった名前を付けている。ブロックの数はn個であり、nは1以上の任意の整数である。また、既存の製品ソフト123aを構成する各ブロック(一塊のデータ)について、先のブロック名を利用して、例えば「既存データ(第nブロック)」といった表記を行っている。
図3に示すように、まず、第1コントローラ11が、既存データの書き換えに必要な差分データを書き換え装置2(外部)から受信する(ステップS1)。ここで、差分データは、第2コントローラ12が有する既存の製品ソフト123a(既存プログラム)の書き換えのために新しく準備されたプログラムと、第2コントローラ12が有する既存の製品ソフト123a(既存プログラム)との差分データである。詳細には、ステップS1における差分データは、1ブロック分の差分データである。なお、第1コントローラ11における差分リプロの場合と同様に、第1コントローラ11は複数ブロック分の差分データを纏めて受信してもよい。ただし、この場合でも、ブロック単位で図3に示す処理が行われる。
なお、図4Aに示す例では、第1コントローラ11が、第2不揮発性メモリ123に既に格納されている製品ソフト123aを構成する既存データ(第1ブロック)の書き換えに必要な第1ブロック用の差分データ(差分データ(第1ブロック))を受信している。
差分データを受信すると、第1コントローラ11は、第2コントローラ12に対して第2不揮発性メモリ123に格納される既存データの送信を要求する(ステップS2)。詳細には、第1コントローラ11は、既存の製品ソフト123aを構成する複数ブロックのうち、受信した差分データのブロックと対応するブロック(1ブロック分)の既存データの送信を要求する。
第1コントローラ11の要求により、第2コントローラ12から第1コントローラ11に第2不揮発性メモリ123に格納される既存データが送信される(ステップS3)。詳細には、第2コントローラ12から第1コントローラ11に、既存の製品ソフト123aを構成する複数ブロックのうち、第1コントローラ11が受信した差分データのブロックと対応するブロック(1ブロック分)の既存データが送信される。
なお、図4Aに示す例では、第1コントローラ11が受信した差分データのブロックと対応するブロックが第1ブロックであり、既存データ(第1ブロック)が、第2コントローラ12から第1コントローラ11に送信されている。
第2コントローラ12から既存データを受信すると、第1コントローラ11から第2コントローラ12に対して、先に送信した1ブロック分の既存データの消去命令が出される(ステップS4)。当該消去命令の具体例が図4Bに示されている。図4Bに示す例では、第1コントローラ11から第2コントローラ12に対して、既存データ(第1ブロック)の消去命令が出されている。
第1コントローラ11において第2コントローラ12から既存データが受信されると、第1RAM112を生成領域として既存データと差分データとを基に新データが生成される(ステップS5)。新データは、差分データ(1ブロック分)を用いて既存データ(1ブロック分)の書き換え必要箇所を書き換えたデータである。なお、既存データは、ステップS3で第2コントローラ12から送信されたデータである。また、差分データは、ステップS1で受信したデータである。本実施形態では、新データの生成開始処理は、ステップS4の消去処理の後に開始される構成となっているが、ステップS4と同時、又は、ステップS4より前に開始されてもよい。
第1コントローラ11からの消去命令を受けて、第2コントローラ12においては、ステップS3)で第1コントローラ11に送信した既存データと同じ既存データであって、第2不揮発性メモリ123に格納される既存データを消去する処理が行われる(ステップS6)。図4Bに示す例では、第2不揮発性メモリ123に格納される既存データ(第1ブロック)を消去する処理が行われている。
なお、本実施形態では、第1RAM112を用いた新データの生成処理(ステップS5)と、第2不揮発性メモリ123における既存データの消去処理(ステップS6)とが並行して行われる。このように2つの処理が並行して行われることにより、リプロ処理に要する時間の短縮を図ることができる。差分データは、圧縮されていたり、暗号化されていたりする。このために、差分データを用いて新データを生成する処理には、解凍処理や複合化処理等が必要となる。この結果、新データの生成処理には、或る程度の時間を要する。また、消去処理もブロック単位で消去するために或る程度の時間を要する。このために、これら2つの処理を並行して行うことにより、リプロ処理の処理時間の短縮を効果的に図ることができる。
また、本実施形態では、第2コントローラ12は、第1コントローラ11からの命令を待って既存データの消去処理を行う構成としているが、これに限定されない。例えば、第2コントローラ12は、新データの生成のための既存データを第1コントローラ11に送信した時点(ステップS3の処理が完了した時点)で、当該既存データの消去処理を開始してもよい。
第1コントローラ11において新データが生成されると、第1コントローラ11から第2コントローラ12へ新データが送信される(ステップS7)。第1コントローラ11から第2コントローラ12に送信された新データは、第2不揮発性メモリ123における既存データの消去後(ステップS6の処理後)に第2不揮発性メモリ123に書き込まれる(ステップS8)。これにより、1ブロック分のデータの書き換えが完了する。書き換えが必要な全てのブロックに対して以上に説明したステップS1からステップS8の処理が繰り返され、リプロ処理が完了する。
なお、図4Cに示す例では、第1コントローラ11で生成された新データ(第1ブロック)が、既存データ(第1ブロック)に替わるデータとして、第2不揮発性メモリ123に書き込まれている。
以上の説明からわかるように、制御装置1においては、自装置1の外部(書き換え装置2)から第2不揮発性メモリ123に格納される既存データの書き換えに必要な差分データが第1コントローラ11に送信された場合に、前記既存データと前記差分データとを用いて生成する新データの生成領域に第1RAM112を使用する。このように構成することにより、第2コントローラ12の第2RAM122の容量を小さくしつつ、第2コントローラ12が有する製品ソフト123aについても差分リプロを行うことができる。すなわち、第2コントローラ12を安価としつつ、第1コントローラ11が有する製品ソフト113aと第2コントローラ12が有する製品ソフト123aとの両方について差分リプロを行うことができる。
詳細には、第1コントローラ11は、外部(書き換え装置2)から差分データを受信した場合に第2コントローラ12に既存データの送信を要求するとともに、生成した新データを第2コントローラ12に送信する。第2コントローラ12は、第2不揮発性メモリ123における既存データの消去後に新データを第2不揮発性メモリ123に書き込む。このような構成することにより、第2コントローラ12が有する製品ソフト123aについて、第1コントローラ11を利用して効率良く差分リプロを行うことができる。
また、上述のように、本実施形態では、第1コントローラ11と第2コントローラ12との間の通信速度が、外部(書き換え装置2)と第1コントローラ11との間の通信速度に比べて高速である。このために、第2コントローラ12が有する製品ソフト123aのリプログラミングを第1コントローラ11の第1RAM112を利用して差分リプロを行う構成としているにもかかわらず、全てのデータを消去後に新たなデータを書き込む全リプロを行う場合に比べて、リプロ処理を短時間で完了することができる。
<4.留意事項等>
本明細書中に開示されている種々の技術的特徴は、上記実施形態のほか、その技術的創作の主旨を逸脱しない範囲で種々の変更を加えることが可能である。すなわち、上記実施形態は、全ての点で例示であって、制限的なものではないと考えられるべきであり、本発明の技術的範囲は、上記実施形態の説明ではなく、特許請求の範囲によって示されるものであり、特許請求の範囲と均等の意味及び範囲内に属する全ての変更が含まれると理解されるべきである。また、本明細書中に示される複数の実施形態及び変形例は可能な範囲で適宜組み合わせて実施されてよい。
以上においては、第1コントローラ11に対して1つの第2コントローラ12のみが通信可能に接続される構成としたが、これは例示である。本発明は、第1コントローラ11に対して、複数の第2コントローラ12が通信可能に接続される構成にも適用できる。このような構成でも、各第2コント―ラ12が有する既存プログラムのリプロ処理を行うに際して、第1RAM112を利用した差分リプロを行うことができる。
また、本発明は、第1コントローラ11に対して通信可能に接続される第2コントローラ12に対して、更に通信可能に第3コントローラが接続される構成にも適用可能である。この構成において、第3コントローラが有する既存プログラムのリプロ処理を行うに際して、第1RAM112を利用する構成としたり、第2RAM122を利用する構成としたりしてよい。後者の場合、第2RAM122は、差分リプロを行うことができる容量とされる必要がある。
1・・・制御装置
2・・・書き換え装置(外部)
11・・・第1コントローラ
12・・・第2コントローラ
112・・・第1RAM
122・・・第2RAM
123・・・第2不揮発性メモリ(不揮発性メモリ)

Claims (5)

  1. 第1RAMを有する第1コントローラと、
    前記第1コントローラと通信可能に設けられる第2コントローラと、
    を備える制御装置であって、
    前記第2コントローラは、
    前記第1RAMよりも容量が小さい第2RAMと、
    電気的にデータの書き換えが可能な不揮発性メモリと、
    を有し、
    自装置の外部から前記不揮発性メモリに格納される既存データの書き換えに必要な差分データが前記第1コントローラに送信された場合に、前記既存データと前記差分データとを用いて生成する新データの生成領域に前記第1RAMを使用する、制御装置。
  2. 前記第1コントローラは、前記外部から前記差分データを受信した場合に前記第2コントローラに前記既存データの送信を要求するとともに、生成した前記新データを前記第2コントローラに送信し、
    前記第2コントローラは、前記不揮発性メモリにおける前記既存データの消去後に前記新データを前記不揮発性メモリに書き込む、請求項1に記載の制御装置。
  3. 前記第1RAMを用いた前記新データの生成処理と、前記不揮発性メモリにおける前記既存データの消去処理とが並行して行われる、請求項1又は2に記載の制御装置。
  4. 前記第1コントローラと前記第2コントローラとの間の通信速度は、前記外部と前記第1コントローラとの間の通信速度に比べて高速である、請求項1から3のいずれか1項に記載の制御装置。
  5. 第1RAMを有する第1コントローラと、前記第1RAMより容量の小さい第2RAMを有する第2コントローラとを備える制御装置において、前記第2コントローラの不揮発メモリに格納される既存データを書き換える方法であって、
    前記第1コントローラが前記既存データの書き換えに必要な差分データを外部から受信するステップと、
    前記第2コントローラから前記第1コントローラに前記既存データが送信されるステップと、
    前記第1RAMを生成領域として前記既存データと前記差分データとを基に新データが生成されるステップと、
    前記第1コントローラから前記第2コントローラへ送信された前記新データが、前記不揮発性メモリにおける前記既存データの消去後に前記不揮発性メモリに書き込まれるステップと、
    を備える、データ書き換え方法。
JP2021077253A 2021-04-30 2021-04-30 制御装置およびデータ書き換え方法 Pending JP2022170949A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2021077253A JP2022170949A (ja) 2021-04-30 2021-04-30 制御装置およびデータ書き換え方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2021077253A JP2022170949A (ja) 2021-04-30 2021-04-30 制御装置およびデータ書き換え方法

Publications (1)

Publication Number Publication Date
JP2022170949A true JP2022170949A (ja) 2022-11-11

Family

ID=83946382

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2021077253A Pending JP2022170949A (ja) 2021-04-30 2021-04-30 制御装置およびデータ書き換え方法

Country Status (1)

Country Link
JP (1) JP2022170949A (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002259148A (ja) * 2001-02-28 2002-09-13 Star Micronics Co Ltd プログラマブルromのデータ書換方法およびデータ書換装置
WO2010071020A1 (ja) * 2008-12-18 2010-06-24 富士通テン株式会社 情報処理装置、プログラム更新方法および情報処理システム
JP2019003625A (ja) * 2017-06-19 2019-01-10 クラリオン株式会社 電子機器及びプログラム更新方法
JP2019105946A (ja) * 2017-12-11 2019-06-27 株式会社オートネットワーク技術研究所 車載更新装置、プログラム及びプログラム又はデータの更新方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002259148A (ja) * 2001-02-28 2002-09-13 Star Micronics Co Ltd プログラマブルromのデータ書換方法およびデータ書換装置
WO2010071020A1 (ja) * 2008-12-18 2010-06-24 富士通テン株式会社 情報処理装置、プログラム更新方法および情報処理システム
JP2019003625A (ja) * 2017-06-19 2019-01-10 クラリオン株式会社 電子機器及びプログラム更新方法
JP2019105946A (ja) * 2017-12-11 2019-06-27 株式会社オートネットワーク技術研究所 車載更新装置、プログラム及びプログラム又はデータの更新方法

Similar Documents

Publication Publication Date Title
JP7071574B2 (ja) ゲートウェイ装置、車載ネットワークシステム及びファームウェア更新方法
CN107077396B (zh) 车载控制装置、程序写入装置、程序生成装置以及方法
JP2022093680A (ja) ゲートウェイ装置、車載ネットワークシステム及びファームウェア更新方法
CN114911415B (zh) 电子控制单元、方法以及存储介质
CN110825403A (zh) 一种汽车电子控制单元ecu刷写的方法及系统
CN103176906B (zh) 汽车用电子控制装置及数据的写入方法
KR102705918B1 (ko) Ota 마스터, 센터, 시스템, 갱신 방법, 비일시적 기억 매체 및 차량
CN115454462A (zh) Ota管理器、系统、方法、非暂时性存储介质以及车辆
JP2013069005A (ja) 自動車用電子制御装置
CN115509565A (zh) Ota管理器、系统、方法、非暂时性存储介质以及车辆
CN115202682A (zh) Ota管理器及中心、更新控制方法、非暂时性存储介质
US11263001B2 (en) Car onboard control device and program updating software
JP4654750B2 (ja) 自動車用制御システム
US20220405083A1 (en) Ota master, system, method, non-transitory storage medium, and vehicle
JP2019109745A (ja) 自動車用電子制御装置
JP2020154438A (ja) 電子制御装置及び制御データの設定方法
CN115514742A (zh) Ota管理器、中心、系统、方法、非暂时性存储介质
CN115509566A (zh) Ota管理器、系统、方法、非暂时性存储介质以及车辆
JP2022170949A (ja) 制御装置およびデータ書き換え方法
WO2014148208A1 (ja) 電子制御装置及びデータ書換え方法
JP5945044B2 (ja) 自動車用電子制御装置、自動車用電子制御装置の書込みシステム、及び車両制御の制御プログラムの書込み方法
US20220405082A1 (en) Center, ota master, system, method, non-transitory storage medium, and vehicle
JP2018160208A (ja) 車載制御装置、及び、プログラム更新ソフトウェア
JP2022109039A (ja) センタ、更新管理方法及び更新管理プログラム
WO2023175752A1 (ja) 車載プログラム更新システム、車載プログラム更新方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20240131

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20240925

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20241015

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20250311