JP2020178002A - 半導体装置、および半導体装置の製造方法 - Google Patents
半導体装置、および半導体装置の製造方法 Download PDFInfo
- Publication number
- JP2020178002A JP2020178002A JP2019078505A JP2019078505A JP2020178002A JP 2020178002 A JP2020178002 A JP 2020178002A JP 2019078505 A JP2019078505 A JP 2019078505A JP 2019078505 A JP2019078505 A JP 2019078505A JP 2020178002 A JP2020178002 A JP 2020178002A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- wirings
- wiring
- insulating film
- thickness direction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 138
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 31
- 239000000463 material Substances 0.000 claims description 32
- 229920005989 resin Polymers 0.000 claims description 23
- 239000011347 resin Substances 0.000 claims description 23
- 238000007789 sealing Methods 0.000 claims description 20
- 238000000034 method Methods 0.000 claims description 12
- 230000002093 peripheral effect Effects 0.000 claims description 12
- 239000011810 insulating material Substances 0.000 claims description 8
- 238000005304 joining Methods 0.000 claims description 6
- 239000013078 crystal Substances 0.000 claims description 5
- 238000005530 etching Methods 0.000 claims description 5
- 238000007747 plating Methods 0.000 description 17
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 13
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 7
- 230000004888 barrier function Effects 0.000 description 6
- 239000010949 copper Substances 0.000 description 6
- 238000001459 lithography Methods 0.000 description 6
- 229910052759 nickel Inorganic materials 0.000 description 6
- 238000000059 patterning Methods 0.000 description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 5
- 229910045601 alloy Inorganic materials 0.000 description 5
- 239000000956 alloy Substances 0.000 description 5
- 229910052802 copper Inorganic materials 0.000 description 5
- 239000010931 gold Substances 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- 238000005520 cutting process Methods 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 238000009713 electroplating Methods 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910052763 palladium Inorganic materials 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- 239000004642 Polyimide Substances 0.000 description 2
- QAOWNCQODCNURD-UHFFFAOYSA-N Sulfuric acid Chemical compound OS(O)(=O)=O QAOWNCQODCNURD-UHFFFAOYSA-N 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- MHAJPDPJQMAIIY-UHFFFAOYSA-N Hydrogen peroxide Chemical compound OO MHAJPDPJQMAIIY-UHFFFAOYSA-N 0.000 description 1
- KWYUFKZDYYNOTN-UHFFFAOYSA-M Potassium hydroxide Chemical compound [OH-].[K+] KWYUFKZDYYNOTN-UHFFFAOYSA-M 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- QCEUXSAXTBNJGO-UHFFFAOYSA-N [Ag].[Sn] Chemical compound [Ag].[Sn] QCEUXSAXTBNJGO-UHFFFAOYSA-N 0.000 description 1
- GVFOJDIFWSDNOY-UHFFFAOYSA-N antimony tin Chemical compound [Sn].[Sb] GVFOJDIFWSDNOY-UHFFFAOYSA-N 0.000 description 1
- 239000007864 aqueous solution Substances 0.000 description 1
- 238000000748 compression moulding Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000007772 electroless plating Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 239000011259 mixed solution Substances 0.000 description 1
- QPJSUIGXIBEQAC-UHFFFAOYSA-N n-(2,4-dichloro-5-propan-2-yloxyphenyl)acetamide Chemical compound CC(C)OC1=CC(NC(C)=O)=C(Cl)C=C1Cl QPJSUIGXIBEQAC-UHFFFAOYSA-N 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
Images
Landscapes
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
Description
10:絶縁膜
101:主面
102:実装面
103:周縁
11:堰部
111:延在区間
111A:第1区間
111B:第2区間
112:頂面
113:側面
12:開口
13:ダミー開口
20:配線
201:下地層
202:めっき層
21:第1配線
22:第2配線
221:頂部
222:側部
29:接合層
30:半導体素子
301:第1素子
302:第2素子
31:裏面
32:電極
40:封止樹脂
51:端子
511:第1端子
512:第2端子
52:ダミー端子
80:基材
801:基面
802:裏面
803:突条
81:絶縁膜
811:主面
812:堰部
813:開口
821:下地層
822:めっき層
83:封止樹脂
89:マスク層
891:開口
α:角
CL:切断線
z:厚さ方向
x:第1方向
y:第2方向
Claims (17)
- 厚さ方向を向く主面を有する絶縁膜と、
前記絶縁膜に配置された複数の配線と、
前記複数の配線に接合された複数の半導体素子と、を備え、
前記絶縁膜は、前記厚さ方向において前記主面から離れる向きに突出し、かつ所定の方向に延びる延在区間を含む堰部をさらに有し、
前記複数の配線の各々は、前記主面に配置された第1配線と、前記第1配線につながり、かつ前記堰部に配置された第2配線と、を有し、
前記複数の半導体素子は、前記複数の配線の前記第1配線に接合された第1素子と、前記複数の配線の前記第2配線に接合された第2素子と、を含み、
前記厚さ方向に沿って視て、前記第2素子は、前記第1素子の少なくとも一部と重なっていることを特徴とする、半導体装置。 - 前記複数の半導体素子の各々は、前記主面に対向する裏面と、前記裏面に設けられた複数の電極と、を有し、
前記複数の電極が、前記複数の配線に接合されている、請求項1に記載の半導体装置。 - 前記堰部の前記延在区間は、前記厚さ方向において前記主面から離れて位置する頂面を有し、
前記第2配線は、前記頂面に配置された頂部を有し、
前記第2素子の前記複数の電極が、前記複数の配線の前記第2配線の前記頂部に接合されている、請求項2に記載の半導体装置。 - 前記堰部の前記延在区間は、前記主面と前記頂面とにつながる一対の側面をさらに有し、
前記一対の側面の各々は、前記主面に対して傾斜している、請求項3に記載の半導体装置。 - 前記主面と、前記一対の側面の各々と、のなす2つの角は、ともに鈍角である、請求項4に記載の半導体装置。
- 前記主面と、前記一対の側面の各々と、のなす2つの角の大きさは、ともに同一である、請求項5に記載の半導体装置。
- 前記第1素子は、前記絶縁膜において前記堰部よりも内方に位置する、請求項5または6に記載の半導体装置。
- 前記第1素子は、前記複数の配線の前記第1配線のいずれかを跨いでいる、請求項7に記載の半導体装置。
- 前記堰部は、前記厚さ方向に沿って視て枠状であり、
前記第1素子は、前記堰部に囲まれている、請求項7または8に記載の半導体装置。 - 前記頂面の外縁は、前記厚さ方向に沿って視て矩形状であり、
前記厚さ方向に沿って視て、前記第2素子は、前記第1素子の全部と重なっている、請求項9に記載の半導体装置。 - 前記主面および前記堰部に接する封止樹脂をさらに備え、
前記複数の配線、および前記複数の半導体素子は、前記封止樹脂に覆われている、請求項7ないし10のいずれかに記載の半導体装置。 - 前記絶縁膜は、前記厚さ方向に貫通し、かつ前記複数の配線の前記第1配線のいずれかの一部が埋め込まれた複数の開口をさらに有し、
前記複数の開口に埋め込まれた前記複数の配線の前記第1配線の一部に個別につながる複数の端子をさらに備える、請求項11に記載の半導体装置。 - 前記複数の端子は、前記絶縁膜において前記堰部よりも外方に位置する複数の第1端子と、前記絶縁膜において前記堰部よりも内方に位置する複数の第2端子と、を含み、
前記厚さ方向に沿って視て、前記複数の第1端子は、前記絶縁膜の周縁に沿って配列されている、請求項12に記載の半導体装置。 - 前記厚さ方向に沿って視て、前記複数の第1端子は、前記絶縁膜において前記周縁よりも内方に位置する、請求項13に記載の半導体装置。
- 前記厚さ方向に沿って視て、前記第1素子は、前記複数の第2端子のいずれかと重なっている、請求項13または14に記載の半導体装置。
- 厚さ方向を向く基面を有する基材に、前記厚さ方向において前記基面から離れる向きに突出し、かつ所定の方向に延びる区間を含む突条を形成する工程と、
前記基面と同じ側を向く主面、および前記厚さ方向において前記主面から離れる向きに突出し、かつ所定の方向に延びる区間を含む堰部を有する絶縁膜を前記基材の上に形成する工程と、
前記主面に配置された第1配線、および前記第1配線につながり、かつ前記堰部に配置された第2配線を有する複数の配線を形成する工程と、
前記複数の配線の前記第1配線に第1素子を接合する工程と、
前記複数の配線の前記第2配線に第2素子を接合する工程と、
前記絶縁膜から前記基材を剥離する工程と、を備え、
前記絶縁膜を形成する工程では、前記基面および前記突条に絶縁材料を付着させることにより前記堰部が形成されることを特徴とする、半導体装置の製造方法。 - 前記基材は、単結晶の真性半導体材料からなり、
前記突条は、異方性エッチングにより形成される、請求項16に記載の半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019078505A JP7254602B2 (ja) | 2019-04-17 | 2019-04-17 | 半導体装置、および半導体装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019078505A JP7254602B2 (ja) | 2019-04-17 | 2019-04-17 | 半導体装置、および半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2020178002A true JP2020178002A (ja) | 2020-10-29 |
JP7254602B2 JP7254602B2 (ja) | 2023-04-10 |
Family
ID=72936659
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019078505A Active JP7254602B2 (ja) | 2019-04-17 | 2019-04-17 | 半導体装置、および半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7254602B2 (ja) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000299408A (ja) * | 1999-04-15 | 2000-10-24 | Toshiba Corp | 半導体構造体および半導体装置 |
JP2006196865A (ja) * | 2004-12-15 | 2006-07-27 | Shinko Electric Ind Co Ltd | 電子部品実装構造体及びその製造方法 |
JP2016157901A (ja) * | 2015-02-26 | 2016-09-01 | ローム株式会社 | 電子装置 |
JP2018190900A (ja) * | 2017-05-10 | 2018-11-29 | ローム株式会社 | 半導体装置 |
-
2019
- 2019-04-17 JP JP2019078505A patent/JP7254602B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000299408A (ja) * | 1999-04-15 | 2000-10-24 | Toshiba Corp | 半導体構造体および半導体装置 |
JP2006196865A (ja) * | 2004-12-15 | 2006-07-27 | Shinko Electric Ind Co Ltd | 電子部品実装構造体及びその製造方法 |
JP2016157901A (ja) * | 2015-02-26 | 2016-09-01 | ローム株式会社 | 電子装置 |
JP2018190900A (ja) * | 2017-05-10 | 2018-11-29 | ローム株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
JP7254602B2 (ja) | 2023-04-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7919875B2 (en) | Semiconductor device with recess portion over pad electrode | |
US7271466B2 (en) | Semiconductor device with sidewall wiring | |
JP4413452B2 (ja) | 半導体装置およびその製造方法 | |
JP3405456B2 (ja) | 半導体装置,半導体装置の製造方法,スタック型半導体装置及びスタック型半導体装置の製造方法 | |
JP2002184904A (ja) | 半導体装置の製造方法及び半導体装置 | |
JP7012489B2 (ja) | 半導体装置 | |
KR100912427B1 (ko) | 적층 칩 패키지 및 그 제조 방법 | |
JP3457926B2 (ja) | 半導体装置およびその製造方法 | |
JP7254602B2 (ja) | 半導体装置、および半導体装置の製造方法 | |
US10930615B2 (en) | Semiconductor device and method of manufacturing semiconductor device | |
JP2004006835A (ja) | 半導体装置及びその製造方法 | |
JP2005183868A (ja) | 半導体装置およびその実装構造 | |
JP4631223B2 (ja) | 半導体実装体およびそれを用いた半導体装置 | |
JP2018088505A (ja) | 半導体装置およびその製造方法 | |
JP4593835B2 (ja) | 半導体装置およびその製造方法 | |
JP2001077142A (ja) | 半導体装置及びその製造方法 | |
JP7326115B2 (ja) | 端子、半導体装置、およびこれらの製造方法 | |
JP7245037B2 (ja) | 半導体装置 | |
US10930574B2 (en) | Semiconductor device and method for manufacturing the same | |
KR20010073946A (ko) | 딤플 방식의 측면 패드가 구비된 반도체 소자 및 그제조방법 | |
JPH1116947A (ja) | 半導体パッケージ及びその製造方法 | |
JP2023045461A (ja) | 半導体装置、および半導体装置の製造方法 | |
JP2020136628A (ja) | 半導体装置 | |
JP2007109914A (ja) | 半導体装置の製造方法 | |
JP2004281980A (ja) | 半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220323 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230208 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230322 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230329 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7254602 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |