JP2018182252A - Manufacturing method of printed wiring board - Google Patents
Manufacturing method of printed wiring board Download PDFInfo
- Publication number
- JP2018182252A JP2018182252A JP2017084449A JP2017084449A JP2018182252A JP 2018182252 A JP2018182252 A JP 2018182252A JP 2017084449 A JP2017084449 A JP 2017084449A JP 2017084449 A JP2017084449 A JP 2017084449A JP 2018182252 A JP2018182252 A JP 2018182252A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- solder resist
- resist layer
- wiring board
- printed wiring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Non-Metallic Protective Coatings For Printed Circuits (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
Description
本発明は、コア基板を有さないコアレス構造のプリント配線板の製造方法に関する。 The present invention relates to a method of manufacturing a coreless printed wiring board having no core substrate.
特許文献1は、コア基板を有さないコアレス構造の多層基板の製造方法を開示している。特許文献1の多層基板の製造方法では、支持板としての銅板の一方の面側に第1のシードレイヤが形成される。第1のシードレイヤ上には、銅からなる半導体素子用パッドが形成される。半導体素子用パッドが形成された銅板の面には絶縁層が形成される。絶縁層には、レーザー光によって凹部が形成される。凹部の内壁面を含む絶縁層の全表面に第2のシードレイヤが形成される。第2のシードレイヤを給電層として、ビアおよび導体配線が形成される。これらの工程が繰り返され、導体配線および絶縁層が交互に積層された多層基板の中間体が得られる。中間体を支持する銅板はエッチングによって除去される。これにより、第1のシードレイヤが露出される。露出した第1のシードレイヤはエッチングによって除去される。これにより、半導体素子用パッドが露出される。銅板および第1のシードレイヤが除去された中間体の両面に、ソルダーレジストがそれぞれ塗布され、多層基板が得られる。 Patent Document 1 discloses a method of manufacturing a multi-layer substrate having a coreless structure without a core substrate. In the manufacturing method of the multilayer substrate of patent document 1, a 1st seed layer is formed in one surface side of the copper plate as a support plate. A pad for semiconductor device made of copper is formed on the first seed layer. An insulating layer is formed on the surface of the copper plate on which the pad for semiconductor element is formed. A recess is formed in the insulating layer by laser light. A second seed layer is formed on the entire surface of the insulating layer including the inner wall surface of the recess. Vias and conductor wires are formed with the second seed layer as a feed layer. These steps are repeated to obtain an intermediate of a multilayer substrate in which conductor wiring and insulating layers are alternately stacked. The copper plate supporting the intermediate is removed by etching. Thereby, the first seed layer is exposed. The exposed first seed layer is removed by etching. Thus, the semiconductor device pad is exposed. Solder resist is respectively applied to both sides of the copper plate and the intermediate from which the first seed layer has been removed, to obtain a multilayer substrate.
特許文献1の多層基板の製造方法では、ソルダーレジスト層の形成は、次のように行われる。銅板が除去された中間体の第1の面にソルダーレジストが塗布される。第1の面のソルダーレジストが塗布された中間体はひっくり返される。中間体の第2の面にソルダーレジストが塗布される。このように、特許文献1の多層基板の製造方法では、ソルダーレジストの形成は、多層基板の中間体から支持板としての銅板が除去された状態で行われる。このため、ソルダーレジスト層の形成中に多層基板が変形し易く、不均等な厚みのソルダーレジスト層となり易い。 In the method for manufacturing a multilayer substrate of Patent Document 1, the formation of the solder resist layer is performed as follows. A solder resist is applied to the first surface of the intermediate from which the copper plate has been removed. The intermediate coated with the solder resist on the first side is turned over. A solder resist is applied to the second surface of the intermediate. As described above, in the method for manufacturing a multilayer substrate disclosed in Patent Document 1, the solder resist is formed in a state in which the copper plate as a support plate is removed from the intermediate of the multilayer substrate. Therefore, the multilayer substrate is easily deformed during the formation of the solder resist layer, and the solder resist layer tends to be uneven in thickness.
本発明のプリント配線板の製造方法は、支持板上に接着層を介して、互いに物理的に剥離可能な2層の金属箔からなるピラーブル金属箔を積層することと、前記ピラーブル金属箔上に、第1ソルダーレジスト層を形成することと、前記第1ソルダーレジスト層上に、導体層と樹脂絶縁層とを交互に積層し、ビルドアップ層を形成することと、前記第1ソルダーレジスト層上に形成された導体層のうち、前記第1ソルダーレジスト層から最も遠くに位置する導体層上に第2ソルダーレジスト層を形成し、両面ソルダーレジスト層付きビルドアップ層を形成することと、前記2層の金属箔同士を物理的に剥離して、前記2層の金属箔の一方の金属箔とともに、前記両面ソルダーレジスト層付きビルドアップ層を前記支持板から分離することと、分離された前記両面ソルダーレジスト層付きビルドアップ層の第1ソルダーレジスト層の表面の前記金属箔を除去することと、前記第1ソルダーレジスト層に、該第1ソルダーレジスト層に隣接する導体層の一部をパッドとして露出させる開口を形成することと、を含む。 The method for producing a printed wiring board according to the present invention comprises laminating a pillarable metal foil composed of two layers of metal foils which can be physically separated from each other on a support plate via an adhesive layer, and on the pillarable metal foil. Forming a first solder resist layer; alternately laminating a conductor layer and a resin insulating layer on the first solder resist layer to form a buildup layer; and forming a buildup layer on the first solder resist layer. Forming a second solder resist layer on the conductor layer located farthest from the first solder resist layer among the conductor layers formed in the second layer, forming a buildup layer with a double-sided solder resist layer, and Separating the metal foils of the layers physically from each other to separate the buildup layer with the double-sided solder resist layer from the support plate together with the metal foil of one of the two layers of metal foils; Removing the metal foil on the surface of the first solder resist layer of the built-up layer with double-sided solder resist layer, and one of the conductor layers adjacent to the first solder resist layer on the first solder resist layer. Forming an opening that exposes the portion as a pad.
本発明の実施形態のプリント配線板の製造方法によれば、ソルダーレジスト層の形成中におけるプリント配線板の変形を抑制し、均等な厚みを有するソルダーレジスト層を形成することができる。 According to the method for manufacturing a printed wiring board of the embodiment of the present invention, deformation of the printed wiring board during formation of the solder resist layer can be suppressed, and a solder resist layer having an even thickness can be formed.
本発明のプリント配線板の一実施形態が、図面を参照して説明される。図1は、実施形態により製造されたプリント配線板10の断面図である。図1に示されるプリント配線板10は、コア基板を有さないコアレス構造のプリント配線板である。プリント配線板10は、交互に積層された導体層12と樹脂絶縁層14とからなるビルドアップ層16を備える。導体層12は、金属、例えば銅で形成される。以下の説明では、導体層12のうち、図1において樹脂絶縁層14の下側に位置する導体層12を第1最外導体層12aと称し、図1において樹脂絶縁層14の上側に位置する導体層12を第2最外導体層12bと称することもある。樹脂絶縁層14は、例えばシリカやアルミナ等の無機フィラーとエポキシ等の樹脂とを含む樹脂組成物からなる。図示例のプリント配線板10は、2層の導体層12と1層の樹脂絶縁層14とを備えている。しかし、導体層12および樹脂絶縁層14の数はこれに限定されない。例えば、図示されない変形例に従うプリント配線板10は、交互に配置された3層以上の導体層12と2層以上の樹脂絶縁層14とを備えている。導体層12同士はビア導体18を介して互いに接続されていてよい。ビア導体18は導体層12と同じ金属で形成され得る。
One embodiment of a printed wiring board of the present invention will be described with reference to the drawings. FIG. 1 is a cross-sectional view of a printed
プリント配線板10は、ビルドアップ層16の第1主面の上に第1ソルダーレジスト層20を備えるとともに、ビルドアップ層16の第2主面の上に第2ソルダーレジスト層22を備えている。第1ソルダーレジスト層20は、第1最外導体層12a上および樹脂絶縁層14の第1最外導体層12aからの露出面上に形成されている。第2ソルダーレジスト層22は、第2最外導体層12b上および樹脂絶縁層14の第2最外導体層12bからの露出面上に形成されている。
The printed
第1ソルダーレジスト層20には、第1最外導体層12aの一部をパッド12apとして露出させる開口20aが形成されている。
In the first
第2ソルダーレジスト層22には、第2最外導体層12bの一部をパッド12bpとして露出させる複数の開口22aが形成されている。
The second
図1に示されるプリント配線板10の製造方法の一実施形態が、図2A〜図2Nを参照して具体例により説明される。
One embodiment of a method of manufacturing the printed
図2Aに示されるように、支持板24が用意される。支持板24には、例えば金属板や樹脂板を用いることができる。
As shown in FIG. 2A, a
図2Bに示されるように、支持板24の表面にBステージの樹脂シート26が積層される。樹脂シート26はその後硬化されて後述のピラーブル金属箔28を支持板24に固定する接着層として機能する。樹脂シート26は、例えば熱硬化性樹脂からなり、シリカなどの無機フィラーを含んでいてもよい。樹脂シート26は、さらに、ガラスクロスなどの補強材を含むプリプレグであってよい。
As shown in FIG. 2B, the B-
図2Cに示されるように、樹脂シート26の上にピラーブル金属箔28が配置される。ピラーブル金属箔28は、互いに物理的に剥離可能な2層の金属箔28a,28bからなる。2層の金属箔28a,28bは、温度を上昇させると接着力が低下する接着剤を介して接合されていてよい。各金属箔28a,28bは銅箔であってよい。
As shown in FIG. 2C, a
図2Dに示されるように、ピラーブル金属箔28の上に液状またはドライフィルム状の絶縁樹脂が塗布またはラミネートされ、第1ソルダーレジスト層20が形成される。第1ソルダーレジスト層20の材料としては、熱硬化性樹脂を用いることができる。熱硬化性樹脂としては、エポキシ樹脂、フェノール樹脂、メラミン樹脂や尿素樹脂などのアミノ樹脂、フェノキシ樹脂、エポキシ変成ポリイミド樹脂、不飽和ポリエステル樹脂、ポリイミド樹脂、ウレタン樹脂、ジアリルフタレート樹脂などが挙げられる。熱硬化性樹脂には、シリカなどの無機フィラーが30〜80質量%含有されていてよい。なお、第1ソルダーレジスト層20の材料には、感光性の樹脂を用いてもよい。
As shown in FIG. 2D, a liquid or dry film insulating resin is applied or laminated on the
第1ソルダーレジスト層20の平面寸法はピラーブル金属箔28の平面寸法よりも大きくすることが好ましい。これにより、ピラーブル金属箔28は第1ソルダーレジスト層20で完全に覆われる。その後、第1ソルダーレジスト層20は硬化される。その結果、ピラーブル金属箔28は第1ソルダーレジスト層20によって樹脂シート26に対してより強固に固定される。第1ソルダーレジスト層20の硬化と樹脂シート26の硬化は同時に行われてよい。
The planar dimension of the first solder resist
図2Eに示されるように、第1ソルダーレジスト層20の上面(樹脂シート26とは反対側の面)に第1最外導体層12aが形成される。例えば、第1ソルダーレジスト層20の上面に、第1最外導体層12aの導体パターンを形成する位置に開口を有するめっきレジスト(図示せず)を形成した後、無電解めっき工法により、めっきレジストのパターン以外の部分に対して金属層(図示せず)を形成する。この金属層をシード層として電解銅めっき工法により、第1最外導体層が形成される。金属層は、スパッタリングや真空蒸着により形成されてもよい。めっきレジストは、第1最外導体層12aの形成後に第1ソルダーレジスト層20の上面から剥離される。
As shown in FIG. 2E, the first
図2Fに示されるように、第1ソルダーレジスト層20の上面および第1最外導体層12aの上に樹脂絶縁層14が形成される。樹脂絶縁層14の材料としては、エポキシなどの樹脂とシリカやアルミナ等の無機フィラーとからなる樹脂組成物が例示される。また、図2Fに示されるように、ビア導体18および導体層12(第2最外導体層12b)が形成される。ビア導体18は、樹脂絶縁層14を貫通するビア導体用孔30内に形成される。ビア導体用孔30は、例えばレーザー加工により形成される。ビア導体用孔30は、エッチングあるいはフォトリソグラフィ法によって形成されてよい。ビア導体用孔30の内面および樹脂絶縁層14の上面上に、例えば無電解めっき工法により金属層(図示せず)が形成される。金属層は、スパッタリングや真空蒸着により形成されてもよい。ビア導体18および導体層12(第2最外導体層12b)は、この金属層をシード層とした電気銅めっき工法により形成され得る。電気めっきの際、第2最外導体層12bの導体パターンの形成位置およびビア導体用孔30の上に開口を有するめっきレジスト(図示ぜず)が形成される。図2Fには、ビア導体18および導体層12(第2最外導体層12b)が形成された後、めっきレジストが除去された状態が示されている。図2Fに示される工程を繰り返すことで、所望の層数の導体層12および樹脂絶縁層14を備えるビルドアップ層16が形成される。
As shown in FIG. 2F, a
図2Gに示されるように、第2最外導体層12bおよび樹脂絶縁層14の第2最外導体層12bからの露出面上に第2ソルダーレジスト層22が形成される。例えば、感光性の樹脂からなる樹脂層22’が、第2最外導体層12bおよび該第2最外導体層12bから露出する樹脂絶縁層14の露出面に形成される。樹脂層22’は例えば、図2Hに示されるように、露光マスク32を介して露光された後、現像される。その結果、図2Iに示されるように、開口22aを有する第2ソルダーレジスト層22が形成され、両面ソルダーレジスト層付きビルドアップ層16が形成される。開口22aは、第2最外導体層12bの一部を第2パッド12bpとして露出する。なお、第2ソルダーレジスト層22の材料は、特に限定されない。好ましくは、シリカやアルミナ等の無機フィラーが30〜80質量%含有されたエポキシ樹脂が用いられる。第2ソルダーレジスト層の材料として、熱硬化性樹脂や、熱硬化性樹脂とシリカなどの無機フィラーからなるものを用いてもよい。
As shown in FIG. 2G, the second solder resist
図2Jに示されるように、両面ソルダーレジスト層付きビルドアップ層16、樹脂シート26および支持板24の外周部が、ルーター加工や金型加工等の外形加工により除去される。好ましくは、ピラーブル金属箔28の端部を通る位置(図中、仮想線で示される位置)にて、両面ソルダーレジスト層付きビルドアップ層16、樹脂シート26および支持板24の外周部を除去する。これにより、材料の無駄を少なくするとともにピラーブル金属箔28を確実に剥離することができる。
As shown in FIG. 2J, the outer peripheral portions of the
図2Kに示されるように、両面ソルダーレジスト層付きビルドアップ層16は、ピラーブル金属箔28の一方の金属箔28aと一緒に支持板24から分離される。前述のように、ピラーブル金属箔28の金属箔28a,28b同士は、温度を上昇させると接着力が低下する接着剤を介して接合されていてよい。そのため、温度を上昇させることにより金属箔28a,28b同士は容易に剥離される。
As shown in FIG. 2K, the
図2Lに示されるように、両面ソルダーレジスト層付きビルドアップ層16の下面(第1ソルダーレジスト層20の表面)に残った金属箔28aがエッチングにより除去される。
As shown in FIG. 2L, the
図2Mに示されるように、第1ソルダーレジスト層20の表面に、開口34aを有するマスク34が形成される。開口34aは、第1ソルダーレジスト層20の一部を露出する。マスク34は、後述するブラスト処理時に、第1ソルダーレジスト層20への開口20aの形成場所以外の部分を保護するために形成される。マスク34には例えば、通常のドライフィルムレジストを用いることができる。マスク34の開口34aは、フォトリソグラフィ技術により形成される。あるいは、マスク34には、銅箔が用いられてもよい。
As shown in FIG. 2M, on the surface of the first solder resist
図2Nに示されるように、第1ソルダーレジスト層20の、マスク34の開口34aから露出する部分がブラスト処理により除去される。その結果、第1ソルダーレジスト層20に第1最外導体層12aまで達する開口20aが形成される。開口20aは、第1最外導体層12aの一部を第1パッド12apおよび/またはアライメントマークとして露出する。なお、ブラスト処理は、液体と研磨粒子等の混合液(スラリー)を露出面に吹き付けるウェットブラスト処理であることが好ましい。第1ソルダーレジスト層20への開口の形成後、マスク34は除去される。マスク34がドライフィルムレジストからなる場合、マスク34は、例えば、レジスト剥離液を用いて除去される。レジスト剥離液には、例えば有機酸系の薬液等が用いられる。マスク34が銅箔からなる場合、マスク34はエッチングにより除去することができる。なお、第1ソルダーレジスト層20への開口20aの形成は、レーザー加工により行われてもよい。
As shown in FIG. 2N, the portion of the first solder resist
その後、図示されていないが、第1最外導体層12aおよび第2最外導体層12bの露出面には、OSP、Ni/Au、Ni/Pd/Au、Sn等の表面処理が施されてよい。
Thereafter, although not shown, the exposed surfaces of the first
実施形態の製造方法によれば、第1ソルダーレジスト層20および第2ソルダーレジスト層22が共に、剛性を有する同一の支持板24上で形成される。従って、第1および第2ソルダーレジスト層20,22の形成中におけるビルドアップ層16の変形は抑制され、第1および第2ソルダーレジスト層20,22は均一に形成され得る。また、第2ソルダーレジスト層22は、第1ソルダーレジスト層20の形成後にビルドアップ層16をひっくり返すことなく形成され得る。従って、実施形態の製造方法によれば、製造が容易であるとともに、アライメントずれが生じない。
According to the manufacturing method of the embodiment, both the first solder resist
実施形態の製造方法において、ピラーブル金属箔28上に形成される第1ソルダーレジスト層20の平面寸法が該ピラーブル金属箔28の平面寸法よりも大きい場合には、ピラーブル金属箔28が第1ソルダーレジスト層20で完全に覆われる。その結果、ピラーブル金属箔28は樹脂シート26に対してより強度に固定され得る。
In the manufacturing method of the embodiment, when the planar dimension of the first solder resist
実施形態の製造方法において、第1ソルダーレジスト層20の開口20aがブラスト処理により形成される場合には、既に硬化状態にある第1ソルダーレジスト層20に開口20aを確実に形成することができる。また、開口20aは一度に形成され得る。従って、プリント配線板10の製造に要する時間は、開口20aを1つずつレーザー加工する製造方法と比べて短縮される。また、高価なレーザー装置も必要とされないため、プリント配線板10の製造にかかるコストは低減される。さらに、第1のソルダーレジスト層20の開口20aがブラスト処理により形成される場合には、第1パッド12ap上にソルダーレジスト層20の残渣が発生し難いという利点もある。
In the manufacturing method of the embodiment, when the
実施形態の製造方法において、両面ソルダーレジスト層付きビルドアップ層16を支持板24と一緒に外形加工する場合には、ピラーブル金属箔28の2層の金属箔28a,28b同士を容易に剥離して、両面ソルダーレジスト層付きビルドアップ層16を支持板24から容易に分離することができる。
In the manufacturing method of the embodiment, when the
本発明は、上記実施形態に限定されず、本発明から逸脱しない範囲で種々の変更、修正が可能である。例えば、上記実施形態において、第2ソルダーレジスト層22の開口22aは、フォトリソグラフィ法により形成されると説明したが、開口22aはレーザー加工によって形成されてよい。
The present invention is not limited to the above embodiment, and various changes and modifications can be made without departing from the present invention. For example, in the above embodiment, the
10 プリント配線板
12 導体層
12a 第1最外導体層
12ap 第1パッド
12b 第2最外導体層
12bp 第2パッド
14 樹脂絶縁層
16 ビルドアップ層
18 ビア導体
20 第1ソルダーレジスト層
22 第2ソルダーレジスト層
24 支持板
26 樹脂シート(接着層)
28 ピラーブル金属箔
DESCRIPTION OF
28 pillarable metal foil
Claims (6)
支持板上に接着層を介して、互いに物理的に剥離可能な2層の金属箔からなるピラーブル金属箔を積層することと、
前記ピラーブル金属箔上に、第1ソルダーレジスト層を形成することと、
前記第1ソルダーレジスト層上に、導体層と樹脂絶縁層とを交互に積層し、ビルドアップ層を形成することと、
前記第1ソルダーレジスト層上に形成された導体層のうち、前記第1ソルダーレジスト層から最も遠くに位置する導体層上に第2ソルダーレジスト層を形成し、両面ソルダーレジスト層付きビルドアップ層を形成することと、
前記2層の金属箔同士を物理的に剥離して、前記2層の金属箔の一方の金属箔とともに、前記両面ソルダーレジスト層付きビルドアップ層を前記支持板から分離することと、
分離された前記両面ソルダーレジスト層付きビルドアップ層の第1ソルダーレジスト層の表面の前記金属箔を除去することと、
前記第1ソルダーレジスト層に、該第1ソルダーレジスト層に隣接する導体層の一部をパッドとして露出させる開口を形成することと、を含む。 A method of manufacturing a printed wiring board,
Laminating a pillarable metal foil composed of two layers of metal foils physically releasable from each other via an adhesive layer on a support plate;
Forming a first solder resist layer on the pillarable metal foil;
Alternately laminating a conductor layer and a resin insulation layer on the first solder resist layer to form a buildup layer;
A second solder resist layer is formed on the conductor layer located farthest from the first solder resist layer among the conductor layers formed on the first solder resist layer, and a buildup layer with a double-sided solder resist layer is formed. Forming and
Separating physically the two layers of metal foils from each other and separating the buildup layer with the double-sided solder resist layer from the support plate together with one metal foil of the two layers of metal foil;
Removing the metal foil on the surface of the first solder resist layer of the separated buildup layer with double-sided solder resist layer;
Forming an opening in the first solder resist layer to expose a part of the conductor layer adjacent to the first solder resist layer as a pad.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017084449A JP2018182252A (en) | 2017-04-21 | 2017-04-21 | Manufacturing method of printed wiring board |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017084449A JP2018182252A (en) | 2017-04-21 | 2017-04-21 | Manufacturing method of printed wiring board |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2018182252A true JP2018182252A (en) | 2018-11-15 |
Family
ID=64276107
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017084449A Pending JP2018182252A (en) | 2017-04-21 | 2017-04-21 | Manufacturing method of printed wiring board |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2018182252A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020251018A1 (en) * | 2019-06-13 | 2020-12-17 | Johnan株式会社 | Formed body and method for producing same |
-
2017
- 2017-04-21 JP JP2017084449A patent/JP2018182252A/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020251018A1 (en) * | 2019-06-13 | 2020-12-17 | Johnan株式会社 | Formed body and method for producing same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5290455B2 (en) | Manufacturing method of laminate | |
TWI475940B (en) | Method of manufacturing multilayer wiring substrate, and multilayer wiring substrate | |
JP5526746B2 (en) | Multilayer substrate manufacturing method and supporting substrate | |
US9572250B2 (en) | Printed circuit board and method for manufacturing the same | |
US8677618B2 (en) | Method of manufacturing substrate using a carrier | |
US11600430B2 (en) | Inductor including high-rigidity insulating layers | |
EP2656702B1 (en) | Printed circuit board and method for manufacturing the same | |
JP5302920B2 (en) | Manufacturing method of multilayer wiring board | |
KR101987378B1 (en) | Method of manufacturing printed circuit board | |
JP2018182252A (en) | Manufacturing method of printed wiring board | |
KR101167422B1 (en) | Carrier member and method of manufacturing PCB using the same | |
TWI635790B (en) | Manufacturing method of wiring substrate | |
KR101154700B1 (en) | The printed circuit board and the method for manufacturing the same | |
KR101231343B1 (en) | The printed circuit board and the method for manufacturing the same | |
KR101905881B1 (en) | The printed circuit board and the method for manufacturing the same | |
KR101262584B1 (en) | The printed circuit board and the method for manufacturing the same | |
JP2010182927A (en) | Method of manufacturing printed wiring board, and printed wiring board manufactured by the method | |
JP2018139265A (en) | Manufacturing method of printed wiring board | |
KR101231525B1 (en) | The printed circuit board and the method for manufacturing the same | |
KR101251749B1 (en) | The printed circuit board and the method for manufacturing the same | |
KR101154720B1 (en) | The printed circuit board and the method for manufacturing the same | |
JP2005142253A (en) | Manufacturing method of flexible multilayer printed circuit board | |
JP2006049587A (en) | Printed wiring board and its manufacturing method | |
JP2004153183A (en) | Manufacturing method for multilevel interconnection substrate for mounting electronic component | |
JP2001156450A (en) | Build-up multilayer printed wiring board and manufacturing method for it |