JP2017022684A - 負荷駆動回路 - Google Patents
負荷駆動回路 Download PDFInfo
- Publication number
- JP2017022684A JP2017022684A JP2015141315A JP2015141315A JP2017022684A JP 2017022684 A JP2017022684 A JP 2017022684A JP 2015141315 A JP2015141315 A JP 2015141315A JP 2015141315 A JP2015141315 A JP 2015141315A JP 2017022684 A JP2017022684 A JP 2017022684A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- power supply
- input
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims abstract description 60
- 230000002159 abnormal effect Effects 0.000 claims description 10
- 230000008054 signal transmission Effects 0.000 abstract description 5
- 230000005856 abnormality Effects 0.000 description 29
- 101100489717 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GND2 gene Proteins 0.000 description 21
- 101100489713 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GND1 gene Proteins 0.000 description 17
- 238000010586 diagram Methods 0.000 description 10
- 230000015556 catabolic process Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 206010014357 Electric shock Diseases 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000004043 responsiveness Effects 0.000 description 1
Images
Landscapes
- Electronic Switches (AREA)
Abstract
Description
<第1の実施の形態>
図1は第1の実施の形態に係る負荷駆動回路を示すブロック図、図2は第1の実施の形態に係る負荷駆動回路の動作状態を示す真理値表の図、図3は第1の実施の形態に係る負荷駆動回路の動作状態を示すタイムチャートである。
第1内部電源13は、電源端子VCCと接地端子GNDとに接続され、入力回路11の出力を受ける入力と、内部電源電圧GND1を供給する出力とを有している。第2内部電源14は、電源端子VCCと接地端子GNDとに接続され、入力回路11の出力を受ける入力と、内部電源電圧GND2を供給する出力とを有している。なお、第1内部電源13および第2内部電源14は、たとえば、図12に示した回路で構成することができ、入力回路11の信号Eにより、電圧VCC(Hレベル)の電圧または電圧VCCからツェナーダイオードの降伏電圧を差し引いた電圧(Lレベル)の内部電源電圧GND1,GND2を出力する。
<第2の実施の形態>
図4は第2の実施の形態に係る負荷駆動回路を示すブロック図、図5は第2の実施の形態に係る負荷駆動回路の動作状態を示す真理値表の図、図6は第2の実施の形態に係る負荷駆動回路の動作状態を示すタイムチャートである。なお、この図4において、図1に示した構成要素と同じまたは均等の構成要素については同じ符号を付してその詳細な説明は省略する。
<第3の実施の形態>
図7は第3の実施の形態に係る負荷駆動回路を示すブロック図、図8は第3の実施の形態に係る負荷駆動回路の動作状態を示す真理値表の図、図9は第3の実施の形態に係る負荷駆動回路の動作状態を示すタイムチャート、図10は各信号のレベル変化を拡大したタイムチャートである。なお、この図7において、図1および図4に示した構成要素と同じまたは均等の構成要素については同じ符号を付してその詳細な説明は省略する。
11 入力回路
13 第1内部電源
14 第2内部電源
15 検知回路
16a インバータ回路
16b AND回路
17 出力MOSFET
18 昇圧回路
19 ゲート駆動回路
GND 接地端子
IN 入力端子
LD 負荷
OUT 出力端子
VCC 電源端子
Claims (5)
- 負荷のハイサイドにて前記負荷をオン・オフ駆動する負荷駆動回路において、
電源と前記負荷との間に接続されるNチャネルのMOSFETと、
前記MOSFETをオン・オフさせるオン信号またはオフ信号が入力される入力回路と、
異常状態を検知したときに前記電源の電圧を出力する検知回路と、
前記電源の電圧を基準とした第1の電圧を生成して前記検知回路を動作させる第1内部電源と、
前記オン信号の入力時に前記MOSFETを制御する信号を生成し、前記検知回路が異常状態を検知したときには動作が停止される昇圧回路と、
前記電源の電圧を基準とした第2の電圧を生成して前記昇圧回路を動作させる第2内部電源と、
を備え、前記第1内部電源および前記第2内部電源は、前記入力回路が前記オン信号を入力したときに前記第1の電圧および前記第2の電圧をそれぞれ生成して出力する負荷駆動回路。 - 前記第1内部電源および前記第2内部電源は、前記入力回路の出力にそれぞれ接続されて、前記オン信号が入力されたときに前記入力回路から出力される信号に基づいて動作される請求項1記載の負荷駆動回路。
- 前記第1内部電源は、前記入力回路の出力に接続されて、前記オン信号が入力されたときに前記入力回路から出力される信号に基づいて動作され、前記第2内部電源は、前記検知回路の出力にインバータ回路を介して接続され、前記検知回路が異常状態を検知しているときには動作が停止される請求項1記載の負荷駆動回路。
- 前記第1内部電源は、前記入力回路の出力に接続されて、前記オン信号が入力されたときに前記入力回路から出力される信号に基づいて動作され、前記第2内部電源は、前記検知回路の出力信号を論理反転した反転信号と前記入力回路から出力される信号との論理積をとる論理回路の出力に接続され、前記入力回路に前記オン信号が入力されていても前記検知回路が異常状態を検知しているときには動作が停止される請求項1記載の負荷駆動回路。
- 前記昇圧回路にて生成された前記MOSFETを制御する信号を前記MOSFETの前記負荷側の電位を基準としたゲート信号に変換されるゲート駆動回路を備えた請求項1記載の負荷駆動回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015141315A JP2017022684A (ja) | 2015-07-15 | 2015-07-15 | 負荷駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015141315A JP2017022684A (ja) | 2015-07-15 | 2015-07-15 | 負荷駆動回路 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019216310A Division JP6852778B2 (ja) | 2019-11-29 | 2019-11-29 | 負荷駆動回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2017022684A true JP2017022684A (ja) | 2017-01-26 |
Family
ID=57890201
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015141315A Pending JP2017022684A (ja) | 2015-07-15 | 2015-07-15 | 負荷駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2017022684A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11522535B2 (en) | 2021-03-02 | 2022-12-06 | Kabushiki Kaisha Toshiba | Semiconductor device |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005027380A (ja) * | 2003-06-30 | 2005-01-27 | Auto Network Gijutsu Kenkyusho:Kk | インテリジェントパワーデバイス及びその負荷短絡保護方法 |
JP2006100895A (ja) * | 2004-09-28 | 2006-04-13 | Nec Electronics Corp | 負荷駆動回路 |
JP2011018960A (ja) * | 2009-07-07 | 2011-01-27 | Renesas Electronics Corp | 異常検出時急速放電回路 |
JP2011182246A (ja) * | 2010-03-02 | 2011-09-15 | Renesas Electronics Corp | 半導体装置 |
JP2013017208A (ja) * | 2005-12-27 | 2013-01-24 | Renesas Electronics Corp | 半導体集積回路 |
-
2015
- 2015-07-15 JP JP2015141315A patent/JP2017022684A/ja active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005027380A (ja) * | 2003-06-30 | 2005-01-27 | Auto Network Gijutsu Kenkyusho:Kk | インテリジェントパワーデバイス及びその負荷短絡保護方法 |
JP2006100895A (ja) * | 2004-09-28 | 2006-04-13 | Nec Electronics Corp | 負荷駆動回路 |
JP2013017208A (ja) * | 2005-12-27 | 2013-01-24 | Renesas Electronics Corp | 半導体集積回路 |
JP2011018960A (ja) * | 2009-07-07 | 2011-01-27 | Renesas Electronics Corp | 異常検出時急速放電回路 |
JP2011182246A (ja) * | 2010-03-02 | 2011-09-15 | Renesas Electronics Corp | 半導体装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11522535B2 (en) | 2021-03-02 | 2022-12-06 | Kabushiki Kaisha Toshiba | Semiconductor device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101974024B1 (ko) | 저전압 차단 회로, 이를 포함하는 스위치 제어 회로 및 전력 공급 장치 | |
JP4253720B2 (ja) | パワーオンリセット回路 | |
JP6859668B2 (ja) | 負荷駆動回路 | |
JP2008258939A (ja) | 多チャンネル半導体集積回路 | |
US20110057633A1 (en) | Load driving circuit | |
KR20140104352A (ko) | 레벨 시프트 회로 | |
US9917573B2 (en) | Voltage detection circuit | |
JP6259782B2 (ja) | レベルシフト回路 | |
JP6827112B2 (ja) | 制御回路、及び理想ダイオード回路 | |
JP6852778B2 (ja) | 負荷駆動回路 | |
CN109196764B (zh) | 开关调节器、半导体集成电路和电子设备 | |
JP6543133B2 (ja) | 電力供給装置及びその制御方法 | |
JP2008172969A (ja) | 半導体集積回路 | |
JP2017022684A (ja) | 負荷駆動回路 | |
JP2017076891A (ja) | 電源電圧検知回路 | |
JP4632415B2 (ja) | 負荷駆動回路 | |
US20070120577A1 (en) | Semiconductor integrated apparatus using two or more types of power supplies | |
JP2010226224A (ja) | 半導体装置 | |
JP6459917B2 (ja) | 通電素子駆動装置 | |
JP2008177755A (ja) | レベルシフト回路およびそれを用いた半導体装置 | |
JP5434896B2 (ja) | 低電圧保護回路 | |
EP3217523B1 (en) | Semiconductor device, charge pump circuit, semiconductor system, vehicle, and control method of semiconductor device | |
JP6589751B2 (ja) | チャージポンプ回路 | |
JP2016136681A (ja) | スイッチ回路 | |
JP7585155B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180514 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190129 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190226 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190422 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20190422 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20190422 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191001 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191129 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20200428 |