JP2017046470A - Drive power supply circuit - Google Patents
Drive power supply circuit Download PDFInfo
- Publication number
- JP2017046470A JP2017046470A JP2015167613A JP2015167613A JP2017046470A JP 2017046470 A JP2017046470 A JP 2017046470A JP 2015167613 A JP2015167613 A JP 2015167613A JP 2015167613 A JP2015167613 A JP 2015167613A JP 2017046470 A JP2017046470 A JP 2017046470A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- voltage
- capacitor
- switch element
- diode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Dc-Dc Converters (AREA)
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
Description
本発明は、ローサイドスイッチ素子及びハイサイドスイッチ素子を駆動する駆動電源回路に関する。 The present invention relates to a drive power supply circuit that drives a low-side switch element and a high-side switch element.
電子機器において、外部電源から供給される入力電圧よりも高い電圧又は低い電圧を負荷回路に供給するため、昇圧型や降圧型のスイッチング方式の電源装置が用いられている(例えば、非特許文献1)。このうち、非絶縁の降圧型の電源装置では、例えばFET(Field effect transistor)等からなるハイサイドスイッチ素子とローサイドスイッチ素子とが直列に接続されたトーテムポール回路が設けられている。ハイサイドスイッチ素子は駆動回路からのハイサイド制御電圧に応じてオンオフし、ローサイドスイッチ素子は駆動回路からのローサイド制御電圧に応じてハイサイドスイッチ素子のオンオフとは逆位相でオンオフする(例えば、特許文献1)。このようなスイッチング動作により入力電圧が時間分割され、インダクタ、コンデンサ等からなる平滑化回路により平滑化されることにより、所望の電圧が生成される。 In an electronic device, in order to supply a voltage higher or lower than an input voltage supplied from an external power source to a load circuit, a step-up or step-down switching type power supply device is used (for example, Non-Patent Document 1). ). Among these, a non-insulated step-down power supply device is provided with a totem pole circuit in which a high-side switch element and a low-side switch element made of, for example, an FET (Field effect transistor) or the like are connected in series. The high-side switch element is turned on / off according to the high-side control voltage from the drive circuit, and the low-side switch element is turned on / off in a phase opposite to the on-off state of the high-side switch element according to the low-side control voltage from the drive circuit (for example, patent Reference 1). By such a switching operation, the input voltage is time-divided and smoothed by a smoothing circuit including an inductor, a capacitor, and the like, thereby generating a desired voltage.
上記のような降圧型の電源装置において、ハイサイドスイッチ素子及びローサイドスイッチ素子は、外部電源から供給される入力電圧と同程度の電圧値を有する駆動電圧によって夫々駆動される。従って、入力電圧の電圧値が低い場合には、ハイサイド制御電圧及びローサイド制御電圧はいずれも低電圧となる。このため、高い駆動電圧を必要とする素子をハイサイドスイッチ素子及びローサイドスイッチ素子として用いることができないという問題があった。 In the step-down power supply device as described above, the high-side switch element and the low-side switch element are each driven by a drive voltage having a voltage value comparable to the input voltage supplied from the external power supply. Therefore, when the voltage value of the input voltage is low, both the high side control voltage and the low side control voltage are low. For this reason, there is a problem that elements that require a high drive voltage cannot be used as the high-side switch element and the low-side switch element.
また、高い駆動電圧を必要とするハイサイドスイッチ素子及びローサイドスイッチ素子を低電圧で駆動した場合、ハイサイドスイッチ素子及びローサイドスイッチ素子が完全なオン状態とならず、相当程度の抵抗値をもった不完全なオン状態となる。従って、電力損失が大きくなってしまうという問題があった。 In addition, when the high-side switch element and the low-side switch element that require a high driving voltage are driven at a low voltage, the high-side switch element and the low-side switch element are not completely turned on and have a considerable resistance value. Incomplete on-state. Therefore, there is a problem that power loss becomes large.
本発明は、上記問題点に鑑みてなされたものであり、外部電源からの入力電圧よりも高い電圧値を有する駆動電圧を生成するとともに電力損失の低減を図ることが可能な駆動電源回路を提供することを目的とする。 The present invention has been made in view of the above problems, and provides a drive power supply circuit capable of generating a drive voltage having a voltage value higher than an input voltage from an external power supply and reducing power loss. The purpose is to do.
本発明の駆動電源回路は、外部電源からの入力電圧に基づいて、前記外部電源の低電位電源出力端に接続されたローサイドスイッチ素子と前記外部電源の高電位電源出力端に接続されたハイサイドスイッチ素子との接続端に接続された出力ラインからスイッチング電圧を出力する電圧出力回路において、前記ローサイドスイッチ素子を駆動する第1駆動電圧と前記ハイサイドスイッチ素子を駆動する第2駆動電圧とを生成する駆動電源回路であって、前記外部電源の前記高電位電源出力端にアノードが接続された第1のダイオードと、一端が前記第1のダイオードのカソードに接続され、他端が前記出力ラインに接続された第1のコンデンサと、アノードが前記第1のコンデンサ及び前記第1のダイオードの接続端に接続された第2のダイオードと、一端が前記第2のダイオードのカソードに接続され、他端が前記外部電源の前記低電位電源出力端に接続された第2のコンデンサと、を含む補助電源回路を有し、前記第2のコンデンサの充電電圧に基づいて、前記入力電圧よりも大なる電圧値を有する前記第1駆動電圧を生成する、ことを特徴とする。 The drive power supply circuit according to the present invention includes a low-side switch element connected to the low-potential power output terminal of the external power supply and a high-side connected to the high-potential power output terminal of the external power supply based on an input voltage from the external power supply. In a voltage output circuit for outputting a switching voltage from an output line connected to a connection end with a switch element, a first drive voltage for driving the low-side switch element and a second drive voltage for driving the high-side switch element are generated. A first power supply circuit having an anode connected to the high potential power supply output terminal of the external power supply, one end connected to the cathode of the first diode, and the other end connected to the output line. A first capacitor connected, and a second diode having an anode connected to a connection end of the first capacitor and the first diode; And a second capacitor having one end connected to the cathode of the second diode and the other end connected to the low-potential power supply output terminal of the external power supply. The first drive voltage having a voltage value larger than the input voltage is generated based on a charging voltage of the second capacitor.
本発明によれば、外部電源からの入力電圧よりも高い電圧値を有する駆動電圧を生成するとともに電力損失の低減を図ることが可能となる。 According to the present invention, it is possible to generate a drive voltage having a voltage value higher than an input voltage from an external power supply and reduce power loss.
以下、本発明の実施例を図面を参照しつつ詳細に説明する。 Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings.
図1は、実施例1における電源装置の構成を示す回路図である。電源装置は、非絶縁の降圧型電源であり、外部電源EV(入力電圧Vin)に接続された電圧出力回路10と、電圧出力回路10に接続された平滑化回路SCとを有し、負荷回路LDに降圧電源を供給する。 1 is a circuit diagram illustrating a configuration of a power supply device according to a first embodiment. The power supply device is a non-isolated step-down power supply, and includes a voltage output circuit 10 connected to an external power supply EV (input voltage Vin) and a smoothing circuit SC connected to the voltage output circuit 10, and a load circuit Step-down power is supplied to the LD.
電圧出力回路10は、ローサイドスイッチ素子Q1、ハイサイドスイッチ素子Q2、ドライバIC11、起動用回路12及び補助電源回路13を含む。電圧出力回路10は、電源電圧ラインPLを介して、外部電源EVのプラス端子(高電位電源出力端)に接続されている。また、電圧出力回路10は、グランドラインGLを介して、外部電源EVのマイナス端子(低電位電源出力端)に接続されている。また、電圧出力回路10は、スイッチラインSLを介して、平滑化回路SCに接続されている。 The voltage output circuit 10 includes a low-side switch element Q1, a high-side switch element Q2, a driver IC 11, a starting circuit 12, and an auxiliary power circuit 13. The voltage output circuit 10 is connected to the plus terminal (high potential power supply output terminal) of the external power supply EV through the power supply voltage line PL. The voltage output circuit 10 is connected to the negative terminal (low potential power supply output terminal) of the external power supply EV through the ground line GL. The voltage output circuit 10 is connected to the smoothing circuit SC through the switch line SL.
ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2は、例えばnチャネル型のGaN−FETから構成されている。ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2は、電源電圧ラインPLとグランドラインGLとの間において直列に接続され、トーテムポール回路を構成している。すなわち、ローサイドスイッチ素子Q1のドレインとハイサイドスイッチ素子Q2のソースとが接続されている。また、ハイサイドスイッチ素子Q2のドレインは電源ラインPLを介して外部電源EVのプラス端子に接続され、ローサイドスイッチ素子Q1のソースはグランドラインGLを介して外部電源EVのマイナス端子に接続されている。 The low-side switch element Q1 and the high-side switch element Q2 are composed of, for example, an n-channel GaN-FET. The low side switch element Q1 and the high side switch element Q2 are connected in series between the power supply voltage line PL and the ground line GL to form a totem pole circuit. That is, the drain of the low side switch element Q1 and the source of the high side switch element Q2 are connected. The drain of the high side switch element Q2 is connected to the positive terminal of the external power supply EV via the power supply line PL, and the source of the low side switch element Q1 is connected to the negative terminal of the external power supply EV via the ground line GL. .
ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2は、相補的にオン状態又はオフ状態となる。すなわち、ローサイドスイッチ素子Q1は、ハイサイドスイッチ素子Q2とは逆位相でオンオフする。ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2は、この相補的なオンオフの動作によりスイッチング電圧SVを生成し、ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2の接続端に接続されたスイッチラインSLを出力ラインとして、スイッチング電圧SVを出力する。ローサイドスイッチ素子Q1がオン且つハイサイドスイッチ素子Q2がオフである場合、スイッチング電圧SVの電圧値(すなわち、スイッチラインSLの電位)はグランドラインGLの電位と等しくなる。一方、ローサイドスイッチ素子Q1がオフ且つハイサイドスイッチ素子Q2がオンである場合、スイッチング電圧SVの電圧値は電源電圧ラインPLの電位と等しくなる。 The low side switch element Q1 and the high side switch element Q2 are complementarily turned on or off. That is, the low side switch element Q1 is turned on and off in the opposite phase to the high side switch element Q2. The low-side switch element Q1 and the high-side switch element Q2 generate a switching voltage SV by this complementary ON / OFF operation, and output the switch line SL connected to the connection end of the low-side switch element Q1 and the high-side switch element Q2 as an output line. As a result, the switching voltage SV is output. When the low-side switch element Q1 is on and the high-side switch element Q2 is off, the voltage value of the switching voltage SV (that is, the potential of the switch line SL) is equal to the potential of the ground line GL. On the other hand, when the low side switch element Q1 is off and the high side switch element Q2 is on, the voltage value of the switching voltage SV is equal to the potential of the power supply voltage line PL.
ドライバIC11は、電源端子VDD及びフィードバック端子FBを有する。電源端子VDDは、起動用回路12及び電源電圧ラインPLを介して、外部電源EVのプラス端子に接続されている。フィードバック端子FBは、平滑化回路SCの抵抗RA及びRBの接続点に接続されている。ドライバIC11は、FETドライバFDを含む。 The driver IC 11 has a power supply terminal VDD and a feedback terminal FB. The power supply terminal VDD is connected to the positive terminal of the external power supply EV through the startup circuit 12 and the power supply voltage line PL. The feedback terminal FB is connected to a connection point between the resistors RA and RB of the smoothing circuit SC. The driver IC 11 includes an FET driver FD.
FETドライバFDは、ハイサイド駆動端子HDRV、ローサイド駆動端子LDRV、ブート端子BOOT及びスイッチ端子SWを有する。ハイサイド駆動端子HDRVは、ハイサイドスイッチ素子Q2のゲートに接続されている。ローサイド駆動端子LDRVは、ローサイドスイッチ素子Q1のゲートに接続されている。 The FET driver FD has a high side drive terminal HDRV, a low side drive terminal LDRV, a boot terminal BOOT, and a switch terminal SW. The high side drive terminal HDRV is connected to the gate of the high side switch element Q2. The low side drive terminal LDRV is connected to the gate of the low side switch element Q1.
起動用回路12は、外部電源EVのプラス端子に順方向に接続されたダイオードD0を含む。ダイオードD0のアノードは、外部電源EVのプラス端子に接続されている。ダイオードD0のカソードは、ドライバIC11の電源端子VDD及び補助電源回路13のコンデンサC2の一端に接続されている。ダイオードD0は、外部電源EVからの入力電圧Vinの印加に応じてドライバIC11及びコンデンサC2に電流を供給するとともに、逆流を防止する整流作用を有する。 Start-up circuit 12 includes a diode D0 connected in the forward direction to the positive terminal of external power supply EV. The anode of the diode D0 is connected to the positive terminal of the external power supply EV. The cathode of the diode D0 is connected to the power supply terminal VDD of the driver IC 11 and one end of the capacitor C2 of the auxiliary power supply circuit 13. The diode D0 supplies a current to the driver IC 11 and the capacitor C2 in accordance with the application of the input voltage Vin from the external power supply EV, and has a rectifying action that prevents backflow.
補助電源回路13は、電源電圧ラインPL、グランドラインGL及びスイッチラインSLに接続されている。補助電源回路13は、第1のダイオードであるダイオードD1、第2のダイオードであるダイオードD2、第3のダイオードであるダイオードD3、第1のコンデンサであるコンデンサC1、第2のコンデンサであるコンデンサC2、第3のコンデンサであるコンデンサC3を含む。 The auxiliary power supply circuit 13 is connected to the power supply voltage line PL, the ground line GL, and the switch line SL. The auxiliary power supply circuit 13 includes a diode D1 that is a first diode, a diode D2 that is a second diode, a diode D3 that is a third diode, a capacitor C1 that is a first capacitor, and a capacitor C2 that is a second capacitor. And a capacitor C3 which is a third capacitor.
ダイオードD1は、外部電源EVのプラス端子から見て順方向に接続されている。すなわち、ダイオードD1のアノードは、電源電圧ラインPLを介して外部電源EVのプラス端子に接続されている。また、ダイオードD1のカソードは、コンデンサC1の一端に接続されている。 The diode D1 is connected in the forward direction when viewed from the positive terminal of the external power supply EV. That is, the anode of the diode D1 is connected to the plus terminal of the external power supply EV through the power supply voltage line PL. The cathode of the diode D1 is connected to one end of the capacitor C1.
コンデンサC1は、ダイオードD1に直列に接続されている。コンデンサC1の一端はダイオードD1のカソードに接続され、他端はスイッチラインSLに接続されている。 The capacitor C1 is connected in series with the diode D1. One end of the capacitor C1 is connected to the cathode of the diode D1, and the other end is connected to the switch line SL.
ダイオードD2は、ダイオードD1と直列且つ同方向に接続されている。ダイオードD2のアノードは、ダイオードD1及びコンデンサC1の接続端に接続されている。ダイオードD2のカソードは、コンデンサC2の一端に接続されている。 The diode D2 is connected in series and in the same direction as the diode D1. The anode of the diode D2 is connected to the connection end of the diode D1 and the capacitor C1. The cathode of the diode D2 is connected to one end of the capacitor C2.
コンデンサC2は、ダイオードD2に直列に接続されている。コンデンサC2の一端は、ダイオードD2のカソードに接続されている。コンデンサC2の他端は、グランドラインGLを介して外部電源EVのマイナス端子に接続されている。 The capacitor C2 is connected in series with the diode D2. One end of the capacitor C2 is connected to the cathode of the diode D2. The other end of the capacitor C2 is connected to the negative terminal of the external power supply EV through the ground line GL.
ダイオードD3は、ダイオードD1及びダイオードD2に直列に接続されている。すなわち、ダイオードD3のアノードは、ダイオードD2及びコンデンサC2の接続端に接続されている。ダイオードD3のカソードは、コンデンサC3の一端に接続されている。 The diode D3 is connected in series with the diode D1 and the diode D2. That is, the anode of the diode D3 is connected to the connection end of the diode D2 and the capacitor C2. The cathode of the diode D3 is connected to one end of the capacitor C3.
コンデンサC3は、ダイオードD3に直列に接続されている。コンデンサC3の一端は、ダイオードD3のカソードに接続されている。コンデンサC3の他端は、スイッチラインSLに接続されている。 The capacitor C3 is connected in series with the diode D3. One end of the capacitor C3 is connected to the cathode of the diode D3. The other end of the capacitor C3 is connected to the switch line SL.
起動用回路12及び補助電源回路13は、外部電源EVからの入力電圧Vinに基づいて、ローサイドスイッチ素子Q1を駆動する第1駆動電圧VLと、ハイサイドスイッチ素子Q2を駆動する第2駆動電圧VHと、を生成する。以下、起動用回路12及び補助電源回路13を総称して、駆動電源回路14(図1中の一点鎖線部)と称する。 The startup circuit 12 and the auxiliary power supply circuit 13 are based on the input voltage Vin from the external power supply EV, and the first drive voltage VL that drives the low-side switch element Q1 and the second drive voltage VH that drives the high-side switch element Q2. And generate. Hereinafter, the starting circuit 12 and the auxiliary power circuit 13 are collectively referred to as a drive power circuit 14 (a chain line portion in FIG. 1).
平滑化回路SCは、インダクタL1、コンデンサC4、抵抗RA及びRBを含む。インダクタL1の一端は、スイッチラインSLを介してローサイドスイッチ素子Q1のドレイン及びハイサイドスイッチ素子Q2のソースに接続されている。インダクタL1の他端は負荷回路LDに接続されている。コンデンサC4は、スイッチラインSLとグランドラインGLとの間に、負荷回路LDと並列に接続されている。抵抗RA及びRBは直列に接続され、スイッチラインSLとグランドラインGLとの間に負荷回路LD及びコンデンサC4とは並列に接続されている。抵抗RAと抵抗RBとの接続点は、ドライバIC11のフィードバック端子FBに接続されている。平滑化回路SCは、ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2の接続端からスイッチラインSLを介して供給されたスイッチング電圧を平滑化して内部電源電圧を生成し、負荷回路LDに供給する。 Smoothing circuit SC includes an inductor L1, a capacitor C4, and resistors RA and RB. One end of the inductor L1 is connected to the drain of the low side switch element Q1 and the source of the high side switch element Q2 via the switch line SL. The other end of the inductor L1 is connected to the load circuit LD. The capacitor C4 is connected in parallel with the load circuit LD between the switch line SL and the ground line GL. The resistors RA and RB are connected in series, and the load circuit LD and the capacitor C4 are connected in parallel between the switch line SL and the ground line GL. A connection point between the resistor RA and the resistor RB is connected to the feedback terminal FB of the driver IC 11. The smoothing circuit SC smoothes the switching voltage supplied from the connection end of the low side switch element Q1 and the high side switch element Q2 via the switch line SL, generates an internal power supply voltage, and supplies the internal power supply voltage to the load circuit LD.
次に、上記構成を有する電圧出力回路10におけるローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2の駆動に係る動作について、図2〜7を参照して説明する。 Next, operations related to driving of the low-side switch element Q1 and the high-side switch element Q2 in the voltage output circuit 10 having the above configuration will be described with reference to FIGS.
図2は、電源装置の起動直後の動作状態、すなわち電圧出力回路10に外部電源EVから入力電圧Vinが印加された直後の状態における電流の流れを模式的に示す図である。外部電源EVから入力電圧Vinが印加されると、図に矢印で示す電流経路によって電圧出力回路10に電流が供給される。すなわち、起動用回路12のダイオードD0を経由してドライバIC11に電流が供給され、電源端子VDDに入力電圧Vinが印加される。これにより、ドライバIC11の電源がオン状態となる。また、起動用回路12のダイオードD0を経由してコンデンサC2に電流が供給され、コンデンサC2の充電が開始される。 FIG. 2 is a diagram schematically showing a current flow in an operation state immediately after the power supply device is started, that is, a state immediately after the input voltage Vin is applied to the voltage output circuit 10 from the external power supply EV. When the input voltage Vin is applied from the external power supply EV, a current is supplied to the voltage output circuit 10 through a current path indicated by an arrow in the figure. That is, a current is supplied to the driver IC 11 via the diode D0 of the startup circuit 12, and the input voltage Vin is applied to the power supply terminal VDD. As a result, the power source of the driver IC 11 is turned on. Further, a current is supplied to the capacitor C2 via the diode D0 of the starting circuit 12, and charging of the capacitor C2 is started.
図3は、図2に示した起動直後の動作状態の後、ローサイドスイッチ素子Q1がオンとなり、ハイサイドスイッチ素子Q2がオフとなる動作状態における電流の流れを模式的に示す図である。スイッチラインSLの電位はグランドラインGLの電位と等しい。図に矢印で示すように、電源電圧ラインPLを通って補助電源回路13に供給された電流は、ダイオードD1を介してコンデンサC1に供給される。これにより、コンデンサC1は入力電圧Vinの電圧値(以下、単に電圧値Vinと称する)に充電される。 FIG. 3 is a diagram schematically showing a current flow in an operation state in which the low-side switch element Q1 is turned on and the high-side switch element Q2 is turned off after the operation state immediately after startup shown in FIG. The potential of the switch line SL is equal to the potential of the ground line GL. As indicated by arrows in the figure, the current supplied to the auxiliary power supply circuit 13 through the power supply voltage line PL is supplied to the capacitor C1 via the diode D1. As a result, the capacitor C1 is charged to the voltage value of the input voltage Vin (hereinafter simply referred to as the voltage value Vin).
図4は、図3に示した動作状態の後、ローサイドスイッチ素子Q1がオフとなり、ハイサイドスイッチ素子Q2がオンとなる動作状態における電流の流れを模式的に示す図である。スイッチラインSLの電位は電源電圧ラインPLの電位(すなわち、電圧値Vin)と等しい。図に矢印で示すように、コンデンサC1からダイオードD2を経由する電流経路によって、コンデンサC2が充電される。この際、スイッチラインSLの電位である電圧値Vinを基準として、コンデンサC1の充電電圧(すなわち、電圧値Vin)がコンデンサC2に充電される。従って、コンデンサC2は、グランドラインGLの電位を基準とすると、電圧値Vinの2倍の電圧値(以下、電圧値2Vinと称する)に充電される。 FIG. 4 is a diagram schematically showing a current flow in an operation state in which the low-side switch element Q1 is turned off and the high-side switch element Q2 is turned on after the operation state shown in FIG. The potential of the switch line SL is equal to the potential of the power supply voltage line PL (that is, the voltage value Vin). As indicated by an arrow in the figure, the capacitor C2 is charged by a current path from the capacitor C1 through the diode D2. At this time, the charging voltage (that is, the voltage value Vin) of the capacitor C1 is charged to the capacitor C2 with reference to the voltage value Vin that is the potential of the switch line SL. Therefore, the capacitor C2 is charged to a voltage value that is twice the voltage value Vin (hereinafter referred to as a voltage value 2Vin) with reference to the potential of the ground line GL.
図5は、図4に示した動作状態の後、ローサイドスイッチ素子Q1がオンとなり、ハイサイドスイッチ素子Q2がオフとなる動作状態における電流の流れを模式的に示す図である。スイッチラインSLの電位はグランドラインGLの電位と等しい。図に矢印で示すように、コンデンサC2からダイオードD3を経由する電流経路によって、コンデンサC3が充電される。コンデンサC3は、コンデンサC2の充電電圧(すなわち、電圧値2Vin)によって充電される。すなわち、コンデンサC3の充電電圧は、電圧値2Vinとなる。 FIG. 5 is a diagram schematically showing a current flow in an operation state in which the low-side switch element Q1 is turned on and the high-side switch element Q2 is turned off after the operation state shown in FIG. The potential of the switch line SL is equal to the potential of the ground line GL. As indicated by an arrow in the figure, the capacitor C3 is charged by a current path from the capacitor C2 via the diode D3. The capacitor C3 is charged by the charging voltage of the capacitor C2 (that is, the voltage value 2Vin). That is, the charging voltage of the capacitor C3 has a voltage value of 2Vin.
また、図5に示す動作状態において、矢印で示すように、コンデンサC2からドライバIC11の電源端子VDDに向かう電流経路によって、ドライバIC11に電流が供給される。従って、ドライバIC11の電源端子VDDには、電圧値2Vinの電圧が印加される。すなわち、図2で示した動作状態において電源端子VDDには電圧値Vinが印加されていたが、図5に示す動作状態では、電源端子VDDに印加される電圧は電圧値2Vinに切り替わる。ローサイドスイッチ素子Q1のゲートには、ドライバIC11のローサイド駆動端子LDRVを介して、電圧値2Vinが印加される。すなわち、ローサイドスイッチ素子Q1の駆動電圧である第1駆動電圧VLは、電圧値2Vinとなる。 Further, in the operation state shown in FIG. 5, as indicated by an arrow, a current is supplied to the driver IC 11 through a current path from the capacitor C2 toward the power supply terminal VDD of the driver IC 11. Therefore, a voltage of 2Vin is applied to the power supply terminal VDD of the driver IC 11. That is, the voltage value Vin is applied to the power supply terminal VDD in the operation state shown in FIG. 2, but in the operation state shown in FIG. 5, the voltage applied to the power supply terminal VDD is switched to the voltage value 2Vin. A voltage value 2Vin is applied to the gate of the low-side switch element Q1 via the low-side drive terminal LDRV of the driver IC 11. That is, the first drive voltage VL that is the drive voltage of the low-side switch element Q1 has a voltage value of 2Vin.
図6は、コンデンサC3が電圧値2Vinに充電された後、ローサイドスイッチ素子Q1がオフとなり、ハイサイドスイッチ素子Q2がオンとなる動作状態における電流の流れを模式的に示す図である。スイッチラインSLの電位は電源電圧ラインPLの電位と等しい。図に矢印で示すように、電流はコンデンサC3からドライバIC11のブート端子BOOTに入力され、ハイサイド駆動端子HDRVから出力される。コンデンサC3の充電電圧の電圧値は2Vinであるため、ハイサイドスイッチ素子Q2のゲートには、ゲートに電圧値2Vinが印加される。すなわち、ハイサイドスイッチ素子Q2の駆動電圧である第2駆動電圧VHは、電圧値2Vinとなる。 FIG. 6 is a diagram schematically showing a current flow in an operating state in which the low-side switch element Q1 is turned off and the high-side switch element Q2 is turned on after the capacitor C3 is charged to the voltage value 2Vin. The potential of the switch line SL is equal to the potential of the power supply voltage line PL. As shown by the arrows in the figure, the current is input from the capacitor C3 to the boot terminal BOOT of the driver IC 11 and output from the high side drive terminal HDRV. Since the voltage value of the charging voltage of the capacitor C3 is 2Vin, the voltage value 2Vin is applied to the gate of the high-side switch element Q2. That is, the second drive voltage VH that is the drive voltage of the high-side switch element Q2 has a voltage value of 2Vin.
図7は、図2〜6に示した動作状態におけるスイッチラインSLの電位、コンデンサC1の電圧値、コンデンサC2の電圧値及びコンデンサC3の電圧値を示す電圧波形図である。図中、T0は起動直後の動作状態の期間(図2)であり、T1は、ローサイドスイッチ素子Q1がオン且つハイサイドスイッチ素子Q2がオフの期間(図3及び図5)であり、T2はローサイドスイッチ素子Q1がオフ且つハイサイドスイッチ素子Q2がオンの期間(図4及び図6)である。スイッチラインSLの電位は、期間T1でグランドレベルGNDとなり、期間T2で電圧値Vinとなる。 FIG. 7 is a voltage waveform diagram showing the potential of the switch line SL, the voltage value of the capacitor C1, the voltage value of the capacitor C2, and the voltage value of the capacitor C3 in the operation state shown in FIGS. In the figure, T0 is a period of the operating state immediately after startup (FIG. 2), T1 is a period (FIGS. 3 and 5) in which the low-side switch element Q1 is on and the high-side switch element Q2 is off, and T2 is This is a period (FIGS. 4 and 6) in which the low-side switch element Q1 is OFF and the high-side switch element Q2 is ON. The potential of the switch line SL becomes the ground level GND in the period T1, and becomes the voltage value Vin in the period T2.
コンデンサC1は、上記の通り電圧値Vinで充電される。従って、スイッチラインSLの電位を基準とすると、コンデンサC1の充電電圧は、期間T1及びT2を通して電圧値Vinとなる。 The capacitor C1 is charged with the voltage value Vin as described above. Therefore, when the potential of the switch line SL is used as a reference, the charging voltage of the capacitor C1 becomes the voltage value Vin through the periods T1 and T2.
コンデンサC2は、上記の通り電圧値2Vinで充電される。従って、グランドラインGLの電位を基準とすると、コンデンサC2の充電電圧は、期間T1及びT2を通して電圧値2Vinとなる。よって、ローサイドスイッチ素子Q1は、電圧値2Vinの第1駆動電圧VLで駆動される。 The capacitor C2 is charged with the voltage value 2Vin as described above. Therefore, when the potential of the ground line GL is used as a reference, the charging voltage of the capacitor C2 becomes a voltage value 2Vin throughout the periods T1 and T2. Therefore, the low-side switch element Q1 is driven with the first drive voltage VL having a voltage value of 2Vin.
コンデンサC3は、上記の通り電圧値2Vinで充電される。従って、スイッチラインSLの電位を基準とすると、コンデンサC3の充電電圧は、期間T1及びT2を通して電圧値2Vinとなる。よって、ハイサイドスイッチ素子Q2は、電圧値2Vinの第2駆動電圧VHで駆動される。 The capacitor C3 is charged with the voltage value 2Vin as described above. Therefore, when the potential of the switch line SL is used as a reference, the charging voltage of the capacitor C3 becomes the voltage value 2Vin through the periods T1 and T2. Therefore, the high side switch element Q2 is driven by the second drive voltage VH having a voltage value of 2Vin.
以上のように、本実施例の駆動電源回路14において、補助電源回路13のコンデンサC2は、電圧値2Vinに充電される。そして、かかる電圧値2Vinの電圧が、ドライバIC11を介してローサイドスイッチ素子Q1のゲートに印加される。すなわち、ローサイドスイッチ素子Q1の第1駆動電圧VLは、外部電源EVからの入力電圧Vinよりも高い電圧値となる。 As described above, in the drive power supply circuit 14 of the present embodiment, the capacitor C2 of the auxiliary power supply circuit 13 is charged to the voltage value 2Vin. Then, the voltage having the voltage value 2Vin is applied to the gate of the low-side switch element Q1 via the driver IC11. That is, the first drive voltage VL of the low-side switch element Q1 has a voltage value higher than the input voltage Vin from the external power supply EV.
また、補助電源回路13のコンデンサC3は、電圧値2Vinに充電される。そして、かかる電圧値2Vinの電圧が、ドライバIC11を介してハイサイドスイッチ素子Q2のゲートに印加される。すなわち、ハイサイドスイッチ素子Q2の第2駆動電圧VHは、外部電源EVからの入力電圧Vinよりも高い電圧値となる。 Further, the capacitor C3 of the auxiliary power circuit 13 is charged to a voltage value of 2Vin. Then, the voltage having the voltage value 2Vin is applied to the gate of the high-side switch element Q2 via the driver IC11. That is, the second drive voltage VH of the high side switch element Q2 has a higher voltage value than the input voltage Vin from the external power supply EV.
従って、外部電源からの入力電圧が低い場合であっても、高い駆動電圧でハイサイドスイッチ素子及びローサイドスイッチ素子を駆動することが可能となる。また、低電圧でハイサイドスイッチ素子及びローサイドスイッチ素子を駆動することに伴う電力損失を低減することが可能となる。 Therefore, even when the input voltage from the external power supply is low, the high-side switch element and the low-side switch element can be driven with a high drive voltage. In addition, it is possible to reduce power loss associated with driving the high-side switch element and the low-side switch element with a low voltage.
図8は、実施例2における電源装置の構成を示す回路図である。以下、実施例1と同様の構成については同じ符号を付し、説明を省略する。 FIG. 8 is a circuit diagram illustrating a configuration of the power supply device according to the second embodiment. Hereinafter, the same reference numerals are given to the same components as those in the first embodiment, and the description thereof is omitted.
電圧出力回路20は、起動用回路12と補助電源回路21とからなる駆動電源回路23を有する。補助電源回路21は、実施例1で示した補助電源回路13の構成(ダイオードD1、ダイオードD2、ダイオードD3、コンデンサC1、コンデンサC2及びコンデンサC3)に加えて、ツェナーダイオードD4と抵抗R1とからなる電圧制御回路22を含む。 The voltage output circuit 20 includes a drive power supply circuit 23 including a startup circuit 12 and an auxiliary power supply circuit 21. The auxiliary power circuit 21 includes a Zener diode D4 and a resistor R1 in addition to the configuration of the auxiliary power circuit 13 (diode D1, diode D2, diode D3, capacitor C1, capacitor C2, and capacitor C3) shown in the first embodiment. A voltage control circuit 22 is included.
ツェナーダイオードD4は、カソードがコンデンサC2の一端、アノードがコンデンサC2の他端に夫々接続され、コンデンサC2と並列に接続されている。また、ツェナーダイオードD4は、抵抗R1を挟んでダイオードD2とは逆方向に接続されている。本実施例において、ツェナーダイオードD4のツェナー電圧Vzの電圧値(以下、単に電圧値Vzと称する)は、Vinよりも大きく、2Vinよりも小さい(Vin<Vz<2Vin)。電圧制御回路22は、かかるツェナーダイオードD4の作用により、第1駆動電圧VL及び第2駆動電圧VHの電圧値の制御を行う。 The Zener diode D4 has a cathode connected to one end of the capacitor C2, an anode connected to the other end of the capacitor C2, and is connected in parallel with the capacitor C2. The Zener diode D4 is connected in the opposite direction to the diode D2 with the resistor R1 interposed therebetween. In this embodiment, the voltage value of the Zener voltage Vz of the Zener diode D4 (hereinafter simply referred to as voltage value Vz) is larger than Vin and smaller than 2 Vin (Vin <Vz <2Vin). The voltage control circuit 22 controls the voltage values of the first drive voltage VL and the second drive voltage VH by the action of the Zener diode D4.
抵抗R1は、ダイオードD2のカソードとツェナーダイオードD4及びコンデンサC2の接続端との間に挿入されている。すなわち、抵抗R1は、一端がダイオードD2のカソードに接続され、他端がダイオードD3のアノード、ツェナーダイオードD4のカソード及びコンデンサC2の一端に接続されている。 The resistor R1 is inserted between the cathode of the diode D2 and the connection end of the Zener diode D4 and the capacitor C2. That is, the resistor R1 has one end connected to the cathode of the diode D2, and the other end connected to the anode of the diode D3, the cathode of the Zener diode D4, and one end of the capacitor C2.
電圧制御回路22は、かかるツェナーダイオードD4の作用により、第1駆動電圧VL及び第2駆動電圧VHの電圧値を電圧値Vzに制御する動作を行う。また、ダイオードD2とツェナーダイオードD4との間に挿入された抵抗R1有することにより、ツェナーダイオードD4に流れる電流は制限され、過電流の流入が防止される。 The voltage control circuit 22 performs an operation of controlling the voltage values of the first drive voltage VL and the second drive voltage VH to the voltage value Vz by the action of the Zener diode D4. In addition, by having the resistor R1 inserted between the diode D2 and the Zener diode D4, the current flowing through the Zener diode D4 is limited and the inflow of overcurrent is prevented.
次に、電圧制御回路22を含む電圧出力回路20におけるローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2の駆動に係る動作について、図9〜13を参照して説明する。 Next, operations related to driving of the low-side switch element Q1 and the high-side switch element Q2 in the voltage output circuit 20 including the voltage control circuit 22 will be described with reference to FIGS.
図9は、電源装置の起動直後の動作状態、すなわち電圧出力回路20に外部電源EVから入力電圧Vinが印加された直後の状態における電流の流れを模式的に示す図である。外部電源EVから入力電圧Vinが印加されると、図に矢印で示す電流経路によって電圧出力回路20に電流が供給される。すなわち、起動用回路12のダイオードD0を経由してドライバIC11に電流が供給され、電源端子VDDに入力電圧Vinが印加される。これにより、ドライバIC11の電源がオン状態となる。 FIG. 9 is a diagram schematically showing a current flow in an operation state immediately after the power supply device is started, that is, a state immediately after the input voltage Vin is applied to the voltage output circuit 20 from the external power supply EV. When the input voltage Vin is applied from the external power supply EV, a current is supplied to the voltage output circuit 20 through a current path indicated by an arrow in the figure. That is, a current is supplied to the driver IC 11 via the diode D0 of the startup circuit 12, and the input voltage Vin is applied to the power supply terminal VDD. As a result, the power source of the driver IC 11 is turned on.
図10は、図9に示した起動直後の動作状態の後、ローサイドスイッチ素子Q1がオンし、ハイサイドスイッチ素子Q2がオフとなる動作状態における電流の流れを模式的に示す図である。スイッチラインSLの電位はグランドラインGLの電位と等しい。図に矢印で示すように、電源電圧ラインPLを通って補助電源回路21に供給された電流は、ダイオードD1を介してコンデンサC1に供給される。これにより、コンデンサC1は電圧値Vinに充電される。 FIG. 10 is a diagram schematically showing a current flow in an operation state in which the low-side switch element Q1 is turned on and the high-side switch element Q2 is turned off after the operation state immediately after startup shown in FIG. The potential of the switch line SL is equal to the potential of the ground line GL. As indicated by the arrows in the figure, the current supplied to the auxiliary power supply circuit 21 through the power supply voltage line PL is supplied to the capacitor C1 through the diode D1. As a result, the capacitor C1 is charged to the voltage value Vin.
図11は、図10に示した動作状態の後、ローサイドスイッチ素子Q1がオフとなり、ハイサイドスイッチ素子Q2がオンとなる動作状態における電流の流れを模式的に示す図である。スイッチラインSLの電位は、電源電圧ラインPLの電位である電圧値Vinと等しい。図に矢印で示すように、コンデンサC1からダイオードD2を経由する電流経路によって、コンデンサC2が充電される。 FIG. 11 is a diagram schematically showing a current flow in an operation state in which the low-side switch element Q1 is turned off and the high-side switch element Q2 is turned on after the operation state shown in FIG. The potential of the switch line SL is equal to the voltage value Vin that is the potential of the power supply voltage line PL. As indicated by an arrow in the figure, the capacitor C2 is charged by a current path from the capacitor C1 through the diode D2.
本実施例では、ツェナーダイオードD4がコンデンサC2に並列に接続されているため、コンデンサC2の充電電圧は、ツェナーダイオードD4のツェナー電圧Vz以上とならない。すなわち、コンデンサC2がツェナーダイオードD4のツェナー電圧Vzまで充電された後は、ツェナーダイオードD4を経由する経路がコンデンサC1の放電経路となる。従って、コンデンサC2は、グランドラインGLの電位を基準とすると、電圧値Vzに充電される。 In this embodiment, since the Zener diode D4 is connected in parallel to the capacitor C2, the charging voltage of the capacitor C2 does not exceed the Zener voltage Vz of the Zener diode D4. That is, after the capacitor C2 is charged to the Zener voltage Vz of the Zener diode D4, the path passing through the Zener diode D4 becomes the discharge path of the capacitor C1. Therefore, the capacitor C2 is charged to the voltage value Vz with reference to the potential of the ground line GL.
なお、ダイオードD2とツェナーダイオードD4との間には抵抗R1が直列接続されているため、ツェナーダイオードD4に流れる電流は制限される。すなわち、抵抗R1は、ツェナーダイオードD4に対する過電流の流入を防止する機能を有する。 Since the resistor R1 is connected in series between the diode D2 and the Zener diode D4, the current flowing through the Zener diode D4 is limited. That is, the resistor R1 has a function of preventing an overcurrent from flowing into the Zener diode D4.
図12は、図11に示した動作状態の後、ローサイドスイッチ素子Q1がオンとなり、ハイサイドスイッチ素子Q2がオフとなる動作状態における電流の流れを模式的に示す図である。スイッチラインSLの電位はグランドラインGLの電位と等しい。図に矢印で示すように、コンデンサC2からダイオードD3を経由する電流経路によって、コンデンサC3が充電される。コンデンサC3は、コンデンサC2の充電電圧である電圧値Vzによって充電される。すなわち、コンデンサC3の充電電圧の電圧値は、電圧値Vzとなる。 FIG. 12 is a diagram schematically showing a current flow in an operation state in which the low side switch element Q1 is turned on and the high side switch element Q2 is turned off after the operation state shown in FIG. The potential of the switch line SL is equal to the potential of the ground line GL. As indicated by an arrow in the figure, the capacitor C3 is charged by a current path from the capacitor C2 via the diode D3. The capacitor C3 is charged with a voltage value Vz that is a charging voltage of the capacitor C2. That is, the voltage value of the charging voltage of the capacitor C3 becomes the voltage value Vz.
また、コンデンサC2からドライバIC11の電源端子VDDに向かう電流経路によって、ドライバIC11に電流が供給される。従って、ドライバIC11の電源端子VDDには、電圧値Vzの電圧が印加される。ローサイドスイッチ素子Q1のゲートには、ドライバIC11のローサイド駆動端子LDRVを介して、電圧値Vzが印加される。すなわち、ローサイドスイッチ素子Q1の駆動電圧である第1駆動電圧VLは、電圧値Vzとなる。 Further, current is supplied to the driver IC 11 through a current path from the capacitor C2 toward the power supply terminal VDD of the driver IC 11. Therefore, the voltage of the voltage value Vz is applied to the power supply terminal VDD of the driver IC 11. A voltage value Vz is applied to the gate of the low-side switch element Q1 via the low-side drive terminal LDRV of the driver IC11. That is, the first drive voltage VL that is the drive voltage of the low-side switch element Q1 becomes the voltage value Vz.
図13は、コンデンサC3が電圧値Vzに充電された後、ローサイドスイッチ素子Q1がオフとなり、ハイサイドスイッチ素子Q2がオンとなる動作状態における電流の流れを模式的に示す図である。スイッチラインSLの電位は電源電圧ラインPLの電位と等しい。図に矢印で示すように、電流はコンデンサC3からドライバIC11のブート端子BOOTに入力され、ハイサイド駆動端子HDRVから出力される。コンデンサC3の充電電圧の電圧値はVzであるため、ハイサイドスイッチ素子Q2のゲートには、ゲートに電圧値Vzが印加される。すなわち、ハイサイドスイッチ素子Q2の駆動電圧である第2駆動電圧VHは、電圧値Vzとなる。 FIG. 13 is a diagram schematically illustrating a current flow in an operation state in which the low side switch element Q1 is turned off and the high side switch element Q2 is turned on after the capacitor C3 is charged to the voltage value Vz. The potential of the switch line SL is equal to the potential of the power supply voltage line PL. As shown by the arrows in the figure, the current is input from the capacitor C3 to the boot terminal BOOT of the driver IC 11 and output from the high side drive terminal HDRV. Since the voltage value of the charging voltage of the capacitor C3 is Vz, the voltage value Vz is applied to the gate of the high-side switch element Q2. That is, the second drive voltage VH that is the drive voltage of the high-side switch element Q2 becomes the voltage value Vz.
図14は、図9〜13に示した動作状態におけるスイッチラインSLの電位、コンデンサC1の電圧値、コンデンサC2の電圧値及びコンデンサC3の電圧値を示す電圧波形図である。図中、T0は起動直後の動作状態の期間(図9)であり、T1は、ローサイドスイッチ素子Q1がオン且つハイサイドスイッチ素子Q2がオフの期間(図10及び図12)であり、T2はローサイドスイッチ素子Q1がオフ且つハイサイドスイッチ素子Q2がオンの期間(図11及び図13)である。スイッチラインSLの電位は、期間T1でグランドレベルGNDとなり、期間T2で電圧値Vinとなる。 FIG. 14 is a voltage waveform diagram showing the potential of the switch line SL, the voltage value of the capacitor C1, the voltage value of the capacitor C2, and the voltage value of the capacitor C3 in the operation state shown in FIGS. In the figure, T0 is a period of the operating state immediately after startup (FIG. 9), T1 is a period (FIGS. 10 and 12) in which the low-side switch element Q1 is on and the high-side switch element Q2 is off, and T2 is This is a period (FIGS. 11 and 13) in which the low-side switch element Q1 is OFF and the high-side switch element Q2 is ON. The potential of the switch line SL becomes the ground level GND in the period T1, and becomes the voltage value Vin in the period T2.
コンデンサC1は、上記の通り電圧値Vinで充電される。従って、スイッチラインSLの電位を基準とすると、コンデンサC1の充電電圧は、期間T1及びT2を通して電圧値Vinとなる。 The capacitor C1 is charged with the voltage value Vin as described above. Therefore, when the potential of the switch line SL is used as a reference, the charging voltage of the capacitor C1 becomes the voltage value Vin through the periods T1 and T2.
コンデンサC2は、上記の通り電圧値Vz(Vin<Vz<2Vin)で充電される。従って、グランドラインGLの電位を基準とすると、コンデンサC2の充電電圧は、期間T1及びT2を通して電圧値Vzとなる。よって、ローサイドスイッチ素子Q1は、電圧値Vzの第1駆動電圧VLで駆動される。 The capacitor C2 is charged with the voltage value Vz (Vin <Vz <2Vin) as described above. Therefore, when the potential of the ground line GL is used as a reference, the charging voltage of the capacitor C2 becomes the voltage value Vz through the periods T1 and T2. Therefore, the low-side switch element Q1 is driven with the first drive voltage VL having the voltage value Vz.
コンデンサC3は、上記の通り電圧値Vzで充電される。従って、スイッチラインSLの電位を基準とすると、コンデンサC3の充電電圧は、期間T1及びT2を通して電圧値Vzとなる。よって、ハイサイドスイッチ素子Q2は、電圧値Vzの第2駆動電圧VHで駆動される。 The capacitor C3 is charged with the voltage value Vz as described above. Therefore, when the potential of the switch line SL is used as a reference, the charging voltage of the capacitor C3 becomes the voltage value Vz through the periods T1 and T2. Therefore, the high side switch element Q2 is driven by the second drive voltage VH having the voltage value Vz.
このように、本実施例では、ツェナーダイオードD4を含む電圧制御回路22により、ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2の駆動電圧は、電圧値Vz(Vin<Vz<2Vin)に制御される。従って、外部電源EVからの入力電圧Vinよりも電圧値が高く、入力電圧Vinの2倍よりも電圧値が低い駆動電圧で、ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2を駆動することができる。これにより、GaN−FET等のゲートソース間の耐圧が比較的小さいFETをローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2として用いることが可能となる。 Thus, in this embodiment, the drive voltage of the low side switch element Q1 and the high side switch element Q2 is controlled to the voltage value Vz (Vin <Vz <2Vin) by the voltage control circuit 22 including the Zener diode D4. Therefore, the low-side switch element Q1 and the high-side switch element Q2 can be driven with a drive voltage having a voltage value higher than the input voltage Vin from the external power supply EV and lower than twice the input voltage Vin. As a result, FETs having a relatively low breakdown voltage between the gate and the source, such as GaN-FETs, can be used as the low-side switch element Q1 and the high-side switch element Q2.
また、本実施例の電圧制御回路22を有する駆動電源回路23によれば、外部電源EVからの入力電圧Vinが不安定な場合にも、安定した駆動電圧でローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2を駆動することができる。図15は、入力電圧Vinが不安定な場合におけるスイッチラインSLの電位、コンデンサC1の電圧値、コンデンサC2の電圧値及びコンデンサC3の電圧値を示す電圧波形図である。 Further, according to the drive power supply circuit 23 having the voltage control circuit 22 of the present embodiment, even when the input voltage Vin from the external power supply EV is unstable, the low-side switch element Q1 and the high-side switch element with a stable drive voltage. Q2 can be driven. FIG. 15 is a voltage waveform diagram showing the potential of the switch line SL, the voltage value of the capacitor C1, the voltage value of the capacitor C2, and the voltage value of the capacitor C3 when the input voltage Vin is unstable.
スイッチラインSLの電位は、期間T1でグランドレベルGNDとなり、期間T2で電圧値Vinとなる。本実施例では、入力電圧Vinが不安定であるため、スイッチラインSLの電位は、期間T2において不安定な値となる。 The potential of the switch line SL becomes the ground level GND in the period T1, and becomes the voltage value Vin in the period T2. In this embodiment, since the input voltage Vin is unstable, the potential of the switch line SL becomes an unstable value in the period T2.
また、コンデンサC1の電位は、上記の通り電圧値Vinで充電される。従って、コンデンサC1の充電電圧は、期間T1及びT2を通じて不安定な電圧値となる。 Further, the potential of the capacitor C1 is charged with the voltage value Vin as described above. Therefore, the charging voltage of the capacitor C1 becomes an unstable voltage value throughout the periods T1 and T2.
これに対し、コンデンサC2及びC3は、上記の通り電圧制御回路22の電圧制御作用により電圧値Vzで充電されるため、安定した電圧値となる。従って、入力電圧Vinが不安定な場合であっても、ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2を、安定した駆動電圧(電圧値Vz)により駆動することができる。これにより、精度の高い駆動電圧を必要とするFET等をローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2として用いることが可能となる。 On the other hand, since the capacitors C2 and C3 are charged with the voltage value Vz by the voltage control action of the voltage control circuit 22 as described above, they have stable voltage values. Therefore, even when the input voltage Vin is unstable, the low-side switch element Q1 and the high-side switch element Q2 can be driven with a stable drive voltage (voltage value Vz). As a result, it is possible to use FETs or the like that require high-precision drive voltages as the low-side switch element Q1 and the high-side switch element Q2.
以上、説明したように、本発明の駆動電源回路は、補助電源回路13(21)を含み、外部電源EVからの入力電圧Vinよりも高い電圧値の駆動電圧(2Vin又はVz)を生成する。従って、低電圧でスイッチ素子を駆動することに起因する電力損失の低減を図ることが可能となる。 As described above, the drive power supply circuit of the present invention includes the auxiliary power supply circuit 13 (21) and generates a drive voltage (2Vin or Vz) having a voltage value higher than the input voltage Vin from the external power supply EV. Therefore, it is possible to reduce the power loss caused by driving the switch element with a low voltage.
また、さらに電圧制御回路22を設けることにより、ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2のゲートソース間の耐圧を超えない電圧値を有し且つ安定した駆動電圧を生成することが可能となる。 Further, by providing the voltage control circuit 22, it is possible to generate a stable drive voltage having a voltage value that does not exceed the breakdown voltage between the gate and source of the low-side switch element Q1 and the high-side switch element Q2.
なお、本発明の実施形態は、上記実施例に記載したものに限られない。例えば、図16に示すように、補助電源回路31は、第1のダイオードであるダイオードD1と、第2のダイオードであるダイオードD2と、第1のコンデンサであるコンデンサC1と、第2のコンデンサであるコンデンサC2と、から構成されるものであってもよい。コンデンサC2の充電電圧は電圧値2Vinとなり、ローサイドスイッチ素子Q1は電圧値2Vinの第1駆動電圧VLで駆動される。この構成によれば、ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2のうち、ローサイドスイッチ素子のみが高い駆動電圧(第1駆動電圧VL)を必要とするような場合に、実施例1と比べてより簡易な構成で電圧値の高い第1駆動電圧VLを生成することができる。 In addition, embodiment of this invention is not restricted to what was described in the said Example. For example, as shown in FIG. 16, the auxiliary power supply circuit 31 includes a diode D1 that is a first diode, a diode D2 that is a second diode, a capacitor C1 that is a first capacitor, and a second capacitor. It may be composed of a certain capacitor C2. The charging voltage of the capacitor C2 has a voltage value of 2Vin, and the low-side switch element Q1 is driven by the first driving voltage VL having the voltage value of 2Vin. According to this configuration, when only the low-side switch element of the low-side switch element Q1 and the high-side switch element Q2 requires a high drive voltage (first drive voltage VL), it is more than in the first embodiment. The first drive voltage VL having a high voltage value can be generated with a simple configuration.
また、図17に示すように、補助電源回路41は、第1のダイオードであるダイオードD1と、第2のダイオードであるダイオードD2と、第1のコンデンサであるコンデンサC1と、第2のコンデンサであるコンデンサC2と、抵抗R1及びツェナーダイオードD4を含む電圧制御回路22と、から構成されるものであってもよい。コンデンサC2の充電電圧は電圧値Vzとなり、ローサイドスイッチ素子Q1は電圧値Vzの第1駆動電圧VLで駆動される。この構成によれば、例えば、ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2のうち、ローサイドスイッチ素子Q1のみがGaN−FET等のゲートソース間耐圧が比較的小さい素子であるような場合に、実施例2と比べてより簡易な構成で、第1駆動電圧VLの電圧値を制御することが可能となる。また、例えば、ローサイドスイッチ素子Q1のみが精度の高い駆動電圧を必要とする素子であるような場合に、実施例2と比べてより簡易な構成で、安定した第1駆動電圧VLを生成することが可能となる。 As shown in FIG. 17, the auxiliary power supply circuit 41 includes a diode D1 that is a first diode, a diode D2 that is a second diode, a capacitor C1 that is a first capacitor, and a second capacitor. It may be composed of a certain capacitor C2 and a voltage control circuit 22 including a resistor R1 and a Zener diode D4. The charging voltage of the capacitor C2 becomes the voltage value Vz, and the low-side switch element Q1 is driven with the first drive voltage VL having the voltage value Vz. According to this configuration, for example, when only the low side switch element Q1 is an element having a relatively low gate-source breakdown voltage such as a GaN-FET among the low side switch element Q1 and the high side switch element Q2. Compared to 2, the voltage value of the first drive voltage VL can be controlled with a simpler configuration. In addition, for example, when only the low-side switch element Q1 is an element that requires a highly accurate drive voltage, the first drive voltage VL can be generated with a simpler configuration than that of the second embodiment. Is possible.
また、上記実施例では、ローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2としてGaN−FETを用いる例について説明したが、これに限られず、シリコンカーバイド(SiC)等の他のFETを用いてもよい。また、FETに限られず、電圧によって駆動する他のスイッチ素子をローサイドスイッチ素子Q1及びハイサイドスイッチ素子Q2として用いることができる。 In the above-described embodiment, an example in which GaN-FETs are used as the low-side switch element Q1 and the high-side switch element Q2 has been described. However, the present invention is not limited to this, and other FETs such as silicon carbide (SiC) may be used. In addition, other switch elements driven by voltage can be used as the low-side switch element Q1 and the high-side switch element Q2 without being limited to the FET.
また、上記実施例では、電源装置が非絶縁型の降圧電源である場合を例として説明した。しかし、本発明の駆動電源回路は、非絶縁型の降圧電源に限らず、上記実施例におけるスイッチラインSLのように電位が切り替わるノードをもつ回路構成を有する他の電源にも適用することが可能である。 In the above-described embodiment, the case where the power supply device is a non-insulated step-down power supply has been described as an example. However, the drive power supply circuit of the present invention is not limited to the non-insulated step-down power supply, and can be applied to other power supplies having a circuit configuration having a node where the potential is switched, such as the switch line SL in the above embodiment. It is.
要するに、本発明の駆動電源回路は、外部電源(EV)からの入力電圧(Vin)に基づいて、外部電源(EV)の低電位電源出力端に接続されたローサイドスイッチ素子(Q1)と外部電源(EV)の高電位電源出力端に接続されたハイサイドスイッチ素子との接続端に接続された出力ライン(SL)からスイッチング電圧(SV)を出力する電圧出力回路(10)において、ローサイドスイッチ素子(Q1)を駆動する第1駆動電圧(VL)とハイサイドスイッチ素子(Q2)を駆動する第2駆動電圧(VH)とを生成する駆動電源回路(14)であって、外部電源(EV)の高電位電源出力端にアノードが接続された第1のダイオード(D1)と、一端が第1のダイオード(D1)のカソードに接続され、他端が出力ライン(SL)に接続された第1のコンデンサ(C1)と、アノードが第1のコンデンサ(C1)及び第1のダイオード(D1)の接続端に接続された第2のダイオード(D2)と、一端が第2のダイオード(D2)のカソードに接続され、他端が外部電源(EV)の低電位電源出力端に接続された第2のコンデンサ(C2)と、を含む補助電源回路(13)を有し、第2のコンデンサ(C2)の充電電圧に基づいて、入力電圧(Vin)よりも大なる電圧値を有する第1駆動電圧(VL)を生成する、ことを特徴とするものである。 In short, the drive power supply circuit of the present invention includes the low-side switch element (Q1) connected to the low potential power supply output terminal of the external power supply (EV) and the external power supply based on the input voltage (Vin) from the external power supply (EV). In the voltage output circuit (10) for outputting the switching voltage (SV) from the output line (SL) connected to the connection end with the high-side switch element connected to the high-potential power supply output end of (EV), the low-side switch element A drive power supply circuit (14) for generating a first drive voltage (VL) for driving (Q1) and a second drive voltage (VH) for driving the high-side switch element (Q2), the external power supply (EV) A first diode (D1) having an anode connected to the output terminal of the high potential power source, one end connected to the cathode of the first diode (D1), and the other end to the output line (SL). The first capacitor (C1) connected, the second diode (D2) whose anode is connected to the connection end of the first capacitor (C1) and the first diode (D1), and one end of the second capacitor (C1) A second capacitor (C2) connected to the cathode of the diode (D2) and having the other end connected to the low-potential power supply output terminal of the external power supply (EV); The first drive voltage (VL) having a voltage value higher than the input voltage (Vin) is generated based on the charging voltage of the second capacitor (C2).
10 電圧出力回路
11 ドライバIC
12 起動用回路
13,21 補助電源回路
14,23 駆動電源回路
22 電圧制御回路
SC 平滑化回路
Q1 ローサイドスイッチ素子
Q2 ハイサイドスイッチ素子
FD FETドライバ
PL 電源電圧ライン
GL グランドライン
SL スイッチライン
D0〜D4 ダイオード
D5 ツェナーダイオード
C1〜C4 コンデンサ
RA,RB,R1 抵抗
L1 インダクタ
10 Voltage output circuit 11 Driver IC
12 Start-up circuits 13 and 21 Auxiliary power supply circuits 14 and 23 Drive power supply circuit 22 Voltage control circuit SC Smoothing circuit Q1 Low side switch element Q2 High side switch element FD FET driver PL Power supply voltage line GL Ground line SL Switch lines D0 to D4 Diodes D5 Zener diode C1 to C4 Capacitors RA, RB, R1 Resistor L1 Inductor
Claims (6)
前記外部電源の前記高電位電源出力端にアノードが接続された第1のダイオードと、
一端が前記第1のダイオードのカソードに接続され、他端が前記出力ラインに接続された第1のコンデンサと、
アノードが前記第1のコンデンサ及び前記第1のダイオードの接続端に接続された第2のダイオードと、
一端が前記第2のダイオードのカソードに接続され、他端が前記外部電源の前記低電位電源出力端に接続された第2のコンデンサと、
を含む補助電源回路を有し、
前記第2のコンデンサの充電電圧に基づいて、前記入力電圧よりも大なる電圧値を有する前記第1駆動電圧を生成する、
ことを特徴とする駆動電源回路。 Based on the input voltage from the external power supply, connected to the connection end of the low-side switch element connected to the low-potential power supply output terminal of the external power supply and the high-side switch element connected to the high-potential power supply output terminal of the external power supply A drive power supply circuit for generating a first drive voltage for driving the low side switch element and a second drive voltage for driving the high side switch element;
A first diode having an anode connected to the high-potential power supply output terminal of the external power supply;
A first capacitor having one end connected to the cathode of the first diode and the other end connected to the output line;
A second diode having an anode connected to a connection end of the first capacitor and the first diode;
A second capacitor having one end connected to the cathode of the second diode and the other end connected to the low-potential power supply output terminal of the external power supply;
An auxiliary power circuit including
Generating the first drive voltage having a voltage value larger than the input voltage based on a charge voltage of the second capacitor;
The drive power supply circuit characterized by the above-mentioned.
アノードが前記第2のコンデンサの一端及び前記第2のダイオードのカソードに接続された第3のダイオードと、
一端が前記第3のダイオードのカソードに接続され、他端が前記出力ラインに接続された第3のコンデンサと、
を更に含み、
前記第3のコンデンサの充電電圧に基づいて、前記入力電圧よりも大なる電圧値を有する前記第2駆動電圧を生成する、
ことを特徴とする請求項1に記載の駆動電源回路。 The auxiliary power circuit is
A third diode having an anode connected to one end of the second capacitor and a cathode of the second diode;
A third capacitor having one end connected to the cathode of the third diode and the other end connected to the output line;
Further including
Generating the second drive voltage having a voltage value larger than the input voltage based on a charge voltage of the third capacitor;
The drive power supply circuit according to claim 1.
カソードが前記第2のコンデンサの一端に接続され、アノードが前記第2のコンデンサの他端に接続されたツェナーダイオードからなる電圧制御回路を更に含む、
ことを特徴とする請求項1乃至3のいずれか1に記載の駆動電源回路。 The auxiliary power circuit is
A voltage control circuit comprising a Zener diode having a cathode connected to one end of the second capacitor and an anode connected to the other end of the second capacitor;
The drive power supply circuit according to any one of claims 1 to 3, wherein
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015167613A JP6500701B2 (en) | 2015-08-27 | 2015-08-27 | Drive power circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015167613A JP6500701B2 (en) | 2015-08-27 | 2015-08-27 | Drive power circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017046470A true JP2017046470A (en) | 2017-03-02 |
JP6500701B2 JP6500701B2 (en) | 2019-04-17 |
Family
ID=58210510
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015167613A Active JP6500701B2 (en) | 2015-08-27 | 2015-08-27 | Drive power circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6500701B2 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018191150A (en) * | 2017-05-08 | 2018-11-29 | Fdk株式会社 | Switching circuit |
CN113394976A (en) * | 2020-03-13 | 2021-09-14 | 夏普株式会社 | Auxiliary power supply circuit and power supply device |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4633106A (en) * | 1983-05-27 | 1986-12-30 | Itt Industries, Inc. | MOS bootstrap push-pull stage |
JP2003244966A (en) * | 2002-02-18 | 2003-08-29 | Mitsubishi Electric Corp | Drive circuit |
US20040100240A1 (en) * | 2002-11-22 | 2004-05-27 | Fujitsu Limited | DC-DC converter and method for controlling DC-DC converter |
JP2004304527A (en) * | 2003-03-31 | 2004-10-28 | Hitachi Ltd | Gate drive circuit and power control method therefor |
JP2006333694A (en) * | 2005-05-27 | 2006-12-07 | Freescale Semiconductor Inc | Charge pumping circuit for high-side driving circuit, and driver driving voltage circuit |
JP2015524207A (en) * | 2012-06-05 | 2015-08-20 | フリースケール セミコンダクター インコーポレイテッド | Method and apparatus for charging a bootstrap charge storage device |
-
2015
- 2015-08-27 JP JP2015167613A patent/JP6500701B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4633106A (en) * | 1983-05-27 | 1986-12-30 | Itt Industries, Inc. | MOS bootstrap push-pull stage |
JP2003244966A (en) * | 2002-02-18 | 2003-08-29 | Mitsubishi Electric Corp | Drive circuit |
US20040100240A1 (en) * | 2002-11-22 | 2004-05-27 | Fujitsu Limited | DC-DC converter and method for controlling DC-DC converter |
JP2004304527A (en) * | 2003-03-31 | 2004-10-28 | Hitachi Ltd | Gate drive circuit and power control method therefor |
JP2006333694A (en) * | 2005-05-27 | 2006-12-07 | Freescale Semiconductor Inc | Charge pumping circuit for high-side driving circuit, and driver driving voltage circuit |
JP2015524207A (en) * | 2012-06-05 | 2015-08-20 | フリースケール セミコンダクター インコーポレイテッド | Method and apparatus for charging a bootstrap charge storage device |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018191150A (en) * | 2017-05-08 | 2018-11-29 | Fdk株式会社 | Switching circuit |
CN113394976A (en) * | 2020-03-13 | 2021-09-14 | 夏普株式会社 | Auxiliary power supply circuit and power supply device |
Also Published As
Publication number | Publication date |
---|---|
JP6500701B2 (en) | 2019-04-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6685282B2 (en) | Shared bootstrap capacitor for multi-phase buck converter circuit and method | |
JP6577348B2 (en) | Synchronous rectification type DC / DC converter | |
JP2009146130A (en) | Dropper type regulator | |
JP2014023272A (en) | Switching power-supply circuit | |
JP4673046B2 (en) | Switching power supply | |
WO2007018089A1 (en) | Power supply device and electric device using the same | |
JP2006333694A (en) | Charge pumping circuit for high-side driving circuit, and driver driving voltage circuit | |
JP5157603B2 (en) | Boost DC-DC converter and power source driving semiconductor integrated circuit | |
JP2008295237A (en) | Switching pulse formation circuit and regulator using same | |
JP5825433B2 (en) | Switching power supply | |
JP6490565B2 (en) | Buck-boost power supply and power supply circuit | |
JP2014011841A (en) | Switching regulator | |
JP6500701B2 (en) | Drive power circuit | |
US9484801B2 (en) | Start-up regulator for high-input-voltage power converters | |
US9590508B2 (en) | Control apparatus, and control method for buck-boost power supply with two primary switches | |
JP2008141832A (en) | Switching control circuit | |
TW202344948A (en) | A controller for a switching regulator incorporates a protection circuit | |
JP6619662B2 (en) | Switching regulator | |
JP2019517238A (en) | Power stage for DC-DC converter | |
JP5863725B2 (en) | Level converter for switch control | |
JP2005143282A (en) | Step-down pwm converter | |
JP6607068B2 (en) | Power supply drive circuit for power supply | |
JP2015154682A (en) | Dc/dc converter | |
JP2018064317A (en) | Switching power supply device | |
JP2018121377A (en) | Switching power supply device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180515 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190219 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190220 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190304 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6500701 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |