[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2016046544A - スイッチング回路、オーディオアンプ集積回路、電子機器、電気音響変換素子の駆動方法 - Google Patents

スイッチング回路、オーディオアンプ集積回路、電子機器、電気音響変換素子の駆動方法 Download PDF

Info

Publication number
JP2016046544A
JP2016046544A JP2014166882A JP2014166882A JP2016046544A JP 2016046544 A JP2016046544 A JP 2016046544A JP 2014166882 A JP2014166882 A JP 2014166882A JP 2014166882 A JP2014166882 A JP 2014166882A JP 2016046544 A JP2016046544 A JP 2016046544A
Authority
JP
Japan
Prior art keywords
signal
pulse
switching
frequency
audio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014166882A
Other languages
English (en)
Other versions
JP6510199B2 (ja
Inventor
貴如 指宿
Takayuki Ibusuki
貴如 指宿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP2014166882A priority Critical patent/JP6510199B2/ja
Priority to US14/830,183 priority patent/US9525390B2/en
Publication of JP2016046544A publication Critical patent/JP2016046544A/ja
Application granted granted Critical
Publication of JP6510199B2 publication Critical patent/JP6510199B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2171Class D power amplifiers; Switching amplifiers with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/181Low-frequency amplifiers, e.g. audio preamplifiers
    • H03F3/183Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only
    • H03F3/185Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2173Class D power amplifiers; Switching amplifiers of the bridge type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/03Indexing scheme relating to amplifiers the amplifier being designed for audio applications
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/144Indexing scheme relating to amplifiers the feedback circuit of the amplifier stage comprising a passive resistor and passive capacitor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/213A variable capacitor being added in the input circuit, e.g. base, gate, of an amplifier stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/321Use of a microprocessor in an amplifier circuit or its control circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/391Indexing scheme relating to amplifiers the output circuit of an amplifying stage comprising an LC-network
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45512Indexing scheme relating to differential amplifiers the FBC comprising one or more capacitors, not being switched capacitors, and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45528Indexing scheme relating to differential amplifiers the FBC comprising one or more passive resistors and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45594Indexing scheme relating to differential amplifiers the IC comprising one or more resistors, which are not biasing resistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Amplifiers (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)

Abstract

【課題】音質の劣化を抑制したスイッチング回路を提供する。【解決手段】スイッチング回路は、入力信号S1に応じてパルス変調されるスイッチングパルスS2を生成する。誤差増幅器320は、スイッチングパルスS2に応じたフィードバック信号S7を生成する位相補償フィルタ322を含み、入力信号S1とフィードバック信号S7の誤差に応じた誤差信号S4を生成する。パルス変調器306は、周波数が可変のキャリア信号S6を生成するオシレータ326を含み、キャリア信号S6を、誤差信号S4にもとづいてパルス変調することによりパルス変調信号S5を生成する。位相補償フィルタ322は、その周波数特性が、キャリア信号S6の周波数に応じて変更可能である。【選択図】図3

Description

本発明は、パルス変調器に関する。
オーディオ信号を増幅して、スピーカを駆動する用途に、D級アンプ(スイッチングアンプ)が利用される。図1は、D級アンプを備えるオーディオシステム1rの回路図である。
オーディオシステム1rは、オーディオアンプ集積回路(以下、オーディオアンプIC)300rおよび出力フィルタ106、スピーカ108を備える。オーディオアンプIC300rは、主として、スイッチング出力段301およびパルス信号生成部303を備える。
パルス信号生成部303は、入力オーディオ信号S1に応じたパルス変調信号S5を生成する。スイッチング出力段301は、いわゆるD級アンプ310とプリドライバ308を含み、パルス変調信号S5に応じたスイッチングパルスS2を生成する。スイッチングパルスS2は、出力フィルタ106を介してスピーカ108に入力される。スイッチング信号S2は、出力フィルタ106によってアナログのオーディオ信号S3に変換される。
パルス変調器306は、入力オーディオ信号S1に応じた信号S4に応じてデューティ比が調節されるパルス変調信号S5を生成する。たとえばパルス変調器306は、アナログPWM(パルス幅変調)回路であり、オシレータ326およびPWMコンパレータ328を含む。オシレータ326は、三角波あるいはのこぎり波のキャリア信号S6を生成する。PWMコンパレータ328は、キャリア信号S6と入力信号S1に応じた信号S4を比較し、パルス変調信号S5を生成する。プリドライバ308は、パルス変調信号S5に応じて、D級アンプ310を駆動する。
スイッチングパルスS2は、D級アンプ310の電源電圧VDDに応じた電圧振幅を有する。したがって電源電圧VDDが変動すると、アナログオーディオ信号S3の振幅が変化するため、ノイズの要因となったり、音量が変動する要因となる。電源電圧VDDの影響を低減するために、誤差増幅器320が設けられる。誤差増幅器320は、位相補償フィルタ322、演算増幅器324、抵抗R1を含む。位相補償フィルタ322は、ローパスフィルタであり、スイッチングパルスS2に応じたフィードバック信号S7を生成する。演算増幅器324は、入力信号S1とフィードバック信号S7の誤差に応じた誤差信号S4を生成する。
特開2008−228029号公報
図2(a)、(b)は、図1のオーディオシステム1rの周波数特性を示す図である。図2(a)は、ループゲインを、図2(b)はTHD(全高調波歪み)を示す。オーディオアンプIC300rのループゲインを、第1周波数fOSC1であるキャリア信号S6に対して最適化設計したとする。ループゲインが定まると、それに応じたあるTHD特性が得られる。
オーディオシステム1rの用途によっては、キャリア信号S6の周波数を変更したい場合がある。図2(a)、(b)に示すように第1周波数fOSC1に対して最適化されたオーディオアンプIC300rを、第1周波数fOSC1よりも高い第2周波数fOSC2で動作させたとしても、オーディオ帯域fにおけるループゲインは不変であり、THDも不変である。
本発明はかかる課題に鑑みてなされたものであり、そのある態様の例示的な目的のひとつは、高周波数動作時の音質を改善したスイッチング回路の提供にある。
本発明のある態様は、入力信号に応じてパルス変調されるスイッチングパルスを生成するスイッチング回路に関する。スイッチング回路は、ハイサイドトランジスタおよびローサイドトランジスタを含み、パルス変調信号に応じたスイッチングパルスを出力するスイッチング出力段と、スイッチングパルスに応じたフィードバック信号を生成する位相補償フィルタを含み、入力信号とフィードバック信号の誤差に応じた誤差信号を生成する誤差増幅器と、周波数が可変のキャリア信号を生成するオシレータを含み、キャリア信号を、誤差信号にもとづいてパルス変調することによりパルス変調信号を生成するパルス変調器と、を備える。位相補償フィルタは、その周波数特性が、キャリア信号の周波数に応じて変更可能に構成される。
この態様によると、キャリア信号の周波数ごとにループゲインを設計することにより、高周波数動作時の音質を改善できる。
入力信号は、アナログオーディオ信号であってもよい。スイッチング出力段は、ハイサイドトランジスタおよびローサイドトランジスタを含むD級アンプと、D級アンプを駆動するプリドライバと、を含み、ローパスフィルタを介して電気音響変換素子を駆動してもよい。
スイッチング回路は、ラジオチューナを有するオーディオシステムに使用され、キャリア信号の周波数は、ラジオチューナが受信中の周波数に応じて制御されてもよい。これにより、スイッチング回路が発生するノイズによりラジオの音質が劣化するのを抑制できる。
スイッチング回路は、外部のマイクロコントローラからキャリア信号の周波数を指示する制御信号を受信する制御インタフェース回路をさらに備えてもよい。
スイッチング回路は、キャリア信号、スイッチングパルス、パルス変調信号の少なくともひとつの周波数を測定する周波数測定部をさらに備えてもよい。
誤差増幅器は、非反転入力端子に基準電圧を受ける演算増幅器と、一端が演算増幅器の反転入力端子と接続され、他端に入力信号を受ける第1抵抗と、をさらに含んでもよい。位相補償フィルタは、演算増幅器の出力端子と反転入力端子の間に設けられた容量が可変に構成されるフィードバックキャパシタと、一端が演算増幅器の反転入力端子と接続され、他端に、スイッチングパルスに応じたスイッチング信号を受ける第2抵抗と、を含んでもよい。
パルス変調器は、キャリア信号を誤差信号と比較するPWMコンパレータを含んでもよい。
スイッチング回路は、ひとつの半導体基板に一体集積化されてもよい。
「一体集積化」とは、回路の構成要素のすべてが半導体基板上に形成される場合や、回路の主要構成要素が一体集積化される場合が含まれ、回路定数の調節用に一部の抵抗やキャパシタなどが半導体基板の外部に設けられていてもよい。
回路を1つのチップ上に集積化することにより、回路面積を削減することができるとともに、回路素子の特性を均一に保つことができる。
本発明の別の態様は、オーディオアンプ集積回路に関する。オーディオアンプ集積回路は、上述のいずれかのスイッチング回路を備える。
オーディオアンプ集積回路は、音源からのオーディオ信号を受信するオーディオインタフェース回路と、オーディオインタフェース回路が受信したオーディオ信号にデジタル信号処理を施し、スイッチング回路に出力するデジタルサウンドプロセッサと、をさらに備えてもよい。
本発明の別の態様は、電子機器に関する。電子機器は、スイッチングパルスを出力する上述のオーディオアンプ集積回路と、電気音響変換素子と、スイッチングパルスの高周波成分を除去し、電気音響変換素子に出力する出力フィルタと、を備える。
なお、以上の構成要素の任意の組み合わせ、本発明の表現を、方法、装置などの間で変換したものもまた、本発明の態様として有効である。
本発明のある態様によれば、キャリア周波数の変更にともなう音質の劣化を抑制できる。
D級アンプを備えるオーディオシステムの回路図である。 図2(a)、(b)は、図1のオーディオシステムの周波数特性を示す図である。 実施の形態に係るオーディオシステムの回路図である。 図4(a)、(b)は、図3のオーディオシステムの周波数特性を示す図である。 オーディオアンプICを備える電子機器のブロック図である。 図6(a)〜(c)は、電子機器の外観図である。 図7(a)、(b)は、変形例に係る帰還コントローラのブロック図である。 第3変形例に係るオーディオアンプICの回路図である。 第4変形例に係るオーディオアンプICの回路図である。
以下、本発明を好適な実施の形態をもとに図面を参照しながら説明する。各図面に示される同一または同等の構成要素、部材、処理には、同一の符号を付するものとし、適宜重複した説明は省略する。また、実施の形態は、発明を限定するものではなく例示であって、実施の形態に記述されるすべての特徴やその組み合わせは、必ずしも発明の本質的なものであるとは限らない。
本明細書において、「部材Aが、部材Bと接続された状態」とは、部材Aと部材Bが物理的に直接的に接続される場合や、部材Aと部材Bが、電気的な接続状態に影響を及ぼさない他の部材を介して間接的に接続される場合も含む。
同様に、「部材Cが、部材Aと部材Bの間に設けられた状態」とは、部材Aと部材C、あるいは部材Bと部材Cが直接的に接続される場合のほか、電気的な接続状態に影響を及ぼさない他の部材を介して間接的に接続される場合も含む。
図3は、実施の形態に係るオーディオシステム1の回路図である。オーディオシステム1は、マイクロコントローラ104、オーディオアンプ集積回路(IC)300、出力フィルタ106、スピーカ108を備える。オーディオアンプIC300は、スイッチング出力段301、パルス信号生成部303および制御用インタフェース回路305を備え、入力信号S1に応じてパルス変調されるスイッチングパルスS2を生成するスイッチング回路である。
パルス信号生成部303は、入力オーディオ信号S1に応じたパルス変調信号S5を生成する。スイッチング出力段301は、いわゆるD級アンプ310とプリドライバ308を含み、パルス変調信号S5に応じたスイッチングパルスS2を生成する。スイッチングパルスS2は、出力フィルタ106を介してスピーカ108に入力される。スイッチング信号S2は、出力フィルタ106によってアナログのオーディオ信号S3に変換される。
パルス信号生成部303は、誤差増幅器320、帰還コントローラ330、パルス変調器306を備える。誤差増幅器320は、スイッチングパルスS2に応じたフィードバック信号S7を生成する位相補償フィルタ322を含み、入力信号S1とフィードバック信号S7の誤差に応じた誤差信号S4を生成する。より具体的には誤差増幅器320は、位相補償フィルタ322、演算増幅器324、抵抗R1を含む。位相補償フィルタ322は、ローパスフィルタ(積分器)であり、スイッチングパルスS2に応じたフィードバック信号S7を生成する。
演算増幅器324の非反転入力端子(+)には基準電圧VREFが入力される。第1抵抗R1の一端は、演算増幅器324の反転入力端子(−)と接続され、その他端には入力信号S1が入力される。
位相補償フィルタ322は、フィードバックキャパシタC1および第2抵抗R2を備える。フィードバックキャパシタC1は、演算増幅器324の出力端子と反転入力端子の間に設けられ、容量が可変に構成される。第2抵抗R2の一端は演算増幅器324の反転入力端子と接続され、他端に、スイッチングパルスS2に応じたスイッチング信号(S2)を受ける。図3には、第2抵抗R2に、スイッチング信号としてスイッチングパルスS2が直接入力される場合が示されるが、バッファを介して入力されてもよい。あるいは、第2抵抗R2には、スイッチング信号として、(i)パルス変調器306から出力されるパルス変調信号S5、(ii)D級アンプ310のハイサイドトランジスタのゲート信号HG、(iii)ローサイドトランジスタのゲート信号LGのいずれかが、バッファあるいはインバータを介して間接的に、あるいは直接的に入力されてもよい。
パルス変調器306は、誤差信号S4に応じてデューティ比が調節されるパルス変調信号S5を生成する。たとえばパルス変調器306は、アナログPWM(パルス幅変調)回路であり、オシレータ326およびPWMコンパレータ328を含む。オシレータ326は、三角波あるいはのこぎり波のキャリア信号S6を生成する。PWMコンパレータ328は、キャリア信号S6と入力信号S1に応じた信号S4を比較し、パルス信号S5を生成する。プリドライバ308は、パルス信号S5に応じて、D級アンプ310を駆動する。パルス変調器306は、キャリア信号S6の周波数が可変に構成される。つまりオシレータ326は、可変オシレータである。
インタフェース回路305は、外部のマイクロコントローラ104からキャリア信号S6の周波数fOSCを指示する制御信号S8を受信する。制御信号S8は、パラレルデータであってもよいし、シリアルデータであってもよい。オシレータ326は、制御信号S8に応じた周波数のキャリア信号S6を生成する。帰還コントローラ330は、制御信号S8に応じて、位相補償フィルタ322の周波数特性、言い換えればループゲイン特性を制御する。具体的には、帰還コントローラ330は、キャリア信号S6の周波数が高いほど、フィードバックループの帯域が広くなるように、フィードバックキャパシタC1の容量を小さくする。
以上がオーディオアンプIC300の構成である。続いてその動作を説明する。
図4(a)、(b)は、図3のオーディオシステム1の周波数特性を示す図である。図2(a)は、ループゲインを、図2(b)はTHD(全高調波歪み)を示す。ここでは、キャリア周波数(つまりスイッチング周波数)fOSCを、fOSC1とfOSC2の2値で切りかえる場合を説明する。
キャリア周波数fOSCが、相対的に低い第1値fOSC1に設定されるとき、帰還コントローラ330は、フィードバックキャパシタC1の容量を第1の値C1に設定する。これにより、ループゲインの特性およびTHD特性は、(i)で示すものとなる。
キャリア周波数fOSCが、相対的に高い第2値fOSC2に設定されるとき、帰還コントローラ330は、フィードバックキャパシタC1の容量を第2の値C1に設定する。これにより、ループゲインの特性およびTHD特性は、(ii)で示すものとなる。つまりキャリア周波数(スイッチング周波数)fOSCが高くなると、それと連動してフィードバックループの帯域を、高域側に伸ばす。これにより、容量を固定した場合にくらべて、高周波動作時におけるTHD特性などの音質指標を改善することができる。
(用途)
続いてオーディオシステム1の用途を説明する。
図5は、オーディオアンプIC300を備える電子機器のブロック図である。
電子機器100は、音源102、マイクロコントローラ104、オーディオアンプIC300、出力フィルタ106、スピーカ108を備える。
音源102は、CDプレイヤ、DVDプレイヤ、ポータブルオーディオ、AMラジオチューナ、FMラジオチューナなどであり、デジタルあるいはアナログのオーディオ信号S0を生成する。オーディオアンプIC300は、図3のオーディオアンプIC300に加えて、インタフェース回路304、インタフェース回路302、DSP(Digital Sound Processor)200をさらに備える。
インタフェース回路302は、音源102からのオーディオ信号S0を受信する。インタフェース回路302は、デジタルシリアル形式のオーディオ信号S0を、IS(Inter IC Sound)バスを介して受信するシリアルインタフェース回路を含んでもよい。またインタフェース回路302は、アナログオーディオ信号S0をデジタルオーディオ信号に変換するA/Dコンバータを含んでもよい。
マイクロコントローラ104は、電子機器100全体を統合的に制御する。マイクロコントローラ104は、ユーザの入力にもとづいて、音源102の種類を選択する。またマイクロコントローラ104とインタフェース回路304は、IC(Inter IC)バスなどを介して接続され、ボリウムの設定値VOLなどを含む制御データS9を、シリアル形式で伝送可能となっている。
DSP200は、インタフェース回路302が受信したオーディオ信号に、所定のデジタル信号処理を施す。DSP200は、たとえばサラウンドプロセッサ、マルチバンドイコライザ、バランス回路、ボリウム回路、フェーダ回路、プリスケーラ、バスブースト回路などを含んでもよい。また各ブロックの信号処理の順序は特に限定されない。DSP200により処理を受けたオーディオ信号は、アナログのオーディオ信号S1に変換され、誤差増幅器320に出力される。
オーディオアンプIC300は、通常時には、第1周波数fOSC1にてスイッチング動作する。ユーザが音源102として、ラジオチューナを選択し、受信周波数を第1周波数fOSC1の近傍のある値fAMに設定したとする。マイクロコントローラ104は、音源102としてラジオチューナを選択するとともに、受信周波数をfAMに設定する。このときマイクロコントローラ104は、オーディオアンプIC300のスイッチング周波数(キャリア周波数)fOSCを、受信周波数fAMから離れた周波数fOSC2に設定する。
以上が電子機器100の構成である。この電子機器100によれば、D級アンプのスイッチングノイズの周波数を、ラジオの受信帯域から外すことができる。そして、スイッチング周波数fOSCの変更にともない、フィードバックループの帯域を制御することにより、音質の劣化を抑制できる。
図6(a)〜(c)は、電子機器100の外観図である。図6(a)は電子機器100の一例であるディスプレイ装置600である。ディスプレイ装置600は、筐体602、スピーカ108L、108Rを備える。オーディオアンプIC300は筐体602に内蔵され、スピーカ108L、108Rを駆動する。
図6(b)は電子機器100の一例であるオーディオコンポ700である。オーディオコンポ700は、筐体702、スピーカ108L、108Rを備える。オーディオアンプIC300は筐体702に内蔵され、スピーカ108L、108Rを駆動する。電子機器100は、ホームオーディオ、カーオーディオであってもよいし、スピーカ108が筐体702と一体となったラジカセであってもよい。
図6(c)は電子機器100の一例である小型情報端末800である。小型情報端末800は、携帯電話、PHS(Personal Handy-phone System)、PDA(Personal Digital Assistant)、タブレットPC(Personal Computer)、オーディオプレイヤなどである。小型情報端末800は、筐体802、スピーカ108、ディスプレイ804を備える。オーディオアンプIC300は筐体802に内蔵され、スピーカ108を駆動する。
図6(a)〜(c)に示すような電子機器にオーディオアンプIC300を用いることにより、高音質を実現できる。そのほか、オーディオアンプIC300は、インターホンなどにも利用可能である。
以上、本発明について、実施の形態をもとに説明した。この実施の形態は例示であり、それらの各構成要素や各処理プロセスの組み合わせにいろいろな変形例が可能なこと、またそうした変形例も本発明の範囲にあることは当業者に理解されるところである。以下、こうした変形例について説明する。
(第1変形例)
実施の形態では、キャリア周波数fOSCを2値で切りかえる場合を説明したが、3値以上で切りかえてもよい。この場合、位相補償フィルタ322の周波数特性は、実施の形態と同様に2つから選択してもよいし、3つ以上から選択可能であってもよい。
(第2変形例)
実施の形態では、マイクロコントローラ104からの制御信号S8にもとづいて、位相補償フィルタ322の周波数特性を制御する場合を説明したが本発明はそれには限定されない。図7(a)、(b)は、変形例に係る帰還コントローラ330のブロック図である。図7(a)の帰還コントローラ330は、周波数/電圧(F/V)変換器332と、A/Dコンバータ334を含む。F/V変換器332は、キャリア信号S6を受け、その周波数に応じた電圧に変換する。A/Dコンバータ334は、F/V変換器332の出力電圧を量子化し、量子化された値にもとづいてフィードバックキャパシタC1の容量値を選択する。F/V変換器332は、キャリア信号S6に代えて、パルス変調信号S5、ハイサイドトランジスタのゲート信号HG、ローサイドトランジスタのゲート信号LG、スイッチングパルスS2の周波数を電圧に変換してもよい。
図7(b)の帰還コントローラ330は、周波数カウンタ336を含む。周波数カウンタ336は、キャリア信号S6を受け、その周波数(周期)をクロック信号を利用してカウントする。フィードバックキャパシタC1の容量値は、周波数カウンタ336のカウント値にもとづいて制御される。周波数カウンタ336は、キャリア信号S6に代えて、パルス変調信号S5、ハイサイドトランジスタのゲート信号HG、ローサイドトランジスタのゲート信号LG、スイッチングパルスS2の周波数をカウントしてもよい。
(第3変形例)
図8は、第3変形例に係るオーディオアンプIC300aの回路図である。オーディオアンプIC300aは、パルス信号生成部303aの構成が、図3のパルス信号生成部303と異なっている。
オーディオアンプIC300aは、周波数が可変のキャリア信号S6をパルス変調することにより生成された入力パルス信号S10に応じて、スイッチングパルスS2を生成する。パルス変調器306aは、アナログオーディオ信号S1に応じたデューティ比を有するパルス幅変調された入力パルス信号S10を生成する。図8では、パルス変調器306aは、図3のパルス変調器306と同様に構成されるが、パルス変調器306aは、デジタル回路で構成してもよい。
位相補償フィルタ322は、スイッチングパルスS2に応じたフィードバック信号S7を生成する。演算増幅器324は、入力パルス信号S10とフィードバック信号S7の誤差に応じた誤差信号S4を生成する。PWMコンパレータ340aは、誤差信号S4を基準電圧VREFと比較することにより、パルス変調信号S5を生成する。
位相補償フィルタ322は、その周波数特性が、キャリア信号S6の周波数fOSCに応じて変更可能である。
この変形例によっても、実施の形態と同様の効果を得ることができる。また、第1、第2変形例を、第3変形例と組み合わせてもよい。
(第4変形例)
図9は、第4変形例に係るオーディオアンプIC300bの回路図である。この変形例では、オーディオアンプIC300bの入力端子INに、外部のPWMプロセッサ110により生成された入力パルス信号S10が入力される。誤差増幅器320aの構成は図8のそれと同様である。帰還コントローラ330は、入力パルス信号S10を受け、その周波数を検出して、位相補償フィルタ322のループゲインを制御する。帰還コントローラ330は、図7(a)、(b)の構成を利用してもよい。この変形例によっても、実施の形態と同様の効果を得ることができる。
(第5変形例)
実施の形態では、シングルエンド形式の出力段を有するオーディオアンプIC300を説明したが、本発明はそれに限定されず、BTL(Bridged Transformer Less)形式あるいは差動形式の出力段を有するオーディオアンプIC300にも適用可能である。
実施の形態にもとづき、具体的な語句を用いて本発明を説明したが、実施の形態は、本発明の原理、応用を示しているにすぎず、実施の形態には、請求の範囲に規定された本発明の思想を逸脱しない範囲において、多くの変形例や配置の変更が認められる。
1…オーディオシステム、S1…入力信号、S2…スイッチングパルス、S3…オーディオ信号、S4…誤差信号、S5…パルス変調信号、S6…キャリア信号、S7…フィードバック信号、S8…制御信号、S9…制御データ、S10…入力パルス信号、R1…第1抵抗、R2…第2抵抗、C1…フィードバックキャパシタ、100…電子機器、102…音源、104…マイクロコントローラ、106…出力フィルタ、108…スピーカ、200…DSP、300…オーディオアンプIC、301…スイッチング出力段、302…インタフェース回路、303…パルス信号生成部、304,305…インタフェース回路、306…パルス変調器、308…プリドライバ、310…D級アンプ、320…誤差増幅器、322…位相補償フィルタ、324…演算増幅器、326…オシレータ、328…PWMコンパレータ、330…帰還コントローラ、332…F/V変換器、334…A/Dコンバータ、336…周波数カウンタ、340…PWMコンパレータ。

Claims (23)

  1. 入力信号に応じてパルス変調されるスイッチングパルスを生成するスイッチング回路であって、
    ハイサイドトランジスタおよびローサイドトランジスタを含み、パルス変調信号に応じた前記スイッチングパルスを出力するスイッチング出力段と、
    前記スイッチングパルスに応じたフィードバック信号を生成する位相補償フィルタを含み、前記入力信号と前記フィードバック信号の誤差に応じた誤差信号を生成する誤差増幅器と、
    周波数が可変のキャリア信号を生成するオシレータを含み、前記キャリア信号を、前記誤差信号にもとづいてパルス変調することにより前記パルス変調信号を生成するパルス変調器と、
    を備え、
    前記位相補償フィルタは、その周波数特性が、前記キャリア信号の周波数に応じて変更可能であることを特徴とするスイッチング回路。
  2. 前記入力信号は、アナログオーディオ信号であり、
    前記スイッチング出力段は、
    前記ハイサイドトランジスタおよび前記ローサイドトランジスタを含むD級アンプと、
    前記D級アンプを駆動するプリドライバと、
    を含み、
    ローパスフィルタを介して電気音響変換素子を駆動することを特徴とする請求項1に記載のスイッチング回路。
  3. 前記スイッチング回路は、ラジオチューナを有するオーディオシステムに使用され、
    前記キャリア信号の周波数は、前記ラジオチューナが受信中の周波数に応じて制御されることを特徴とする請求項1または2に記載のスイッチング回路。
  4. 前記スイッチング回路は、外部のマイクロコントローラから前記キャリア信号の周波数を指示する制御信号を受信する制御インタフェース回路をさらに備えることを特徴とする請求項2または3に記載のスイッチング回路。
  5. 前記スイッチング回路は、前記キャリア信号、前記スイッチングパルス、前記パルス変調信号の少なくともひとつの周波数を測定する周波数測定部をさらに備えることを特徴とする請求項2または3に記載のスイッチング回路。
  6. 前記誤差増幅器は、
    非反転入力端子に基準電圧を受ける演算増幅器と、
    一端が前記演算増幅器の反転入力端子と接続され、他端に前記入力信号を受ける第1抵抗と、
    をさらに含み、
    前記位相補償フィルタは、
    前記演算増幅器の出力端子と反転入力端子の間に設けられた容量が可変に構成されるフィードバックキャパシタと、
    一端が前記演算増幅器の反転入力端子と接続され、他端に、前記スイッチングパルスに応じたスイッチング信号を受ける第2抵抗と、
    を含むことを特徴とする請求項2から5のいずれかに記載のスイッチング回路。
  7. 前記パルス変調器は、前記キャリア信号を前記誤差信号と比較するPWMコンパレータを含むことを特徴とする請求項2から6のいずれかに記載のスイッチング回路。
  8. 周波数が可変のキャリア信号をパルス変調することにより生成された入力パルス信号に応じて、スイッチングパルスを生成するスイッチング回路であって、
    前記スイッチング回路は、
    ハイサイドトランジスタおよびローサイドトランジスタを含み、パルス変調信号に応じた前記スイッチングパルスを出力するスイッチング出力段と、
    前記スイッチングパルスに応じたフィードバック信号を生成する位相補償フィルタを含み、前記入力パルス信号と前記フィードバック信号の誤差に応じた誤差信号を生成する誤差増幅器と、
    前記誤差信号を基準電圧と比較することにより、前記パルス変調信号を生成するパルス変調器と、
    を備え、
    前記位相補償フィルタは、その周波数特性が、前記キャリア信号の周波数に応じて変更可能であることを特徴とするスイッチング回路。
  9. 前記入力パルス信号は、前記キャリア信号をアナログオーディオ信号に応じてパルス幅変調することにより生成され、
    前記スイッチング出力段は、
    前記ハイサイドトランジスタおよび前記ローサイドトランジスタを含むD級アンプと、
    前記D級アンプを駆動するプリドライバと、
    を含み、
    ローパスフィルタを介して電気音響変換素子を駆動することを特徴とする請求項8に記載のスイッチング回路。
  10. 前記スイッチング回路は、ラジオチューナを有するオーディオシステムに使用され、
    前記キャリア信号の周波数は、前記ラジオチューナが受信中の周波数に応じて制御されることを特徴とする請求項9に記載のスイッチング回路。
  11. 前記スイッチング回路は、外部のマイクロコントローラから前記キャリア信号の周波数を指示する制御信号を受信する制御インタフェース回路をさらに備えることを特徴とする請求項9または10に記載のスイッチング回路。
  12. 前記スイッチング回路は、前記キャリア信号、前記スイッチングパルス、前記パルス変調信号の少なくともひとつの周波数を測定する周波数測定部をさらに備えることを特徴とする請求項9または10に記載のスイッチング回路。
  13. 前記誤差増幅器は、
    非反転入力端子に基準電圧を受ける演算増幅器と、
    一端が前記演算増幅器の反転入力端子と接続され、他端に前記入力パルス信号を受ける第1抵抗と、
    をさらに含み、
    前記位相補償フィルタは、
    前記演算増幅器の出力端子と反転入力端子の間に設けられた容量が可変に構成されるフィードバックキャパシタと、
    一端が前記演算増幅器の反転入力端子と接続され、他端に、前記スイッチングパルスに応じたスイッチング信号を受ける第2抵抗と、
    を含むことを特徴とする請求項9から12のいずれかに記載のスイッチング回路。
  14. 前記キャリア信号を生成する周波数可変のオシレータと、
    前記キャリア信号を前記アナログオーディオ信号と比較するPWMコンパレータをさらに備えることを特徴とする請求項9から13のいずれかに記載のスイッチング回路。
  15. ひとつの半導体基板に一体集積化されることを特徴とする請求項1から14のいずれかに記載のスイッチング回路。
  16. 請求項2から8のいずれかに記載のスイッチング回路を備えることを特徴とするオーディオアンプ集積回路。
  17. 音源からのオーディオ信号を受信するオーディオインタフェース回路と、
    前記オーディオインタフェース回路が受信した前記オーディオ信号にデジタル信号処理を施し、前記スイッチング回路に出力するデジタルサウンドプロセッサと、
    をさらに備えることを特徴とする請求項16に記載のオーディオアンプ集積回路。
  18. スイッチングパルスを出力する請求項16または17に記載のオーディオアンプ集積回路と、
    電気音響変換素子と、
    前記スイッチングパルスの高周波成分を除去し、前記電気音響変換素子に出力する出力フィルタと、
    を備えることを特徴とする電子機器。
  19. 請求項9から14のいずれかに記載のスイッチング回路を備えることを特徴とするオーディオアンプ集積回路。
  20. 音源からのオーディオ信号を受信するオーディオインタフェース回路と、
    前記オーディオインタフェース回路が受信した前記オーディオ信号にデジタル信号処理を施し、前記スイッチング回路に出力するデジタルサウンドプロセッサと、
    をさらに備えることを特徴とする請求項19に記載のオーディオアンプ集積回路。
  21. スイッチングパルスを出力する請求項19または20に記載のオーディオアンプ集積回路と、
    電気音響変換素子と、
    前記スイッチングパルスの高周波成分を除去し、前記電気音響変換素子に出力する出力フィルタと、
    を備えることを特徴とする電子機器。
  22. 入力オーディオ信号に応じて電気音響変換素子を駆動する方法であって、
    出力ローパスフィルタが、スイッチングパルスの高周波成分を除去して前記電気音響変換素子に出力するステップと、
    位相補償フィルタが、前記スイッチングパルスに応じたフィードバック信号を生成するステップと、
    前記入力オーディオ信号と前記フィードバック信号の誤差に応じた誤差信号を生成するステップと、
    オシレータにより、可変周波数を有するキャリア信号を生成するステップと、
    前記キャリア信号を、前記誤差信号にもとづいてパルス変調することによりパルス変調信号を生成するステップと、
    前記パルス変調信号にもとづいて、ハイサイドトランジスタおよびローサイドトランジスタを含むD級アンプをスイッチングすることにより、前記スイッチングパルスを生成するステップと、
    前記位相補償フィルタの周波数特性を、前記キャリア信号の周波数に応じて設定するステップと、
    を備えることを特徴とする方法。
  23. 入力オーディオ信号に応じて電気音響変換素子を駆動する方法であって、
    周波数が可変のキャリア信号を、前記入力オーディオ信号にもとづいてパルス変調することにより入力パルス信号を生成するステップと、
    出力ローパスフィルタが、スイッチングパルスの高周波成分を除去して前記電気音響変換素子に出力するステップと、
    位相補償フィルタが、前記スイッチングパルスに応じたフィードバック信号を生成するステップと、
    前記入力パルス信号と前記フィードバック信号の誤差に応じた誤差信号を生成するステップと、
    前記誤差信号を基準電圧と比較することにより、パルス変調信号を生成するステップと、
    前記パルス変調信号にもとづいて、ハイサイドトランジスタおよびローサイドトランジスタを含むD級アンプをスイッチングすることにより、前記スイッチングパルスを生成するステップと、
    前記位相補償フィルタの周波数特性を、前記キャリア信号の周波数に応じて設定するステップと、
    を備えることを特徴とする方法。
JP2014166882A 2014-08-19 2014-08-19 スイッチング回路、オーディオアンプ集積回路、電子機器、電気音響変換素子の駆動方法 Active JP6510199B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2014166882A JP6510199B2 (ja) 2014-08-19 2014-08-19 スイッチング回路、オーディオアンプ集積回路、電子機器、電気音響変換素子の駆動方法
US14/830,183 US9525390B2 (en) 2014-08-19 2015-08-19 Switching circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014166882A JP6510199B2 (ja) 2014-08-19 2014-08-19 スイッチング回路、オーディオアンプ集積回路、電子機器、電気音響変換素子の駆動方法

Publications (2)

Publication Number Publication Date
JP2016046544A true JP2016046544A (ja) 2016-04-04
JP6510199B2 JP6510199B2 (ja) 2019-05-08

Family

ID=55349162

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014166882A Active JP6510199B2 (ja) 2014-08-19 2014-08-19 スイッチング回路、オーディオアンプ集積回路、電子機器、電気音響変換素子の駆動方法

Country Status (2)

Country Link
US (1) US9525390B2 (ja)
JP (1) JP6510199B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020530247A (ja) * 2017-08-07 2020-10-15 リード・アコースティック・デザインズ・リミテッド 誤差増幅器
WO2022070711A1 (ja) * 2020-09-30 2022-04-07 ローム株式会社 オーディオ回路、それを用いた電子機器および車載オーディオシステム

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6510199B2 (ja) * 2014-08-19 2019-05-08 ローム株式会社 スイッチング回路、オーディオアンプ集積回路、電子機器、電気音響変換素子の駆動方法
CN112042117A (zh) 2017-11-10 2020-12-04 思睿逻辑国际半导体有限公司 具有多个独立输出级的d类放大器
TWI707537B (zh) * 2019-11-18 2020-10-11 瑞昱半導體股份有限公司 D類放大器電路及音訊放大方法
CN112865730B (zh) * 2019-11-27 2024-08-02 瑞昱半导体股份有限公司 D类放大器电路及音频放大方法
JP7381397B2 (ja) * 2020-04-28 2023-11-15 ローム株式会社 電源装置
CN115567007B (zh) * 2022-12-05 2023-03-10 四川湖山电器股份有限公司 一种功率放大器直流工作点跟踪电路

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0629757A (ja) * 1992-07-10 1994-02-04 Matsushita Electric Ind Co Ltd D級増幅器
JPH11274863A (ja) * 1998-03-24 1999-10-08 Sony Corp スイッチング増幅器
WO2006132202A1 (ja) * 2005-06-10 2006-12-14 Rohm Co., Ltd. オーディオ信号増幅回路およびそれを用いた電子機器
US20070040608A1 (en) * 2005-08-17 2007-02-22 Magrath Anthony J Feedback controller for PWM amplifier
WO2008041447A1 (fr) * 2006-10-04 2008-04-10 Panasonic Corporation Circuit convertisseur d'impulsions, circuit intégré à semi-conducteur et dispositif électronique
JP2011049947A (ja) * 2009-08-28 2011-03-10 Yamaha Corp D級増幅回路
JP2013207534A (ja) * 2012-03-28 2013-10-07 Pioneer Electronic Corp マルチチャンネルアンプ、マルチチャンネルアンプの制御方法およびプログラム
WO2013164229A1 (en) * 2012-04-30 2013-11-07 Merus Audio Aps Class d audio amplifier with adjustable loop filter characteristics

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4545061A (en) * 1962-09-28 1985-10-01 Sylvania Electric Products Inc. Synchronizing system
DE2549955C2 (de) * 1975-11-07 1977-10-27 Siemens AG, 1000 Berlin und 8000 München Phasennachführregelkreis
DE3330841A1 (de) * 1983-08-26 1985-03-14 Siemens AG, 1000 Berlin und 8000 München Auswerteschaltungen fuer passive messgroessenaufnehmer
GB2174576B (en) * 1985-04-29 1989-06-28 Plessey Co Plc Improvements in or relating to receivers
JPS6450692A (en) * 1987-08-20 1989-02-27 Canon Kk Recording device and reproducing device
GB8905002D0 (en) * 1989-03-04 1989-04-19 Attwood Brian E Audio amplifiers
US5065107A (en) * 1990-04-19 1991-11-12 University Of Saskatchewan Phase-locked loop bandwidth switching demodulator for suppressed carrier signals
US5615411A (en) * 1994-04-22 1997-03-25 Rockwell International Method and apparatus for composite signal separation and FM demodulation
US5523715A (en) * 1995-03-10 1996-06-04 Schrader; Daniel J. Amplifier arrangement and method and voltage controlled amplifier and method
US5781067A (en) * 1996-04-26 1998-07-14 Tota; Tasleem Electronic inductive switching power amplifier
US6016075A (en) * 1997-06-04 2000-01-18 Lord Corporation Class-D amplifier input structure
EP0951133A3 (de) * 1998-04-15 2000-04-12 HILTI Aktiengesellschaft Verfahren und aktives Filter zur Reduzierung der Restwelligkeit des einem Netz durch eine Last entnommenen Stroms
US6107875A (en) * 1998-10-15 2000-08-22 Intersil Corporation Variable frequency class D modulator with built in soft clipping and frequency limiting
US6121802A (en) * 1999-03-02 2000-09-19 Stmicroelectronics, S.R.L. Method and circuit for generating triangular waveforms opposite in phase
AU2139601A (en) * 2000-01-05 2001-07-16 Ascom Energy Systems Ag Three phase-electrical intermediate circuit having reduced network feedback-identical pulse-director system with a wide positioning range pertaining to the output voltage
GB0110340D0 (en) * 2001-04-27 2001-06-20 Watts Robert D A signal processing circuit
JP3637904B2 (ja) * 2002-07-24 2005-04-13 セイコーエプソン株式会社 電源回路
US7038535B2 (en) * 2003-03-29 2006-05-02 Wai Laing Lee PWM digital amplifier with high-order loop filter
US6958592B2 (en) * 2003-11-26 2005-10-25 Power-One, Inc. Adaptive delay control circuit for switched mode power supply
EP1737174B1 (en) * 2004-04-16 2015-05-27 Thine Electronics, Inc. Transmitter circuit, receiver circuit, data transmitting method and system
US6912144B1 (en) * 2004-08-19 2005-06-28 International Rectifier Corporation Method and apparatus for adjusting current amongst phases of a multi-phase converter
US7294993B2 (en) * 2004-08-25 2007-11-13 International Rectifier Corporation Method and apparatus for customizing of a power supply based on load characteristic data
US7933570B2 (en) * 2006-02-03 2011-04-26 Quantance, Inc. Power amplifier controller circuit
US7917106B2 (en) * 2006-02-03 2011-03-29 Quantance, Inc. RF power amplifier controller circuit including calibrated phase control loop
US8095090B2 (en) * 2006-02-03 2012-01-10 Quantance, Inc. RF power amplifier controller circuit
CN101401261B (zh) * 2006-02-03 2012-11-21 匡坦斯公司 功率放大器控制器电路
US8032097B2 (en) * 2006-02-03 2011-10-04 Quantance, Inc. Amplitude error de-glitching circuit and method of operating
US7768246B2 (en) * 2006-07-27 2010-08-03 Richtek Technology Corp. Output ripple control circuit and method for a PWM system
JP4580950B2 (ja) 2007-03-14 2010-11-17 株式会社東芝 半導体集積回路
US7598895B1 (en) * 2008-04-01 2009-10-06 Silicon Laboratories, Inc. System and method of altering a PWM carrier power spectrum
US9084333B2 (en) * 2010-12-08 2015-07-14 Devtech Pte Ltd. System for monitoring and controlling high intensity discharge (HID) lamps
US9319003B2 (en) * 2011-11-14 2016-04-19 Mediatek Inc. Audio amplifier
KR101242857B1 (ko) * 2012-02-01 2013-03-12 엘에스산전 주식회사 인버터 제어방법
US9007041B2 (en) * 2012-12-04 2015-04-14 Green Solution Technology Co., Ltd. Controller for protectively reducing an output of a converting circuit
US9799643B2 (en) * 2013-05-23 2017-10-24 Infineon Technologies Austria Ag Gate voltage control for III-nitride transistors
JP2015198371A (ja) * 2014-04-01 2015-11-09 ローム株式会社 オーディオ出力回路およびそれを用いた電子機器
JP6510199B2 (ja) * 2014-08-19 2019-05-08 ローム株式会社 スイッチング回路、オーディオアンプ集積回路、電子機器、電気音響変換素子の駆動方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0629757A (ja) * 1992-07-10 1994-02-04 Matsushita Electric Ind Co Ltd D級増幅器
JPH11274863A (ja) * 1998-03-24 1999-10-08 Sony Corp スイッチング増幅器
WO2006132202A1 (ja) * 2005-06-10 2006-12-14 Rohm Co., Ltd. オーディオ信号増幅回路およびそれを用いた電子機器
US20070040608A1 (en) * 2005-08-17 2007-02-22 Magrath Anthony J Feedback controller for PWM amplifier
WO2008041447A1 (fr) * 2006-10-04 2008-04-10 Panasonic Corporation Circuit convertisseur d'impulsions, circuit intégré à semi-conducteur et dispositif électronique
JP2011049947A (ja) * 2009-08-28 2011-03-10 Yamaha Corp D級増幅回路
JP2013207534A (ja) * 2012-03-28 2013-10-07 Pioneer Electronic Corp マルチチャンネルアンプ、マルチチャンネルアンプの制御方法およびプログラム
WO2013164229A1 (en) * 2012-04-30 2013-11-07 Merus Audio Aps Class d audio amplifier with adjustable loop filter characteristics

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020530247A (ja) * 2017-08-07 2020-10-15 リード・アコースティック・デザインズ・リミテッド 誤差増幅器
JP7227247B2 (ja) 2017-08-07 2023-02-21 リード・アコースティック・デザインズ・リミテッド 誤差増幅器
WO2022070711A1 (ja) * 2020-09-30 2022-04-07 ローム株式会社 オーディオ回路、それを用いた電子機器および車載オーディオシステム

Also Published As

Publication number Publication date
US20160056771A1 (en) 2016-02-25
JP6510199B2 (ja) 2019-05-08
US9525390B2 (en) 2016-12-20

Similar Documents

Publication Publication Date Title
JP6510199B2 (ja) スイッチング回路、オーディオアンプ集積回路、電子機器、電気音響変換素子の駆動方法
US10008994B2 (en) Audio amplifier system
US8872581B2 (en) Class-D power amplifier capable of reducing electromagnetic interference and triangular wave generator thereof
JP5969779B2 (ja) オーディオ出力回路およびそれを用いた電子機器、オーディオ用集積回路
GB2577403A (en) Systems and methods for preventing distortion due to supply-based modulation index changes in an audio playback system
CN111900935A (zh) D类放大器电路及包括其的集成电路和电子设备
CN113016138B (zh) 被斩断三角波pwm量化器和具有可控的模拟增益和可校准影响特性的多个非理想的增益的量化器的pwm调制器
US20120189139A1 (en) Semiconductor Integrated Circuit Having a Switched Charge Pump Unit and Operating Method Thereof
JP2015198371A (ja) オーディオ出力回路およびそれを用いた電子機器
US9479129B2 (en) Audio amplifier, audio output circuit, integrated circuit for audio, electronic device, and method for amplifying audio signal
US20200235710A1 (en) Transducer driver circuitry
JP6461510B2 (ja) オーディオアンプ用の電源回路、電子機器、オーディオアンプへの電源電圧の供給方法
JP6018491B2 (ja) D/a変換回路、ゼロクロス点検出方法、それを用いた車載用オーディオ装置、オーディオコンポーネント装置、電子機器
JP2016111430A (ja) Pwm変調装置および音声信号出力装置
US11233487B1 (en) Amplifiers
JP2016063299A (ja) オーディオアンプ、電子機器、オーディオ信号の再生方法
US20040036531A1 (en) Amplification circuitry
JP5612107B2 (ja) スイッチング増幅器のためのパルス幅変調
Nagari Tutorial review: audio amplifiers in mobile platforms
US20160065140A1 (en) Class d amplifier and electronic devices including the same
JP2016063300A (ja) オーディオアンプ、電子機器、オーディオ信号の再生方法
US20090201083A1 (en) Amplifier device and system using the device
US11374542B2 (en) Enhancing speaker protection accuracy
GB2389724A (en) Class D amplification circuitry with improved noise performance
WO2022053778A1 (en) Amplifiers

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170706

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180627

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180724

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180920

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190305

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190404

R150 Certificate of patent or registration of utility model

Ref document number: 6510199

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250