[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2015122519A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2015122519A
JP2015122519A JP2015010813A JP2015010813A JP2015122519A JP 2015122519 A JP2015122519 A JP 2015122519A JP 2015010813 A JP2015010813 A JP 2015010813A JP 2015010813 A JP2015010813 A JP 2015010813A JP 2015122519 A JP2015122519 A JP 2015122519A
Authority
JP
Japan
Prior art keywords
layer
transistor
film
electrode
oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015010813A
Other languages
English (en)
Other versions
JP6009591B2 (ja
Inventor
山崎 舜平
Shunpei Yamazaki
舜平 山崎
坂倉 真之
Masayuki Sakakura
真之 坂倉
了介 渡邊
Ryosuke Watanabe
了介 渡邊
坂田 淳一郎
Junichiro Sakata
淳一郎 坂田
秋元 健吾
Kengo Akimoto
健吾 秋元
宮永 昭治
Shoji Miyanaga
昭治 宮永
拓也 廣橋
Takuya Hirohashi
拓也 廣橋
英幸 岸田
Hideyuki Kishida
英幸 岸田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2015010813A priority Critical patent/JP6009591B2/ja
Publication of JP2015122519A publication Critical patent/JP2015122519A/ja
Application granted granted Critical
Publication of JP6009591B2 publication Critical patent/JP6009591B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/2636Bombardment with radiation with high-energy radiation for heating, e.g. electron beam heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Toxicology (AREA)
  • Health & Medical Sciences (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Recrystallisation Techniques (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Semiconductor Memories (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Shift Register Type Memory (AREA)
  • Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

【課題】電気特性が良好で信頼性の高い半導体装置及び当該半導体装置をスイッチング素
子として用いた表示装置を提供することを課題とする。
【解決手段】酸化物半導体層を用いたトランジスタにおいて、該酸化物半導体層の少なく
とも一表面側に該表面と垂直な方向にc軸成長し、該表面に平行なa−b面を有する針状
結晶群を有し、該針状結晶群以外の部分は非晶質又は非晶質と微結晶とが混在している構
成とすることによって、電気特性が良好で信頼性の高い半導体装置を作製することができ
る。
【選択図】図1

Description

酸化物半導体膜と、該酸化物半導体膜を用いる半導体装置と、該半導体装置を用いた表示
装置に関する。
近年、絶縁表面を有する基板上に形成された半導体薄膜(厚さ数nm以上数百nm以下程
度)を用いて薄膜トランジスタ(TFT)を構成する技術が注目されている。薄膜トラン
ジスタはICや電気光学装置のような電子デバイスに広く応用され、特に画像表示装置の
スイッチング素子として開発が急がれている。金属酸化物は多様に存在し、さまざまな用
途に用いられている。酸化インジウムはよく知られた材料であり、液晶ディスプレイなど
で必要とされる透明電極材料として用いられている。
金属酸化物の中には半導体特性を示すものがある。半導体特性を示す金属酸化物としては
、例えば、酸化タングステン、酸化スズ、酸化インジウム、酸化亜鉛などがあり、このよ
うな半導体特性を示す金属酸化物をチャネル形成領域に用いる薄膜トランジスタが既に知
られている(特許文献1及び特許文献2)。
また、酸化物半導体を適用したトランジスタは、非晶質構造の半導体を用いたトランジス
タとしては比較的電界効果移動度が高い。そのため、当該トランジスタを用いて、表示装
置などの駆動回路を構成することもできる。
特開2007−123861号公報 特開2007−96055号公報
絶縁表面上に複数の異なる回路を形成する場合、例えば、画素部と駆動回路を同一基板上
に形成する場合には、画素部に用いるトランジスタは、優れたスイッチング特性、例えば
オンオフ比が大きいことが要求され、駆動回路に用いるトランジスタには高速動作が要求
される。特に、表示装置の精細度が高精細であればあるほど、表示画像の書き込み時間が
短くなるため、駆動回路に用いるトランジスタは高速で動作することが好ましい。
本発明の一態様は、電気特性が良好で信頼性の高い半導体装置及び当該半導体装置をスイ
ッチング素子として用いた表示装置を提供することを課題とする。
本発明の一態様は、チャネル形成領域を形成する酸化物半導体層において、その少なくと
も一表面側に該表面と垂直な方向にc軸成長し、該表面に平行なa−b面を有する針状結
晶群を有し、該針状結晶群以外の領域は非晶質又は非晶質と微結晶とが混在している領域
であることを特徴とする半導体装置である。
本発明の一態様は、少なくとも一表面側に該表面と垂直な方向にc軸成長し、該表面に平
行なa−b面を有する針状結晶群を有し、該針状結晶群中の針状結晶はa軸方向またはb
軸方向の長さに対してc軸方向の長さが5倍以上あり、該針状結晶群以外の領域は非晶質
又は非晶質と微結晶とが混在している領域であることを特徴とする酸化物半導体膜である
本発明の他の一態様は、絶縁表面を有する基板上にゲート電極層と、ゲート電極層上にゲ
ート絶縁層と、ゲート絶縁層上に酸化物半導体層と、ゲート絶縁層上に酸化物半導体層の
一部と重なるソース電極層及びドレイン電極層と、ソース電極層及びドレイン電極層上に
酸化物半導体層と接する酸化物絶縁層と、を有し、酸化物半導体層は、少なくとも一表面
側に該表面と垂直な方向にc軸成長し、該表面に平行なa−b面を有する針状結晶群を有
し、該針状結晶群中の針状結晶はa軸方向またはb軸方向の長さに対してc軸方向の長さ
が5倍以上あり、該針状結晶群以外の領域は非晶質又は非晶質と微結晶とが混在している
領域であることを特徴とする半導体装置である。
なお、針状結晶のa軸方向またはb軸方向の長さは、2nm以上50nm以下であること
が好ましい。また、針状結晶群の結晶構造は、InGaZnOで表されることが好
ましい。また、非晶質又は非晶質と微結晶とが混在している領域の組成は、InGaO
(ZnO)で表され、mは非自然数(m>0)であることが好ましい。また、非晶質又
は非晶質と微結晶とが混在している領域のモル数比は、In:Ga:Zn=1:1:0.
5であることが好ましい。また、酸化物半導体層は10nm以上200nm以下の膜厚を
有することが好ましい。
本発明の他の一態様は、絶縁表面を有する基板上に、ゲート電極層を形成し、ゲート電極
層上にゲート絶縁層を形成し、ゲート絶縁層上に酸化物半導体層を形成し、酸化物半導体
層を形成した後、400℃以上700℃以下の温度で熱処理を行って、該酸化物半導体層
の表面に、該表面と垂直な方向にc軸成長し、該表面に平行なa−b面を有し、且つa軸
方向またはb軸方向の長さに対してc軸方向の長さが5倍以上である針状結晶からなる針
状結晶群を形成し、酸化物半導体層上に、ソース電極層及びドレイン電極層を形成し、ソ
ース電極層及びドレイン電極層上に酸化物半導体層の一部と接する酸化物絶縁層を形成す
ることを特徴とする半導体装置の作製方法である。
なお、熱処理はRTA法を用いて行うことが好ましい。また、熱処理は、窒素または希ガ
ス雰囲気下で行うことが好ましい。
本発明の一態様として、ボトムゲート構造のトランジスタを用いる。ボトムゲート構造に
はソース電極層及びドレイン電極層上に重なる酸化物半導体層を有する構造のトランジス
タ、または、酸化物半導体層上にソース電極層及びドレイン電極層が重なる構造のトラン
ジスタがあり、いずれも用いることができる。
また、酸化物半導体層上にソース電極層及びドレイン電極層が重なる構造のトランジスタ
の場合、酸化物半導体層の表層部がチャネル形成領域上部においてエッチングされずに針
状結晶群が残されている構造が好ましい。
上記構成において、トランジスタのゲート電極層、ソース電極層及びドレイン電極層は、
アルミニウム、銅、モリブデン、チタン、クロム、タンタル、タングステン、ネオジム、
スカンジウムから選ばれた金属元素を主成分とする膜、若しくはそれらの合金膜を用いる
。また、ゲート電極層、ソース電極層及びドレイン電極層は、上述した元素を含む単層に
限定されず、二層以上の積層を用いることができる。
また、酸化インジウム、酸化インジウム酸化スズ合金、酸化インジウム酸化亜鉛合金、酸
化亜鉛、酸化亜鉛アルミニウム、酸窒化亜鉛アルミニウム、または酸化亜鉛ガリウム等の
透光性を有する酸化物導電層をソース電極層、ドレイン電極層及びゲート電極層に用いる
ことで画素部の透光性を向上させ、開口率を高くすることもできる。
また、ソース電極層及びドレイン電極層を構成する上記金属元素を主成分とする膜と酸化
物半導体層のそれぞれの間に上記酸化物導電層を形成し、接触抵抗を低減した高速動作が
可能なトランジスタを構成することもできる。
上記構成において、トランジスタは、酸化物半導体層を有し、該酸化物半導体層上に酸化
物絶縁層を有し、酸化物半導体層のチャネル形成領域上に接する酸化物絶縁層はチャネル
保護層として機能する。
また、上記構成において、トランジスタのチャネル保護層として機能する酸化物絶縁層は
スパッタ法を用いて形成する無機絶縁膜を用い、代表的には酸化珪素膜、窒化酸化珪素膜
、酸化アルミニウム膜、または酸化窒化アルミニウムなどを用いる。
なお、酸化物半導体層としては、InMO(ZnO)(m>0)で表記される薄膜を
形成し、その薄膜を酸化物半導体層として用いたトランジスタを作製する。なお、Mは、
Ga、Fe、Ni、Mn及びCoから選ばれた一の金属元素または複数の金属元素を示す
。例えばMとして、Gaの場合があることの他、GaとNiまたはGaとFeなど、Ga
以外の上記金属元素が含まれる場合がある。また、上記酸化物半導体において、Mとして
含まれる金属元素の他に、不純物元素としてFe、Niその他の遷移金属元素、または該
遷移金属の酸化物が含まれているものがある。本明細書においては、InMO(ZnO
(m>0)で表記される酸化物半導体層のうち、MとしてGaを含む酸化物半導体を
In−Ga−Zn−O系酸化物半導体とよび、その薄膜をIn−Ga−Zn−O系膜とも
呼ぶ。
また、酸化物半導体層に適用する金属酸化物として上記の他にも、In−Sn−O系、I
n−Sn−Zn−O系、In−Al−Zn−O系、Sn−Ga−Zn−O系、Al−Ga
−Zn−O系、Sn−Al−Zn−O系、In−Zn−O系、Sn−Zn−O系、Al−
Zn−O系、In−O系、Sn−O系、またはZn−O系の金属酸化物を適用することが
できる。また上記金属酸化物からなる酸化物半導体層中に酸化珪素を含ませてもよい。
また、酸化物半導体層には、RTA法等で高温短時間の脱水または脱水素化処理をしたも
のを用いる。この熱処理工程により、酸化物半導体層の表層部は、少なくとも一表面側に
該表面と垂直な方向にc軸成長し、該表面に平行なa−b面を有する針状結晶群を有し、
酸化物半導体層の針状結晶群以外の領域は非晶質又は非晶質と微結晶とが混在している領
域となる。
この様な構成をした酸化物半導体層を用いることにより、酸化物半導体層の表層部からの
水分の再侵入や酸素の脱離に起因するN型化による電気特性の劣化を防止することができ
る。また、酸化物半導体層の表層部は、バックチャネル側であり、微結晶層で構成された
針状結晶群を有することで寄生チャネルの発生を抑えることができる。また、酸化物半導
体層上にソース電極層及びドレイン電極層が重なる構造のトランジスタにおいては、針状
結晶群を有することで酸化物半導体層の表層部とソース電極層及びドレイン電極層との接
触抵抗を下げることができる。
また、脱水または脱水素化後に酸化物半導体層を島状に形成する場合は、側面部には針状
結晶群は形成されず、側面部を除く上層部のみに針状結晶群は形成されるが、側面部の面
積比率は小さく、上記効果を妨げることはない。
また、本発明の一態様であるトランジスタを用いて、駆動回路部及び画素部を同一基板上
に形成し、EL素子、液晶素子または電気泳動素子などを用いて表示装置を作製すること
ができる。
本発明の一態様である表示装置においては、画素部に複数のトランジスタを有し、画素部
においてもあるトランジスタのゲート電極と他のトランジスタのソース配線、或いはドレ
イン配線を接続させる箇所を有している。また、本発明の一態様である表示装置の駆動回
路においては、トランジスタのゲート電極とそのトランジスタのソース配線、或いはドレ
イン配線を接続させる箇所を有している。
また、トランジスタは静電気などにより破壊されやすいため、ゲート線またはソース線に
対して、画素部のトランジスタの保護用の保護回路を同一基板上に設けることが好ましい
。保護回路は、酸化物半導体層を用いた非線形素子を用いて構成することが好ましい。
なお、第1、第2として付される序数詞は便宜上用いるものであり、工程順又は積層順を
示すものではない。また、本明細書において発明を特定するための事項として固有の名称
を示すものではない。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置
全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。
酸化物半導体層を用いたトランジスタにおいて、該酸化物半導体層の少なくとも一表面側
に該表面と垂直な方向にc軸成長し、該表面に平行なa−b面を有する針状結晶群を有し
、該針状結晶群以外の部分は非晶質又は非晶質と微結晶とが混在している構成とすること
によって、電気特性が良好で信頼性の高い半導体装置を作製することができる。
本発明の一態様を説明する断面図および平面図。 本発明の一態様を説明する断面工程図。 本発明の一態様を説明する断面工程図。 本発明の一態様を説明する平面図。 本発明の一態様を説明する平面図。 本発明の一態様を説明する平面図。 本発明の一態様を説明する平面図。 本発明の一態様を説明する断面図及び平面図。 本発明の一態様を説明する平面図。 本発明の一態様を説明する断面図。 電子ペーパーの使用形態の例を説明する図。 電子書籍の一例を示す外観図。 本発明の一態様を説明する断面図。 半導体装置のブロック図。 信号線駆動回路の構成を説明する図および動作を説明するタイミングチャート。 シフトレジスタの構成を示す回路図。 シフトレジスタの構成を説明する図および動作を説明するタイミングチャート。 半導体装置の画素等価回路を説明する図。 本発明の一態様を説明する断面図。 本発明の一態様を説明する断面図及び平面図。 本発明の一態様を説明する断面図。 本発明の一態様を説明する断面図及び平面図。 テレビジョン装置およびデジタルフォトフレームの例を示す外観図。 遊技機の例を示す外観図。 携帯電話機の一例を示す外観図。 酸化物半導体層の断面TEM写真。 酸化物半導体層の断面TEM写真。 酸化物半導体層の断面TEM写真。 酸化物半導体層の断面TEM写真及び電子線回折パターン。 酸化物半導体層のEDX分析スペクトル。 酸化物半導体層のX線回折チャート。 酸化物半導体層のSIMS分析デプスプロファイル。 科学計算の概要を説明する図。 科学計算の概要を説明する図。 科学計算の結果を説明する図。 酸化物半導体の結晶構造を説明する図。 −BT試験前後のトランジスタのI−V特性。 酸化物半導体層のSIMS分析デプスプロファイル。 酸化物半導体層のSIMS分析デプスプロファイル。
実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定さ
れず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し
得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の
記載内容に限定して解釈されるものではない。なお、以下に説明する発明の構成において
、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、
その繰り返しの説明は省略する。
(実施の形態1)
本実施の形態では、酸化物半導体を用いる半導体装置としてトランジスタを取り上げ、酸
化物半導体層を用いたトランジスタの構造について、図1を用いて説明する。
本実施の形態のボトムゲート構造のトランジスタを図1に示す。図1(A)は断面図であ
り、その平面図を図1(B)に示す。図1(A)は、図1(B)における線A1−A2の
断面図となっている。
図1に示すトランジスタは、絶縁表面を有する基板100上にゲート電極層101と、ゲ
ート電極層101上にゲート絶縁層102と、ゲート絶縁層102上に酸化物半導体層1
03と、ゲート絶縁層102上に酸化物半導体層103の一部と重なるソース電極層10
5a及びドレイン電極層105bと、ソース電極層105a及びドレイン電極層105b
上に酸化物半導体層103と接する酸化物絶縁層107と、が設けられている。酸化物半
導体層103は、少なくとも一表面側に該表面と垂直な方向にc軸成長し、該表面に平行
なa−b面を有する針状結晶群106を有し、該針状結晶群106中の針状結晶はa軸方
向またはb軸方向の長さに対してc軸方向の長さが5倍以上あり、該針状結晶群106以
外の領域は非晶質又は非晶質と微結晶とが混在している領域である。
ゲート電極層101は、アルミニウム、銅、モリブデン、チタン、クロム、タンタル、タ
ングステン、ネオジム、スカンジウムなどの金属材料、またはこれらの金属材料を主成分
とする合金材料、またはこれらの金属材料を成分とする窒化物を用いて、単層又は積層で
形成することができる。好ましくはアルミニウムや銅などの低抵抗金属材料での形成が有
効であるが、耐熱性や腐食性の問題から高融点金属材料と組み合わせて用いると良い。高
融点金属材料としては、モリブデン、チタン、クロム、タンタル、タングステン、ネオジ
ム、スカンジウム等を用いることができる。
また、画素部の開口率を向上させる目的として、ゲート電極層101に酸化インジウム、
酸化インジウム酸化スズ合金、酸化インジウム酸化亜鉛合金、酸化亜鉛、酸化亜鉛アルミ
ニウム、酸窒化亜鉛アルミニウム、または酸化亜鉛ガリウム等の透光性を有する酸化物導
電層を用いることもできる。
ゲート絶縁層102はCVD法やスパッタ法などで形成する酸化珪素、酸化窒化珪素、窒
化酸化珪素、窒化珪素、酸化アルミニウム、酸化タンタルなどの単層膜または積層膜を用
いることができる。
酸化物半導体層103は、In、Ga、及びZnを含むIn−Ga−Zn−O系膜を用い
、InMO(ZnO)(m>0)で表記される組成とする。なお、Mは、ガリウム(
Ga)、鉄(Fe)、ニッケル(Ni)、マンガン(Mn)及びコバルト(Co)から選
ばれた一の金属元素又は複数の金属元素を示す。例えばMとして、Gaの場合があること
の他、GaとNi又はGaとFeなど、Ga以外の上記金属元素が含まれる場合がある。
また、上記酸化物半導体において、Mとして含まれる金属元素の他に、不純物元素として
Fe、Niその他の遷移金属元素、又は該遷移金属の酸化物が含まれているものがある。
酸化物半導体層103はスパッタ法を用いて形成する。膜厚は、10nm以上200nm
以下とし、好ましくは10nm以上40nm以下とする。
酸化物半導体層103は、RTA法等で高温短時間の脱水化または脱水素化処理をしたも
のを用いる。脱水化または脱水素化処理は、高温のガス(窒素、または希ガス等の不活性
ガス)や光を用いて400℃以上700℃以下(若しくはガラス基板の歪点以下の温度)
で1分間以上10分間以下程度、好ましくは650℃、3分間以上6分間以下程度のRT
A(Rapid Thermal Anneal)処理で行うことができる。RTA法を
用いれば、短時間に脱水化または脱水素化が行えるため、ガラス基板の歪点を超える温度
でも処理することができる。
酸化物半導体層103は、成膜された段階では多くの未結合手を有する非晶質な層である
が、上記脱水化または脱水素化処理の加熱工程を行うことで、近距離にある未結合手同士
が結合し合い、秩序化された非晶質構造とすることができる。また、秩序化が発展すると
、非晶質領域中に微結晶が混在した非晶質と微結晶の混合物で形成されるようになる、ま
たは全体が微結晶群で形成されるようになる。ここで、微結晶の粒子サイズは1nm以上
20nm以下の所謂ナノクリスタルであり、一般的にマイクロクリスタルと呼ばれる微結
晶粒子よりも小さいサイズである。
また、酸化物半導体層103の表層部は結晶領域として、該酸化物半導体層103の表面
に対し垂直方向にc軸成長した針状形状の微結晶層である針状結晶群106が形成される
ことが好ましい。ここで、針状結晶群106は、c軸配向しており、c軸に垂直なa軸と
b軸からなるa−b面を有する。針状結晶群106中の針状結晶は、a軸方向またはb軸
方向の長さ(短軸)に対してc軸方向の長さ(長軸)が5倍以上あり、短軸方向は2nm
以上50nm以下、より好ましくは3nm以上10nm以下となる。
この様な構成をした酸化物半導体層103をトランジスタのチャネル形成領域として用い
ることにより、酸化物半導体層103の表層部は針状の微結晶で構成された緻密な針状結
晶群106が存在するため、表層部からの水分の再侵入や酸素の脱離に起因するN型化に
よる電気特性の劣化を防止することができる。また、酸化物半導体層103の表層部は、
バックチャネル側であり、N型化の防止は寄生チャネルの抑制にも効果がある。また、針
状結晶群106を有することで酸化物半導体層103の表層部とソース電極層105a又
はドレイン電極層105bとの接触抵抗を下げることができる。
ここで、In−Ga−Zn−O系膜は、用いる酸化物半導体成膜用ターゲットの組成によ
って、加熱工程で成長しやすい結晶構造が異なる。例えば、モル数比がIn:Ga
:ZnO=1:1:1となるIn、Ga、及びZnを含む酸化物半導体成膜用ター
ゲットを用いてIn−Ga−Zn−O系膜を成膜し、加熱工程を経て結晶化させた場合、
In酸化物層の間にはGaとZnを含む1層または2層の酸化物層が混在する六方晶系層
状化合物型の結晶構造となりやすい。このとき、針状結晶群106の結晶構造は、In
GaZnOで表される構造をとりやすい。また、酸化物半導体層103中の非晶質又
は非晶質と微結晶とが混在している領域の構造のモル数比は、In:Ga:Zn=1:1
:0.5となりやすい。また、モル数比がIn:Ga:ZnO=1:1:2
となる酸化物半導体成膜用ターゲットを用いて成膜し、加熱工程を経て結晶化させた場合
は、In酸化物層の間のGaとZnを含む酸化物層は2層となりやすい。安定な結晶構造
は後者のGaとZnを含む酸化物層が2層のものであり、結晶成長も起こりやすく、モル
数比がIn:Ga:ZnO=1:1:2のターゲットを用いて成膜し、加熱
工程を経て結晶化させた場合は、表層からゲート絶縁膜界面までつながった結晶が形成さ
れることがある。このとき、針状結晶群106の組成式は、InGaZnOとなりやす
い。なお、モル数比は原子数比と言い換えても良い。
なお、図10(A)に示すように、工程の順序によっては酸化物半導体層103の側面部
には針状結晶群は形成されず、側面部を除く上層部のみに針状結晶群106は形成される
。ただし、側面部の面積比率は小さく、この場合においても上記効果は維持される。
ソース電極層105a及びドレイン電極層105bは、第1の導電層112a、112b
、第2の導電層113a、113b、第3の導電層114a、114bからなる3層構造
となっている。これらの材料としては、前述したゲート電極層101と同様の材料を用い
ることができる。なお、本実施の形態では、ソース電極層105a及びドレイン電極層1
05bを3層構造としたが、これに限られる物ではなく、ソース電極層105a及びドレ
イン電極層105bは、前述したゲート電極層101と同様の材料を用いて単層又は積層
で適宜形成すればよい。
また、ゲート電極層101と同様に前述の透光性を有する酸化物導電層をソース電極層1
05a及びドレイン電極層105bに用いることで画素部の透光性を向上させ、開口率を
高くすることもできる。
また、ソース電極層105a及びドレイン電極層105bとなる前述の金属材料を主成分
とする膜と酸化物半導体層103のそれぞれの間に前述の酸化物導電層を形成し、接触抵
抗を低減させることもできる。
酸化物半導体層103、ソース電極層105a及びドレイン電極層105b上には、チャ
ネル保護層として機能する酸化物絶縁層107を有する。酸化物絶縁層107にはスパッ
タ法を用いて形成する無機絶縁膜を用い、代表的には酸化珪素膜、窒化酸化珪素膜、酸化
アルミニウム膜、または酸化窒化アルミニウム膜などを用いる。
また、各部位の構成材料は同様で図10(B)に示すようなボトムコンタクト構造のトラ
ンジスタを形成することもできる。
図10(B)に示すトランジスタは、絶縁表面を有する基板100上にゲート電極層10
1と、ゲート電極層101上にゲート絶縁層102と、ゲート絶縁層102上にソース電
極層105a及びドレイン電極層105bと、ゲート絶縁層102上にソース電極層10
5a及びドレイン電極層105bの一部と重なる酸化物半導体層103と、酸化物半導体
層103、ソース電極層105a及びドレイン電極層105b上に酸化物半導体層103
と接する酸化物絶縁層107と、が設けられている。図1に示すボトムゲート構造のトラ
ンジスタと同様に、酸化物半導体層103は、少なくとも一表面側に該表面と垂直な方向
にc軸成長し、該表面に平行なa−b面を有する針状結晶群106を有し、該針状結晶群
106中の針状結晶はa軸方向またはb軸方向の長さに対してc軸方向の長さが5倍以上
あり、該針状結晶群106以外の領域は非晶質又は非晶質と微結晶とが混在している領域
である。
この様な構成をした酸化物半導体層103をトランジスタのチャネル形成領域として用い
ることにより、図1に示すボトムゲート構造のトランジスタと同様に酸化物半導体層10
3の表層部には針状の微結晶で構成された緻密な針状結晶群106が存在するため、表層
部からの水分の再侵入や酸素の脱離に起因するN型化による電気特性の劣化を防止するこ
とができる。また、酸化物半導体層103の表層部は、バックチャネル側であり、N型化
の防止は寄生チャネルの抑制にも効果がある。
以上のような構成とすることにより、信頼性が高く、電気特性の向上したトランジスタを
提供することができる。
なお、本実施の形態に示す構成は、他の実施の形態に示した構成を適宜組み合わせて用い
ることができることとする。
(実施の形態2)
本実施の形態では、実施の形態1で示したボトムゲート構造のトランジスタを含む表示装
置の作製工程を例として、図2乃至図9を用いて説明する。図2と図3は断面図で、図4
乃至図7及び図9は平面図となっており、図4乃至図7及び図9の線A1−A2及び線B
1−B2は、図2及び図3の断面図A1−A2、B1−B2に対応している。
まず、絶縁表面を有する基板100を準備する。基板100としては、後の加熱処理の温
度より、歪み点が高いものを用いるのが好ましい。基板100は、バリウムホウケイ酸ガ
ラス、アルミノホウケイ酸ガラス、若しくはアルミノシリケートガラスなど、フュージョ
ン法やフロート法で作製される無アルカリガラス基板を用いることができる。なお、ホウ
酸と比較して酸化バリウム(BaO)を多く含ませることで、より実用的な耐熱ガラスが
得られる。このため、BよりBaOを多く含むガラス基板を用いることが好ましい
なお、上記のガラス基板に代えて、セラミック基板、石英ガラス基板、石英基板、サファ
イア基板などの絶縁体でなる基板を用いても良い。他にも、結晶化ガラスなどを用いるこ
とができる。
また基板100上に下地膜として絶縁膜を形成してもよい。下地膜としては、CVD法や
スパッタ法等を用いて、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜、または窒化酸化珪素
膜の単層、又は積層で形成すればよい。基板100としてガラス基板のようにナトリウム
などの可動イオンを含有する基板を用いる場合、下地膜として窒化珪素膜、窒化酸化珪素
膜などの窒素を含有する膜を用いることで、可動イオンが酸化物半導体層に侵入すること
を防ぐことができる。
次に、ゲート電極層101を含むゲート配線、容量配線108、及び第1の端子121を
形成するための導電膜をスパッタ法や真空蒸着法で基板100全面に成膜する。次いで、
第1のフォトリソグラフィ工程を行い、レジストマスクを形成し、エッチングにより不要
な部分を除去して配線及び電極(ゲート電極層101を含むゲート配線、容量配線108
、及び第1の端子121)を形成する。このときゲート電極層101の上方に成膜する膜
の段切れ防止のために、少なくともゲート電極層101の端部にテーパー形状が形成され
るようにエッチングするのが好ましい。この段階での断面図を図2(A)に示した。なお
、この段階での平面図が図4に相当する。
ゲート電極層101を含むゲート配線と容量配線108、端子部の第1の端子121は、
アルミニウム、銅、モリブデン、チタン、クロム、タンタル、タングステン、ネオジム、
スカンジウムなどの金属材料、またはこれらの金属材料を主成分とする合金材料、または
これらの金属材料を成分とする窒化物を用いて、単層又は積層で形成することができる。
好ましくはアルミニウムや銅などの低抵抗金属材料での形成が有効であるが、耐熱性や腐
食性の問題から高融点金属材料と組み合わせて用いると良い。高融点金属材料としては、
モリブデン、チタン、クロム、タンタル、タングステン、ネオジム、スカンジウム等を用
いることができる。
例えば、ゲート電極層101の積層構造としては、アルミニウム上にモリブデンを積層し
た二層構造、または銅上にモリブデンを積層した二層構造、または銅上に窒化チタン若し
くは窒化タンタルを積層した二層構造、窒化チタンとモリブデンとを積層した二層構造と
することが好ましい。3層の積層構造としては、アルミニウム、アルミニウムとシリコン
の合金、アルミニウムとチタンの合金またはアルミニウムとネオジムの合金を中間層とし
、タングステン、窒化タングステン、窒化チタンまたはチタンを上下層として積層した構
造とすることが好ましい。
このとき、一部の電極層や配線層に透光性を有する酸化物導電層を用いて開口率を向上さ
せることもできる。例えば、酸化物導電層には酸化インジウム、酸化インジウム酸化スズ
合金、酸化インジウム酸化亜鉛合金、酸化亜鉛、酸化亜鉛アルミニウム、酸窒化亜鉛アル
ミニウム、または酸化亜鉛ガリウム等を用いることができる。
次いで、ゲート電極層101上を覆いゲート絶縁層102を全面に成膜する。
ゲート絶縁層102は、プラズマCVD法またはスパッタリング法等を用いて、酸化珪素
、窒化珪素、酸化窒化珪素または窒化酸化珪素の単層膜または積層膜として形成すること
ができる。例えば、成膜ガスとして、SiH、酸素及び窒素を用いてプラズマCVD法
により酸化窒化珪素層を形成すればよい。ゲート絶縁層102の膜厚は、50nm以上5
00nm以下とし、積層の場合は、例えば、膜厚50nm以上200nm以下の第1のゲ
ート絶縁層と、第1のゲート絶縁層上に膜厚5nm以上300nm以下の第2のゲート絶
縁層の積層とする。
本実施の形態では、プラズマCVD法により、酸化珪素膜である膜厚100nmのゲート
絶縁層102を形成する。
また、ゲート絶縁層102として、アルミニウム、イットリウム、又はハフニウムの酸化
物、窒化物、酸化窒化物、又は窒化酸化物の一種又はそれらの化合物を少なくとも2種以
上含む化合物の単層膜または積層膜を用いることもできる。
なお、本明細書において、酸化窒化物とは、その組成として、窒素原子よりも酸素原子の
数が多い物質のことを指し、窒化酸化物とは、その組成として、酸素原子より窒素原子の
数が多い物質のことを指す。
なお、酸化物半導体層103を形成するための酸化物半導体膜を成膜する前に、アルゴン
ガスを導入してプラズマを発生させる逆スパッタを行い、ゲート絶縁層102の表面に付
着しているゴミを除去することが好ましい。逆スパッタとは、ターゲット側に電圧を印加
せずに、アルゴン雰囲気下で基板側にRF電源を用いて電圧を印加して基板近傍にプラズ
マを形成して表面を改質する方法である。なお、アルゴン雰囲気に代えて窒素、ヘリウム
などを用いてもよい。逆スパッタ処理後、大気に曝すことなく酸化物半導体膜を成膜する
ことによって、ゲート絶縁層102と酸化物半導体層103の界面が、水やハイドロカー
ボンなどの、大気成分や大気中に浮遊する不純物元素に汚染されることがないので、トラ
ンジスタ特性のばらつきを低減することができる。
次いで、ゲート絶縁層102上に、膜厚10nm以上200nm以下、好ましくは10n
m以上40nm以下の酸化物半導体膜を形成する。
酸化物半導体膜としては、In−Ga−Zn−O系、In−Sn−Zn−O系、In−A
l−Zn−O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn
−O系、In−Zn−O系、Sn−Zn−O系、Al−Zn−O系、In−O系、Sn−
O系、またはZn−O系の酸化物半導体膜を用いることができる。また、酸化物半導体膜
は、希ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、又は希ガス(代表的にはア
ルゴン)及び酸素混合雰囲気下においてスパッタ法により形成することができる。また、
スパッタ法を用いる場合、SiOを2重量%以上10重量%以下含むターゲットを用い
て成膜を行い、結晶化を阻害するSiOx(X>0)を酸化物半導体膜に含ませても良い
ここでは、In、Ga、及びZnを含む酸化物半導体成膜用ターゲット(モル数比がIn
:Ga:ZnO=1:1:0.5、In:Ga:ZnO=1:
1:1、または、In:Ga:ZnO=1:1:2)を用いて、基板とター
ゲットの間との距離を100mm、圧力0.6Pa、直流(DC)電源0.5kW、酸素
(酸素流量比率100%)雰囲気下で成膜する。なお、パルス直流(DC)電源を用いる
と、成膜時に発生する粉状物質(パーティクル、ゴミともいう)が軽減でき、膜厚分布も
均一となるために好ましい。本実施の形態では、酸化物半導体膜として、In−Ga−Z
n−O系酸化物半導体成膜用ターゲットを用いてスパッタ法により膜厚30nmのIn−
Ga−Zn−O系膜を成膜する。
また、酸化物半導体成膜用ターゲット中の酸化物半導体の相対密度は80%以上、好まし
くは95%以上、より好ましくは99.9%以上とする。これにより形成される酸化物半
導体膜中の不純物濃度を低減することができ、電気特性または信頼性の高いトランジスタ
を得ることができる。
スパッタ法にはスパッタ用電源に高周波電源を用いるRFスパッタ法、直流電源を用いる
DCスパッタ法、さらにパルス的にバイアスを与えるパルスDCスパッタ法がある。RF
スパッタ法は主に絶縁膜を成膜する場合に用いられ、DCスパッタ法は主に金属膜を成膜
する場合に用いられる。
また、材料の異なるターゲットを複数設置できる多元スパッタ装置もある。多元スパッタ
装置は、同一チャンバーで異なる材料膜を積層成膜することも、同一チャンバーで複数種
類の材料を同時に放電させて成膜することもできる。
また、チャンバー内部に磁石機構を備えたマグネトロンスパッタ法を用いるスパッタ装置
や、グロー放電を使わずマイクロ波を用いて発生させたプラズマを用いるECRスパッタ
法を用いるスパッタ装置がある。
また、スパッタ法を用いる成膜方法として、成膜中にターゲット物質とスパッタガス成分
とを化学反応させてそれらの化合物薄膜を形成するリアクティブスパッタ法や、成膜中に
基板にも電圧をかけるバイアススパッタ法もある。
また、酸化物半導体膜の成膜を行う前に、スパッタ装置内壁や、ターゲット表面やターゲ
ット材料中に残存している水分または水素を除去するためにプレヒート処理を行うと良い
。プレヒート処理としては成膜チャンバー内を減圧下で200℃〜600℃に加熱する方
法や、加熱しながら窒素や不活性ガスの導入と排気を繰り返す方法等がある。プレヒート
処理を終えたら、基板またはスパッタ装置を冷却した後、大気にふれることなく酸化物半
導体膜の成膜を行う。この場合のターゲット冷却液は、水ではなく油脂等を用いるとよい
。加熱せずに窒素の導入と排気を繰り返しても一定の効果が得られるが、加熱しながら行
うとなお良い。
また、酸化物半導体膜の成膜を行う前、または成膜中、または成膜後に、クライオポンプ
を用いてスパッタ装置内に残存している水分などを除去することが好ましい。
次に、第2のフォトリソグラフィ工程を行い、レジストマスクを形成し、In−Ga−Z
n−O系膜をエッチングする。エッチングには、クエン酸やシュウ酸などの有機酸をエッ
チャントとして用いることができる。ここでは、ITO07N(関東化学社製)を用いた
ウェットエッチングにより、不要な部分を除去してIn−Ga−Zn−O系膜を島状にし
、酸化物半導体層103を形成する。酸化物半導体層103の端部をテーパー状にエッチ
ングすることで、段差形状による配線の段切れを防ぐことができる。なお、ここでのエッ
チングは、ウェットエッチングに限定されずドライエッチングを用いてもよい。
次いで、酸化物半導体層の脱水化または脱水素化を行う。この脱水化または脱水素化を行
う第1の加熱処理は、高温のガス(窒素、または希ガス等の不活性ガス)や光を用いて4
00℃以上700℃以下(若しくは基板100の歪点以下の温度)で1分間以上10分間
以下程度、好ましくは650℃、3分間以上6分間以下程度のRTA(Rapid Th
ermal Anneal)処理で行うことができる。RTA法を用いれば、短時間に脱
水化または脱水素化が行えるため、ガラス基板の歪点を超える温度でも処理することがで
きる。この段階での断面図を図2(B)に示した。この段階での平面図が図5に相当する
。なお、第1の加熱処理は、このタイミングに限らず、フォトリソグラフィ工程や成膜工
程の前後などで複数回行っても良い。
ここで、酸化物半導体層103の表層部は第1の加熱処理によって結晶化し、針状結晶の
微結晶層で構成された針状結晶群106を有するようになる。また、酸化物半導体層10
3のその他の領域は、非晶質の領域または非晶質と微結晶とが混在している領域、または
その領域全体が微結晶群となる。なお、針状結晶群106は酸化物半導体層103の一部
であり、以降、酸化物半導体層103の表記には、針状結晶群106は含まれるものとす
る。
なお、本明細書では、窒素、または希ガス等の不活性ガス雰囲気下での加熱処理を脱水化
または脱水素化のための加熱処理と呼ぶ。本明細書では、この加熱処理によってHとし
て脱離させていることのみを脱水素化と呼んでいるわけではなく、H、OHなどを脱離す
ることを含めて脱水化または脱水素化と便宜上呼ぶこととする。
酸化物半導体層に対して脱水化または脱水素化を行う加熱温度Tから温度を下げる際、脱
水化または脱水素化を行った同じ炉を用いて大気に触れさせないことで、水または水素を
再び混入させないことが重要である。脱水化または脱水素化を行い、酸化物半導体層を低
抵抗化、即ちn型化(n、nなど)させた後、高抵抗化させてi型とした酸化物半導
体層を用いてトランジスタを作製すると、トランジスタのしきい値電圧値をプラスとする
ことができ、所謂ノーマリーオフ特性のスイッチング素子を実現できる。トランジスタの
ゲート電圧が0Vにできるだけ近い正のしきい値電圧でチャネルが形成されることが表示
装置には望ましい。なお、トランジスタのしきい値電圧値がマイナスであると、ゲート電
圧が0Vでもソース電極とドレイン電極の間に電流が流れる、所謂ノーマリーオン特性と
なりやすい。アクティブマトリクス型の表示装置においては、回路を構成するトランジス
タの電気特性が重要であり、この電気特性が表示装置の性能を左右する。特に、トランジ
スタの電気特性のうち、しきい値電圧(Vth)が重要である。電界効果移動度が高くと
もしきい値電圧値が高い、或いはしきい値電圧値がマイナスであると、回路として制御す
ることが困難である。また、しきい値電圧値が正であっても、その絶対値が大きいトラン
ジスタの場合には、駆動電圧が低い状態ではトランジスタとしてのスイッチング機能を果
たすことができず、負荷となる恐れがある。nチャネル型のトランジスタの場合、ゲート
電圧として正の電圧を印加してはじめてチャネルが形成されて、ドレイン電流が流れ出す
トランジスタであることが望ましい。駆動電圧を高くしないとチャネルが形成されないト
ランジスタや、負の電圧状態でもチャネルが形成されてドレイン電流が流れるトランジス
タは、回路に用いるトランジスタとしては不向きである。
また、加熱温度Tから降温させるガス雰囲気は、加熱温度Tまで昇温したガス雰囲気と異
なるガス雰囲気に切り替えてもよい。例えば、脱水化または脱水素化を行った同じ炉で大
気に触れさせることなく、炉の中を高純度の酸素ガスまたはNOガス、超乾燥エア(露
点が−40℃以下、好ましくは−60℃以下)で満たして冷却を行う。
なお、第1の加熱処理においては、雰囲気中に、水、水素などが含まれないことが好まし
い。または、加熱処理装置に導入する不活性ガスの純度を、6N(99.9999%)以
上、好ましくは7N(99.99999%)以上、(即ち不純物濃度を1ppm以下、好
ましくは0.1ppm以下)とすることが好ましい。
上記、不活性気体雰囲気下での加熱処理を行った場合、酸化物半導体層は加熱処理により
酸素欠乏型となって低抵抗化、即ちn型化(n、nなど)する。その後、酸化物半導
体層に接する酸化物絶縁層の形成を行うことにより酸化物半導体層を酸素過剰な状態とす
ることで高抵抗化、即ちi型化させているとも言える。これにより、電気特性が良好で信
頼性のよいトランジスタを作製することができる。
また、酸化物半導体層の第1の加熱処理は、島状の酸化物半導体層103に加工する前の
酸化物半導体膜に行うこともできる。その場合には、第1の加熱処理後に、加熱装置から
基板を取り出し、第2のフォトリソグラフィ工程を行う。この場合は、島状の酸化物半導
体層103の側面部には針状結晶群は形成されず、側面部を除く上層部のみに針状結晶群
106は形成される(図10(A)参照)。
次いで、第3のフォトリソグラフィ工程を行い、レジストマスクを形成し、エッチングに
より不要な部分を除去してゲート電極層101と同じ材料の配線や電極層に達するコンタ
クトホールを形成する。このコンタクトホールは後に形成する導電膜と直接接続するため
に設ける。例えば、駆動回路部において、ゲート電極層とソース電極層或いはドレイン電
極層と直接接するトランジスタや、端子部のゲート配線と電気的に接続する端子を形成す
る場合にコンタクトホールを形成する。
次に、酸化物半導体層103およびゲート絶縁層102上に金属材料からなる第1の導電
層112、第2の導電層113、第3の導電層114をスパッタ法や真空蒸着法で成膜す
る。この段階での断面図を図2(C)に示した。
第1の導電層112、第2の導電層113、第3の導電層114の材料としては、前述し
たゲート電極層101と同様の材料を用いることができる。
ここでは、第1の導電層112及び第3の導電層114として耐熱性導電性材料であるチ
タンを用い、第2の導電層113としてネオジムを含むアルミニウム合金を用いる。この
ような構成にすることで、アルミニウムの低抵抗性を活かしつつ、ヒロックの発生を低減
することができる。なお、本実施の形態では第1の導電層112乃至第3の導電層114
からなる3層構造としたが、これに限られることはなく、単層構造としてもよいし、2層
構造としてもよいし、4層以上の構造としてもよい。例えば、チタン膜の単層構造として
もよいし、シリコンを含むアルミニウム膜の単層構造としてもよい。
また、ゲート電極層101と同様に前述の透光性を有する酸化物導電層をソース電極層1
05a及びドレイン電極層105bに用いることで画素部の透光性を向上させ、開口率を
高くすることもできる。
次に、第4のフォトリソグラフィ工程を行い、レジストマスク131を形成し、エッチン
グにより不要な部分を除去してソース電極層105a及びドレイン電極層105b及び接
続電極120を形成する。この際のエッチング方法としてウェットエッチングまたはドラ
イエッチングを用いる。例えば、第1の導電層112及び第3の導電層114にチタンを
、第2の導電層113にネオジムを含むアルミニウム合金を用いる場合には、過酸化水素
水又は加熱塩酸をエッチャントに用いてウェットエッチングすることができる。この段階
での断面図を図3(A)に示した。なお、この段階での平面図が図6に相当する。
このとき、第1の導電層112乃至第3の導電層114と酸化物半導体層103(針状結
晶群106)のエッチングの選択比が十分取れる条件でエッチングの加工を行うことが好
ましい。これにより、酸化物半導体層103表層部の針状結晶群106がエッチングによ
り除去されるのを防ぐことができる。
また、酸化物半導体層103表層部に針状結晶群106が形成されることにより、非晶質
層の酸化物半導体層103より、第1の導電層112乃至第3の導電層114とのエッチ
ングの選択比が容易に取れるので、酸化物半導体層103の膜厚を薄くしても、エッチン
グ処理により酸化物半導体層103の一部が除去されるのを防ぐことができる。
またウェットエッチングを用いるために、エッチングが等方的に行われ、ソース電極層1
05a及びドレイン電極層105bの端部はレジストマスク131より後退している。以
上の工程で酸化物半導体層103及び針状結晶群106をチャネル形成領域とするトラン
ジスタ170が作製できる。
また、ソース電極層105a及びドレイン電極層105bとなる前述の金属材料を主成分
とする膜と酸化物半導体層103のそれぞれの間に前述の酸化物導電層を形成し、接触抵
抗を低減させることもできる。
また、この第4のフォトリソグラフィ工程において、ソース電極層105a及びドレイン
電極層105bと同じ材料である第2の端子122を端子部に残す。なお、第2の端子1
22はソース配線(ソース電極層105a又はドレイン電極層105bを含むソース配線
)と電気的に接続されている。
また、端子部において、接続電極120は、ゲート絶縁層102に形成されたコンタクト
ホールを介して端子部の第1の端子121と直接接続される。なお、ここでは図示しない
が、上述した工程と同じ工程を経て駆動回路のトランジスタのソース配線あるいはドレイ
ン配線とゲート電極が直接接続される。
また、多階調マスクにより形成した複数(代表的には二種類)の厚さの領域を有するレジ
ストマスクを用いると、レジストマスクの数を減らすことができるため、工程簡略化、低
コスト化が図れる。
次いで、レジストマスク131を除去し、ゲート絶縁層102、酸化物半導体層103、
ソース電極層105a及びドレイン電極層105bを覆い、酸化物半導体層103の一部
と接する酸化物絶縁層107を形成する。酸化物絶縁層107はスパッタ法などを用いて
得られる酸化珪素膜、酸化窒化珪素膜、酸化アルミニウム膜、酸化タンタル膜などの酸化
物絶縁層を用いることができる。
酸化物絶縁層107は、スパッタリング法など、酸化物絶縁層107に水、水素等の不純
物を混入させない方法を適宜用いて形成することができる。本実施の形態では、酸化物絶
縁層107として酸化珪素膜をスパッタリング法を用いて成膜する。成膜時の基板温度は
、室温以上300℃以下とすればよく、本実施の形態では100℃とする。ここで、成膜
時に水、水素等の不純物を混入させない方法として、成膜前に減圧下で150℃以上35
0℃以下の温度で2分間以上10分間以下のプリベークを行い、大気に触れることなく酸
化物絶縁層を形成することが望ましい。酸化珪素膜のスパッタリング法による成膜は、希
ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、または希ガス(代表的にはアルゴ
ン)及び酸素の混合雰囲気下において行うことができる。また、ターゲットとして酸化珪
素ターゲットまたは珪素ターゲットを用いることができる。例えば、珪素ターゲットを用
いて、酸素及び希ガス混合雰囲気下でスパッタリング法により酸化珪素膜を形成すること
ができる。低抵抗化した酸化物半導体層に接して形成する酸化物絶縁層は、水分や、水素
イオンや、OHなどの不純物を含まず、これらが外部から侵入することをブロックする
無機絶縁膜が好ましい。
本実施の形態では、純度が6Nであり、柱状多結晶Bドープの珪素ターゲット(抵抗率0
.01Ω・cm)を用い、基板とターゲットの間との距離(T−S間距離)を89mm、
圧力0.4Pa、直流(DC)電源6kW、酸素(酸素流量比率100%)雰囲気下でパ
ルスDCスパッタ法により成膜する。膜厚は300nmとする。
次いで、不活性ガス雰囲気下で第2の加熱処理(好ましくは200℃以上400℃以下、
例えば250℃以上350℃以下)を行う。例えば、窒素雰囲気下で250℃、1時間の
第2の加熱処理を行う。または、第1の加熱処理と同様に高温短時間のRTA処理を行っ
ても良い。第2の加熱処理では、酸化物絶縁層107と重なる酸化物半導体層103が接
した状態で加熱される。第2の加熱処理を行うことにより、第1の加熱処理で低抵抗化さ
れた酸化物半導体層103が酸素過剰な状態となり、酸化物半導体層103を高抵抗化(
i型化)することができる。
本実施の形態では、酸化物絶縁層107成膜後に第2の加熱処理を行ったが、加熱処理の
タイミングは酸化物絶縁層107成膜以降であれば問題なく、酸化物絶縁層107成膜直
後に限定されるものではない。
また、ソース電極層105a及びドレイン電極層105bに耐熱性のある材料を用いる場
合には、第2の加熱処理のタイミングで、第1の加熱処理条件を用いた工程を行うことが
できる。この場合、加熱処理は酸化珪素膜成膜後の1回のみとすることも可能である。
次に、第5のフォトリソグラフィ工程を行い、レジストマスクを形成し、酸化物絶縁層1
07のエッチングによりドレイン電極層105bに達するコンタクトホール125を形成
する。また、ここでのエッチングにより第2の端子122に達するコンタクトホール12
7、接続電極120に達するコンタクトホール126も形成する。この段階での断面図を
図3(B)に示す。
次いで、レジストマスクを除去した後、透光性を有する導電膜を成膜する。透光性を有す
る導電膜の材料としては、酸化インジウム(In)や酸化インジウム酸化スズ合金
(In―SnO、ITOと略記する)などの材料を用いることができ、スパッタ
法や真空蒸着法などを用いて形成する。このような材料のエッチング処理は塩酸系の溶液
により行う。ただし、特にITOのエッチングは残渣が発生しやすいので、エッチング加
工性を改善するために酸化インジウム酸化亜鉛合金(In―ZnO、IZOと略記
する)を用いても良い。
次に、第6のフォトリソグラフィ工程を行い、レジストマスクを形成し、エッチングによ
り透光性を有する導電膜の不要な部分を除去して画素電極層110を形成する。
また、この第6のフォトリソグラフィ工程において、容量部におけるゲート絶縁層102
及び酸化物絶縁層107を誘電体として、容量配線108と画素電極層110とで保持容
量が形成される。
また、この第6のフォトリソグラフィ工程において、第1の端子121及び第2の端子1
22をレジストマスクで覆い端子部に形成された透光性を有する導電膜128、129を
残す。透光性を有する導電膜128、129はFPCとの接続に用いられる電極または配
線となる。第1の端子121と直接接続された接続電極120上に形成された透光性を有
する導電膜128は、ゲート配線の入力端子として機能する接続用の端子電極となる。第
2の端子122上に形成された透光性を有する導電膜129は、ソース配線の入力端子と
して機能する接続用の端子電極である。
次いで、レジストマスクを除去し、この段階での断面図を図3(C)に示す。なお、この
段階での平面図が図7に相当する。
また、図8(A1)、図8(A2)は、この段階でのゲート配線端子部の平面図及び断面
図をそれぞれ図示している。図8(A1)は図8(A2)中のC1−C2線に沿った断面
図に相当する。図8(A1)において、保護絶縁膜154および接続電極153上に形成
される透光性を有する導電膜155は、入力端子として機能する接続用の端子電極である
。また、図8(A1)において、端子部では、ゲート配線と同じ材料で形成される第1の
端子151と、ソース配線と同じ材料で形成される接続電極153とがゲート絶縁層15
2を介して重なり直接接して導通させている。また、接続電極153と透光性を有する導
電膜155が保護絶縁膜154に設けられたコンタクトホールを介して直接接して導通さ
せている。
また、図8(B1)、及び図8(B2)は、ソース配線端子部の平面図及び断面図をそれ
ぞれ図示している。また、図8(B1)は図8(B2)中のD1−D2線に沿った断面図
に相当する。図8(B1)において、保護絶縁膜154および接続電極153上に形成さ
れる透光性を有する導電膜155は、入力端子として機能する接続用の端子電極である。
また、図8(B1)において、端子部では、ゲート配線と同じ材料で形成される電極15
6が、ソース配線と電気的に接続される第2の端子150の下方にゲート絶縁層152を
介して重なる。電極156は第2の端子150とは電気的に接続しておらず、電極156
を第2の端子150と異なる電位、例えばフローティング、GND、0Vなどに設定すれ
ば、ノイズ対策のための容量または静電気対策のための容量を形成することができる。ま
た、第2の端子150は、保護絶縁膜154を介して透光性を有する導電膜155と電気
的に接続している。
ゲート配線、ソース配線、及び容量配線は画素密度に応じて複数本設けられるものである
。また、端子部においては、ゲート配線と同電位の第1の端子、ソース配線と同電位の第
2の端子、容量配線と同電位の第3の端子などが複数並べられて配置される。それぞれの
端子の数は、それぞれ任意な数で設ければ良いものとし、実施者が適宣決定すれば良い。
こうして6回のフォトリソグラフィ工程により、6枚のフォトマスクを使用して、ボトム
ゲート構造のトランジスタ170及び保持容量部を完成させることができる。そして、こ
れらを個々の画素に対応してマトリクス状に配置し、画素部を構成することによりアクテ
ィブマトリクス型の表示装置を作製するための一方の基板とすることができる。本明細書
では便宜上このような基板をアクティブマトリクス基板と呼ぶ。
アクティブマトリクス型の液晶表示装置を作製する場合には、アクティブマトリクス基板
と、対向電極が設けられた対向基板との間に液晶層を設け、アクティブマトリクス基板と
対向基板とを固定する。なお、対向基板に設けられた対向電極と電気的に接続する共通電
極をアクティブマトリクス基板上に設け、共通電極と電気的に接続する第4の端子を端子
部に設ける。この第4の端子は、共通電極を固定電位、例えばGND、0Vなどに設定す
るための端子である。
また、本実施の形態は、図7の画素構成に限定されない。図7とは異なる平面図の例を図
9に示す。図9では容量配線を設けず、画素電極を隣り合う画素のゲート配線と保護絶縁
膜及びゲート絶縁層を介して重ねて保持容量を形成する例であり、この場合、容量配線及
び容量配線と接続する第3の端子は省略することができる。なお、図9において、図7と
同じ部分には同じ符号を用いて説明する。
アクティブマトリクス型の液晶表示装置においては、マトリクス状に配置された画素電極
を駆動することによって、画面上に表示パターンが形成される。詳しくは選択された画素
電極と該画素電極に対応する対向電極との間に電圧が印加されることによって、画素電極
と対向電極との間に配置された液晶層の光学変調が行われ、この光学変調が表示パターン
として観察者に認識される。
液晶表示装置の動画表示において、液晶分子自体の応答が遅いため、残像が生じる、また
は動画のぼけが生じるという問題がある。液晶表示装置の動画特性を改善するため、全面
黒表示を1フレームおきに行う、所謂、黒挿入と呼ばれる駆動技術がある。
また、通常の垂直同期周期数を1.5倍以上、好ましくは2倍以上にすることで応答速度
を改善するとともに各フレーム内の分割された複数フィールド毎に書き込む階調を選択す
る、所謂、倍速駆動と呼ばれる駆動技術もある。
また、液晶表示装置の動画特性を改善するため、バックライトとして複数のLED(発光
ダイオード)光源または複数のEL光源などを用いて面光源を構成し、面光源を構成して
いる各光源を独立して1フレーム期間内で間欠点灯駆動する駆動技術もある。例えば、L
EDを用いる場合は、面光源として、3種類以上のLEDを用いてもよいし、白色発光の
LEDを用いてもよい。独立して複数のLEDを制御できるため、液晶層の光学変調の切
り替えタイミングに合わせてLEDの発光タイミングを同期させることもできる。この駆
動技術は、LEDを部分的に消灯することができるため、特に一画面を占める黒い表示領
域の割合が多い映像表示の場合には、消費電力の低減効果が図れる。
これらの駆動技術を組み合わせることによって、液晶表示装置の動画特性などの表示特性
を従来よりも改善することができる。
本実施の形態で得られるトランジスタは、In−Ga−Zn−O系膜をチャネル形成領域
に用いており、良好な動特性を有するため、これらの駆動技術を組み合わせることができ
る。
また、発光表示装置を作製する場合、有機発光素子の低電源電位側の電極(カソードとも
呼ぶ)は、例えばGND、0Vなどに設定するため、端子部に、カソードを低電源電位、
例えばGND、0Vなどに設定するための第4の端子が設けられる。また、発光表示装置
を作製する場合には、ソース配線、及びゲート配線に加えて電源供給線を設ける。従って
、端子部には、電源供給線と電気的に接続する第5の端子を設ける。
なお、本実施の形態では酸化物半導体層上にソース電極層及びドレイン電極層が重なる構
造のトランジスタを例として作製方法を説明したが、工程の順序を入れ替えることにより
、ソース電極層及びドレイン電極層上に酸化物半導体層が重なる構造のトランジスタを作
製することも可能である。
以上の工程により、電気特性が良好で信頼性の高いトランジスタ及び該トランジスタを用
いた表示装置を提供することができる。
なお、本実施の形態に示す構成は、他の実施の形態に示した構成を適宜組み合わせて用い
ることができることとする。
(実施の形態3)
本実施の形態では、同一基板上に少なくとも駆動回路の一部と、画素部に配置するトラン
ジスタを作製する例について以下に説明する。
画素部に配置するトランジスタは、実施の形態1及び2に従って形成する。また、実施の
形態1及び2に示すトランジスタはnチャネル型トランジスタであるため、駆動回路のう
ち、nチャネル型トランジスタで構成することができる駆動回路の一部を画素部のトラン
ジスタと同一基板上に形成する。
アクティブマトリクス型表示装置のブロック図の一例を図14(A)に示す。表示装置の
基板5300上には、画素部5301、第1の走査線駆動回路5302、第2の走査線駆
動回路5303、信号線駆動回路5304が設けられる。画素部5301には、複数の信
号線が信号線駆動回路5304から延伸して配置され、複数の走査線が第1の走査線駆動
回路5302、及び第2の走査線駆動回路5303から延伸して配置されている。なお走
査線と信号線との交差領域には、各々、表示素子を有する画素がマトリクス状に配置され
ている。また、表示装置の基板5300はFPC(Flexible Printed
Circuit)等の接続部を介して、タイミング制御回路5305(コントローラ、制
御ICともいう)に接続されている。
図14(A)に示す、第1の走査線駆動回路5302、第2の走査線駆動回路5303、
信号線駆動回路5304は、画素部5301と同じ基板5300上に形成される。そのた
め、外部に設ける駆動回路等の部品の数が減るので、コストの低減を図ることができる。
また、基板5300と外部の駆動回路との接続部(FPCなど)を減らすことができるた
め、信頼性の向上、又は歩留まりの向上を図ることができる。
なお、タイミング制御回路5305は、第1の走査線駆動回路5302に対し、一例とし
て、第1の走査線駆動回路用スタート信号(GSP1)(スタート信号はスタートパルス
ともいう)、走査線駆動回路用クロック信号(GCK1)を供給する。また、タイミング
制御回路5305は、第2の走査線駆動回路5303に対し、一例として、第2の走査線
駆動回路用スタート信号(GSP2)、走査線駆動回路用クロック信号(GCK2)を供
給する。信号線駆動回路5304に、信号線駆動回路用スタート信号(SSP)、信号線
駆動回路用クロック信号(SCK)、ビデオ信号用データ(DATA)(単にビデオ信号
ともいう)、ラッチ信号(LAT)を供給するものとする。なお各クロック信号は、周期
のずれた複数のクロック信号でもよいし、クロック信号を反転させた信号(CKB)とと
もに供給されるものであってもよい。なお、第1の走査線駆動回路5302と第2の走査
線駆動回路5303との一方を省略することが可能である。
図14(B)では、駆動周波数が低い回路(例えば、第1の走査線駆動回路5302、第
2の走査線駆動回路5303)を画素部5301と同じ基板5300に形成し、信号線駆
動回路5304を画素部5301とは別の基板に形成する構成について示している。当該
構成により、単結晶半導体を用いたトランジスタと比較すると電界効果移動度が小さいト
ランジスタによって、基板5300に形成する駆動回路を構成することができる。したが
って、表示装置の大型化、工程数の削減、コストの低減、又は歩留まりの向上などを図る
ことができる。
また、実施の形態1及び2に示すトランジスタは、nチャネル型トランジスタである。図
15(A)、図15(B)ではnチャネル型トランジスタで構成する信号線駆動回路の構
成、動作について一例を示し説明する。
信号線駆動回路は、シフトレジスタ5601、及びスイッチング回路5602を有する。
スイッチング回路5602は、スイッチング回路5602_1〜5602_N(Nは自然
数)という複数の回路を有する。スイッチング回路5602_1〜5602_Nは、各々
、トランジスタ5603_1〜5603_k(kは自然数)という複数のトランジスタを
有する。トランジスタ5603_1〜5603_kは、nチャネル型トランジスタである
例を説明する。
信号線駆動回路の接続関係について、スイッチング回路5602_1を例にして説明する
。トランジスタ5603_1〜5603_kの第1端子は、各々、配線5604_1〜5
604_kと接続される。トランジスタ5603_1〜5603_kの第2端子は、各々
、信号線S1〜Skと接続される。トランジスタ5603_1〜5603_kのゲートは
、配線5605_1と接続される。
シフトレジスタ5601は、配線5605_1〜5605_Nに順番にHレベル(H信号
、高電源電位レベル、ともいう)の信号を出力し、スイッチング回路5602_1〜56
02_Nを順番に選択する機能を有する。
スイッチング回路5602_1は、配線5604_1〜5604_kと信号線S1〜Sk
との導通状態(第1端子と第2端子との間の導通)を制御する機能、即ち配線5604_
1〜5604_kの電位を信号線S1〜Skに供給するか否かを制御する機能を有する。
このように、スイッチング回路5602_1は、セレクタとしての機能を有する。またト
ランジスタ5603_1〜5603_kは、各々、配線5604_1〜5604_kと信
号線S1〜Skとの導通状態を制御する機能、即ち配線5604_1〜5604_kの電
位を信号線S1〜Skに供給する機能を有する。このように、トランジスタ5603_1
〜5603_kは、各々、スイッチとしての機能を有する。
なお、配線5604_1〜5604_kには、各々、ビデオ信号用データ(DATA)が
入力される。ビデオ信号用データ(DATA)は、画像情報又は画像信号に応じたアナロ
グ信号である場合が多い。
次に、図15(A)の信号線駆動回路の動作について、図15(B)のタイミングチャー
トを参照して説明する。図15(B)には、信号Sout_1〜Sout_N、及び信号
Vdata_1〜Vdata_kの一例を示す。信号Sout_1〜Sout_Nは、各
々、シフトレジスタ5601の出力信号の一例であり、信号Vdata_1〜Vdata
_kは、各々、配線5604_1〜5604_kに入力される信号の一例である。なお、
信号線駆動回路の1動作期間は、表示装置における1ゲート選択期間に対応する。1ゲー
ト選択期間は、一例として、期間T1〜期間TNに分割される。期間T1〜TNは、各々
、選択された行に属する画素にビデオ信号用データ(DATA)を書き込むための期間で
ある。
なお、本実施の形態の図面等において示す各構成の、信号波形のなまり等は、明瞭化のた
めに誇張して表記している場合がある。よって、必ずしもそのスケールに限定されないも
のであることを付記する。
期間T1〜期間TNにおいて、シフトレジスタ5601は、Hレベルの信号を配線560
5_1〜5605_Nに順番に出力する。例えば、期間T1において、シフトレジスタ5
601は、ハイレベルの信号を配線5605_1に出力する。すると、トランジスタ56
03_1〜5603_kはオンになるので、配線5604_1〜5604_kと、信号線
S1〜Skとが導通状態になる。このとき、配線5604_1〜5604_kには、Da
ta(S1)〜Data(Sk)が入力される。Data(S1)〜Data(Sk)は
、各々、トランジスタ5603_1〜5603_kを介して、選択される行に属する画素
のうち、1列目〜k列目の画素に書き込まれる。こうして、期間T1〜TNにおいて、選
択された行に属する画素に、k列ずつ順番にビデオ信号用データ(DATA)が書き込ま
れる。
以上のように、ビデオ信号用データ(DATA)が複数の列ずつ画素に書き込まれること
によって、ビデオ信号用データ(DATA)の数、又は配線の数を減らすことができる。
よって、外部回路との接続数を減らすことができる。また、ビデオ信号用データ(DAT
A)が複数の列ずつ画素に書き込まれることによって、書き込み時間を長くすることがで
き、ビデオ信号用データ(DATA)の書き込み不足を防止することができる。
なお、シフトレジスタ5601及びスイッチング回路5602としては、実施の形態1及
び2に示すトランジスタで構成される回路を用いることが可能である。この場合、シフト
レジスタ5601が有する全てのトランジスタを単極性のトランジスタで構成することが
できる。
走査線駆動回路及び/または信号線駆動回路の一部に用いるシフトレジスタの一形態につ
いて図16及び図17を用いて説明する。
走査線駆動回路は、シフトレジスタを有している。また場合によってはレベルシフタやバ
ッファなどを有していても良い。走査線駆動回路において、シフトレジスタにクロック信
号(CK)及びスタートパルス信号(SP)が入力されることによって、選択信号が生成
される。生成された選択信号はバッファにおいて緩衝増幅され、対応する走査線に供給さ
れる。走査線には、1ライン分の画素のトランジスタのゲート電極が接続されている。そ
して、1ライン分の画素のトランジスタを一斉にONにしなくてはならないので、バッフ
ァは大きな電流を流すことが可能なものが用いられる。
シフトレジスタは、第1のパルス出力回路10_1乃至第Nのパルス出力回路10_N(
Nは3以上の自然数)を有している(図16(A)参照)。図16(A)に示すシフトレ
ジスタの第1のパルス出力回路10_1乃至第Nのパルス出力回路10_Nには、第1の
配線11より第1のクロック信号CK1、第2の配線12より第2のクロック信号CK2
、第3の配線13より第3のクロック信号CK3、第4の配線14より第4のクロック信
号CK4が供給される。また第1のパルス出力回路10_1では、第5の配線15からの
スタートパルスSP1(第1のスタートパルス)が入力される。また2段目以降の第nの
パルス出力回路10_n(nは、2以上、N以下の自然数)では、一段前段のパルス出力
回路からの信号(前段信号OUT(n−1)という)が入力される。また第1のパルス出
力回路10_1では、2段後段の第3のパルス出力回路10_3からの信号が入力される
、同様に、2段目以降の第nのパルス出力回路10_nでは、2段後段の第(n+2)の
パルス出力回路10_(n+2)からの信号(後段信号OUT(n+2)という)が入力
される。従って各段のパルス出力回路からは、後段及び/または前段のパルス出力回路に
入力するための第1の出力信号(OUT(1)(SR)〜OUT(N)(SR))、別の
回路等に入力される第2の出力信号(OUT(1)〜OUT(N))が出力される。なお
、図16(A)に示すように、シフトレジスタの最終段の2つの段には、後段信号OUT
(n+2)が入力されないため、一例としては、別途第2のスタートパルスSP2、第3
のスタートパルスSP3をそれぞれ入力する構成とすればよい。
なお、クロック信号(CK)は、一定の間隔でHレベルとLレベル(L信号、低電源電位
レベル、ともいう)を繰り返す信号である。ここで、第1のクロック信号(CK1)〜第
4のクロック信号(CK4)は、順に1/4周期分遅延している。本実施の形態では、第
1のクロック信号(CK1)〜第4のクロック信号(CK4)を利用して、パルス出力回
路の駆動の制御等を行う。なお、クロック信号は、入力される駆動回路に応じて、GCK
、SCKということもあるが、ここではCKとして説明を行う
第1の入力端子21、第2の入力端子22及び第3の入力端子23は、第1の配線11
〜第4の配線14のいずれかと電気的に接続されている。例えば、図16(A)において
、第1のパルス出力回路10_1は、第1の入力端子21が第1の配線11と電気的に接
続され、第2の入力端子22が第2の配線12と電気的に接続され、第3の入力端子23
が第3の配線13と電気的に接続されている。また、第2のパルス出力回路10_2は、
第1の入力端子21が第2の配線12と電気的に接続され、第2の入力端子22が第3の
配線13と電気的に接続され、第3の入力端子23が第4の配線14と電気的に接続され
ている。
第1のパルス出力回路10_1〜第Nのパルス出力回路10_Nの各々は、第1の入力端
子21、第2の入力端子22、第3の入力端子23、第4の入力端子24、第5の入力端
子25、第1の出力端子26、第2の出力端子27を有しているとする(図16(B)参
照)。第1のパルス出力回路10_1において、第1の入力端子21に第1のクロック信
号CK1が入力され、第2の入力端子22に第2のクロック信号CK2が入力され、第3
の入力端子23に第3のクロック信号CK3が入力され、第4の入力端子24にスタート
パルスが入力され、第5の入力端子25に後段信号OUT(3)が入力され、第1の出力
端子26より第1の出力信号OUT(1)(SR)が出力され、第2の出力端子27より
第2の出力信号OUT(1)が出力されていることとなる。
なお第1のパルス出力回路10_1〜第Nのパルス出力回路10_Nは、3端子のトラン
ジスタの他に、上記実施の形態で説明した4端子のトランジスタを用いることができる。
図16(C)に上記実施の形態で説明した4端子のトランジスタ28のシンボルについて
示す。図16(C)に示すトランジスタ28のシンボルは、4端子のトランジスタを意味
し、図面等で以下用いることとする。トランジスタ28は、第1のゲート電極に入力され
る第1の制御信号G1及び第2のゲート電極に入力される第2の制御信号G2によって、
In端子とOut端子間の電気的な制御を行うことのできる素子である。
酸化物半導体をトランジスタのチャネル層に用いた場合、製造工程により、しきい値電圧
がマイナス側、或いはプラス側にシフトすることがある。そのため、チャネル層に酸化物
半導体を用いたトランジスタでは、しきい値電圧の制御を行うことのできる構成が好適で
ある。図16(C)に示すトランジスタ28のしきい値電圧は、トランジスタ28のチャ
ネル形成領域の上下にゲート絶縁膜を介してゲート電極を設け、上部及び/または下部の
ゲート電極の電位を制御することにより所望の値に制御することができる。
次に、図16(B)に示したパルス出力回路の具体的な回路構成の一例について、図16
(D)を用いて説明する。
図16(D)に示したパルス出力回路は、第1のトランジスタ31〜第13のトランジス
タ43を有している。また、上述した第1の入力端子21〜第5の入力端子25、及び第
1の出力端子26、第2の出力端子27に加え、第1の高電源電位VDDが供給される電
源線51、第2の高電源電位VCCが供給される電源線52、低電源電位VSSが供給さ
れる電源線53から、第1のトランジスタ31〜第13のトランジスタ43に信号、また
は電源電位が供給される。ここで図16(D)における各電源線の電源電位の大小関係は
、第1の高電源電位VDDは第2の高電源電位VCC以上の電源電位とし、第2の高電源
電位VCCは第3の低電源電位VSSより大きい電位とする。なお、第1のクロック信号
(CK1)〜第4のクロック信号(CK4)は、一定の間隔でHレベルとLレベルを繰り
返す信号であるが、HレベルのときVDD、LレベルのときVSSであるとする。なお電
源線51の電位VDDを、電源線52の電位VCCより高くすることにより、動作に影響
を与えることなく、トランジスタのゲート電極に印加される電位を低く抑えることができ
、トランジスタのしきい値のシフトを低減し、劣化を抑制することができる。なお図16
(D)に図示するように、第1のトランジスタ31〜第13のトランジスタ43のうち、
第1のトランジスタ31、第6のトランジスタ36乃至第9のトランジスタ39には、図
16(C)で示した4端子のトランジスタ28を用いることが好ましい。第1のトランジ
スタ31、第6のトランジスタ36乃至第9のトランジスタ39の動作は、ソースまたは
ドレインとなる電極の一方が接続されたノードの電位を、ゲート電極の制御信号によって
切り替えることが求められるトランジスタであり、ゲート電極に入力される制御信号に対
する応答が速い(オン電流の立ち上がりが急峻)ことでよりパルス出力回路の誤動作を低
減することができるトランジスタである。そのため、図16(C)で示した4端子のトラ
ンジスタ28を用いることによりしきい値電圧を制御することができ、誤動作がより低減
できるパルス出力回路とすることができる。なお図16(D)では第1の制御信号G1及
び第2の制御信号G2が同じ制御信号としたが、異なる制御信号が入力される構成として
もよい。
図16(D)において第1のトランジスタ31は、第1端子が電源線51に電気的に接
続され、第2端子が第9のトランジスタ39の第1端子に電気的に接続され、ゲート電極
(第1のゲート電極及び第2のゲート電極)が第4の入力端子24に電気的に接続されて
いる。第2のトランジスタ32は、第1端子が電源線53に電気的に接続され、第2端子
が第9のトランジスタ39の第1端子に電気的に接続され、ゲート電極が第4のトランジ
スタ34のゲート電極に電気的に接続されている。第3のトランジスタ33は、第1端子
が第1の入力端子21に電気的に接続され、第2端子が第1の出力端子26に電気的に接
続されている。第4のトランジスタ34は、第1端子が電源線53に電気的に接続され、
第2端子が第1の出力端子26に電気的に接続されている。第5のトランジスタ35は、
第1端子が電源線53に電気的に接続され、第2端子が第2のトランジスタ32のゲート
電極及び第4のトランジスタ34のゲート電極に電気的に接続され、ゲート電極が第4の
入力端子24に電気的に接続されている。第6のトランジスタ36は、第1端子が電源線
52に電気的に接続され、第2端子が第2のトランジスタ32のゲート電極及び第4のト
ランジスタ34のゲート電極に電気的に接続され、ゲート電極(第1のゲート電極及び第
2のゲート電極)が第5の入力端子25に電気的に接続されている。第7のトランジスタ
37は、第1端子が電源線52に電気的に接続され、第2端子が第8のトランジスタ38
の第2端子に電気的に接続され、ゲート電極(第1のゲート電極及び第2のゲート電極)
が第3の入力端子23に電気的に接続されている。第8のトランジスタ38は、第1端子
が第2のトランジスタ32のゲート電極及び第4のトランジスタ34のゲート電極に電気
的に接続され、ゲート電極(第1のゲート電極及び第2のゲート電極)が第2の入力端子
22に電気的に接続されている。第9のトランジスタ39は、第1端子が第1のトランジ
スタ31の第2端子及び第2のトランジスタ32の第2端子に電気的に接続され、第2端
子が第3のトランジスタ33のゲート電極及び第10のトランジスタ40のゲート電極に
電気的に接続され、ゲート電極(第1のゲート電極及び第2のゲート電極)が電源線52
に電気的に接続されている。第10のトランジスタ40は、第1端子が第1の入力端子2
1に電気的に接続され、第2端子が第2の出力端子27に電気的に接続され、ゲート電極
が第9のトランジスタ39の第2端子に電気的に接続されている。第11のトランジスタ
41は、第1端子が電源線53に電気的に接続され、第2端子が第2の出力端子27に電
気的に接続され、ゲート電極が第2のトランジスタ32のゲート電極及び第4のトランジ
スタ34のゲート電極に電気的に接続されている。第12のトランジスタ42は、第1端
子が電源線53に電気的に接続され、第2端子が第2の出力端子27に電気的に接続され
、ゲート電極が第7のトランジスタ37のゲート電極(第1のゲート電極及び第2のゲー
ト電極)に電気的に接続されている。第13のトランジスタ43は、第1端子が電源線5
3に電気的に接続され、第2端子が第1の出力端子26に電気的に接続され、ゲート電極
が第7のトランジスタ37のゲート電極(第1のゲート電極及び第2のゲート電極)に電
気的に接続されている。
図16(D)において、第3のトランジスタ33のゲート電極、第10のトランジスタ
40のゲート電極、及び第9のトランジスタ39の第2端子の接続箇所をノードAとする
。また、第2のトランジスタ32のゲート電極、第4のトランジスタ34のゲート電極、
第5のトランジスタ35の第2端子、第6のトランジスタ36の第2端子、第8のトラン
ジスタ38の第1端子、及び第11のトランジスタ41のゲート電極の接続箇所をノード
Bとする(図17(A)参照)。
図17(A)に、図16(D)で説明したパルス出力回路を第1のパルス出力回路10_
1に適用した場合に、第1の入力端子21乃至第5の入力端子25と第1の出力端子26
及び第2の出力端子27に入力または出力される信号を示している。
具体的には、第1の入力端子21に第1のクロック信号CK1が入力され、第2の入力端
子22に第2のクロック信号CK2が入力され、第3の入力端子23に第3のクロック信
号CK3が入力され、第4の入力端子24にスタートパルスが入力され、第5の入力端子
25に後段信号OUT(3)が入力され、第1の出力端子26より第1の出力信号OUT
(1)(SR)が出力され、第2の出力端子27より第2の出力信号OUT(1)が出力
される。
なお、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子
を有する素子である。また、ゲートと重畳した領域にチャネル領域が形成される半導体を
有しており、ゲートの電位を制御することで、チャネル領域を介してドレインとソースの
間に流れる電流を制御することが出来る。ここで、ソースとドレインとは、トランジスタ
の構造や動作条件等によって変わるため、いずれがソースまたはドレインであるかを限定
することが困難である。そこで、ソース及びドレインとして機能する領域を、ソースもし
くはドレインと呼ばない場合がある。その場合、一例としては、それぞれを第1端子、第
2端子と表記する場合がある。
なお図16(D)、図17(A)において、ノードAを浮遊状態とすることによりブート
ストラップ動作を行うための、容量素子を別途設けても良い。またノードBの電位を保持
するため、一方の電極をノードBに電気的に接続した容量素子を別途設けてもよい。
ここで、図17(A)に示したパルス出力回路を複数具備するシフトレジスタのタイミン
グチャートについて図17(B)に示す。なおシフトレジスタが走査線駆動回路である場
合、図17(B)中の期間61は垂直帰線期間であり、期間62はゲート選択期間に相当
する。
なお、図17(A)に示すように、ゲート電極に第2の電源電位VCCが印加される第9
のトランジスタ39を設けておくことにより、ブートストラップ動作の前後において、以
下のような利点がある。
ゲート電極に第2の電源電位VCCが印加される第9のトランジスタ39がない場合、ブ
ートストラップ動作によりノードAの電位が上昇すると、第1のトランジスタ31の第2
端子であるソースの電位が上昇していき、第1の電源電位VDDより大きくなる。そして
、第1のトランジスタ31のソースが第1端子側、即ち電源線51側に切り替わる。その
ため、第1のトランジスタ31においては、ゲートとソースの間、ゲートとドレインの間
ともに、大きな電圧が印加されるために大きなストレスがかかり、トランジスタの劣化の
要因となりうる。そこで、ゲート電極に第2の電源電位VCCが印加される第9のトラン
ジスタ39を設けておくことにより、ブートストラップ動作によりノードAの電位は上昇
するものの、第1のトランジスタ31の第2端子の電位の上昇を生じないようにすること
ができる。つまり、第9のトランジスタ39を設けることにより、第1のトランジスタ3
1のゲートとソースの間に印加される負の電圧の値を小さくすることができる。よって、
本実施の形態の回路構成とすることにより、第1のトランジスタ31のゲートとソースの
間に印加される負の電圧も小さくできるため、ストレスによる第1のトランジスタ31の
劣化を抑制することができる。
なお、第9のトランジスタ39を設ける箇所については、第1のトランジスタ31の第2
端子と第3のトランジスタ33のゲートとの間に第1端子と第2端子を介して接続される
ように設ける構成であればよい。なお、本実施形態でのパルス出力回路を複数具備するシ
フトレジスタの場合、走査線駆動回路より段数の多い信号線駆動回路では、第9のトラン
ジスタ39を省略してもよく、トランジスタ数を削減することができる利点がある。
なお第1のトランジスタ31乃至第13のトランジスタ43の半導体層として、酸化物半
導体を用いることにより、トランジスタのオフ電流を低減すると共に、オン電流及び電界
効果移動度を高めることが出来ると共に、劣化の度合いを低減することが出来るため、回
路内の誤動作を低減することができる。また酸化物半導体を用いたトランジスタは、アモ
ルファスシリコンを用いたトランジスタに比べ、ゲート電極に高電位が印加されることに
よるトランジスタの劣化の程度が小さい。そのため、第2の電源電位VCCを供給する電
源線に、第1の電源電位VDDを供給しても同様の動作が得られ、且つ回路間を引き回す
電源線の数を低減することができるため、回路の小型化を図ることが出来る。
なお、第7のトランジスタ37のゲート電極(第1のゲート電極及び第2のゲート電極)
に第3の入力端子23によって供給されるクロック信号、第8のトランジスタ38のゲー
ト電極(第1のゲート電極及び第2のゲート電極)に第2の入力端子22によって供給さ
れるクロック信号は、第7のトランジスタ37のゲート電極(第1のゲート電極及び第2
のゲート電極)に第2の入力端子22によって供給されるクロック信号、第8のトランジ
スタ38のゲート電極(第1のゲート電極及び第2のゲート電極)に第3の入力端子23
によって供給されるクロック信号となるように、結線関係を入れ替えても同様の作用を奏
する。なお、図17(A)に示すシフトレジスタにおいて、第7のトランジスタ37及び
第8のトランジスタ38が共にオンの状態から、第7のトランジスタ37がオフ、第8の
トランジスタ38がオンの状態、次いで第7のトランジスタ37がオフ、第8のトランジ
スタ38がオフの状態と順次変化することによって、ノードBの電位の低下は、第3の入
力端子23の電位が低下することで第7のトランジスタ37のゲート電極に印加される電
位の低下及び第2の入力端子22の電位が低下することで第8のトランジスタ38のゲー
ト電極に印加される電位の低下に起因して、2回生じることとなる。一方、図17(A)
に示すシフトレジスタにおいて、第7のトランジスタ37及び第8のトランジスタ38が
共にオンの状態から、第7のトランジスタ37がオン、第8のトランジスタ38がオフの
状態、次いで、第7のトランジスタ37がオフ、第8のトランジスタ38がオフの状態と
順次変化することによって、第2の入力端子22及び第3の入力端子23の電位が低下す
ることで生じるノードBの電位の低下を、第8のトランジスタ38のゲート電極に印加さ
れる電位の低下による一回に低減することができる。そのため、第7のトランジスタ37
のゲート電極(第1のゲート電極及び第2のゲート電極)に第3の入力端子23からクロ
ック信号CK3が供給され、第8のトランジスタ38のゲート電極(第1のゲート電極及
び第2のゲート電極)に第2の入力端子22からクロック信号CK2が供給される結線関
係とすることが好適である。なぜなら、ノードBの電位の変動回数が低減され、またノイ
ズを低減することが出来るからである。
このように、第1の出力端子26及び第2の出力端子27の電位をLレベルに保持する期
間に、ノードBに定期的にHレベルの信号が供給される構成とすることにより、パルス出
力回路の誤動作を抑制することができる。
なお、本実施の形態に示す構成は、他の実施の形態に示した構成を適宜組み合わせて用い
ることができることとする。
(実施の形態4)
実施の形態1及び2に示すトランジスタを作製し、該トランジスタを画素部、さらには駆
動回路に用いて表示機能を有する半導体装置(表示装置ともいう)を作製することができ
る。また、実施の形態1及び2に示すトランジスタを駆動回路の一部または全体を、画素
部と同じ基板上に一体形成し、システムオンパネルを形成することができる。
表示装置は表示素子を含む。表示素子としては液晶素子(液晶表示素子ともいう)、発光
素子(発光表示素子ともいう)を用いることができる。発光素子は、電流または電圧によ
って輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electr
o Luminescence)、有機EL等が含まれる。また、電子インクなど、電気
的作用によりコントラストが変化する表示媒体も適用することができる。
また、表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントローラ
を含むIC等を実装した状態にあるモジュールとを含む。さらに、該表示装置を作製する
過程における、表示素子が完成する前の一形態に相当する素子基板に関し、該素子基板は
、電流を表示素子に供給するための手段を複数の各画素に備える。素子基板は、具体的に
は、表示素子の画素電極のみが形成された状態であっても良いし、画素電極となる導電膜
を成膜した後であって、エッチングして画素電極を形成する前の状態であっても良いし、
あらゆる形態があてはまる。
なお、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしくは光
源(照明装置含む)を指す。また、コネクター、例えばFPC(Flexible pr
inted circuit)もしくはTAB(Tape Automated Bon
ding)テープもしくはTCP(Tape Carrier Package)が取り
付けられたモジュール、TABテープやTCPの先にプリント配線板が設けられたモジュ
ール、または表示素子にCOG(Chip On Glass)方式によりIC(集積回
路)が直接実装されたモジュールも全て表示装置に含むものとする。
本実施の形態では、半導体装置の一形態に相当する液晶表示パネルの外観及び断面につい
て、図20を用いて説明する。図20(A1)(A2)は、第1の基板4001上に形成
された実施の形態1及び2で示したIn−Ga−Zn−O系膜を酸化物半導体層として含
む信頼性の高いトランジスタ4010、4011、及び液晶素子4013を、第2の基板
4006との間にシール材4005によって封止した、パネルの上面図であり、図20(
B)は、図20(A1)(A2)のM−Nにおける断面図に相当する。
第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004とを囲む
ようにして、シール材4005が設けられている。また画素部4002と、走査線駆動回
路4004の上に第2の基板4006が設けられている。よって画素部4002と、走査
線駆動回路4004とは、第1の基板4001とシール材4005と第2の基板4006
とによって、液晶層4008と共に封止されている。また第1の基板4001上のシール
材4005によって囲まれている領域とは異なる領域に、別途用意された基板上に単結晶
半導体膜又は多結晶半導体膜で形成された信号線駆動回路4003が実装されている。
なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG法、ワ
イヤボンディング法、或いはTAB法などを用いることができる。図20(A1)は、C
OG法により信号線駆動回路4003を実装する例であり、図20(A2)は、TAB法
により信号線駆動回路4003を実装する例である。
また第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004は、
トランジスタを複数有しており、図20(B)では、画素部4002に含まれるトランジ
スタ4010と、走査線駆動回路4004に含まれるトランジスタ4011とを例示して
いる。トランジスタ4010、4011上には絶縁層4020、4021が設けられてい
る。
トランジスタ4010、4011は、In−Ga−Zn−O系膜を酸化物半導体層として
含む信頼性の高い実施の形態1及び2に示すトランジスタを適用することができる。本実
施の形態において、トランジスタ4010、4011はnチャネル型トランジスタである
絶縁層4044上において駆動回路用のトランジスタ4011の酸化物半導体層のチャネ
ル形成領域と重なる位置に導電層4040が設けられている。導電層4040を酸化物半
導体層のチャネル形成領域と重なる位置に設けることによって、BT試験前後におけるト
ランジスタ4011のしきい値電圧の変化量を低減することができる。また、導電層40
40は、電位がトランジスタ4011のゲート電極層と同じでもよいし、異なっていても
良く、第2のゲート電極層として機能させることもできる。また、導電層4040の電位
がGND、0V、或いはフローティング状態であってもよい。
また、液晶素子4013が有する画素電極層4030は、トランジスタ4010と電気的
に接続されている。そして液晶素子4013の対向電極層4031は第2の基板4006
上に形成されている。画素電極層4030と対向電極層4031と液晶層4008とが重
なっている部分が、液晶素子4013に相当する。なお、画素電極層4030、対向電極
層4031はそれぞれ配向膜として機能する絶縁層4032、4033が設けられ、絶縁
層4032、4033を介して液晶層4008を挟持している。なお、図示はしていない
が、カラーフィルタは第1の基板4001または第2の基板4006のどちら側に設けて
も良い。
なお、第1の基板4001、第2の基板4006としては、ガラス、金属(代表的にはス
テンレス)、セラミックス、プラスチックを用いることができる。プラスチックとしては
、FRP(Fiberglass−Reinforced Plastics)板、PV
F(ポリビニルフルオライド)フィルム、ポリエステルフィルム、またはアクリル樹脂フ
ィルムを用いることができる。また、アルミニウムホイルをPVFフィルムやポリエステ
ルフィルムで挟んだ構造のシートを用いることもできる。
またスペーサ4035は絶縁膜を選択的にエッチングすることで得られる柱状のスペーサ
であり、画素電極層4030と対向電極層4031との間の距離(セルギャップ)を制御
するために設けられている。なお球状のスペーサを用いていても良い。また、対向電極層
4031は、トランジスタ4010と同一基板上に設けられる共通電位線と電気的に接続
される。共通接続部を用いて、一対の基板間に配置される導電性粒子を介して対向電極層
4031と共通電位線とを電気的に接続することができる。なお、導電性粒子はシール材
4005に含有させる。
また、配向膜を用いないブルー相を示す液晶を用いてもよい。ブルー相は液晶相の一つで
あり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直
前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善
するために5重量%以上のカイラル剤を混合させた液晶組成物を用いて液晶層4008に
用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が10μse
c.以上100μsec.以下と短く、光学的等方性であるため配向処理が不要であり、
視野角依存性が小さい。なお、ブルー相を用いる場合は、図20の構成に限らず、対向電
極層4031に相当する電極層が画素電極層4030と同じ基板側に形成された構造の、
所謂横電界モードの構成を用いても良い。
なお本実施の形態は透過型液晶表示装置の例であるが、本発明は反射型液晶表示装置でも
半透過型液晶表示装置でも適用できる。
また、本実施の形態の液晶表示装置では、基板の外側(視認側)に偏光板を設け、内側に
着色層(カラーフィルタ)、表示素子に用いる電極層という順に設ける例を示すが、偏光
板は基板の内側に設けてもよい。また、偏光板と着色層の積層構造も本実施の形態に限定
されず、偏光板及び着色層の材料や作製工程条件によって適宜設定すればよい。また、ブ
ラックマトリクスとして機能する遮光膜を設けてもよい。
また、本実施の形態では、トランジスタ起因の表面凹凸を低減するため、及びトランジス
タの信頼性を向上させるため、実施の形態2で得られたトランジスタを保護膜や平坦化絶
縁膜として機能する絶縁層(絶縁層4020、絶縁層4021)で覆う構成となっている
。なお、保護膜は、大気中に浮遊する有機物や金属物、水蒸気などの汚染不純物の侵入を
防ぐためのものであり、緻密な膜が好ましい。保護膜は、スパッタ法を用いて、酸化シリ
コン膜、窒化シリコン膜、酸化窒化シリコン膜、窒化酸化シリコン膜、酸化アルミニウム
膜、窒化アルミニウム膜、酸化窒化アルミニウム膜、又は窒化酸化アルミニウム膜の単層
、又は積層で形成すればよい。本実施の形態では保護膜をスパッタ法で形成する例を示す
が、特に限定されず種々の方法で形成すればよい。
ここでは、保護膜として積層構造の絶縁層4020を形成する。ここでは、絶縁層402
0の一層目として、スパッタ法を用いて酸化シリコン膜を形成する。保護膜として酸化シ
リコン膜を用いると、ソース電極層及びドレイン電極層として用いるアルミニウム膜のヒ
ロック防止に効果がある。
また、保護膜の二層目として絶縁層を形成する。ここでは、絶縁層4020の二層目とし
て、スパッタ法を用いて窒化シリコン膜を形成する。保護膜として窒化シリコン膜を用い
ると、ナトリウム等の可動イオンが半導体領域中に侵入して、トランジスタの電気特性を
変化させることを抑制することができる。
また、保護膜を形成した後に、酸化物半導体層のアニール(300℃以上400℃以下)
を行ってもよい。
また、平坦化絶縁膜として絶縁層4021を形成する。絶縁層4021としては、アクリ
ル樹脂、ポリイミド、ベンゾシクロブテン樹脂、ポリアミド、エポキシ樹脂等の、耐熱性
を有する有機材料を用いることができる。また上記有機材料の他に、低誘電率材料(lo
w−k材料)、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス
)等を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層させるこ
とで、絶縁層4021を形成してもよい。
なおシロキサン系樹脂とは、シロキサン系材料を出発材料として形成されたSi−O−S
i結合を含む樹脂に相当する。シロキサン系樹脂は置換基としては有機基(例えばアルキ
ル基やアリール基)やフルオロ基を用いても良い。また、有機基はフルオロ基を有してい
ても良い。
絶縁層4021の形成法は、特に限定されず、その材料に応じて、スパッタ法、SOG法
、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スクリーン
印刷、オフセット印刷等)、ドクターナイフ、ロールコーター、カーテンコーター、ナイ
フコーター等を用いることができる。絶縁層4021を材料液を用いて形成する場合、ベ
ークする工程で同時に、酸化物半導体層のアニール(300℃以上400℃以下)を行っ
てもよい。絶縁層4021の焼成工程と酸化物半導体層のアニールを兼ねることで効率よ
く半導体装置を作製することが可能となる。
画素電極層4030、対向電極層4031は、酸化タングステンを含むインジウム酸化物
、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、
酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物(以下、ITOと示す。)、
インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透光性を有する
導電性材料を用いることができる。
また、画素電極層4030、対向電極層4031として、導電性高分子(導電性ポリマー
ともいう)を含む導電性組成物を用いて形成することができる。導電性組成物を用いて形
成した画素電極は、シート抵抗が10000Ω/□以下、波長550nmにおける透光率
が70%以上であることが好ましい。また、導電性組成物に含まれる導電性高分子の抵抗
率が0.1Ω・cm以下であることが好ましい。
導電性高分子としては、いわゆるπ電子共役系導電性高分子を用いることができる。例え
ば、ポリアニリンまたはその誘導体、ポリピロールまたはその誘導体、ポリチオフェンま
たはその誘導体、若しくはこれらの2種以上の共重合体などがあげられる。
また別途形成された信号線駆動回路4003と、走査線駆動回路4004または画素部4
002に与えられる各種信号及び電位は、FPC4018から供給されている。
本実施の形態では、接続端子電極4015が、液晶素子4013が有する画素電極層40
30と同じ導電膜から形成され、端子電極4016は、トランジスタ4010、4011
のソース電極層及びドレイン電極層と同じ導電膜で形成されている。
接続端子電極4015は、FPC4018が有する端子と、異方性導電膜4019を介し
て電気的に接続されている。
また図20においては、信号線駆動回路4003を別途形成し、第1の基板4001に実
装している例を示しているが、本実施の形態はこの構成に限定されない。走査線駆動回路
を別途形成して実装しても良いし、信号線駆動回路の一部または走査線駆動回路の一部の
みを別途形成して実装しても良い。
図21は、実施の形態1及び2に示すトランジスタを適用して作製されるトランジスタ基
板2600を用いて半導体装置として液晶表示モジュールを構成する一例を示している。
図21は液晶表示モジュールの一例であり、トランジスタ基板2600と対向基板260
1がシール材2602により固着され、その間にトランジスタ等を含む画素部2603、
液晶層を含む表示素子2604、着色層2605が設けられ表示領域を形成している。着
色層2605はカラー表示を行う場合に必要であり、RGB方式の場合は、赤、緑、青の
各色に対応した着色層が各画素に対応して設けられている。トランジスタ基板2600と
対向基板2601の外側には偏光板2606、偏光板2607、拡散板2613が配設さ
れている。光源は冷陰極管2610と反射板2611により構成され、回路基板2612
は、フレキシブル配線基板2609によりトランジスタ基板2600の配線回路部260
8と接続され、コントロール回路や電源回路などの外部回路が組みこまれている。また偏
光板と、液晶層との間に位相差板を有した状態で積層してもよい。
液晶表示モジュールには、TN(Twisted Nematic)モード、IPS(I
n−Plane−Switching)モード、FFS(Fringe Field S
witching)モード、MVA(Multi−domain Vertical A
lignment)モード、PVA(Patterned Vertical Alig
nment)モード、ASM(Axially Symmetric aligned
Micro−cell)モード、OCB(Optically Compensated
Birefringence)モード、FLC(Ferroelectric Liq
uid Crystal)モード、AFLC(AntiFerroelectric L
iquid Crystal)モードなどを用いることができる。
以上の工程により、半導体装置として信頼性の高い液晶表示パネルを作製することができ
る。
なお、本実施の形態に示す構成は、他の実施の形態に示した構成を適宜組み合わせて用い
ることができることとする。
(実施の形態5)
本実施の形態では、実施の形態1及び2に示すトランジスタを適用した半導体装置として
電子ペーパーの例を示す。
図13は、半導体装置の例としてアクティブマトリクス型の電子ペーパーを示す。半導体
装置に用いられるトランジスタ581としては、実施の形態1及び2で示すトランジスタ
を適用することができる。
図13の電子ペーパーは、ツイストボール表示方式を用いた表示装置の例である。ツイス
トボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に用いる電極層であ
る第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の電極層に電位差
を生じさせての球形粒子の向きを制御することにより、表示を行う方法である。
基板580上に形成されたトランジスタ581はボトムゲート構造のトランジスタであり
、ソース電極層又はドレイン電極層によって第1の電極層587と、絶縁層583、58
4、および585に形成する開口で接しており電気的に接続している。第1の電極層58
7と基板596上に形成された第2の電極層588との間には黒色領域590a及び白色
領域590bを有し、周りに液体で満たされているキャビティ594を含む球形粒子58
9が設けられており、球形粒子589の周囲は樹脂等の充填材595で充填されている(
図13参照。)。本実施の形態においては、第1の電極層587が画素電極に相当し、第
2の電極層588が共通電極に相当する。第2の電極層588は、トランジスタ581と
同一基板上に設けられる共通電位線と電気的に接続される。共通接続部を用いて、一対の
基板間に配置される導電性粒子を介して第2の電極層588と共通電位線とを電気的に接
続することができる。
また、ツイストボールの代わりに、電気泳動素子を用いることも可能である。透明な液体
と、正に帯電した白い微粒子と負に帯電した黒い微粒子とを封入した直径10μm以上2
00μm以下程度のマイクロカプセルを用いる。第1の電極層と第2の電極層との間に設
けられるマイクロカプセルは、第1の電極層と第2の電極層によって、電場が与えられる
と、白い微粒子と、黒い微粒子が互いに逆の方向に移動し、白または黒を表示することが
できる。この原理を応用した表示素子が電気泳動表示素子であり、電気泳動表示素子を用
いたデバイスは一般的に電子ペーパーとよばれている。電気泳動表示素子は、液晶表示素
子に比べて反射率が高いため、補助ライトは不要であり、また消費電力が小さく、薄暗い
場所でも表示部を認識することが可能である。また、表示部に電源が供給されない場合で
あっても、一度表示した像を保持することが可能であるため、電波発信源から表示機能付
き半導体装置(単に表示装置、又は表示装置を具備する半導体装置ともいう)を遠ざけた
場合であっても、表示された像を保存しておくことが可能となる。
以上の工程により、半導体装置として信頼性の高い電子ペーパーを作製することができる
なお、本実施の形態に示す構成は、他の実施の形態に示した構成を適宜組み合わせて用い
ることができることとする。
(実施の形態6)
本実施の形態では、実施の形態1及び2に示すトランジスタを適用した半導体装置として
発光表示装置の例を示す。表示装置の有する表示素子としては、ここではエレクトロルミ
ネッセンスを利用する発光素子を用いて示す。エレクトロルミネッセンスを利用する発光
素子は、発光材料が有機化合物であるか、無機化合物であるかによって区別され、一般的
に、前者は有機EL素子、後者は無機EL素子と呼ばれている。
有機EL素子は、発光素子に電圧を印加することにより、一対の電極から電子および正孔
がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャ
リア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を形成
し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このよう
な発光素子は、電流励起型の発光素子と呼ばれる。
無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分
類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有
するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー−ア
クセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、
さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利
用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明す
る。
図18は、本発明を適用した半導体装置の例としてデジタル時間階調駆動を適用可能な画
素構成の一例を示す図である。
デジタル時間階調駆動を適用可能な画素の構成及び画素の動作について説明する。ここで
は、実施の形態1及び2で示した、酸化物半導体層(In−Ga−Zn−O系膜)をチャ
ネル形成領域に用いるnチャネル型のトランジスタを、1つの画素に2つ用いる例を示す
画素6400は、スイッチング用トランジスタ6401、駆動用トランジスタ6402、
発光素子6404及び容量素子6403を有している。スイッチング用トランジスタ64
01はゲートが走査線6406に接続され、第1電極(ソース電極及びドレイン電極の一
方)が信号線6405に接続され、第2電極(ソース電極及びドレイン電極の他方)が駆
動用トランジスタ6402のゲートに接続されている。駆動用トランジスタ6402は、
ゲートが容量素子6403を介して電源線6407に接続され、第1電極が電源線640
7に接続され、第2電極が発光素子6404の第1電極(画素電極)に接続されている。
発光素子6404の第2電極は共通電極6408に相当する。共通電極6408は、同一
基板上に形成される共通電位線と電気的に接続される。
なお、発光素子6404の第2電極(共通電極6408)には低電源電位が設定されてい
る。なお、低電源電位とは、電源線6407に設定される高電源電位を基準にして低電源
電位<高電源電位を満たす電位であり、低電源電位としては例えばGND、0Vなどが設
定されていても良い。この高電源電位と低電源電位との電位差を発光素子6404に印加
して、発光素子6404に電流を流して発光素子6404を発光させるため、高電源電位
と低電源電位との電位差が発光素子6404の順方向しきい値電圧以上となるようにそれ
ぞれの電位を設定する。
なお、容量素子6403は駆動用トランジスタ6402のゲート容量を代用して省略する
ことも可能である。駆動用トランジスタ6402のゲート容量については、チャネル形成
領域とゲート電極との間で容量が形成されていてもよい。
ここで、電圧入力電圧駆動方式の場合には、駆動用トランジスタ6402のゲートには、
駆動用トランジスタ6402が十分にオンするか、オフするかの二つの状態となるような
ビデオ信号を入力する。つまり、駆動用トランジスタ6402は線形領域で動作させる。
駆動用トランジスタ6402は線形領域で動作させるため、電源線6407の電圧よりも
高い電圧を駆動用トランジスタ6402のゲートにかける。なお、信号線6405には、
(電源線電圧+駆動用トランジスタ6402のVth)以上の電圧をかける。
また、デジタル時間階調駆動に代えて、アナログ階調駆動を行う場合も信号の入力を異な
らせることで、図18と同じ画素構成を用いることができる。
アナログ階調駆動を行う場合、駆動用トランジスタ6402のゲートに発光素子6404
の順方向電圧+駆動用トランジスタ6402のVth以上の電圧をかける。発光素子64
04の順方向電圧とは、所望の輝度とする場合の電圧を指しており、少なくとも順方向し
きい値電圧を含む。なお、駆動用トランジスタ6402が飽和領域で動作するようなビデ
オ信号を入力することで、発光素子6404に電流を流すことができる。駆動用トランジ
スタ6402を飽和領域で動作させるため、電源線6407の電位は、駆動用トランジス
タ6402のゲート電位よりも高くする。ビデオ信号をアナログとすることで、発光素子
6404にビデオ信号に応じた電流を流し、アナログ階調駆動を行うことができる。
なお、図18に示す画素構成は、これに限定されない。例えば、図18に示す画素に新た
にスイッチ、抵抗素子、容量素子、トランジスタ又は論理回路などを追加してもよい。
次に、発光素子の構成について、図19を用いて説明する。ここでは、駆動用トランジス
タがn型の場合を例に挙げて、画素の断面構造について説明する。図19(A)(B)(
C)の半導体装置に用いられる駆動用トランジスタであるトランジスタ7001、701
1、7021は、実施の形態1及び2で示すトランジスタと同様に作製でき、In−Ga
−Zn−O系膜を酸化物半導体層として含む信頼性の高いトランジスタである。
発光素子は発光を取り出すために少なくとも陽極又は陰極の一方が透明であればよい。そ
して、基板上にトランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取り出
す上面射出や、基板側の面から発光を取り出す下面射出や、基板側及び基板とは反対側の
面から発光を取り出す両面射出構造の発光素子があり、本発明の一態様に係る画素構成は
どの射出構造の発光素子にも適用することができる。
下面射出構造の発光素子について図19(A)を用いて説明する。
駆動用トランジスタ7011がn型で、発光素子7012から発せられる光が第1の電極
7013側に射出する場合の、画素の断面図を示す。図19(A)では、駆動用トランジ
スタ7011のドレイン電極層と電気的に接続された透光性を有する導電膜7017上に
、発光素子7012の第1の電極7013が形成されており、第1の電極7013上にE
L層7014、第2の電極7015が順に積層されている。
透光性を有する導電膜7017としては、酸化タングステンを含むインジウム酸化物、酸
化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化
チタンを含むインジウム錫酸化物、インジウム錫酸化物、インジウム亜鉛酸化物、酸化ケ
イ素を添加したインジウム錫酸化物などの透光性を有する導電膜を用いることができる。
また、発光素子の第1の電極7013は様々な材料を用いることができる。例えば、第1
の電極7013を陰極として用いる場合には、仕事関数が比較的小さい材料、具体的には
、例えば、LiやCs等のアルカリ金属、およびMg、Ca、Sr等のアルカリ土類金属
、およびこれらを含む合金(Mg:Ag、Al:Liなど)の他、YbやEr等の希土類
金属等が好ましい。図19(A)では、第1の電極7013の膜厚は、光を透過する程度
(好ましくは、5nm〜30nm程度)とする。例えば20nmの膜厚を有するアルミニ
ウム膜を、第1の電極7013として用いる。
なお、透光性を有する導電膜とアルミニウム膜を積層成膜した後、選択的にエッチングし
て透光性を有する導電膜7017と第1の電極7013を形成してもよく、この場合、同
じマスクを用いてエッチングすることができるため、好ましい。
また、第1の電極7013の周縁部は、隔壁7019で覆う。隔壁7019は、ポリイミ
ド、アクリル、ポリアミド、エポキシ等の有機樹脂膜、無機絶縁膜または有機ポリシロキ
サンを用いて形成する。隔壁7019は、特に感光性の樹脂材料を用い、第1の電極70
13上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面と
なるように形成することが好ましい。隔壁7019として感光性の樹脂材料を用いる場合
、レジストマスクを形成する工程を省略することができる。
また、第1の電極7013及び隔壁7019上に形成するEL層7014は、少なくとも
発光層を含めば良く、単数の層で構成されていても、複数の層が積層されるように構成さ
れていてもどちらでも良い。EL層7014が複数の層で構成されている場合、陰極とし
て機能する第1の電極7013上に電子注入層、電子輸送層、発光層、ホール輸送層、ホ
ール注入層の順に積層する。なおこれらの内、発光層以外の層を全て設ける必要はない。
また、上記積層順に限定されず、第1の電極7013を陽極として機能させ、第1の電極
7013上にホール注入層、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層
してもよい。ただし、消費電力を比較する場合、第1の電極7013を陰極として機能さ
せ、第1の電極7013上に電子注入層、電子輸送層、発光層、ホール輸送層、ホール注
入層の順に積層するほうが、駆動回路部の電圧上昇を抑制でき、消費電力を少なくできる
ため好ましい。
また、EL層7014上に形成する第2の電極7015としては、様々な材料を用いるこ
とができる。例えば、第2の電極7015を陽極として用いる場合、仕事関数が大きい材
料、例えば、ZrN、Ti、W、Ni、Pt、Cr等や、ITO、IZO、ZnOなどの
透明導電性材料が好ましい。また、第2の電極7015上に遮蔽膜7016、例えば光を
遮光する金属、光を反射する金属等を用いる。本実施の形態では、第2の電極7015と
してITO膜を用い、遮蔽膜7016としてTi膜を用いる。
第1の電極7013及び第2の電極7015で、発光層を含むEL層7014を挟んでい
る領域が発光素子7012に相当する。図19(A)に示した素子構造の場合、発光素子
7012から発せられる光は、矢印で示すように第1の電極7013側に射出する。
なお、図19(A)において、発光素子7012から発せられる光は、カラーフィルタ層
7033を通過し、絶縁層7032、酸化膜絶縁層7031、ゲート絶縁層7030、及
び基板7010を通過して射出させる。
カラーフィルタ層7033はインクジェット法などの液滴吐出法や、印刷法、フォトリソ
グラフィ技術を用いたエッチング方法などでそれぞれ形成する。
また、カラーフィルタ層7033はオーバーコート層7034で覆われ、さらに保護絶縁
層7035によって覆う。なお、図19(A)ではオーバーコート層7034は薄い膜厚
で図示したが、オーバーコート層7034は、アクリル樹脂などの樹脂材料を用い、カラ
ーフィルタ層7033に起因する凹凸を平坦化する機能を有している。
また、保護絶縁層7035、オーバーコート層7034、カラーフィルタ層7033、絶
縁層7032、及び酸化膜絶縁層7031に形成され、且つ、ドレイン電極層に達するコ
ンタクトホールは、隔壁7019と重なる位置に配置する。
次に、両面射出構造の発光素子について、図19(B)を用いて説明する。
図19(B)では、駆動用トランジスタ7021のドレイン電極層と電気的に接続された
透光性を有する導電膜7027上に、発光素子7022の第1の電極7023が形成され
ており、第1の電極7023上にEL層7024、第2の電極7025が順に積層されて
いる。
透光性を有する導電膜7027としては、酸化タングステンを含むインジウム酸化物、酸
化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化
チタンを含むインジウム錫酸化物、インジウム錫酸化物、インジウム亜鉛酸化物、酸化ケ
イ素を添加したインジウム錫酸化物などの透光性を有する導電膜を用いることができる。
また、第1の電極7023は様々な材料を用いることができる。例えば、第1の電極70
23を陰極として用いる場合、比較的仕事関数が小さい材料、具体的には、例えば、Li
やCs等のアルカリ金属、およびMg、Ca、Sr等のアルカリ土類金属、およびこれら
を含む合金(Mg:Ag、Al:Liなど)の他、YbやEr等の希土類金属等が好まし
い。本実施の形態では、第1の電極7023を陰極として用い、その膜厚は、光を透過す
る程度(好ましくは、5nm〜30nm程度)とする。例えば20nmの膜厚を有するア
ルミニウム膜を、陰極として用いる。
なお、透光性を有する導電膜とアルミニウム膜を積層成膜した後、選択的にエッチングし
て透光性を有する導電膜7027と第1の電極7023を形成してもよく、この場合、同
じマスクを用いてエッチングすることができ、好ましい。
また、第1の電極7023の周縁部は、隔壁7029で覆う。隔壁7029は、ポリイミ
ド、アクリル、ポリアミド、エポキシ等の有機樹脂膜、無機絶縁膜または有機ポリシロキ
サンを用いて形成する。隔壁7029は、特に感光性の樹脂材料を用い、第1の電極70
23上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面と
なるように形成することが好ましい。隔壁7029として感光性の樹脂材料を用いる場合
、レジストマスクを形成する工程を省略することができる。
また、第1の電極7023及び隔壁7029上に形成するEL層7024は、発光層を含
めば良く、単数の層で構成されていても、複数の層が積層されるように構成されていても
どちらでも良い。EL層7024が複数の層で構成されている場合、陰極として機能する
第1の電極7023上に電子注入層、電子輸送層、発光層、ホール輸送層、ホール注入層
の順に積層する。なおこれらの内、発光層以外の層を全て設ける必要はない。
また、上記積層順に限定されず、第1の電極7023を陽極として用い、陽極上にホール
注入層、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層してもよい。ただし
、消費電力を比較する場合、第1の電極7023を陰極として用い、陰極上に電子注入層
、電子輸送層、発光層、ホール輸送層、ホール注入層の順に積層するほうが消費電力が少
ないため好ましい。
また、EL層7024上に形成する第2の電極7025としては、様々な材料を用いるこ
とができる。例えば、第2の電極7025を陽極として用いる場合、比較的仕事関数が大
きい材料、例えば、ITO、IZO、ZnOなどの透明導電性材料を好ましく用いること
ができる。本実施の形態では、第2の電極7025を陽極として用い、酸化珪素を含むI
TO膜を形成する。
第1の電極7023及び第2の電極7025で、発光層を含むEL層7024を挟んでい
る領域が発光素子7022に相当する。図19(B)に示した素子構造の場合、発光素子
7022から発せられる光は、矢印で示すように第2の電極7025側と第1の電極70
23側の両方に射出する。
なお、図19(B)において、発光素子7022から第1の電極7023側に発せられる
一方の光は、カラーフィルタ層7043を通過し、絶縁層7042、酸化膜絶縁層704
1、第1のゲート絶縁層7040、及び基板7020を通過して射出させる。
カラーフィルタ層7043はインクジェット法などの液滴吐出法や、印刷法、フォトリソ
グラフィ技術を用いたエッチング方法などでそれぞれ形成する。
また、カラーフィルタ層7043はオーバーコート層7044で覆われ、さらに保護絶縁
層7045によって覆う。
また、保護絶縁層7045、オーバーコート層7044、カラーフィルタ層7043、絶
縁層7042、及び酸化膜絶縁層7041に形成され、且つ、ドレイン電極層に達するコ
ンタクトホールは、隔壁7029と重なる位置に配置する。
ただし、両面射出構造の発光素子を用い、どちらの表示面もフルカラー表示とする場合、
第2の電極7025側からの光はカラーフィルタ層7043を通過しないため、別途カラ
ーフィルタ層を備えた封止基板を第2の電極7025上方に設けることが好ましい。
次に、上面射出構造の発光素子について、図19(C)を用いて説明する。
図19(C)に、駆動用トランジスタであるトランジスタ7001がn型で、発光素子7
002から発せられる光が第2の電極7005側に抜ける場合の、画素の断面図を示す。
図19(C)では、駆動用のトランジスタ7001のドレイン電極層と電気的に接続され
た発光素子7002の第1の電極7003が形成されており、第1の電極7003上にE
L層7004、第2の電極7005が順に積層されている。
また、第1の電極7003は様々な材料を用いることができる。例えば、第1の電極70
03を陰極として用いる場合、比較的仕事関数が小さい材料、具体的には、例えば、Li
やCs等のアルカリ金属、およびMg、Ca、Sr等のアルカリ土類金属、およびこれら
を含む合金(Mg:Ag、Al:Liなど)の他、YbやEr等の希土類金属等が好まし
い。
また、第1の電極7003の周縁部は、隔壁7009で覆う。隔壁7009は、ポリイミ
ド、アクリル、ポリアミド、エポキシ等の有機樹脂膜、無機絶縁膜または有機ポリシロキ
サンを用いて形成する。隔壁7009は、特に感光性の樹脂材料を用い、第1の電極70
03上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面と
なるように形成することが好ましい。隔壁7009として感光性の樹脂材料を用いる場合
、レジストマスクを形成する工程を省略することができる。
また、第1の電極7003及び隔壁7009上に形成するEL層7004は、少なくとも
発光層を含めば良く、単数の層で構成されていても、複数の層が積層されるように構成さ
れていてもどちらでも良い。EL層7004が複数の層で構成されている場合、陰極とし
て用いる第1の電極7003上に電子注入層、電子輸送層、発光層、ホール輸送層、ホー
ル注入層の順に積層する。なおこれらの内、発光層以外の層を全て設ける必要はない。
また、上記積層順に限定されず、陽極として用いる第1の電極7003上にホール注入層
、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層してもよい。
図19(C)ではTi膜、アルミニウム膜、Ti膜の順に積層した積層膜上に、ホール注
入層、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層し、その上にMg:A
g合金薄膜とITOとの積層を形成する。
ただし、トランジスタ7001がn型の場合、第1の電極7003上に電子注入層、電子
輸送層、発光層、ホール輸送層、ホール注入層の順に積層するほうが、駆動回路における
電圧上昇を抑制することができ、消費電力を少なくできるため好ましい。
第2の電極7005は光を透過する透光性を有する導電性材料を用いて形成し、例えば酸
化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物
、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウ
ム錫酸化物、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透
光性を有する導電膜を用いても良い。
第1の電極7003及び第2の電極7005で発光層を含むEL層7004を挟んでいる
領域が発光素子7002に相当する。図19(C)に示した画素の場合、発光素子700
2から発せられる光は、矢印で示すように第2の電極7005側に射出する。
また、図19(C)において、トランジスタ7001のドレイン電極層は、酸化膜絶縁層
7051、保護絶縁層7052及び絶縁層7055に設けられたコンタクトホールを介し
て第1の電極7003と電気的に接続する。平坦化絶縁層7053は、ポリイミド、アク
リル、ベンゾシクロブテン、ポリアミド、エポキシ等の樹脂材料を用いることができる。
また上記樹脂材料の他に、低誘電率材料(low−k材料)、シロキサン系樹脂、PSG
(リンガラス)、BPSG(リンボロンガラス)等を用いることができる。なお、これら
の材料で形成される絶縁膜を複数積層させることで、平坦化絶縁層7053を形成しても
よい。平坦化絶縁層7053の形成法は、特に限定されず、その材料に応じて、スパッタ
法、SOG法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法
、スクリーン印刷、オフセット印刷等)、ドクターナイフ、ロールコーター、カーテンコ
ーター、ナイフコーター等を用いることができる。
また、第1の電極7003と、隣り合う画素の第1の電極とを絶縁するために隔壁700
9を設ける。隔壁7009は、ポリイミド、アクリル、ポリアミド、エポキシ等の有機樹
脂膜、無機絶縁膜または有機ポリシロキサンを用いて形成する。隔壁7009は、特に感
光性の樹脂材料を用い、第1の電極7003上に開口部を形成し、その開口部の側壁が連
続した曲率を持って形成される傾斜面となるように形成することが好ましい。隔壁700
9として感光性の樹脂材料を用いる場合、レジストマスクを形成する工程を省略すること
ができる。
また、図19(C)の構造においては、フルカラー表示を行う場合、例えば発光素子70
02として緑色発光素子とし、隣り合う一方の発光素子を赤色発光素子とし、もう一方の
発光素子を青色発光素子とする。また、3種類の発光素子だけでなく白色素子を加えた4
種類の発光素子でフルカラー表示ができる発光表示装置を作製してもよい。
また、図19(C)の構造においては、配置する複数の発光素子を全て白色発光素子とし
て、発光素子7002上方にカラーフィルタなどを有する封止基板を配置する構成とし、
フルカラー表示ができる発光表示装置を作製してもよい。白色などの単色の発光を示す材
料を形成し、カラーフィルタや色変換層を組み合わせることによりフルカラー表示を行う
ことができる。
もちろん単色発光の表示を行ってもよい。例えば、白色発光を用いて照明装置を形成して
もよいし、単色発光を用いてエリアカラータイプの発光装置を形成してもよい。
また、必要があれば、円偏光板などの偏光フィルムなどの光学フィルムを設けてもよい。
なお、ここでは、発光素子として有機EL素子について述べたが、発光素子として無機E
L素子を設けることも可能である。
なお、発光素子の駆動を制御するトランジスタ(駆動用トランジスタ)と発光素子が電気
的に接続されている例を示したが、駆動用トランジスタと発光素子との間に電流制御用ト
ランジスタが接続されている構成であってもよい。
なお本実施の形態で示す半導体装置は、図19に示した構成に限定されるものではなく、
本発明の一態様に係る技術的思想に基づく各種の変形が可能である。
次に、実施の形態1及び2に示すトランジスタを適用した半導体装置の一形態に相当する
発光表示パネル(発光パネルともいう)の外観及び断面について、図22を用いて説明す
る。図22は、第1の基板上に形成されたトランジスタ及び発光素子を、第2の基板との
間にシール材によって封止した、パネルの上面図であり、図22(B)は、図22(A)
のH−Iにおける断面図に相当する。
第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、450
3b、及び走査線駆動回路4504a、4504bを囲むようにして、シール材4505
が設けられている。また画素部4502、信号線駆動回路4503a、4503b、及び
走査線駆動回路4504a、4504bの上に第2の基板4506が設けられている。よ
って画素部4502、信号線駆動回路4503a、4503b、及び走査線駆動回路45
04a、4504bは、第1の基板4501とシール材4505と第2の基板4506と
によって、充填材4507と共に密封されている。このように外気に曝されないように気
密性が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂フィル
ム等)やカバー材でパッケージング(封入)することが好ましい。
また第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、4
503b、及び走査線駆動回路4504a、4504bは、トランジスタを複数有してお
り、図22(B)では、画素部4502に含まれるトランジスタ4510と、信号線駆動
回路4503aに含まれるトランジスタ4509とを例示している。
トランジスタ4509、4510は、In−Ga−Zn−O系膜を酸化物半導体層として
含む信頼性の高い実施の形態1及び2に示すトランジスタを適用することができる。本実
施の形態において、トランジスタ4509、4510はnチャネル型トランジスタである
絶縁層4544上において駆動回路用のトランジスタ4509の酸化物半導体層のチャネ
ル形成領域と重なる位置に導電層4540が設けられている。導電層4540を酸化物半
導体層のチャネル形成領域と重なる位置に設けることによって、BT試験前後におけるト
ランジスタ4509のしきい値電圧の変化量を低減することができる。また、導電層45
40は、電位がトランジスタ4509のゲート電極層と同じでもよいし、異なっていても
良く、第2のゲート電極層として機能させることもできる。また、導電層4540の電位
がGND、0V、或いはフローティング状態であってもよい。
また4511は発光素子に相当し、発光素子4511が有する画素電極である第1の電極
層4517は、トランジスタ4510のソース電極層またはドレイン電極層と電気的に接
続されている。なお発光素子4511の構成は、第1の電極層4517、電界発光層45
12、第2の電極層4513の積層構造であるが、本実施の形態に示した構成に限定され
ない。発光素子4511から取り出す光の方向などに合わせて、発光素子4511の構成
は適宜変えることができる。
隔壁4520は、有機樹脂膜、無機絶縁膜または有機ポリシロキサンを用いて形成する。
特に感光性の材料を用い、第1の電極層4517上に開口部を形成し、その開口部の側壁
が連続した曲率を持って形成される傾斜面となるように形成することが好ましい。
電界発光層4512は、単数の層で構成されていても、複数の層が積層されるように構成
されていてもどちらでも良い。
発光素子4511に酸素、水素、水分、二酸化炭素等が侵入しないように、第2の電極層
4513及び隔壁4520上に保護膜を形成してもよい。保護膜としては、窒化シリコン
膜、窒化酸化シリコン膜、DLC膜等を形成することができる。
また、信号線駆動回路4503a、4503b、走査線駆動回路4504a、4504b
、または画素部4502に与えられる各種信号及び電位は、FPC4518a、4518
bから供給されている。
本実施の形態では、接続端子電極4515が、発光素子4511が有する第1の電極層4
517と同じ導電膜から形成され、端子電極4516は、トランジスタ4509、451
0が有するソース電極層及びドレイン電極層と同じ導電膜から形成されている。
接続端子電極4515は、FPC4518aが有する端子と、異方性導電膜4519を介
して電気的に接続されている。
発光素子4511からの光の取り出し方向に位置する第2の基板は透光性でなければなら
ない。その場合には、ガラス板、プラスチック板、ポリエステルフィルムまたはアクリル
フィルムのような透光性を有する材料を用いる。
また、充填材4507としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹
脂または熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、
ポリイミド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)またはEV
A(エチレンビニルアセテート)を用いることができる。本実施の形態は充填材として窒
素を用いた。
また、必要であれば、発光素子の射出面に偏光板、又は円偏光板(楕円偏光板を含む)、
位相差板(λ/4板、λ/2板)、カラーフィルタなどの光学フィルムを適宜設けてもよ
い。また、偏光板又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により
反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。
信号線駆動回路4503a、4503b、及び走査線駆動回路4504a、4504bは
、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜によって形成された駆動回
路で実装されていてもよい。また、信号線駆動回路のみ、或いは一部、又は走査線駆動回
路のみ、或いは一部のみを別途形成して実装しても良く、本実施の形態は図22の構成に
限定されない。
以上の工程により、半導体装置として信頼性の高い発光表示装置(表示パネル)を作製す
ることができる。
なお、本実施の形態に示す構成は、他の実施の形態に示した構成を適宜組み合わせて用い
ることができることとする。
(実施の形態7)
実施の形態1及び2に示すトランジスタを適用した半導体装置は、電子ペーパーとして適
用することができる。電子ペーパーは、情報を表示するものであればあらゆる分野の電子
機器に用いることが可能である。例えば、電子ペーパーを用いて、電子書籍(電子ブック
)、ポスター、電車などの乗り物の車内広告、クレジットカード等の各種カードにおける
表示等に適用することができる。電子機器の一例を図11、図12に示す。
図11(A)は、電子ペーパーで作られたポスター2631を示している。広告媒体が紙
の印刷物である場合には、広告の交換は人手によって行われるが、電子ペーパーを用いれ
ば短時間で広告の表示を変えることができる。また、表示も崩れることなく安定した画像
が得られる。なお、ポスターは無線で情報を送受信できる構成としてもよい。
また、図11(B)は、電車などの乗り物の車内広告2632を示している。広告媒体が
紙の印刷物である場合には、広告の交換は人手によって行われるが、電子ペーパーを用い
れば人手を多くかけることなく短時間で広告の表示を変えることができる。また表示も崩
れることなく安定した画像が得られる。なお、車内広告は無線で情報を送受信できる構成
としてもよい。
また、図12は、電子書籍の一例を示している。例えば、電子書籍2700は、筐体27
01および筐体2703の2つの筐体で構成されている。筐体2701および筐体270
3は、軸部2711により一体とされており、該軸部2711を軸として開閉動作を行う
ことができる。このような構成により、紙の書籍のような動作を行うことが可能となる。
筐体2701には表示部2705が組み込まれ、筐体2703には表示部2707が組み
込まれている。表示部2705および表示部2707は、続き画面を表示する構成として
もよいし、異なる画面を表示する構成としてもよい。異なる画面を表示する構成とするこ
とで、例えば右側の表示部(図12では表示部2705)に文章を表示し、左側の表示部
(図12では表示部2707)に画像を表示することができる。
また、図12では、筐体2701に操作部などを備えた例を示している。例えば、筐体2
701において、電源2721、操作キー2723、スピーカ2725などを備えている
。操作キー2723により、頁を送ることができる。なお、筐体の表示部と同一面にキー
ボードやポインティングディバイスなどを備える構成としてもよい。また、筐体の裏面や
側面に、外部接続用端子(イヤホン端子、USB端子、またはACアダプタおよびUSB
ケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成
としてもよい。さらに、電子書籍2700は、電子辞書としての機能を持たせた構成とし
てもよい。
また、電子書籍2700は、無線で情報を送受信できる構成としてもよい。無線により、
電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすること
も可能である。
なお、本実施の形態に示す構成は、他の実施の形態に示した構成を適宜組み合わせて用い
ることができることとする。
(実施の形態8)
実施の形態1及び2に示すトランジスタを用いた半導体装置は、さまざまな電子機器(遊
技機も含む)に適用することができる。電子機器としては、例えば、テレビジョン装置(
テレビ、またはテレビジョン受信機ともいう)、コンピュータ用などのモニタ、デジタル
カメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯
電話装置ともいう)、携帯型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの
大型ゲーム機などが挙げられる。
図23(A)は、テレビジョン装置の一例を示している。テレビジョン装置9600は、
筐体9601に表示部9603が組み込まれている。表示部9603により、映像を表示
することが可能である。また、ここでは、スタンド9605により筐体9601を支持し
た構成を示している。
テレビジョン装置9600の操作は、筐体9601が備える操作スイッチや、別体のリモ
コン操作機9610により行うことができる。リモコン操作機9610が備える操作キー
9609により、チャンネルや音量の操作を行うことができ、表示部9603に表示され
る映像を操作することができる。また、リモコン操作機9610に、当該リモコン操作機
9610から出力する情報を表示する表示部9607を設ける構成としてもよい。
なお、テレビジョン装置9600は、受信機やモデムなどを備えた構成とする。受信機に
より一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線に
よる通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向
(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。
図23(B)は、デジタルフォトフレームの一例を示している。例えば、デジタルフォト
フレーム9700は、筐体9701に表示部9703が組み込まれている。表示部970
3は、各種画像を表示することが可能であり、例えばデジタルカメラなどで撮影した画像
データを表示させることで、通常の写真立てと同様に機能させることができる。
なお、デジタルフォトフレーム9700は、操作部、外部接続用端子(USB端子、US
Bケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構
成とする。これらの構成は、表示部と同一面に組み込まれていてもよいが、側面や裏面に
備えるとデザイン性が向上するため好ましい。例えば、デジタルフォトフレームの記録媒
体挿入部に、デジタルカメラで撮影した画像データを記憶したメモリを挿入して画像デー
タを取り込み、取り込んだ画像データを表示部9703に表示させることができる。
また、デジタルフォトフレーム9700は、無線で情報を送受信できる構成としてもよい
。無線により、所望の画像データを取り込み、表示させる構成とすることもできる。
図24(A)は携帯型遊技機であり、筐体9881と筐体9891の2つの筐体で構成さ
れており、連結部9893により、開閉可能に連結されている。筐体9881には表示部
9882が組み込まれ、筐体9891には表示部9883が組み込まれている。また、図
24(A)に示す携帯型遊技機は、その他、スピーカ部9884、記録媒体挿入部988
6、LEDランプ9890、入力手段(操作キー9885、接続端子9887、センサ9
888(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、
化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振
動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン9889)等を備え
ている。もちろん、携帯型遊技機の構成は上述のものに限定されず、少なくとも本発明に
係る半導体装置を備えた構成であればよく、その他付属設備が適宜設けられた構成とする
ことができる。図24(A)に示す携帯型遊技機は、記録媒体に記録されているプログラ
ム又はデータを読み出して表示部に表示する機能や、他の携帯型遊技機と無線通信を行っ
て情報を共有する機能を有する。なお、図24(A)に示す携帯型遊技機が有する機能は
これに限定されず、様々な機能を有することができる。
図24(B)は大型遊技機であるスロットマシンの一例を示している。スロットマシン9
900は、筐体9901に表示部9903が組み込まれている。また、スロットマシン9
900は、その他、スタートレバーやストップスイッチなどの操作手段、コイン投入口、
スピーカなどを備えている。もちろん、スロットマシン9900の構成は上述のものに限
定されず、少なくとも本発明に係る半導体装置を備えた構成であればよく、その他付属設
備が適宜設けられた構成とすることができる。
図25(A)は、携帯電話機の一例を示している。携帯電話機1000は、筐体1001
に組み込まれた表示部1002の他、操作ボタン1003、外部接続ポート1004、ス
ピーカ1005、マイク1006などを備えている。
図25(A)に示す携帯電話機1000は、表示部1002を指などで触れることで、情
報を入力ことができる。また、電話を掛ける、或いはメールを打つなどの操作は、表示部
1002を指などで触れることにより行うことができる。
表示部1002の画面は主として3つのモードがある。第1は、画像の表示を主とする表
示モードであり、第2は、文字等の情報の入力を主とする入力モードである。第3は表示
モードと入力モードの2つのモードが混合した表示+入力モードである。
例えば、電話を掛ける、或いはメールを作成する場合は、表示部1002を文字の入力を
主とする文字入力モードとし、画面に表示させた文字の入力操作を行えばよい。この場合
、表示部1002の画面のほとんどにキーボードまたは番号ボタンを表示させることが好
ましい。
また、携帯電話機1000内部に、ジャイロ、加速度センサ等の傾きを検出するセンサを
有する検出装置を設けることで、携帯電話機1000の向き(縦か横か)を判断して、表
示部1002の画面表示を自動的に切り替えるようにすることができる。
また、画面モードの切り替えは、表示部1002を触れること、又は筐体1001の操作
ボタン1003の操作により行われる。また、表示部1002に表示される画像の種類に
よって切り替えるようにすることもできる。例えば、表示部に表示する画像信号が動画の
データであれば表示モード、テキストデータであれば入力モードに切り替える。
また、入力モードにおいて、表示部1002の光センサで検出される信号を検知し、表示
部1002のタッチ操作による入力が一定期間ない場合には、画面のモードを入力モード
から表示モードに切り替えるように制御してもよい。
表示部1002は、イメージセンサとして機能させることもできる。例えば、表示部10
02に掌や指を触れることで、掌紋、指紋等を撮像することで、本人認証を行うことがで
きる。また、表示部に近赤外光を発光するバックライトまたは近赤外光を発光するセンシ
ング用光源を用いれば、指静脈、掌静脈などを撮像することもできる。
図25(B)も携帯電話機の一例である。図25(B)の携帯電話機は、筐体9411に
、表示部9412、及び操作ボタン9413を含む表示装置9410と、筐体9401に
操作ボタン9402、外部入力端子9403、マイク9404、スピーカ9405、及び
着信時に発光する発光部9406を含む通信装置9400とを有しており、表示機能を有
する表示装置9410は電話機能を有する通信装置9400と矢印の2方向に脱着可能で
ある。よって、表示装置9410と通信装置9400の短軸同士を取り付けることも、表
示装置9410と通信装置9400の長軸同士を取り付けることもできる。また、表示機
能のみを必要とする場合、通信装置9400より表示装置9410を取り外し、表示装置
9410を単独で用いることもできる。通信装置9400と表示装置9410とは無線通
信又は有線通信により画像又は入力情報を授受することができ、それぞれ充電可能なバッ
テリーを有する。
なお、本実施の形態に示す構成は、他の実施の形態に示した構成を適宜組み合わせて用い
ることができることとする。
(実施の形態9)
酸化物半導体層と金属層または酸化物絶縁層が接触すると酸素が移動する現象が起こる。
本実施の形態では、酸化物半導体層が非晶質の場合と結晶の場合との違いについて、上記
現象に対する科学計算結果を説明する。
図33は、本発明の一態様であるトランジスタの構造において、酸化物半導体層とソース
電極及びドレイン電極となる金属層及び酸化物絶縁層が接触した状態の模式図である。図
の矢印方向は、それぞれが接触した状態もしくは、加熱した状態でのそれぞれ酸素の移動
方向を示している。
I型の酸化物半導体層は、酸素欠損を起こすとN型の導電性を示すようになり、逆に酸素
欠損でN型となっている酸化物半導体層は、酸素を過剰に供給されることでI型となる。
実際のデバイスプロセスではこの効果を利用し、ソース電極及びドレイン電極となる金属
層と接する酸化物半導体層は、金属側に酸素が引っ張られ、その接した領域の一部(膜厚
が薄い場合は膜厚方向全体)が酸素欠損を起こしてN型化し、金属層と良好な接触を得る
ことができる。また、酸化物絶縁層と接する酸化物半導体層は、酸化物絶縁層から酸化物
半導体層に酸素が供給され、その接した領域の一部が(膜厚が薄い場合は膜厚方向全体)
が酸素過剰となってI型化し、トランジスタのチャネル形成領域として機能するようにな
る。
本発明の一態様では、酸化物半導体層とソース電極及びドレイン電極となる金属層及び酸
化物絶縁層が接触する領域には、針状結晶群からなる結晶領域が形成されており、非晶質
の状態と酸素の移動形態の違いの有無を科学計算によって確かめた。
科学計算に用いたモデルは、In−Ga−Zn−O系の非晶質及び結晶構造で、直方体の
長手方向片側の領域から酸素を10%欠損させたものを用いた(図34参照。)計算内容
は、650℃の加速条件下で10nsec.後の酸素の分布を比較するものである。それ
ぞれの条件を表1、表2に示す。
上記条件における計算結果として、図35(A)に非晶質を用いた場合の酸素の分布、図
35(B)に結晶を用いた場合の酸素の分布を示す。点線が初期(Initial)、実
線が結果(10nsec.後)である。分布の変化から、非晶質、結晶を問わず酸素が移
動していることがわかる。
酸素欠損有りの領域で、計算前後での酸素原子の増加率は、非晶質で15.9%、結晶で
11.3%であった。つまり、非晶質の方が結晶よりも酸素が動きやすく、酸素欠損を埋
めやすいという結果となった。すなわち、結晶内では非晶質よりも比較的酸素は動きにく
いことになる。
従って、本発明の一態様における酸化物半導体層に針状結晶群からなる結晶領域を有する
構造においても、酸化物半導体層が非晶質の場合と同様に酸素の移動が起こることが確認
された。また、結晶内では非晶質よりも比較的酸素は動きにくいことから、針状結晶群か
らなる結晶領域には酸化物半導体層からの酸素の脱離を抑える効果があることが確認でき
た。
本実施例では、RTA法を用いて高温短時間で脱水化または脱水素化した酸化物半導体膜
の状態についてTEM分析法、TEM―EDX分析法、X線回折法、SIMS分析法を用
いて解析した結果について説明する。
解析に用いた試料は、モル数比がIn:Ga:ZnO=1:1:1の酸化物
半導体ターゲットを使用して、実施の形態2に従って作製したIn−Ga−Zn−O系膜
を用い、RTA装置を用い窒素ガス雰囲気中で650℃、6分間の加熱工程を行った試料
Aと、比較として、電気炉を用い窒素ガス雰囲気中で450℃、1時間の加熱工程を行っ
た試料B、非加熱の状態の試料C(as−depo)、の3種類である。
先ず、それぞれの試料の結晶状態を調べるために、高分解能透過電子顕微鏡(日立製作所
製「H9000−NAR」:TEM)を用いて、その断面を加速電圧300kVで観察し
た。図26に試料A、図27に試料B、図28に試料Cの断面写真を示す。なお、それぞ
れの図の(A)は低倍写真(200万倍)、(B)は高倍写真(400万倍)である。
図26に示すRTA法で650℃、6分間の加熱を行った試料Aは、その断面において、
表層部に連続した格子像が観察された。特に図26(B)の高倍写真では、白枠で囲んだ
領域に明瞭な格子像が観察され、揃った微結晶の存在が示唆されている。このことから、
RTA法で650℃、6分間程度の短時間の加熱においてIn−Ga−Zn−O系膜の表
層部は結晶化し、結晶領域を有するようになることが明らかとなった。なお、表層部を除
くその他の領域においては、連続した明瞭な格子像は観察されず、非晶質領域の所々に微
結晶粒子が浮いている様子が確認された。微結晶の粒子サイズは2nm以上4nm以下の
所謂ナノクリスタルであった。
一方、図27(試料B)及び図28(試料C)の断面写真からは膜厚方向のどの領域にお
いても明瞭な格子像は観察されず、非晶質であることが確認された。
図29(A)及び(B)には、RTA法で650℃、6分間の加熱を行った試料Aの表層
部の拡大写真と結晶領域の電子線回折パターンを示す。表層部の拡大写真(図29(A)
)には、格子像が並ぶ方向を示した1〜5の矢印が示してあり、膜の表面に対して垂直方
向に針状の結晶が成長していることがわかる。図29(B)に示す電子線回折パターンは
、矢印番号の3の位置で観測されたもので、c軸方向の配向が確認されている。また、こ
の電子線回折パターンと既知の格子定数を比較した結果、結晶構造は図36に示すIn
GaZnOであることが判明した。
図36は、六方晶系層状化合物型のInGaZnOの上面図と側面図を示しており
、上面図はa軸とb軸に平行な面の図であり、側面図はc軸に平行な面の図である。ここ
で、c軸はa軸とb軸に対して垂直であり、a軸とb軸の間の角度は120°となる。図
36は、上面図にIn原子が取りうるサイト201を示し、側面図にIn原子202、G
a原子203、GaまたはZn原子204、O原子205を示す。図36に示すように、
InGaZnOは、In酸化物層の間にある1層のGa酸化物層と、In酸化物層
の間にある2層の酸化物層でGa酸化物層とZn酸化物層をそれぞれ1層ずつ含むものが
、交互に積層する構造となっている。
図30は、試料Aの表層部断面のTEM―EDX(エネルギー分散型X線分光法)分析結
果である。モル数比In:Ga:ZnO=1:1:1の原料ターゲットを用
いたのに対し、表層部の組成比は、InまたはGaが1に対してZnが0.3以上0.4
以下の比率となり、Znが若干欠乏していることがわかった。
次に同じ3種類の試料について、X線回折法にて結晶状態を分析した結果を図31に示す
。それぞれの試料のチャートにおいて、2θ=30〜36°に見られるピークがIn−G
a−Zn−O系材料に由来する情報であり、ブロードであることから非晶質状態を反映し
ている。しかしながら、RTA法で650℃、6分間の加熱を行った試料Aは試料B、試
料Cよりもピーク位置が低角側にあり、In−Ga−Zn−O系結晶材料で最も強い回折
強度を示す(009)面や(101)面から得られる回折ピークの存在を示唆している。
従って、X線回折法においても試料Aに結晶領域があることが確認された。
次に試料A、試料Cの膜中水素濃度、炭素濃度、窒素濃度のそれぞれについて、SIMS
(二次イオン質量分析法)分析結果を図32に示す。横軸は試料表面からの深さを示して
おり、左端の深さ0nmの位置が試料最表面(酸化物半導体層の最表面)に相当し、分析
は表面側より行っている。
図32(A)は水素濃度プロファイルを示している。試料Aのプロファイルは、試料Cの
プロファイルよりも一桁以上水素濃度が減少していることが判明し、RTA法で650℃
、6分間の加熱によって脱水化または脱水素化が効果的に行われていることが確認された
。なお、試料Aのプロファイル及び試料Cのプロファイルは、試料と同じIn−Ga−Z
n−O系酸化物半導体層で作製した標準試料を用いて定量したものである。
なお、SIMS分析は、その原理上、試料表面近傍や、材質が異なる積層膜界面近傍のデ
ータを正確に得ることが困難であることが知られている。本分析においては、膜中の正確
なデータを得るために約40nmの膜厚のうち、深さ15nm以降35nm以内のプロフ
ァイルを評価の対象とした。
試料Cのプロファイルから、脱水素化を行っていない酸化物半導体層中に、水素が約3×
1020atoms/cm以上、約5×1020atoms/cm以下、平均水素濃
度で約4×1020atoms/cm含まれていることがわかる。また、試料Aのプロ
ファイルから、脱水素化により、酸化物半導体層中の平均水素濃度を約2×1019at
oms/cmに低減できていることがわかる。
図32(B)には炭素濃度プロファイル、図32(C)には窒素濃度プロファイルをそれ
ぞれ示す。水素濃度プロファイルと異なり、どちらも試料Aと試料Cとの明確な違いは確
認されず、RTA法で650℃、6分間の加熱による炭素及び窒素成分の脱離または混入
は無いことが明かとなった。また、図38にH+Oの二次イオン強度、図39にH+O
の二次イオン強度の検出結果を示す。どちらも高い温度で処理した試料の方が強度が低く
なっており、RTA法で650℃、6分間の加熱でも水分またはOHの脱離が効率よく行
われていることがわかった。
以上の解析結果により、RTA法で650℃、6分間の短時間に加熱した試料は、その表
層部に針状結晶群からなる結晶領域が存在することが確認できた。また、酸化物半導体層
中の水素濃度を1/10以下に低減できることが確認できた。
本実施例では、実施の形態1に示すトランジスタを作製し、−BT試験を行った結果につ
いて説明する。
トランジスタの信頼性を調べるための手法の一つに、バイアス−熱ストレス試験(以下、
BT試験という)がある。BT試験は加速試験の一種であり、長期間の使用によって起こ
るトランジスタの特性変化を、短時間で評価することができる。特に、BT試験前後にお
けるトランジスタのしきい値電圧の変化量は、信頼性を調べるための重要な指標となる。
BT試験前後において、しきい値電圧の変化量が少ないほど、信頼性が高いトランジスタ
であるといえる。
具体的には、トランジスタが形成されている基板の温度(基板温度)を一定に維持し、ト
ランジスタのソースおよびドレインを同電位とし、ゲートにソースおよびドレインとは異
なる電位を一定時間印加する。基板温度は、試験目的に応じて適宜設定すればよい。また
、ゲートに印加する電位がソースおよびドレインの電位よりも高い場合を+BT試験とい
い、ゲートに印加する電位がソースおよびドレインの電位よりも低い場合を−BT試験と
いう。
BT試験の試験強度は、基板温度、ゲート絶縁膜に加えられる電界強度、電界印加時間に
より決定することができる。ゲート絶縁膜に加えられる電界強度は、ゲートと、ソースお
よびドレインの電位差をゲート絶縁膜の膜厚で除して決定される。例えば、膜厚が100
nmのゲート絶縁膜に印加する電界強度を2MV/cmとしたい場合は、電位差を20V
とすればよい。
なお、電圧とは2点間における電位差のことをいい、電位とは、静電場の中のある一点に
おいて単位電荷が持つ静電エネルギー(電気的な位置エネルギー)のことをいう。ただし
、一般的に、ある一点における電位と基準となる電位(例えば接地電位)との電位差のこ
とを、単に電位もしくは電圧と呼び、電位と電圧が同義語として用いられることが多い。
このため、本明細書では特に指定する場合を除き、電位を電圧と読み替えてもよいし、電
圧を電位と読み替えてもよいこととする。
−BT試験は、基板温度を150℃、ゲート絶縁膜に印加する電界強度を2MV/cm、
印加時間を1時間として行った。
まず、−BT試験対象となるトランジスタの初期特性を測定するため、基板温度を40℃
とし、ソース−ドレイン間電圧(以下、ドレイン電圧またはVdともいう)を1Vとし、
ソース−ゲート間電圧(以下、ゲート電圧またはVgともいう)を−20V〜+20Vま
で変化させたときのソース−ドレイン電流(以下、ドレイン電流またはIdともいう)の
変化特性、すなわちVdが1Vの時のVg−Id特性を測定した。ここでは基板温度を試
料表面への吸湿対策として40℃としているが、特に問題がなければ、基板温度を室温(
25℃)として測定してもかまわない。
次に、Vdを10Vとして同様の測定を行い、Vdが10Vの時のVg−Id特性を測定
した。
次に、基板温度を150℃まで上昇させた後、トランジスタのソースおよびドレインの電
位を0Vとした。続いて、ゲート絶縁膜へ印加される電界強度が2MV/cmとなるよう
にゲートに電圧を印加した。ここでは、トランジスタのゲート絶縁膜の厚さが100nm
であったため、ゲートに−20Vを印加し、そのまま1時間保持した。ここでは印加時間
を1時間としたが、目的に応じて適宜時間を変更してもよい。
次に、ゲート、ソースおよびドレインへ電圧を印加したまま、基板温度を40℃まで下げ
た。この時、基板温度が下がりきる前に電圧の印加をやめてしまうと、余熱の影響により
−BT試験でトランジスタに与えられたダメージが回復されてしまうため、電圧は印加し
たまま基板温度を下げる必要がある。基板温度が40℃になった後、電圧の印加を終了さ
せた。なお、厳密には降温時間も印加時間に加える必要があるが、実際には数分で40℃
まで下げることができたため、これを誤差範囲内と考え、降温時間は印加時間に加えてい
ない。
次に、初期特性の測定と同じ条件で、Vdが1Vの時と10Vの時のVg−Id特性をそ
れぞれ測定し、−BT試験後のVg−Id特性を得た。
図37(A)に、−BT試験前後におけるトランジスタのVg−Id特性を示す。図37
(A)の横軸はゲート電圧(Vg)で、縦軸はゲート電圧に対するドレイン電流(Id)
を対数目盛で示している。
図37(B)は、図37(A)に示す部位900を拡大した図である。初期特性901は
、Vdが1Vの時の−BT試験前のトランジスタのVg−Id特性であり、初期特性91
1は、Vdが10Vの時の−BT試験前のトランジスタのVg−Id特性である。また、
−BT902は、−BT試験後の、Vdが1Vの時のトランジスタのVg−Id特性であ
り、−BT912は、−BT試験後の、Vdが10Vの時のトランジスタのVg−Id特
性である。
図37から、初期特性901及び初期特性911に比べ、−BT902及び−BT912
は、全体がプラス方向へ僅かにシフトしていることがわかる。しかしながら、シフト量は
0.5V以下とごく僅かであり、本実施の形態1で作製したトランジスタは、−BT試験
における信頼性が高いトランジスタであることが確認できた。
11 配線
12 配線
13 配線
14 配線
15 配線
21 入力端子
22 入力端子
23 入力端子
24 入力端子
25 入力端子
26 出力端子
27 出力端子
28 トランジスタ
31 トランジスタ
32 トランジスタ
33 トランジスタ
34 トランジスタ
35 トランジスタ
36 トランジスタ
37 トランジスタ
38 トランジスタ
39 トランジスタ
40 トランジスタ
41 トランジスタ
42 トランジスタ
43 トランジスタ
51 電源線
52 電源線
53 電源線
61 期間
62 期間
100 基板
101 ゲート電極層
102 ゲート絶縁層
103 酸化物半導体層
106 針状結晶群
107 酸化物絶縁層
108 容量配線
110 画素電極層
112 導電層
113 導電層
114 導電層
120 接続電極
121 端子
122 端子
125 コンタクトホール
126 コンタクトホール
127 コンタクトホール
128 透光性を有する導電膜
129 透光性を有する導電膜
131 レジストマスク
150 端子
151 端子
152 ゲート絶縁層
153 接続電極
154 保護絶縁膜
155 透光性を有する導電膜
156 電極
170 トランジスタ
201 In原子が取りうるサイト
202 In原子
203 GaまたはZn原子
204 O原子
580 基板
581 トランジスタ
585 絶縁層
583 絶縁層
587 電極層
588 電極層
589 球形粒子
594 キャビティ
595 充填材
596 基板
900 部位
901 初期特性
902 −BT
911 初期特性
912 −BT
1000 携帯電話機
1001 筐体
1002 表示部
1003 操作ボタン
1004 外部接続ポート
1005 スピーカ
1006 マイク
105a ソース電極層
105b ドレイン電極層
112a 導電層
113a 導電層
114a 導電層
2600 トランジスタ基板
2601 対向基板
2602 シール材
2603 画素部
2604 表示素子
2605 着色層
2606 偏光板
2607 偏光板
2608 配線回路部
2609 フレキシブル配線基板
2610 冷陰極管
2611 反射板
2612 回路基板
2613 拡散板
2631 ポスター
2632 車内広告
2700 電子書籍
2701 筐体
2703 筐体
2705 表示部
2707 表示部
2711 軸部
2721 電源
2723 操作キー
2725 スピーカ
4001 基板
4002 画素部
4003 信号線駆動回路
4004 走査線駆動回路
4005 シール材
4006 基板
4008 液晶層
4010 トランジスタ
4011 トランジスタ
4013 液晶素子
4015 接続端子電極
4016 端子電極
4018 FPC
4019 異方性導電膜
4020 絶縁層
4021 絶縁層
4030 画素電極層
4031 対向電極層
4032 絶縁層
4040 導電層
4044 絶縁層
4501 基板
4502 画素部
4505 シール材
4506 基板
4507 充填材
4509 トランジスタ
4510 トランジスタ
4511 発光素子
4512 電界発光層
4513 電極層
4515 接続端子電極
4516 端子電極
4517 電極層
4519 異方性導電膜
4520 隔壁
4540 導電層
4544 絶縁層
5300 基板
5301 画素部
5302 走査線駆動回路
5303 走査線駆動回路
5304 信号線駆動回路
5305 タイミング制御回路
5601 シフトレジスタ
5602 スイッチング回路
5603 トランジスタ
5604 配線
5605 配線
590a 黒色領域
590b 白色領域
6400 画素
6401 スイッチング用トランジスタ
6402 駆動用トランジスタ
6403 容量素子
6404 発光素子
6405 信号線
6406 走査線
6407 電源線
6408 共通電極
7001 トランジスタ
7002 発光素子
7003 電極
7004 EL層
7005 電極
7009 隔壁
7010 基板
7011 駆動用トランジスタ
7012 発光素子
7013 電極
7014 EL層
7015 電極
7016 遮蔽膜
7017 透光性を有する導電膜
7019 隔壁
7020 基板
7021 駆動用トランジスタ
7022 発光素子
7023 電極
7024 EL層
7025 電極
7027 透光性を有する導電膜
7029 隔壁
7030 ゲート絶縁層
7031 酸化膜絶縁層
7032 絶縁層
7033 カラーフィルタ層
7034 オーバーコート層
7035 保護絶縁層
7040 ゲート絶縁層
7041 酸化膜絶縁層
7042 絶縁層
7043 カラーフィルタ層
7044 オーバーコート層
7045 保護絶縁層
7051 酸化膜絶縁層
7052 保護絶縁層
7053 平坦化絶縁層
7055 絶縁層
9400 通信装置
9401 筐体
9402 操作ボタン
9403 外部入力端子
9404 マイク
9405 スピーカ
9406 発光部
9410 表示装置
9411 筐体
9412 表示部
9413 操作ボタン
9600 テレビジョン装置
9601 筐体
9603 表示部
9605 スタンド
9607 表示部
9609 操作キー
9610 リモコン操作機
9700 デジタルフォトフレーム
9701 筐体
9703 表示部
9881 筐体
9882 表示部
9883 表示部
9884 スピーカ部
9885 操作キー
9886 記録媒体挿入部
9887 接続端子
9888 センサ
9889 マイクロフォン
9890 LEDランプ
9891 筐体
9893 連結部
9900 スロットマシン
9901 筐体
9903 表示部
4503a 信号線駆動回路
4504a 走査線駆動回路
4518a FPC

Claims (2)

  1. ゲート電極と、
    前記ゲート電極の上方の、ゲート絶縁膜と、
    前記ゲート絶縁膜の上方の、Inと、Gaと、Znと、を含む酸化物半導体膜と、
    を有し、
    前記酸化物半導体膜は、第1の領域と、第2の領域と、を有し、
    前記第1の領域は、前記第2の領域の上方に設けられ、
    前記第1の領域は、前記酸化物半導体膜の表面に垂直な方向に沿うようにc軸配向し、且つ、前記表面に平行なa−b面を有する結晶を含み、
    前記結晶は、a軸方向またはb軸方向の長さに対してc軸方向の長さが5倍以上あることを特徴とする半導体装置。
  2. ゲート電極と、
    前記ゲート電極の上方の、ゲート絶縁膜と、
    前記ゲート絶縁膜の上方の、Inと、Gaと、Znと、を含む酸化物半導体膜と、
    を有し、
    前記酸化物半導体膜は、第1の領域と、第2の領域と、を有し、
    前記第1の領域は、前記第2の領域の上方に設けられ、
    前記第1の領域は、前記酸化物半導体膜の表面に垂直な方向に沿うようにc軸配向し、且つ、前記表面に平行なa−b面を有する第1の結晶を含み、
    前記第2の領域は、1nm以上20nm以下の粒子サイズの第2の結晶を含み、
    前記第1の結晶は、a軸方向またはb軸方向の長さに対してc軸方向の長さが5倍以上あることを特徴とする半導体装置。
JP2015010813A 2009-09-24 2015-01-23 半導体装置 Active JP6009591B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2015010813A JP6009591B2 (ja) 2009-09-24 2015-01-23 半導体装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2009218877 2009-09-24
JP2009218877 2009-09-24
JP2015010813A JP6009591B2 (ja) 2009-09-24 2015-01-23 半導体装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2010206829A Division JP5687870B2 (ja) 2009-09-24 2010-09-15 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2016179127A Division JP2017022400A (ja) 2009-09-24 2016-09-14 酸化物半導体膜及び半導体装置

Publications (2)

Publication Number Publication Date
JP2015122519A true JP2015122519A (ja) 2015-07-02
JP6009591B2 JP6009591B2 (ja) 2016-10-19

Family

ID=43755840

Family Applications (7)

Application Number Title Priority Date Filing Date
JP2010206829A Active JP5687870B2 (ja) 2009-09-24 2010-09-15 半導体装置
JP2015010813A Active JP6009591B2 (ja) 2009-09-24 2015-01-23 半導体装置
JP2016179127A Withdrawn JP2017022400A (ja) 2009-09-24 2016-09-14 酸化物半導体膜及び半導体装置
JP2018074557A Active JP6607990B2 (ja) 2009-09-24 2018-04-09 表示装置
JP2019191873A Active JP7048552B2 (ja) 2009-09-24 2019-10-21 半導体装置
JP2022048610A Active JP7297965B2 (ja) 2009-09-24 2022-03-24 表示装置
JP2023097923A Active JP7577793B2 (ja) 2009-09-24 2023-06-14 液晶表示装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2010206829A Active JP5687870B2 (ja) 2009-09-24 2010-09-15 半導体装置

Family Applications After (5)

Application Number Title Priority Date Filing Date
JP2016179127A Withdrawn JP2017022400A (ja) 2009-09-24 2016-09-14 酸化物半導体膜及び半導体装置
JP2018074557A Active JP6607990B2 (ja) 2009-09-24 2018-04-09 表示装置
JP2019191873A Active JP7048552B2 (ja) 2009-09-24 2019-10-21 半導体装置
JP2022048610A Active JP7297965B2 (ja) 2009-09-24 2022-03-24 表示装置
JP2023097923A Active JP7577793B2 (ja) 2009-09-24 2023-06-14 液晶表示装置

Country Status (5)

Country Link
US (5) US8492758B2 (ja)
JP (7) JP5687870B2 (ja)
KR (9) KR102054650B1 (ja)
TW (6) TWI508287B (ja)
WO (1) WO2011036999A1 (ja)

Families Citing this family (100)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101944656B1 (ko) * 2009-06-30 2019-04-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제조 방법
KR101823852B1 (ko) 2009-09-16 2018-03-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 트랜지스터 및 표시 장치
KR102054650B1 (ko) * 2009-09-24 2019-12-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막 및 반도체 장치
WO2011037008A1 (en) 2009-09-24 2011-03-31 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing oxide semiconductor film and method for manufacturing semiconductor device
WO2011043170A1 (en) * 2009-10-09 2011-04-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR101680047B1 (ko) * 2009-10-14 2016-11-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR101629194B1 (ko) 2009-10-30 2016-06-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 논리 회로 및 반도체 장치
KR101849321B1 (ko) 2009-11-06 2018-04-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
KR101932407B1 (ko) 2009-11-06 2018-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR102007134B1 (ko) 2009-11-27 2019-08-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작방법
WO2011068033A1 (en) * 2009-12-04 2011-06-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
WO2011068066A1 (en) 2009-12-04 2011-06-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR101963300B1 (ko) 2009-12-04 2019-03-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR101835300B1 (ko) 2009-12-08 2018-03-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR101921619B1 (ko) 2009-12-28 2018-11-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
KR20130090405A (ko) 2010-07-02 2013-08-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치
JP5763474B2 (ja) * 2010-08-27 2015-08-12 株式会社半導体エネルギー研究所 光センサ
US8664097B2 (en) 2010-09-13 2014-03-04 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US8835917B2 (en) 2010-09-13 2014-09-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, power diode, and rectifier
TWI565079B (zh) 2010-10-20 2017-01-01 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
US8823092B2 (en) 2010-11-30 2014-09-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US8629496B2 (en) 2010-11-30 2014-01-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8809852B2 (en) 2010-11-30 2014-08-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor film, semiconductor element, semiconductor device, and method for manufacturing the same
TWI525818B (zh) 2010-11-30 2016-03-11 半導體能源研究所股份有限公司 半導體裝置及半導體裝置之製造方法
KR102505248B1 (ko) 2010-12-03 2023-03-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막 및 반도체 장치
JP2012256020A (ja) * 2010-12-15 2012-12-27 Semiconductor Energy Lab Co Ltd 半導体装置及びその駆動方法
US8894825B2 (en) 2010-12-17 2014-11-25 Semiconductor Energy Laboratory Co., Ltd. Sputtering target, method for manufacturing the same, manufacturing semiconductor device
US8883556B2 (en) 2010-12-28 2014-11-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9691772B2 (en) 2011-03-03 2017-06-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device including memory cell which includes transistor and capacitor
US8841664B2 (en) * 2011-03-04 2014-09-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI597842B (zh) 2011-03-25 2017-09-01 半導體能源研究所股份有限公司 場效電晶體及包含該場效電晶體之記憶體與半導體電路
TWI545652B (zh) 2011-03-25 2016-08-11 半導體能源研究所股份有限公司 半導體裝置及其製造方法
US8987728B2 (en) * 2011-03-25 2015-03-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing semiconductor device
US8686416B2 (en) * 2011-03-25 2014-04-01 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor film and semiconductor device
US9219159B2 (en) * 2011-03-25 2015-12-22 Semiconductor Energy Laboratory Co., Ltd. Method for forming oxide semiconductor film and method for manufacturing semiconductor device
JP6053098B2 (ja) 2011-03-28 2016-12-27 株式会社半導体エネルギー研究所 半導体装置
US9082860B2 (en) 2011-03-31 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9142320B2 (en) * 2011-04-08 2015-09-22 Semiconductor Energy Laboratory Co., Ltd. Memory element and signal processing circuit
US9478668B2 (en) 2011-04-13 2016-10-25 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor film and semiconductor device
US8878288B2 (en) 2011-04-22 2014-11-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8916868B2 (en) * 2011-04-22 2014-12-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
US9331206B2 (en) 2011-04-22 2016-05-03 Semiconductor Energy Laboratory Co., Ltd. Oxide material and semiconductor device
US8809854B2 (en) 2011-04-22 2014-08-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8932913B2 (en) 2011-04-22 2015-01-13 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
CN102760697B (zh) 2011-04-27 2016-08-03 株式会社半导体能源研究所 半导体装置的制造方法
US8946066B2 (en) * 2011-05-11 2015-02-03 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
US8847233B2 (en) 2011-05-12 2014-09-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a trenched insulating layer coated with an oxide semiconductor film
KR102081792B1 (ko) 2011-05-19 2020-02-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 연산회로 및 연산회로의 구동방법
JP6006975B2 (ja) * 2011-05-19 2016-10-12 株式会社半導体エネルギー研究所 半導体装置の作製方法
US20120298998A1 (en) * 2011-05-25 2012-11-29 Semiconductor Energy Laboratory Co., Ltd. Method for forming oxide semiconductor film, semiconductor device, and method for manufacturing semiconductor device
US8952377B2 (en) * 2011-07-08 2015-02-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
WO2013042696A1 (en) * 2011-09-23 2013-03-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
SG11201505088UA (en) 2011-09-29 2015-08-28 Semiconductor Energy Lab Semiconductor device
JP5946624B2 (ja) * 2011-10-07 2016-07-06 株式会社半導体エネルギー研究所 酸化物半導体膜及び半導体装置
US10014068B2 (en) * 2011-10-07 2018-07-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20130040706A (ko) * 2011-10-14 2013-04-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
WO2013054933A1 (en) * 2011-10-14 2013-04-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20130046357A (ko) * 2011-10-27 2013-05-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2013094479A1 (ja) * 2011-12-19 2013-06-27 旭硝子株式会社 化学強化用ガラス基板およびその製造方法
CN104010983A (zh) * 2011-12-26 2014-08-27 旭硝子株式会社 减小由化学强化处理引起的玻璃基板的翘曲的方法及化学强化玻璃基板的制造方法
TWI581431B (zh) * 2012-01-26 2017-05-01 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
US9362417B2 (en) * 2012-02-03 2016-06-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9196741B2 (en) * 2012-02-03 2015-11-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102101167B1 (ko) * 2012-02-03 2020-04-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US20130207111A1 (en) 2012-02-09 2013-08-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including semiconductor device, electronic device including semiconductor device, and method for manufacturing semiconductor device
KR102108248B1 (ko) * 2012-03-14 2020-05-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막, 트랜지스터, 및 반도체 장치
KR102330543B1 (ko) 2012-04-13 2021-11-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR102551443B1 (ko) 2012-05-10 2023-07-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP2014027263A (ja) 2012-06-15 2014-02-06 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
TWI635501B (zh) * 2012-07-20 2018-09-11 半導體能源研究所股份有限公司 脈衝輸出電路、顯示裝置、及電子裝置
TW201405828A (zh) * 2012-07-31 2014-02-01 E Ink Holdings Inc 顯示面板、薄膜電晶體及其製造方法
US9245958B2 (en) 2012-08-10 2016-01-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP6211843B2 (ja) 2012-08-10 2017-10-11 株式会社半導体エネルギー研究所 半導体装置
CN103594521B (zh) * 2012-08-17 2017-03-01 瀚宇彩晶股份有限公司 半导体元件
TWI605500B (zh) 2012-11-08 2017-11-11 半導體能源研究所股份有限公司 金屬氧化物膜及形成金屬氧化物膜的方法
KR102680781B1 (ko) 2012-12-25 2024-07-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US9614258B2 (en) 2012-12-28 2017-04-04 Semiconductor Energy Laboratory Co., Ltd. Power storage device and power storage system
JP6329762B2 (ja) 2012-12-28 2018-05-23 株式会社半導体エネルギー研究所 半導体装置
KR102211596B1 (ko) 2012-12-28 2021-02-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
TWI611566B (zh) * 2013-02-25 2018-01-11 半導體能源研究所股份有限公司 顯示裝置和電子裝置
JP6224338B2 (ja) * 2013-04-11 2017-11-01 株式会社半導体エネルギー研究所 半導体装置、表示装置及び半導体装置の作製方法
US10304859B2 (en) 2013-04-12 2019-05-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having an oxide film on an oxide semiconductor film
WO2014188983A1 (en) 2013-05-21 2014-11-27 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor film and formation method thereof
US20150001533A1 (en) * 2013-06-28 2015-01-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6457239B2 (ja) 2013-10-31 2019-01-23 株式会社半導体エネルギー研究所 半導体装置
WO2015125042A1 (en) 2014-02-19 2015-08-27 Semiconductor Energy Laboratory Co., Ltd. Oxide, semiconductor device, module, and electronic device
JP6537341B2 (ja) 2014-05-07 2019-07-03 株式会社半導体エネルギー研究所 半導体装置
TWI652362B (zh) 2014-10-28 2019-03-01 日商半導體能源研究所股份有限公司 氧化物及其製造方法
JP6647841B2 (ja) 2014-12-01 2020-02-14 株式会社半導体エネルギー研究所 酸化物の作製方法
CN105161523B (zh) 2015-08-13 2018-09-25 京东方科技集团股份有限公司 一种电极、薄膜晶体管、阵列基板及显示设备
WO2017037564A1 (en) * 2015-08-28 2017-03-09 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor, transistor, and semiconductor device
CN106684125B (zh) * 2015-11-05 2020-05-08 群创光电股份有限公司 显示设备
JP6904094B2 (ja) * 2016-06-23 2021-07-14 三菱マテリアル株式会社 絶縁回路基板の製造方法
TWI718208B (zh) 2016-06-30 2021-02-11 日商半導體能源研究所股份有限公司 顯示裝置及其工作方法以及電子裝置
CN106024907A (zh) * 2016-07-25 2016-10-12 京东方科技集团股份有限公司 一种薄膜晶体管及其制作方法、显示基板及显示装置
KR102088420B1 (ko) * 2017-11-06 2020-04-23 한국과학기술연구원 기립 보조 장치
KR20240013863A (ko) 2017-12-07 2024-01-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 및 반도체 장치의 제작 방법
US20220230878A1 (en) * 2019-09-05 2022-07-21 Hewlett-Packard Development Company, L.P. Semiconductor composite layers
CN112530977B (zh) * 2020-11-30 2022-11-04 厦门天马微电子有限公司 一种阵列基板及其制备方法、显示面板、显示装置
JP2023149085A (ja) * 2022-03-30 2023-10-13 株式会社ジャパンディスプレイ 半導体装置の製造方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006005115A (ja) * 2004-06-17 2006-01-05 Casio Comput Co Ltd 薄膜トランジスタ及びその製造方法
JP2008533693A (ja) * 2006-02-15 2008-08-21 財団法人高知県産業振興センター 半導体素子及びその製法
WO2009034953A1 (ja) * 2007-09-10 2009-03-19 Idemitsu Kosan Co., Ltd. 薄膜トランジスタ
JP2009099944A (ja) * 2007-09-28 2009-05-07 Canon Inc 薄膜トランジスタ、その製造方法及びそれを用いた表示装置
JP2009141001A (ja) * 2007-12-04 2009-06-25 Canon Inc 酸化物半導体薄膜トランジスタ
JP2009167087A (ja) * 2007-12-17 2009-07-30 Fujifilm Corp 無機結晶性配向膜及びその製造方法、半導体デバイス
JP2009528670A (ja) * 2006-06-02 2009-08-06 財団法人高知県産業振興センター 半導体機器及びその製法

Family Cites Families (231)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4390890A (en) 1980-06-26 1983-06-28 International Business Machines Corporation Saturation-limited bipolar transistor device
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0435019A (ja) 1990-05-31 1992-02-05 Tonen Corp 薄膜トランジスター
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
WO1997006554A2 (en) 1995-08-03 1997-02-20 Philips Electronics N.V. Semiconductor device provided with transparent switching element
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH09306256A (ja) * 1996-05-14 1997-11-28 Kokusai Chodendo Sangyo Gijutsu Kenkyu Center バルク酸化物超電導体ならびにその線材及び板の作製方法
JP2000026119A (ja) 1998-07-09 2000-01-25 Hoya Corp 透明導電性酸化物薄膜を有する物品及びその製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
US6198113B1 (en) 1999-04-22 2001-03-06 Acorn Technologies, Inc. Electrostatically operated tunneling transistor
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
WO2002016679A1 (fr) 2000-08-18 2002-02-28 Tohoku Techno Arch Co., Ltd. Matiere semi-conductrice polycristalline
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP4431925B2 (ja) 2000-11-30 2010-03-17 信越半導体株式会社 発光素子の製造方法
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002356400A (ja) * 2001-03-22 2002-12-13 Canon Inc 酸化亜鉛の針状構造体の製造方法及びそれを用いた電池、光電変換装置
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4338937B2 (ja) * 2001-04-16 2009-10-07 株式会社半導体エネルギー研究所 半導体装置
US6740938B2 (en) 2001-04-16 2004-05-25 Semiconductor Energy Laboratory Co., Ltd. Transistor provided with first and second gate electrodes with channel region therebetween
JP2003029293A (ja) 2001-07-13 2003-01-29 Minolta Co Ltd 積層型表示装置及びその製造方法
JP3694737B2 (ja) 2001-07-27 2005-09-14 独立行政法人物質・材料研究機構 酸化亜鉛基ホモロガス化合物薄膜の製造法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
EP1443130B1 (en) 2001-11-05 2011-09-28 Japan Science and Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
JP4017476B2 (ja) * 2002-08-30 2007-12-05 富士通株式会社 誘電体導波管及びその製造方法
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
US20060065186A1 (en) * 2002-12-10 2006-03-30 Canon Kabushiki Kaisha Process for producing crystalline thin film
JP5072184B2 (ja) 2002-12-12 2012-11-14 株式会社半導体エネルギー研究所 成膜方法
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US20050031799A1 (en) 2003-06-25 2005-02-10 Fuji Photo Film Co., Ltd. Process for preparing radiation image storage panel
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US20060060237A1 (en) 2004-09-18 2006-03-23 Nanosolar, Inc. Formation of solar cells on foil substrates
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
EP2226847B1 (en) 2004-03-12 2017-02-08 Japan Science And Technology Agency Amorphous oxide and thin film transistor
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
TWI442456B (zh) * 2004-08-31 2014-06-21 Sophia School Corp 發光元件
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7276724B2 (en) 2005-01-20 2007-10-02 Nanosolar, Inc. Series interconnected optoelectronic device module assembly
US7732229B2 (en) 2004-09-18 2010-06-08 Nanosolar, Inc. Formation of solar cells with conductive barrier layers and foil substrates
US7838868B2 (en) 2005-01-20 2010-11-23 Nanosolar, Inc. Optoelectronic architecture having compound conducting substrate
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
CA2585190A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
RU2358355C2 (ru) 2004-11-10 2009-06-10 Кэнон Кабусики Кайся Полевой транзистор
JP5138163B2 (ja) 2004-11-10 2013-02-06 キヤノン株式会社 電界効果型トランジスタ
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
EP1810335B1 (en) 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
EP1880413B1 (en) 2005-04-14 2017-10-18 Tallinn University of Technology Method of preparing zinc oxide nanorods on a substrate by chemical spray pyrolysis
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006310186A (ja) * 2005-04-28 2006-11-09 Canon Inc 光起電力素子、該光起電力素子によって構成した色素増感型太陽電池
EP1905874B1 (en) 2005-05-31 2013-03-27 Kyocera Corporation Complex containing array of acicular crystal, method for producing the same, photoelectric conversion element, light emitting element and capacitor
JP4434080B2 (ja) * 2005-06-03 2010-03-17 トヨタ自動車株式会社 絶縁ゲート型半導体装置およびその製造方法
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
KR100729043B1 (ko) 2005-09-14 2007-06-14 삼성에스디아이 주식회사 투명 박막 트랜지스터 및 그의 제조방법
KR100658263B1 (ko) * 2005-09-29 2006-12-14 삼성전자주식회사 적층형 광전변환소자 및 그의 제조방법
EP1998373A3 (en) 2005-09-29 2012-10-31 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
JP2007121788A (ja) 2005-10-31 2007-05-17 Hitachi Displays Ltd アクティブマトリクス基板およびそれを用いた液晶表示装置
JP5129473B2 (ja) 2005-11-15 2013-01-30 富士フイルム株式会社 放射線検出器
US7745798B2 (en) 2005-11-15 2010-06-29 Fujifilm Corporation Dual-phosphor flat panel radiation detector
WO2007058329A1 (en) 2005-11-15 2007-05-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP5376750B2 (ja) 2005-11-18 2013-12-25 出光興産株式会社 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル
US7998372B2 (en) 2005-11-18 2011-08-16 Idemitsu Kosan Co., Ltd. Semiconductor thin film, method for manufacturing the same, thin film transistor, and active-matrix-driven display panel
JP4441883B2 (ja) * 2005-12-06 2010-03-31 ソニー株式会社 表示装置
KR100732849B1 (ko) 2005-12-21 2007-06-27 삼성에스디아이 주식회사 유기 발광 표시장치
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
CN100424825C (zh) 2006-02-08 2008-10-08 中国科学院半导体研究所 利用可协变衬底制备生长氧化锌薄膜材料的方法
JP5015473B2 (ja) 2006-02-15 2012-08-29 財団法人高知県産業振興センター 薄膜トランジスタアレイ及びその製法
JP4552950B2 (ja) 2006-03-15 2010-09-29 住友金属鉱山株式会社 ターゲット用酸化物焼結体、その製造方法、それを用いた透明導電膜の製造方法、及び得られる透明導電膜
JP2007250982A (ja) * 2006-03-17 2007-09-27 Canon Inc 酸化物半導体を用いた薄膜トランジスタ及び表示装置
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
JP2007279616A (ja) 2006-04-12 2007-10-25 Sony Corp 駆動基板の製造方法および駆動基板
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
US20070287221A1 (en) 2006-06-12 2007-12-13 Xerox Corporation Fabrication process for crystalline zinc oxide semiconductor layer
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
WO2007148601A1 (ja) 2006-06-19 2007-12-27 Panasonic Corporation 薄膜トランジスタおよびその製造方法ならびにそれを用いた電子機器
US7906415B2 (en) * 2006-07-28 2011-03-15 Xerox Corporation Device having zinc oxide semiconductor and indium/zinc electrode
JP5328083B2 (ja) 2006-08-01 2013-10-30 キヤノン株式会社 酸化物のエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4700665B2 (ja) 2006-09-29 2011-06-15 株式会社半導体エネルギー研究所 半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
JP5099739B2 (ja) 2006-10-12 2012-12-19 財団法人高知県産業振興センター 薄膜トランジスタ及びその製法
US7511343B2 (en) 2006-10-12 2009-03-31 Xerox Corporation Thin film transistor
US7843548B2 (en) * 2006-11-13 2010-11-30 Asml Netherlands B.V. Conduit system for a lithographic apparatus, lithographic apparatus, pump, and method for substantially reducing vibrations in a conduit system
JP5116290B2 (ja) * 2006-11-21 2013-01-09 キヤノン株式会社 薄膜トランジスタの製造方法
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
TWI478347B (zh) 2007-02-09 2015-03-21 Idemitsu Kosan Co A thin film transistor, a thin film transistor substrate, and an image display device, and an image display device, and a semiconductor device
US8436349B2 (en) 2007-02-20 2013-05-07 Canon Kabushiki Kaisha Thin-film transistor fabrication process and display device
JP2008217908A (ja) * 2007-03-05 2008-09-18 Fuji Electric Device Technology Co Ltd 磁気記録媒体およびその製造方法
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP5244331B2 (ja) * 2007-03-26 2013-07-24 出光興産株式会社 非晶質酸化物半導体薄膜、その製造方法、薄膜トランジスタの製造方法、電界効果型トランジスタ、発光装置、表示装置及びスパッタリングターゲット
JP2008276212A (ja) 2007-04-05 2008-11-13 Fujifilm Corp 有機電界発光表示装置
JP5197058B2 (ja) 2007-04-09 2013-05-15 キヤノン株式会社 発光装置とその作製方法
WO2008126879A1 (en) * 2007-04-09 2008-10-23 Canon Kabushiki Kaisha Light-emitting apparatus and production method thereof
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
WO2008136505A1 (ja) * 2007-05-08 2008-11-13 Idemitsu Kosan Co., Ltd. 半導体デバイス及び薄膜トランジスタ、並びに、それらの製造方法
JP5261979B2 (ja) 2007-05-16 2013-08-14 凸版印刷株式会社 画像表示装置
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
WO2008149873A1 (en) 2007-05-31 2008-12-11 Canon Kabushiki Kaisha Manufacturing method of thin film transistor using oxide semiconductor
US7935964B2 (en) 2007-06-19 2011-05-03 Samsung Electronics Co., Ltd. Oxide semiconductors and thin film transistors comprising the same
WO2008156312A2 (en) 2007-06-19 2008-12-24 Samsung Electronics Co., Ltd. Oxide semiconductors and thin film transistors comprising the same
KR100884883B1 (ko) * 2007-06-26 2009-02-23 광주과학기술원 아연산화물 반도체 및 이를 제조하기 위한 방법
US8354674B2 (en) 2007-06-29 2013-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer
KR20090002841A (ko) * 2007-07-04 2009-01-09 삼성전자주식회사 산화물 반도체, 이를 포함하는 박막 트랜지스터 및 그 제조방법
JP4537434B2 (ja) 2007-08-31 2010-09-01 株式会社日立製作所 酸化亜鉛薄膜、及びそれを用いた透明導電膜、及び表示素子
US7795677B2 (en) * 2007-09-05 2010-09-14 International Business Machines Corporation Nanowire field-effect transistors
US20090065804A1 (en) * 2007-09-10 2009-03-12 International Business Machines Corporation Bipolar transistor with low resistance base contact and method of making the same
JP2009099847A (ja) * 2007-10-18 2009-05-07 Canon Inc 薄膜トランジスタとその製造方法及び表示装置
US7914908B2 (en) * 2007-11-02 2011-03-29 Global Oled Technology Llc Organic electroluminescent device having an azatriphenylene derivative
JP2009130229A (ja) 2007-11-27 2009-06-11 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
KR101270174B1 (ko) 2007-12-03 2013-05-31 삼성전자주식회사 산화물 반도체 박막 트랜지스터의 제조방법
JP5388099B2 (ja) 2007-12-28 2014-01-15 国立大学法人大阪大学 コアシェル型量子ドット蛍光微粒子
JP2009164161A (ja) * 2007-12-28 2009-07-23 Panasonic Corp 電界効果トランジスタ
JP5213458B2 (ja) * 2008-01-08 2013-06-19 キヤノン株式会社 アモルファス酸化物及び電界効果型トランジスタ
WO2009092082A2 (en) * 2008-01-18 2009-07-23 Porex Surgical, Inc. Composite implants and methods of making and using the same
WO2009093625A1 (ja) 2008-01-23 2009-07-30 Idemitsu Kosan Co., Ltd. 電界効果型トランジスタ及びその製造方法、それを用いた表示装置、並びに半導体装置
KR100963003B1 (ko) * 2008-02-05 2010-06-10 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
JP5540517B2 (ja) 2008-02-22 2014-07-02 凸版印刷株式会社 画像表示装置
KR100870838B1 (ko) 2008-03-04 2008-11-28 한국철강 주식회사 투명전극이 코팅된 기판의 수분 제거방법
JP4555358B2 (ja) 2008-03-24 2010-09-29 富士フイルム株式会社 薄膜電界効果型トランジスタおよび表示装置
KR100941850B1 (ko) 2008-04-03 2010-02-11 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
JP2009265271A (ja) 2008-04-23 2009-11-12 Nippon Shokubai Co Ltd 電気光学表示装置
KR101461127B1 (ko) 2008-05-13 2014-11-14 삼성디스플레이 주식회사 반도체 장치 및 이의 제조 방법
US9041202B2 (en) 2008-05-16 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
KR100963026B1 (ko) 2008-06-30 2010-06-10 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
KR100963027B1 (ko) 2008-06-30 2010-06-10 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
US7791149B2 (en) * 2008-07-10 2010-09-07 Qimonda Ag Integrated circuit including a dielectric layer
KR100975204B1 (ko) 2008-08-04 2010-08-10 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
JP5345456B2 (ja) 2008-08-14 2013-11-20 富士フイルム株式会社 薄膜電界効果型トランジスタ
US8129718B2 (en) 2008-08-28 2012-03-06 Canon Kabushiki Kaisha Amorphous oxide semiconductor and thin film transistor using the same
US9082857B2 (en) 2008-09-01 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising an oxide semiconductor layer
KR101829673B1 (ko) 2008-09-12 2018-02-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
WO2010029866A1 (en) 2008-09-12 2010-03-18 Semiconductor Energy Laboratory Co., Ltd. Display device
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
WO2010032629A1 (en) 2008-09-19 2010-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101999970B1 (ko) 2008-09-19 2019-07-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US20100078727A1 (en) * 2008-10-01 2010-04-01 Min Byoung W eFuse and Resistor Structures and Method for Forming Same in Active Region
KR102133478B1 (ko) 2008-10-03 2020-07-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
EP2172977A1 (en) 2008-10-03 2010-04-07 Semiconductor Energy Laboratory Co., Ltd. Display device
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP5361651B2 (ja) 2008-10-22 2013-12-04 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8741702B2 (en) 2008-10-24 2014-06-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP5616012B2 (ja) 2008-10-24 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101667909B1 (ko) 2008-10-24 2016-10-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
WO2010047288A1 (en) 2008-10-24 2010-04-29 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductordevice
EP2180518B1 (en) 2008-10-24 2018-04-25 Semiconductor Energy Laboratory Co, Ltd. Method for manufacturing semiconductor device
KR20130138352A (ko) 2008-11-07 2013-12-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP2010153802A (ja) 2008-11-20 2010-07-08 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
JP5606682B2 (ja) 2009-01-29 2014-10-15 富士フイルム株式会社 薄膜トランジスタ、多結晶酸化物半導体薄膜の製造方法、及び薄膜トランジスタの製造方法
US8367486B2 (en) 2009-02-05 2013-02-05 Semiconductor Energy Laboratory Co., Ltd. Transistor and method for manufacturing the transistor
JP4752927B2 (ja) 2009-02-09 2011-08-17 ソニー株式会社 薄膜トランジスタおよび表示装置
US8247276B2 (en) * 2009-02-20 2012-08-21 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor, method for manufacturing the same, and semiconductor device
US20100244017A1 (en) * 2009-03-31 2010-09-30 Randy Hoffman Thin-film transistor (tft) with an extended oxide channel
TWI397184B (zh) * 2009-04-29 2013-05-21 Ind Tech Res Inst 氧化物半導體薄膜電晶體
JP5564331B2 (ja) 2009-05-29 2014-07-30 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4571221B1 (ja) 2009-06-22 2010-10-27 富士フイルム株式会社 Igzo系酸化物材料及びigzo系酸化物材料の製造方法
JP4415062B1 (ja) 2009-06-22 2010-02-17 富士フイルム株式会社 薄膜トランジスタ及び薄膜トランジスタの製造方法
KR101638978B1 (ko) * 2009-07-24 2016-07-13 삼성전자주식회사 박막 트랜지스터 및 그 제조방법
JP5796760B2 (ja) 2009-07-29 2015-10-21 Nltテクノロジー株式会社 トランジスタ回路
EP2284891B1 (en) 2009-08-07 2019-07-24 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device and manufacturing method thereof
TWI596741B (zh) 2009-08-07 2017-08-21 半導體能源研究所股份有限公司 半導體裝置和其製造方法
KR101506124B1 (ko) 2009-09-04 2015-03-25 가부시끼가이샤 도시바 박막 트랜지스터 및 그 제조 방법
KR101823852B1 (ko) 2009-09-16 2018-03-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 트랜지스터 및 표시 장치
WO2011033915A1 (en) 2009-09-16 2011-03-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR102054650B1 (ko) * 2009-09-24 2019-12-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막 및 반도체 장치
SG178056A1 (en) 2009-10-08 2012-03-29 Semiconductor Energy Lab Oxide semiconductor layer and semiconductor device
KR101969253B1 (ko) 2009-10-08 2019-04-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101629194B1 (ko) 2009-10-30 2016-06-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 논리 회로 및 반도체 장치
KR101097322B1 (ko) * 2009-12-15 2011-12-23 삼성모바일디스플레이주식회사 산화물 반도체 박막 트랜지스터, 그 제조방법 및 산화물 반도체 박막 트랜지스터를 구비한 유기전계 발광소자
JP2011138934A (ja) 2009-12-28 2011-07-14 Sony Corp 薄膜トランジスタ、表示装置および電子機器
JP2011187506A (ja) 2010-03-04 2011-09-22 Sony Corp 薄膜トランジスタおよびその製造方法、並びに表示装置
US8346799B1 (en) * 2010-04-23 2013-01-01 A9.Com, Inc. Recent content rank adjustment with inverted decay
JP2012160679A (ja) 2011-02-03 2012-08-23 Sony Corp 薄膜トランジスタ、表示装置および電子機器

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006005115A (ja) * 2004-06-17 2006-01-05 Casio Comput Co Ltd 薄膜トランジスタ及びその製造方法
JP2008533693A (ja) * 2006-02-15 2008-08-21 財団法人高知県産業振興センター 半導体素子及びその製法
JP2009528670A (ja) * 2006-06-02 2009-08-06 財団法人高知県産業振興センター 半導体機器及びその製法
WO2009034953A1 (ja) * 2007-09-10 2009-03-19 Idemitsu Kosan Co., Ltd. 薄膜トランジスタ
JP2009099944A (ja) * 2007-09-28 2009-05-07 Canon Inc 薄膜トランジスタ、その製造方法及びそれを用いた表示装置
JP2009141001A (ja) * 2007-12-04 2009-06-25 Canon Inc 酸化物半導体薄膜トランジスタ
JP2009167087A (ja) * 2007-12-17 2009-07-30 Fujifilm Corp 無機結晶性配向膜及びその製造方法、半導体デバイス

Also Published As

Publication number Publication date
JP2023115079A (ja) 2023-08-18
KR102321565B1 (ko) 2021-11-05
JP7577793B2 (ja) 2024-11-05
TWI639238B (zh) 2018-10-21
JP2020025113A (ja) 2020-02-13
JP2018139297A (ja) 2018-09-06
TW201909433A (zh) 2019-03-01
JP2017022400A (ja) 2017-01-26
JP5687870B2 (ja) 2015-03-25
KR20140129386A (ko) 2014-11-06
KR101810383B1 (ko) 2017-12-19
US9853167B2 (en) 2017-12-26
KR101608923B1 (ko) 2016-04-04
KR20120079838A (ko) 2012-07-13
JP7297965B2 (ja) 2023-06-26
TW201515232A (zh) 2015-04-16
KR102054650B1 (ko) 2019-12-11
KR101914026B1 (ko) 2018-11-01
US20110068335A1 (en) 2011-03-24
TWI545770B (zh) 2016-08-11
US20130299827A1 (en) 2013-11-14
TW201631784A (zh) 2016-09-01
KR20190137959A (ko) 2019-12-11
JP7048552B2 (ja) 2022-04-05
TWI508287B (zh) 2015-11-11
US20160218226A1 (en) 2016-07-28
US9318617B2 (en) 2016-04-19
KR101693544B1 (ko) 2017-01-06
KR20210132206A (ko) 2021-11-03
KR20170139683A (ko) 2017-12-19
US20180122958A1 (en) 2018-05-03
US20150104901A1 (en) 2015-04-16
US9214563B2 (en) 2015-12-15
TW201126717A (en) 2011-08-01
JP2011091375A (ja) 2011-05-06
KR102180761B1 (ko) 2020-11-19
US10418491B2 (en) 2019-09-17
JP6607990B2 (ja) 2019-11-20
TW201807827A (zh) 2018-03-01
KR20220127372A (ko) 2022-09-19
KR20200133002A (ko) 2020-11-25
JP6009591B2 (ja) 2016-10-19
JP2022082632A (ja) 2022-06-02
US8492758B2 (en) 2013-07-23
KR20160036068A (ko) 2016-04-01
TW202109900A (zh) 2021-03-01
KR102443297B1 (ko) 2022-09-15
WO2011036999A1 (en) 2011-03-31
TWI600167B (zh) 2017-09-21
TWI699896B (zh) 2020-07-21
KR20180118811A (ko) 2018-10-31
TWI771708B (zh) 2022-07-21

Similar Documents

Publication Publication Date Title
JP7297965B2 (ja) 表示装置
JP7401492B2 (ja) 表示装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160216

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160223

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160302

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160823

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160914

R150 Certificate of patent or registration of utility model

Ref document number: 6009591

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250