JP2014060184A - Method of forming low temperature polysilicon film and method of manufacturing thin film transistor - Google Patents
Method of forming low temperature polysilicon film and method of manufacturing thin film transistor Download PDFInfo
- Publication number
- JP2014060184A JP2014060184A JP2012202597A JP2012202597A JP2014060184A JP 2014060184 A JP2014060184 A JP 2014060184A JP 2012202597 A JP2012202597 A JP 2012202597A JP 2012202597 A JP2012202597 A JP 2012202597A JP 2014060184 A JP2014060184 A JP 2014060184A
- Authority
- JP
- Japan
- Prior art keywords
- film
- amorphous silicon
- channel region
- forming
- polysilicon film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000010408 film Substances 0.000 title claims abstract description 170
- 229910021420 polycrystalline silicon Inorganic materials 0.000 title claims abstract description 55
- 229920005591 polysilicon Polymers 0.000 title claims abstract description 54
- 238000000034 method Methods 0.000 title claims abstract description 32
- 239000010409 thin film Substances 0.000 title claims abstract description 14
- 238000004519 manufacturing process Methods 0.000 title abstract description 9
- 229910021417 amorphous silicon Inorganic materials 0.000 claims abstract description 79
- 239000000758 substrate Substances 0.000 claims abstract description 26
- 230000001678 irradiating effect Effects 0.000 claims description 9
- 238000000059 patterning Methods 0.000 claims description 9
- 238000007711 solidification Methods 0.000 abstract description 10
- 230000008023 solidification Effects 0.000 abstract description 10
- 239000000969 carrier Substances 0.000 abstract description 5
- 230000015572 biosynthetic process Effects 0.000 abstract description 4
- 230000004927 fusion Effects 0.000 abstract description 2
- 239000012212 insulator Substances 0.000 abstract 1
- 239000013078 crystal Substances 0.000 description 29
- 239000010410 layer Substances 0.000 description 10
- 238000005224 laser annealing Methods 0.000 description 9
- 238000000137 annealing Methods 0.000 description 6
- 238000001816 cooling Methods 0.000 description 5
- 238000013461 design Methods 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 229920001621 AMOLED Polymers 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000002109 crystal growth method Methods 0.000 description 1
- 238000002425 crystallisation Methods 0.000 description 1
- 230000008025 crystallization Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Thin Film Transistor (AREA)
- Recrystallisation Techniques (AREA)
Abstract
Description
本発明は、アモルファスシリコン膜(以下、a−Si膜という)にレーザ光を照射してアニールすることにより、a−Siを多結晶シリコン(以下、ポリシリコンという)に結晶化させる低温ポリシリコン膜の形成方法及び薄膜トランジスタの製造方法に関する。 The present invention relates to a low-temperature polysilicon film that crystallizes a-Si into polycrystalline silicon (hereinafter referred to as polysilicon) by irradiating an amorphous silicon film (hereinafter referred to as a-Si film) with laser light and annealing. And a method for manufacturing a thin film transistor.
低温ポリシリコン薄膜トランジスタは、一旦、チャネル領域にa−Si:H膜を形成し、その後、このa−Si:H膜にYAGレーザ又はエキシマレーザ等のレーザ光を照射してレーザアニールすることにより、極短時間での溶融凝固の相転移により、a−Si:H膜をポリシリコン膜に結晶化させる低温ポリシリコンプロセスにより、製造されている。このa−Si膜をレーザ光の照射によりアニールしてポリシリコン膜に結晶化させる結晶成長方法として、ELA(excimer laser annealing)法と、SLS(sequential lateral solidification)法とがある。ELA方式では、低エネルギのレーザ光をa−Si膜に複数回(20回程度)照射して、均一に結晶成長させる。一方、SLS方式では、高いエネルギのレーザ光を1回照射して、一方向に長い結晶を形成する。このように、SLS方式では、一方向に結晶粒が延びた結晶組織を得ることができるため、この方向にチャネル電流を流すことにより、電子移動のための障害となる結晶粒界が少ない経路でチャネル電流を流すことができ、電子移動度を速くすることができ、トランジスタの高速化及び高性能化が可能となる。このためには、結晶粒の成長方向を制御する必要がある。 The low-temperature polysilicon thin film transistor once forms an a-Si: H film in the channel region, and then irradiates the a-Si: H film with a laser beam such as a YAG laser or an excimer laser to perform laser annealing. It is manufactured by a low-temperature polysilicon process in which an a-Si: H film is crystallized into a polysilicon film by a phase transition of melt solidification in an extremely short time. As a crystal growth method in which the a-Si film is annealed by laser light irradiation and crystallized into a polysilicon film, there are an ELA (excimer laser annealing) method and an SLS (sequential lateral solidification) method. In the ELA method, a-Si film is irradiated a plurality of times (about 20 times) with a low energy laser beam to uniformly grow crystals. On the other hand, in the SLS method, a high-energy laser beam is irradiated once to form a crystal that is long in one direction. As described above, in the SLS method, a crystal structure in which crystal grains extend in one direction can be obtained. Therefore, by passing a channel current in this direction, a path with few crystal grain boundaries that become an obstacle for electron movement can be obtained. Channel current can flow, electron mobility can be increased, and the speed and performance of the transistor can be increased. For this purpose, it is necessary to control the growth direction of the crystal grains.
そこで、本願出願人は、結晶粒の成長方向が一定の方向に揃った低温ポリシリコン膜を得る方法を既に提案した(特許文献1)。この方法においては、先ず、マスクを介して、マイクロレンズによりレーザ光をアモルファスシリコン膜に照射することにより、マスクの透過領域を透過したレーザ光を前記アモルファスシリコン膜に照射して、ポリシリコン領域を形成し、次いで、前記マスクを使用しないでマイクロレンズによりレーザ光をアモルファスシリコン膜に照射することにより、前記ポリシリコン領域を結晶の核として残部のアモルファスシリコン膜を多結晶化する。これにより、最初のポリシリコン領域を結晶の核として、結晶化が進行し、結晶粒の主たる成長方向が揃った低温ポリシリコン膜が得られる。また、特許文献1に記載の他の方法は、レーザ光の照射条件を、前記マスクの遮光領域に対応するアモルファスシリコン膜の部分が溶融して多結晶化するに十分なものとし、多結晶化に際し、前記アモルファスシリコン膜における前記遮光領域に対応する部分と前記透過領域に対応する部分とで温度差が存在するようにするものである。この方法でも、結晶粒の主たる成長方向が揃った低温ポリシリコン膜が得られる。
Therefore, the applicant of the present application has already proposed a method for obtaining a low-temperature polysilicon film in which the growth direction of crystal grains is aligned in a certain direction (Patent Document 1). In this method, first, an amorphous silicon film is irradiated with laser light through a mask by a microlens, so that the amorphous silicon film is irradiated with laser light that has passed through the transmission region of the mask to Then, the amorphous silicon film is irradiated with laser light by a microlens without using the mask, so that the remaining amorphous silicon film is polycrystallized using the polysilicon region as a crystal nucleus. As a result, crystallization proceeds using the first polysilicon region as a crystal nucleus, and a low-temperature polysilicon film in which the main growth direction of crystal grains is aligned is obtained. In another method described in
しかしながら、上述の従来の低温ポリシリコン膜の形成方法は、チャネル領域が、湾曲している等の理由により、複雑な平面形状を有している場合、電極間のキャリアの移動方向と、結晶粒の成長方向とが一致するように、結晶の成長を制御することが、煩雑であるという問題点がある。 However, in the conventional low-temperature polysilicon film forming method described above, when the channel region has a complicated planar shape, for example, because the channel region is curved, the carrier moving direction between the electrodes and the crystal grains There is a problem that it is complicated to control the growth of the crystal so that the growth direction coincides.
本発明はかかる問題点に鑑みてなされたものであって、チャネル領域の平面形状が複雑であっても、結晶粒の成長方向をキャリアの移動方向に応じて所望の方向に伸ばすことができ、高速動作のチャネル領域を任意の位置に形成することができる低温ポリシリコン膜の形成方法及び薄膜トランジスタの製造方法を提供することを目的とする。 The present invention has been made in view of such problems, and even if the planar shape of the channel region is complicated, the growth direction of crystal grains can be extended in a desired direction according to the moving direction of carriers, It is an object of the present invention to provide a method for forming a low-temperature polysilicon film and a method for manufacturing a thin film transistor capable of forming a channel region for high-speed operation at an arbitrary position.
本発明に係る低温ポリシリコン膜の形成方法は、基板上にアモルファスシリコン膜を形成する工程と、このアモルファスシリコン膜を所定のアイランド形状の複数個のパターンにパターニングする工程と、前記1又は複数個のパターンを包絡する領域にレーザ光を照射して前記アモルファスシリコン膜をポリシリコン膜に結晶化させる工程と、前記ポリシリコン膜に対して電極を形成する工程と、を有することを特徴とする。 The method for forming a low-temperature polysilicon film according to the present invention includes a step of forming an amorphous silicon film on a substrate, a step of patterning the amorphous silicon film into a plurality of patterns having a predetermined island shape, And a step of crystallizing the amorphous silicon film into a polysilicon film by irradiating a region enveloping the pattern with laser light, and a step of forming an electrode on the polysilicon film.
本発明に係る薄膜トランジスタの製造方法は、基板上に絶縁膜を形成する工程と、前記絶縁膜上にゲート電極をパターン形成する工程と、前記ゲート電極上にゲート絶縁膜を形成する工程と、全面にアモルファスシリコン膜を形成する工程と、前記アモルファスシリコン膜をパターニングして前記ゲート絶縁膜を挟んで前記ゲート電極と対向する領域に所定のチャネル領域の形状の複数個のアイランドパターンを形成する工程と、前記1又は複数個のパターンを包含する領域にレーザ光を照射して前記アモルファスシリコン膜をポリシリコン膜に結晶化させる工程と、前記ポリシリコン膜に対してソースドレイン電極を形成する工程と、を有することを特徴とする。 A method of manufacturing a thin film transistor according to the present invention includes a step of forming an insulating film on a substrate, a step of patterning a gate electrode on the insulating film, a step of forming a gate insulating film on the gate electrode, Forming an amorphous silicon film, and patterning the amorphous silicon film to form a plurality of island patterns having a predetermined channel region shape in a region facing the gate electrode with the gate insulating film interposed therebetween, Irradiating a region including the one or a plurality of patterns with laser light to crystallize the amorphous silicon film into a polysilicon film; and forming a source / drain electrode on the polysilicon film; It is characterized by having.
本発明によれば、チャネル領域等の所定の形状にアモルファスシリコン膜を形成しておき、その後、SLS法により、このチャネル領域上にレーザ光を照射して、アモファスシリコン膜を一旦溶融させる。その後、このチャネル領域の形状の溶融領域が、その下層の膜への熱伝達により冷却されるが、このとき、先ず、チャネル領域の縁部から冷却が開始され、チャネル領域の中心部に向けて冷却が進行する。このため、チャネル領域の形状のアモルファスシリコン膜が溶融凝固した後、形成されるポリシリコン膜は、結晶粒が、チャネル領域の中心部から縁部に向かって長く延びる形状になる。このため、キャリアが流れる方向に結晶粒が延びる結晶組織のチャネル領域が形成され、キャリアの移動経路に結晶粒界は少なく、キャリアの移動度が高いものとなる。従って、本発明により、トランジスタの駆動の高速化及び低消費電力化が可能となる。また、チャネル領域等の所望の形状のアモルファスシリコン膜を形成するだけで、その結晶粒の成長方向を制御することができるので、トランジスタの設計が容易になる。 According to the present invention, an amorphous silicon film is formed in a predetermined shape such as a channel region, and then the amorphous silicon film is once melted by irradiating the channel region with laser light by the SLS method. Thereafter, the molten region in the shape of the channel region is cooled by heat transfer to the lower layer film. At this time, first, cooling is started from the edge of the channel region toward the center of the channel region. Cooling proceeds. For this reason, after the amorphous silicon film in the shape of the channel region is melted and solidified, the formed polysilicon film has a shape in which crystal grains extend from the center of the channel region toward the edge. For this reason, a channel region of a crystal structure in which crystal grains extend in the direction in which carriers flow is formed, and there are few crystal grain boundaries in the carrier movement path, and the carrier mobility is high. Therefore, according to the present invention, it is possible to increase the driving speed and reduce the power consumption of the transistor. Further, since the growth direction of the crystal grains can be controlled only by forming an amorphous silicon film having a desired shape such as a channel region, the transistor design is facilitated.
以下、本発明の実施形態について、添付の図面を参照して具体的に説明する。図1は、本発明の実施形態に係る低温ポリシリコン膜の形成方法を示す平面図であり、この低温ポリシリコン膜を薄膜トランジスタのチャネル領域の形成に適用したものである。なお、図1の右図は、基板1上の領域2を拡大して示すものである。ガラス基板等の基板1上に、SiO2膜等の絶縁膜を全面に形成し、この絶縁膜(図示せず)上に、アモルファスシリコン膜を全面に形成する。そして、レジスト膜を全面にコーティングした後、このレジスト膜に対し、露光及び現像により、チャネル領域に対応するパターンを形成し、その後、このレジストパターンをマスクとして、アモルファスシリコン膜をエッチング除去することにより、アモルファスシリコン膜をチャネル領域の形状にパターニングする。これにより、基板1上の所定の位置に、複数個のアモルファスシリコン膜3a、3bが、チャネル領域を配置すべき位置に点在するように、そのチャネル領域の形状を有するアイランドパターンとして、形成される。
Hereinafter, embodiments of the present invention will be specifically described with reference to the accompanying drawings. FIG. 1 is a plan view showing a method for forming a low-temperature polysilicon film according to an embodiment of the present invention. This low-temperature polysilicon film is applied to formation of a channel region of a thin film transistor. The right view of FIG. 1 shows the
このアモルファスシリコン膜3a、3bは、例えば、図1に示すように、U字形をなす。これは、図4にて後述するように、後工程において、ソース電極15が直線状に形成され、このソース電極15をその両側から取り囲むようにドレイン電極14が形成される予定であるために、このソース電極15とドレイン電極14とが対向する領域として、チャネル領域は、U字形に形成されるからである。
The
このアモルファスシリコン膜3a、3bをチャネル形状に形成した後、図2に示すように、1個又は複数個のアモルファスシリコン膜3a、3bを包含する領域4に、レーザ光を照射する。このレーザ光は、SLS方式による高エネルギのものであり、例えば、エキシマレーザ光である。このアモルファスシリコン膜3a、3bを含む矩形の領域4の全体に、レーザ光を照射する。そうすると、アモルファスシリコン膜3a、3bは高エネルギのレーザ光の照射を受け、そのレーザ光のエネルギを吸収して温度が上昇し、溶融するが、その下層の絶縁膜は、レーザ光の照射を受けてもレーザ光のエネルギを吸収しないので、温度が上昇することはない。
After the
このように、絶縁膜は、アモルファスシリコン膜3a、3bの下層の部分はもとより、露出している部分もレーザ光のエネルギを吸収しないので、殆ど、温度が上昇しない。主として、アモルファスシリコン膜3a、3bのみが、レーザ光の照射を受けて温度が上昇し、一旦溶融する。その後、例えば、約20nsの間に、この溶融シリコンが冷却されて凝固するが、このとき、U字形のチャネル領域の縁部から冷却が開始して凝固が開始し、U字形の中心部の凝固が最後まで残る。即ち、U字形のチャネル領域の中心部は、溶融部が凝固する際に、凝固が完了する最後まで溶け残る部分である。これにより、図3に示すように、結晶粒が前記中心部から縁部に向かうように長く延びて形成されたポリシリコン膜13a、13bが形成される。
As described above, the insulating film absorbs the energy of the laser beam not only in the lower layer portions of the
その後、図4に示すように、このポリシリコン膜13a、13bをチャネル領域として、直線状に延びるソース電極15と、このソース電極15の両側を取り囲むドレイン電極14とを、これらのソース電極15とドレイン電極14とが対向する領域が、ポリシリコン膜13a、13bの形成領域に整合するようにして、形成する。そして、これらのソース電極15,ドレイン電極14及びチャネル領域(ポリシリコン膜13a、13b)の上に、ゲート絶縁膜(図示せず)を形成し、このゲート絶縁膜の上に、ゲート電極16を形成する。
Thereafter, as shown in FIG. 4, the
次に、レーザ光の照射によるアニーリング装置の一例について説明する。図6はマイクロレンズアレイにより、レーザ光を基板1上に照射して、アモルファスシリコン膜をアニールする装置を示す図である。このマイクロレンズを使用したレーザアニール装置は、光源21から出射されたレーザ光を、レンズ群22により平行ビームに整形し、多数のマイクロレンズ27からなるマイクロレンズアレイ25を介して基板1に照射する。レーザ光源21は、例えば、波長が308nm又は353nmのレーザ光を例えば50Hzの繰り返し周期で放射するエキシマレーザである。マイクロレンズアレイ25は、透明基板に多数のマイクロレンズ27が配置されたものであり、この透明基板の上面にはマイクロレンズ27に対応して迷光を遮断するための遮光膜26が形成されていて、この遮光膜26を通過したレーザ光を、マイクロレンズ27により、基板1に設定された薄膜トランジスタのチャネル領域の形成予定領域に集光させるものである。このマイクロレンズアレイ25の上方には、マスク23が配置されており、このマスク23に設けられた遮光膜24の開口部を介して、レーザ光が基板1上の領域4に照射される。従って、マスク23の遮光膜24の開口部は、基板1上のチャネル領域(アモルファスシリコン膜3a、3b)を包含する領域4に対応する大きさ及び位置に形成されている。
Next, an example of an annealing apparatus using laser light irradiation will be described. FIG. 6 is a view showing an apparatus for irradiating an amorphous silicon film by irradiating the
次に、上述のごとく構成された低温ポリシリコン膜の形成方法及び薄膜トランジスタの製造方法の動作について説明する。先ず、図1に示すように、基板1上に絶縁膜(図示せず)を形成し、その上に、アモルファスシリコン膜を形成する。そして、このアモルファスシリコン膜に対し、所定のチャネル領域の形状にレジストパターンを形成し、このレジストパターンをマスクとして、アモルファスシリコン膜をエッチングして、図1に示すように、チャネル領域の形状を有するアモルファスシリコン膜3a、3bを形成する。
Next, the operation of the method for forming a low-temperature polysilicon film and the method for manufacturing a thin film transistor configured as described above will be described. First, as shown in FIG. 1, an insulating film (not shown) is formed on the
具体的には、図7に示すような薄膜トランジスタの製造に本発明が適用される。図7は、一例として、AMOLED(Active-Matrix Organic Light-Emitting Diode:アクティブマトリックス有機LED)の一般的なパネル構造のおけるトランジスタを示す断面図である。この図7は、図4に示すトランジスタのソース電極15とドレイン電極14の長手方向に垂直の方向の断面図である。基板1としてのガラス基板上に、絶縁膜としてのバッファ層31を形成し、このバッファ層31の上に、アモルファスシリコン膜を形成し、後述するようにして、このアモルファスシリコン膜をパターニングして、チャネル領域の形状を得る。そして、後述するようにして、このパターニングされたアモルファスシリコン膜にレーザ光を照射してアニールし、このアモルファスシリコン膜を結晶化して、ポリシリコン膜13a(13b)を形成する。その後、絶縁膜33の下層部分を全面に形成し、この絶縁膜下層部分上にゲート電極16をパターン形成する。この絶縁膜33の下層部分は、ゲート絶縁膜となる部分である。その後、絶縁膜33の上層部分(層間絶縁膜)を全面に形成し、絶縁膜33にコンタクトホールを形成し、ポリシリコン膜13a(13b)に接続するソース電極15及びドレイン電極14を形成する。その後、全面にパッシベーション膜としての絶縁膜38を形成し、この絶縁膜38の上に、配線層39a、39bを形成する。配線層39a、39bは、絶縁膜38に形成したコンタクトホールを介してドレイン電極14に接続される。符号40は絶縁膜38上に形成される有機ELの色素子を分離するスペーサである。図7において、ソース電極15が中央に配置され、その両側にソース電極14が配置され、ソース電極15と、その両側のドレイン電極14との間に、夫々、ポリシリコン膜13a(13b)が配置されている。これは、図4に示すように、U字形のポリシリコン膜13a,13bと、U字形のドレイン電極14と、その中央の直線状のソース電極15とが配置されている状態を、ソースドレイン電極の長手方向に垂直の方向に断面をみているからであり、図7において、2個のポリシリコン膜13a(13b)と2個のドレイン領域14とは、夫々、紙面の奥又は手前で、共通に接続されている。
Specifically, the present invention is applied to the manufacture of a thin film transistor as shown in FIG. FIG. 7 is a cross-sectional view showing a transistor in a general panel structure of an AMOLED (Active-Matrix Organic Light-Emitting Diode) as an example. FIG. 7 is a cross-sectional view in the direction perpendicular to the longitudinal direction of the
次に、アモルファスシリコン膜に対するレーザアニーリングについて詳細に説明する。図6に示すマイクロレンズアレイを使用したレーザアニール装置を使用して、1又は複数個のアモルファスシリコン膜3a、3b毎に、これらのアモルファスシリコン膜3a、3bを包含する領域4にレーザ光を照射する。このレーザ光のエネルギの強度は、1回のレーザ光の照射で、各アモルファスシリコン膜3a、3bを溶融させることができる程度のものであり、所謂SLS方式のアニール処理を行う。このアニール処理においては、アモルファスシリコン膜3a、3bのみが、実質的にレーザ光のエネルギを吸収し、その下層の絶縁膜及びガラス基板1はレーザ光を吸収しない。よって、図5(a)に示すように、例えば、アモルファスシリコン膜3bの長手方向に垂直の方向について、温度分布をみると、図5(b)に示すように、アモルファスシリコン膜3bのみが昇温して、基板1及び絶縁膜は昇温せず、基板1及び絶縁膜の温度はレーザ光の照射前と変わらず、約30℃であり、アモルファスシリコン膜3bのみが約2000℃と高温になる温度パターンが得られる。従って、アモルファスシリコン膜3bの部分は溶融する。但し、この図5(b)に示すように、この温度パターンは、アモルファスシリコン膜3bの幅方向の中心部と、縁部とで対比した場合、アモルファスシリコン膜3bの中心部ではレーザ光の投入エネルギに対応して2000℃という高温となっているが、アモルファスシリコン膜3bの縁部では、比較的低温となっており、基板1及び絶縁膜の温度(約30℃)から、アモルファスシリコン膜3bの中心部の2000℃まで、温度勾配が形成されている。このため、レーザ光の照射が停止して、溶融部が冷却された場合、溶融部の熱は、下層の絶縁膜及び基板1に流れて冷却されるが、この冷却期間の20nsの間に、チャネル領域の縁部から冷却が開始されて進行し、チャネル領域の縁部から凝固が開始されて、この凝固が、チャネル領域の縁部から、チャネル領域の中心部(アモルファスシリコン膜3a、3bであった領域の中心部)まで進行する。従って、図3に示すように、溶融部の凝固が、チャネル領域の縁部からその中心部に向かって進行するため、チャネル領域の縁部から中心部に向かって延びるように結晶粒が成長する。最終的に、チャネル領域の中心部が凝固して、凝固過程が終了する。これにより、チャネル領域の幅方向(長手方向に垂直の方向)に結晶粒が延びるポリシリコン膜13a、13bが形成される。
Next, laser annealing for the amorphous silicon film will be described in detail. Using the laser annealing apparatus using the microlens array shown in FIG. 6, the
その後、図4に示すようにして、直線状のソース電極15と、このソース電極15を取り囲むような形状のドレイン電極14とを、ソース電極15とドレイン電極14との間の領域がポリシリコン膜13a、13bに整合するように、形成する。更に、このソース電極15,ドレイン電極14及びポリシリコン膜13a、13bの上に、ゲート絶縁膜を形成した後、ゲート電極16を形成する。これにより、キャリアが流れる方向に結晶粒界が延びたチャネル領域を有する薄膜トランジスタを得ることができる。
Thereafter, as shown in FIG. 4, the
このような結晶組織のポリシリコン膜13a、13bをチャネル領域とするトランジスタは、チャネル領域のキャリアの移動域において通過すべき結晶粒界が少なく、キャリアの移動度が速い。このため、高速動作のトランジスタを得ることができる。また、キャリアが通過する結晶粒界が少ないため、電流の易導度が高く、低抵抗であるため、低消費電力化が可能である。
A transistor having the
従来の低温ポリシリコン膜の形成方法は、先ず、アモルファスシリコン膜を形成した後、エキシマレーザ光の照射により、このアモルファスシリコン膜を一旦溶融させた後、凝固させることにより、ポリシリコン膜を形成し、その後、このポリシリコン膜をエッチングして、所定形状のチャネル領域を形成していた。このため、レーザアニール時の結晶成長方向の制御が煩雑であった。しかし、本発明においては、アモルファスシリコン膜を形成した後、このアモルファスシリコン膜をパターニングして、チャネル領域の形状にしておき、その後、このパターニングされたアモルファスシリコン膜を包含する領域にレーザ光を照射して、ポリシリコン膜に結晶化する。 A conventional method for forming a low-temperature polysilicon film is to first form an amorphous silicon film, and then melt the amorphous silicon film once by excimer laser light irradiation, and then solidify to form a polysilicon film. Thereafter, the polysilicon film is etched to form a channel region having a predetermined shape. For this reason, control of the crystal growth direction at the time of laser annealing was complicated. However, in the present invention, after an amorphous silicon film is formed, the amorphous silicon film is patterned to form a channel region, and then the region including the patterned amorphous silicon film is irradiated with laser light. Then, it is crystallized into a polysilicon film.
本発明においては、アモルファスシリコン膜をパターニングして、幅が長さよりも十分に短い形状にすることにより、アニーリングに際しては、このアモルファスシリコン膜のパターンを包含する領域にレーザ光を照射するだけで、前記パターンの縁部から中心部に向かって延びる結晶粒界を有するポリシリコン膜を形成することができる。従って、アモルファスシリコン膜を所定形状にパターニングするだけで、その形状に応じて、自己整合的に、アニーリング後に結晶粒界が延びる方向を制御することができ、高速動作のチャネル領域を任意の位置に、且つ高速動作のキャリアの流れる方向を任意の方向に制御することができる。このため、トランジスタの設計が容易になる。 In the present invention, by patterning the amorphous silicon film so that the width is sufficiently shorter than the length, for annealing, simply irradiating the region including the pattern of the amorphous silicon film with laser light, A polysilicon film having a crystal grain boundary extending from the edge of the pattern toward the center can be formed. Therefore, by simply patterning the amorphous silicon film into a predetermined shape, the direction in which the crystal grain boundary extends after annealing can be controlled in a self-aligned manner according to the shape, and the channel region for high-speed operation can be placed at an arbitrary position. In addition, it is possible to control the flow direction of the high-speed operation carrier in an arbitrary direction. This facilitates transistor design.
なお、ソース電極、ドレイン電極及びゲート電極の形状は、上記実施形態にて示した形状に限らないことは勿論である。また、トランジスタの構造も、上記実施形態に限るものではない。 Needless to say, the shapes of the source electrode, the drain electrode, and the gate electrode are not limited to those shown in the above embodiment. Further, the structure of the transistor is not limited to the above embodiment.
本発明は、高速動作及び低消費電力であるトランジスタ特性を有し、設計が容易な薄膜トランジスタの製造に有益である。 INDUSTRIAL APPLICABILITY The present invention is useful for manufacturing a thin film transistor that has transistor characteristics with high speed operation and low power consumption and is easy to design.
1:基板
2:領域
3a、3b:アモルファスシリコン膜
4:領域
13a、13b:ポリシリコン膜
14:ドレイン電極
15:ソース電極
16:ゲート電極
1: substrate 2:
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012202597A JP2014060184A (en) | 2012-09-14 | 2012-09-14 | Method of forming low temperature polysilicon film and method of manufacturing thin film transistor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012202597A JP2014060184A (en) | 2012-09-14 | 2012-09-14 | Method of forming low temperature polysilicon film and method of manufacturing thin film transistor |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2014060184A true JP2014060184A (en) | 2014-04-03 |
Family
ID=50616424
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012202597A Pending JP2014060184A (en) | 2012-09-14 | 2012-09-14 | Method of forming low temperature polysilicon film and method of manufacturing thin film transistor |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2014060184A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021015142A1 (en) * | 2019-07-24 | 2021-01-28 | 東京エレクトロン株式会社 | Substrate processing method, substrate processing device, and wiring pattern forming system |
-
2012
- 2012-09-14 JP JP2012202597A patent/JP2014060184A/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021015142A1 (en) * | 2019-07-24 | 2021-01-28 | 東京エレクトロン株式会社 | Substrate processing method, substrate processing device, and wiring pattern forming system |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101645770B1 (en) | Apparatus and method for formation of low-temperature polysilicon film | |
KR20060094479A (en) | Thin film semiconductor device, method of manufacturing the same, and display device | |
WO2011158612A1 (en) | Device and method for forming low-temperature polysilicon film | |
KR101015844B1 (en) | Thin Film Transistor, The Fabricating Method of The Same and Organic Light Emitted Desplay Device Comprising The Same | |
KR20140018081A (en) | Method of manufacturing thin film semiconductor device, method of manufacturing thin film semiconductor array substrate, method of forming crystalline silicon thin film and apparatus for forming crystalline silicon thin film | |
JP4169073B2 (en) | Thin film semiconductor device and method for manufacturing thin film semiconductor device | |
KR20070093337A (en) | Method for crystallizing a semiconductor thin film | |
JP2007208180A (en) | Laser annealing technique, semiconductor film, semiconductor device, and electro-optical device | |
KR100915073B1 (en) | Method for crystallizing semiconductor film and semiconductor film crystallized by the method | |
JP2008227077A (en) | Masking structure for laser light, laser processing method, tft element, and laser processing apparatus | |
JP6221088B2 (en) | Laser annealing apparatus and laser annealing method | |
KR100785019B1 (en) | A bottom gate thin film transistor and method of manufacturing thereof | |
JP2007281420A (en) | Method for crystallizing semiconductor thin film | |
JP2014060184A (en) | Method of forming low temperature polysilicon film and method of manufacturing thin film transistor | |
JP2009289874A (en) | Thin-film transistor and display unit | |
JP2009016667A (en) | Thin film semiconductor device, method of manufacturing the same, and display device | |
JP2007281465A (en) | Method of forming polycrystalline film | |
KR102219343B1 (en) | Method of thin film semiconductor device | |
JP4035019B2 (en) | Manufacturing method of semiconductor device | |
KR100860007B1 (en) | Thin Film Transistor, The Fabricating Method Of Thin Film Transistor, Organic Light Emitting Display Device and The Fabricating Method of Organic Light Emitting Display Device | |
JP4013074B2 (en) | Method for forming polycrystalline silicon thin film transistor | |
US11791160B2 (en) | Polycrystalline film, method for forming polycrystalline film, laser crystallization device and semiconductor device | |
JP3845569B2 (en) | Thin film semiconductor device, method for manufacturing the same, and electronic device including the device | |
JP2010186967A (en) | Thin-film transistor and method of manufacturing same | |
JP2009224706A (en) | Manufacturing method of semiconductor device and semiconductor device |