JP2013045245A - 電源回路、その電源回路を有するフラッシュメモリシステム、及び電源供給方法 - Google Patents
電源回路、その電源回路を有するフラッシュメモリシステム、及び電源供給方法 Download PDFInfo
- Publication number
- JP2013045245A JP2013045245A JP2011181851A JP2011181851A JP2013045245A JP 2013045245 A JP2013045245 A JP 2013045245A JP 2011181851 A JP2011181851 A JP 2011181851A JP 2011181851 A JP2011181851 A JP 2011181851A JP 2013045245 A JP2013045245 A JP 2013045245A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- input
- charging
- power supply
- supply circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/102—External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
【解決手段】フラッシュメモリと該フラッシュメモリに対するアクセスを制御するメモリコントローラに動作電圧を供給する電源回路は、外部から供給される入力電圧によって充電される充電手段である入力充電手段と、入力電圧と入力充電手段の充電電圧のいずれか高い方の電圧を動作電圧に調整して出力する電圧調整手段と、動作電圧によって充電される充電手段である出力充電手段と、入力電圧と充電電圧のいずれか高い方の電圧が設定値より低くなったときに出力充電手段に充電されている電荷を放電させる放電手段とを備える。
【選択図】図1
Description
(A)電源電圧(Vin)からダイオードD1での電圧降下(Vd2)を差し引いた第1の電圧(Vin−Vd1)、
(B)コンデンサ(Cap1)の充電電圧からダイオードD3での電圧降下(Vd3)を差し引いた第2の電圧(Cap1電圧−Vd3)、
のうちの高い方の電圧が入力される。この回路(DET1)は、VDD端子に入力された電圧が第1の設定値以上であれば、出力端子(OUT端子)から出力される信号(CONT_RST)のレベルをリセット解除レベル(例えばハイレベル)としている。この回路(DET1)は、VDD端子に入力された電圧が第1の設定値未満になったことを検出したときに、信号(CONT_RST)のレベルをリセットレベル(例えばローレベル)とする。信号(CONT_RST)は、メモリコントローラ22に入力される。メモリコントローラ22は、信号(CONT_RST)のレベルがリセットレベルになったことを検出した場合(つまりリセット信号が入力された場合)、メモリコントローラ22のリセットのためのリセット処理を実行する。リセット処理は、例えば、フラッシュメモリ21に対する書き込み処理又は読み込み処理を中断する制御(つまり前述の処理中断制御)を含んで良い。
(a)第1の電圧調整回路(PWR1)の出力端子(OUT端子)から出力された第1の動作電圧(例えば3.3V)、
(b)第1の動作電圧によって充電された出力側コンデンサ(Vout_Cap1)の充電電圧、
のうちの高い方の電圧が入力される。この回路(DET3)は、VDD端子に入力された電圧が第2の設定値以上であれば、出力端子(OUT端子)から出力される信号(FLASH_WP)のレベルをライトプロテクト解除レベル(例えばハイレベル)としている。この回路(DET3)は、VDD端子に入力された電圧が第2の設定値未満になったことを検出したときに、信号(FLASH_WP)のレベルをライトプロテクトレベル(例えばローレベル)とする。信号(FLASH_WP)は、フラッシュメモリ21に入力される。フラッシュメモリ21は、信号(FLASH_WP)のレベルがライトプロテクトレベルになったことを検出した場合(つまりライトプロテクト信号が入力された場合)、以後、ライトプロテクト解除が検出されるまで、フラッシュメモリ21に対する書き込み処理を実行しないようにする。
(1)上記第1の電圧(Vin−Vd1)及び上記第2の電圧(Cap1電圧−Vd3)のうちの高い方の電圧を第1の動作電圧(例えば3.3V)に調整して出力する機能、
(2)停止信号(ローレベルの信号(EN))がEN端子に入力されたときに、第1の動作電圧(例えば3.3V)に調整して出力する機能を停止させるとともに、第1の動作電圧によって充電された出力側コンデンサ(Vout_Cap1)の電荷を放電する放電機能、
を有する。
(1)上記第1の電圧(Vin−Vd1)及び上記第2の電圧(Cap1電圧−Vd3)のうちの高い方の電圧を、第1の動作電圧よりも低い第2の動作電圧(例えば1.0V)に調整して出力する機能、
(2)停止信号(ローレベルの信号(EN))がEN端子に入力されたときに、第2の動作電圧(例えば1.0V)に調整して出力する機能を停止させるとともに、第2の動作電圧によって充電された出力側コンデンサ(Vout_Cap2)の電荷を放電する放電機能、
を有する。
Claims (7)
- フラッシュメモリと該フラッシュメモリに対するアクセスを制御するメモリコントローラに第1の動作電圧を供給する電源回路であって、
外部から供給される入力電圧によって充電される充電手段である第1の入力充電手段と、
前記入力電圧と前記第1の入力充電手段の充電電圧のいずれか高い方の電圧を前記第1の動作電圧に調整して出力する第1の電圧調整手段と、
前記第1の動作電圧によって充電される充電手段である第1の出力充電手段と、
前記入力電圧と前記充電電圧のいずれか高い方の電圧が設定値より低くなったときに、前記第1の出力充電手段に充電されている電荷を放電させる放電手段と
を備える電源回路。 - 請求項1記載の電源回路であって、
前記放電手段が、
前記入力電圧と前記充電電圧のいずれか高い方の電圧が前記設定値より低くなったことを検出したときに所定の信号を出力する検出手段と、
前記第1の出力充電手段に接続されており前記所定の信号を受けてターンオンするスイッチング素子と
を有する、
電源回路。 - 請求項2に記載の電源回路であって、
前記入力電圧と前記第1の入力充電手段の充電電圧のいずれか高い方の電圧であり前記第1の電圧調整手段に供給される電圧によって充電される充電手段である第2の入力充電手段を更に備え、
前記第2の入力充電手段に充電されている電荷を、前記第1の電圧調整手段を介して前記スイッチング素子から放電する、
電源回路。 - 請求項1記載の電源回路であって、
前記第1の電圧調整手段が、
前記入力電圧と前記第1の入力充電手段の充電電圧のいずれか高い方の電圧を受ける入力手段と、
前記入力手段が受けた電圧に基づく前記第1の動作電圧を出力し、前記第1の動作電圧よりも低い電圧側に接続される出力手段と、
所定の信号を受ける信号検出手段と、
前記信号検出手段が前記所定の信号を受けたときに前記入力手段と前記出力手段とを電気的に切断することにより前記第1の出力充電手段の充電電圧を前記低い電圧側へと供給させる放電機能と
を有し、
前記放電手段が、
前記第1の電圧調整手段の前記放電機能と、
前記入力電圧と前記充電電圧のいずれか高い方の電圧が前記設定値より低くなったことを検出したときに前記所定の信号を出力する信号出力手段と
を有する、
電源回路。 - 請求項1乃至4のうちのいずれか1項に記載の電源回路であって、
前記入力電圧と前記第1の入力充電手段の充電電圧のいずれか高い方の電圧を前記第1の動作電圧と異なる第2の動作電圧に調整して出力する第2の電圧調整手段と、
前記第2の動作電圧によって充電される充電手段である第2の出力充電手段と
を更に備え、
前記放電手段が、前記入力電圧と前記充電電圧のいずれか高い方の電圧が設定値より低くなったときに、前記第1及び前記第2の出力充電手段に充電されている電荷を放電させる、
電源回路。 - 請求項1乃至5のうちのいずれか1項に記載の電源回路と、
前記電源回路から動作電圧を供給されるフラッシュメモリと、
前記電源回路から動作電圧を供給され前記フラッシュメモリに対するアクセスを制御するメモリコントローラと
を備えるフラッシュメモリシステム。 - フラッシュメモリと該フラッシュメモリに対するアクセスを制御するメモリコントローラに動作電圧を供給する方法であって、
外部から供給される入力電圧と該入力電圧によって充電される入力充電手段の充電電圧のいずれか高い方の電圧を前記動作電圧に調整して出力するステップと、
前記入力電圧と前記充電電圧のいずれか高い方の電圧が設定値より低くなったときに、前記動作電圧によって充電される出力充電手段に充電されている電荷を放電させるステップと
を有する電源供給方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011181851A JP5459275B2 (ja) | 2011-08-23 | 2011-08-23 | 電源回路、その電源回路を有するフラッシュメモリシステム、及び電源供給方法 |
US13/468,213 US8804439B2 (en) | 2011-08-23 | 2012-05-10 | Power circuit, flash memory system provided with the power circuit, and power supply method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011181851A JP5459275B2 (ja) | 2011-08-23 | 2011-08-23 | 電源回路、その電源回路を有するフラッシュメモリシステム、及び電源供給方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013045245A true JP2013045245A (ja) | 2013-03-04 |
JP5459275B2 JP5459275B2 (ja) | 2014-04-02 |
Family
ID=47743575
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011181851A Active JP5459275B2 (ja) | 2011-08-23 | 2011-08-23 | 電源回路、その電源回路を有するフラッシュメモリシステム、及び電源供給方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8804439B2 (ja) |
JP (1) | JP5459275B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015187679A (ja) * | 2014-03-27 | 2015-10-29 | セイコーエプソン株式会社 | ドライバー、電気光学装置及び電子機器 |
JP2016115171A (ja) * | 2014-12-16 | 2016-06-23 | Tdk株式会社 | 電源回路及びこれを備えるフラッシュメモリシステム並びに電源回路の制御方法 |
JP2020102167A (ja) * | 2018-12-25 | 2020-07-02 | キヤノン株式会社 | 情報処理装置および情報処理装置の制御方法 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10281965B2 (en) | 2017-02-13 | 2019-05-07 | Apple Inc. | Reduced power operation using stored capacitor energy |
JP2018151727A (ja) * | 2017-03-10 | 2018-09-27 | 東芝メモリ株式会社 | 電源管理装置及びメモリシステム |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03100848A (ja) * | 1989-09-14 | 1991-04-25 | Japan Servo Co Ltd | E↑2promによるメモリーのバックアップ装置 |
JPH06332588A (ja) * | 1993-05-25 | 1994-12-02 | Ricoh Co Ltd | 電源供給装置 |
JPH11296430A (ja) * | 1998-04-08 | 1999-10-29 | Hitachi Ltd | 記憶装置およびフラッシュメモリ |
JP2001209441A (ja) * | 2000-01-26 | 2001-08-03 | Hokuriku Electric Ind Co Ltd | 定電圧電源回路 |
JP2005327210A (ja) * | 2004-05-17 | 2005-11-24 | Denso Corp | 電子装置 |
JP2008046728A (ja) * | 2006-08-11 | 2008-02-28 | Tdk Corp | 電源回路、フラッシュメモリシステム及び電源供給方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6563746B2 (en) * | 1999-11-09 | 2003-05-13 | Fujitsu Limited | Circuit for entering/exiting semiconductor memory device into/from low power consumption mode and method of controlling internal circuit at low power consumption mode |
US7873854B2 (en) * | 2007-10-01 | 2011-01-18 | Silicon Laboratories Inc. | System for monitoring power supply voltage |
-
2011
- 2011-08-23 JP JP2011181851A patent/JP5459275B2/ja active Active
-
2012
- 2012-05-10 US US13/468,213 patent/US8804439B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03100848A (ja) * | 1989-09-14 | 1991-04-25 | Japan Servo Co Ltd | E↑2promによるメモリーのバックアップ装置 |
JPH06332588A (ja) * | 1993-05-25 | 1994-12-02 | Ricoh Co Ltd | 電源供給装置 |
JPH11296430A (ja) * | 1998-04-08 | 1999-10-29 | Hitachi Ltd | 記憶装置およびフラッシュメモリ |
JP2001209441A (ja) * | 2000-01-26 | 2001-08-03 | Hokuriku Electric Ind Co Ltd | 定電圧電源回路 |
JP2005327210A (ja) * | 2004-05-17 | 2005-11-24 | Denso Corp | 電子装置 |
JP2008046728A (ja) * | 2006-08-11 | 2008-02-28 | Tdk Corp | 電源回路、フラッシュメモリシステム及び電源供給方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015187679A (ja) * | 2014-03-27 | 2015-10-29 | セイコーエプソン株式会社 | ドライバー、電気光学装置及び電子機器 |
JP2016115171A (ja) * | 2014-12-16 | 2016-06-23 | Tdk株式会社 | 電源回路及びこれを備えるフラッシュメモリシステム並びに電源回路の制御方法 |
JP2020102167A (ja) * | 2018-12-25 | 2020-07-02 | キヤノン株式会社 | 情報処理装置および情報処理装置の制御方法 |
Also Published As
Publication number | Publication date |
---|---|
US20130051151A1 (en) | 2013-02-28 |
US8804439B2 (en) | 2014-08-12 |
JP5459275B2 (ja) | 2014-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5581921B2 (ja) | レギュレータ及びdc/dcコンバータ | |
JP2008532108A (ja) | バイパスモードを設けた電圧調整器 | |
JP5459275B2 (ja) | 電源回路、その電源回路を有するフラッシュメモリシステム、及び電源供給方法 | |
KR101376760B1 (ko) | 인러쉬 전류를 제어할 수 있는 부스팅 회로 및 이를 이용한이미지 센서 | |
US9762072B2 (en) | Secondary battery protection circuit, secondary battery protection device, battery pack and method of writing data | |
KR101106813B1 (ko) | 과전류 보호 회로 | |
US7859134B2 (en) | Self-configurable multi-regulator ASIC core power delivery | |
KR101939701B1 (ko) | 전원 공급 회로 및 전원 공급 방법 | |
JP2010263711A (ja) | ソフトスタート機能付き入力過電圧保護回路 | |
US7795848B2 (en) | Method and circuit for generating output voltages from input voltage | |
JP6761361B2 (ja) | 電源装置 | |
US8054125B2 (en) | Charge pump with low power, high voltage protection circuitry | |
US10333511B2 (en) | Dual-level power-on reset (POR) circuit | |
JP5107790B2 (ja) | レギュレータ | |
US7602230B2 (en) | Control integrated circuit for a charge pump | |
US20150061631A1 (en) | Semiconductor device and current amount control method | |
JP5351899B2 (ja) | 電子機器を操作する方法、電子機器およびメモリ装置 | |
US8422185B2 (en) | Method and device for delaying activation timing of output device | |
JP4439974B2 (ja) | 電源電圧監視回路 | |
US6414862B1 (en) | Boosting circuit having a detecting portion for detecting the value of a power supply voltage | |
JP2005130245A (ja) | 半導体出力回路 | |
JP4569541B2 (ja) | 電源回路、フラッシュメモリシステム及び電源供給方法 | |
JP2014063209A (ja) | フラッシュメモリシステム、及び電源供給制御方法 | |
US9853495B2 (en) | Discharge circuit, information processing apparatus, discharge method, and storage medium | |
KR100863015B1 (ko) | 전압 안정화 회로 및 이를 이용한 반도체 메모리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130708 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130716 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130910 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131008 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131202 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131217 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131230 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5459275 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |