[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2011130305A - 制御・監視信号伝送システムにおける信号伝送方式 - Google Patents

制御・監視信号伝送システムにおける信号伝送方式 Download PDF

Info

Publication number
JP2011130305A
JP2011130305A JP2009288522A JP2009288522A JP2011130305A JP 2011130305 A JP2011130305 A JP 2011130305A JP 2009288522 A JP2009288522 A JP 2009288522A JP 2009288522 A JP2009288522 A JP 2009288522A JP 2011130305 A JP2011130305 A JP 2011130305A
Authority
JP
Japan
Prior art keywords
signal
data
control
pulse
time width
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2009288522A
Other languages
English (en)
Other versions
JP4926234B2 (ja
Inventor
Yoshitane Saito
善胤 齋藤
Kenji Nishikido
憲治 錦戸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anywire Corp
Original Assignee
Anywire Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anywire Corp filed Critical Anywire Corp
Priority to JP2009288522A priority Critical patent/JP4926234B2/ja
Publication of JP2011130305A publication Critical patent/JP2011130305A/ja
Application granted granted Critical
Publication of JP4926234B2 publication Critical patent/JP4926234B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)
  • Selective Calling Equipment (AREA)

Abstract

【課題】単一の制御部と複数の被制御装置を備えた制御・監視信号伝送システムにおいて、親局と子局との伝送信号にノイズがのった場合であっても、データ値を正確に伝送できる信号伝送方式を提供する。
【解決手段】制御部からの制御データとセンサ部からの監視データの伝送において、伝送クロックに同期した所定のタイミング信号の制御下で制御データの値に応じて制御データ信号として出力される一連のパルス状信号に、第1および第2信号受信有効時間幅を設ける。第1信号受信有効時間幅は、制御データを判断すべき所定の時点に設定される。第2信号受信有効時間幅は、伝送クロック信号の1周期の開始時点に設定される。そして、パルス信号の第1信号受信有効時間幅および第2信号受信有効時間幅以外の時間帯では、パルス信号の変化信号として受け付けない。
【選択図】 図1

Description

本発明は、単一の制御部と複数の被制御装置を備え、制御部及びデータ信号線に親局が接続され、複数の被制御装置に対応する複数の子局が、共通のデータ信号線及び対応する被制御装置に接続される構成の制御・監視信号伝送システムに好適な、信号伝送方式に関する。
単一の制御部と複数の被制御装置(制御部の指示に応じて動作する被制御部と制御部に情報を送信するセンサ部とで構成されるもの)を備える制御システムにおいて、配線の数を減らすことは、配線スペースの低減、配線工数の低減、装置製作工期の低減、或いは設備の小型化に繋がり、これによって、設備の信頼性向上、コスト低減などを図ることができる。
そこで、上記のような制御システムにおいて配線の数を減らす試みがなされている。具体的には、電源を含むクロック信号の線路に、各クロックに対応する1つ(1ビット)の制御信号やセンサ信号(被制御装置からの入力信号)を重畳する信号伝送方式を採用することで、制御部と被制御装置の間の省配線が実現されている。
また、この信号伝送方式において、制御部と被制御装置との間における信号伝送速度を高めるための手法が特開2002−152864号公報に開示されている。ここで開示されている制御・監視信号伝送システムは、制御部及び共通のデータ信号線に親局が接続され、複数の被制御装置に対応する複数の子局が、共通のデータ信号線及び対応する被制御装置に接続される構成となる。そして、クロックの1周期毎の後半又は前半を更に制御信号エリア及び監視信号エリアとに時分割し、各々に制御信号及び監視信号を重畳し検出する。これにより、電源を含むクロック信号に、制御部から被制御部への制御信号に加えて、センサ部から制御部への監視信号をも重畳することができる。従って、制御部と被制御部およびセンサ部間の双方向の高速な信号伝送を実現することができると共に、制御信号と監視信号とを共通のデータ信号線に出力し、かつ、これらを同時に双方向に伝送することができる。この結果、共通のデータ信号線において制御信号又は監視信号を伝送する期間を別々に設ける必要をなくすことができ、信号伝送の速度(レート)を従来の2倍に高速化することができる。
特開2002−152864号公報
上記の制御・監視信号伝送システムで採用されている伝送方式においては、伝送クロックの1周期毎に、電圧レベルの変化、すなわちパルス信号の変化を各子局が認識することで、実質的に双方向の信号伝送(全二重)が可能となっている。ところが、パルス信号が変化する時間、すなわち立ち上がり点、または立ち下り点以外の時間に、ノイズなどによる電圧変化が生じると、その変化が極めて短い時間のものであったとしてもパルス信号の変化とみなされ、パルス信号が本来意図するデータ値とは異なる値として認識されるという問題があった。
そこで本発明は、単一の制御部と複数の被制御装置を備えた制御・監視信号伝送システムにおいて、親局と子局との伝送信号にノイズがのった場合であっても、データ値を正確に伝送できる信号伝送方式を提供することを目的とする。
本発明に係る信号伝送方式は、制御部および共通のデータ信号線に接続された親局と、前記共通のデータ信号線および対応する被制御装置に接続された複数の子局を備えた制御・監視信号伝送システムにおいて使用されるものである。前記被制御装置は、前記制御部の出力指示に応じて動作する被制御部および/または前記制御部へ入力情報を伝えるセンサ部を有する。前記親局は、所定の周期の伝送クロックに同期した所定のタイミング信号を発生するためのタイミング発生手段を有する。また、前記親局は、前記タイミング信号の制御下で、前記制御部からの制御データの値に応じて、制御データ信号として一連のパルス状信号を、前記データ信号線に出力すると共に、前記タイミング信号の制御下で、前記伝送クロックの1周期毎に、前記一連のパルス状信号に重畳された監視データ信号のデータ値を抽出し、これを前記制御部に引き渡す。前記複数の子局の各々は、前記タイミング信号の制御下で、前記伝送クロックの1周期毎に、前記制御データ信号の各データの値を抽出して、前記各データの値の中の自局に対応するデータを対応する前記被制御部に引き渡し、および/または、前記タイミング信号の制御下で、前記伝送クロック信号の1周期毎に、対応する前記センサ部の監視データの値に応じて、前記監視データ信号を前記一連のパルス状信号に重畳する。そして、所定のパルス幅を有するスタート信号の終了を基点とし、前記伝送クロック信号の1周期において、前記制御データを判断すべき所定の時点に所定の時間幅を有する第1信号受信有効時間幅を設け、前記伝送クロック信号の1周期の開始時点に第2信号受信有効時間幅を設け、前記パルス信号の前記第1信号受信有効時間幅および第2信号受信有効時間幅以外では、前記パルス信号の変化信号として受け付けない。
前記制御データの値は、前記伝送クロック信号の1周期における複数種類のパルス幅であってもよく、前記伝送クロック信号の1周期における複数種類のパルスレベルであってもよい。
本発明において、制御データを判断すべき所定の時点とは、例えば、制御データの値が伝送クロック信号の1周期における複数種類のパルス幅である場合は、パルスの立上る可能性のある全ての時点となる。より具体的には、パルス幅を2種類とした場合、幅が長い場合にパルスが立上る時点と、前記幅が短い場合に前記パルスが立上る時点の双方が、制御データを判断すべき時点となる。
なお、信号受信有効時間幅の設定手法に制限はないが、制御データの値が2種類のパルス幅である場合は、4個のタイマーを使用して設定することができる。すなわち、前記パルス幅が第一の状態と第二の状態をとり、前記第一の状態におけるパルスの変位点を含む前記第1信号受信有効時間幅の始まり時点を、前記パルスが含まれる周期の始まりを基点として第1のタイマーで設定する。また、前記第二の状態におけるパルスの変位点を含む前記第1信号受信有効時間幅の始まり時点を、前記パルスが含まれる周期の始まりを基点として第2のタイマーで設定する。更に、前記第2信号受信有効時間幅の始まり時点を、前記パルスが含まれる周期の始まりを基点として第3のタイマーで設定する。そして、前記第1信号受信有効時間幅および前記第2信号受信有効時間幅の時間幅を第4のタイマーで設定する。
本発明に係る信号伝送方式では、親局と子局との間で伝送される、一連のパルス状信号の1周期おいて、子局に、伝送クロック信号の1周期の開始時点、および、制御データを判断すべき所定の時点に所定の時間幅を有する信号受信有効時間幅を設けさせ、この信号受信有効時間幅以外では、子局はパルス信号の変化信号として受け付けない。そのため、伝送信号にノイズがのった場合であっても、そのノイズがパルス信号の変化として誤認されることはなく、従って、データ値を正確に伝送できる。なお、信号受信有効時間幅の時間幅を、子局がパルス信号の変化を検知できる範囲で極めて短いものとすれば、信号受信有効時間幅にノイズがのる可能性は極めて低いものとなるため、実用は可能である。
本発明に係る信号伝送方式の実施例において設定される信号受信有効時間幅を示す、伝送信号のタイムチャート図である。 同信号伝送方式が採用された制御・監視信号伝送システムの概略構成を示すシステム構成図である。 親局のシステム構成図である。 子局出力部のブロック図である。 子局入力部のブロック図である。 親局と子局との間で授受される信号のタイムチャート図である。 従来の信号伝送方式による、子局において伝送信号から抽出される信号を示し、(a)は伝送信号にノイズがのっていない場合に抽出される信号のタイムチャート図、(b)は伝送信号にノイズがのっている場合に抽出される信号のタイムチャート図である。 監視データの表現形式として電圧レベルの高低を採用した更に他の実施例において親局と子局との間で授受される信号のタイムチャート図である。
図1〜6を参照しながら、本発明に係る信号伝送方式の実施例を説明する。
まず、この信号伝送方式が採用されている制御・監視信号伝送システムの構成について説明する。この制御・監視信号伝送システムは、図2に示すように、制御部1および共通のデータ信号線DP、DN(以下、データ信号線DP、DNとする)に接続された親局6と、前記データ信号線DP、DNおよび対応する被制御装置5に接続された複数の子局2を備える。被制御装置5は、制御部1の出力指示に応じて動作する被制御部51と、制御部1へ入力情報を伝えるセンサ部52を有している。被制御部51は、被制御装置5を構成する種々の部品、例えば、アクチュエータ、(ステッピング)モータ、ソレノイド、電磁弁、リレー、サイリスタ、ランプ等からなる。一方、センサ部52は、対応する被制御部51に応じて選択され、例えば、リードスイッチ、マイクロスイッチ、押釦スイッチ、光センサ等からなり、オン、オフの状態(2値信号)を出力する。
制御部1は、例えばプログラマブルコントローラ、コンピュータ等であり、制御データ13を送出する出力ユニット11と、被制御装置5側からのセンサデータ(監視データ信号のデータ)15を受け取る入力ユニット12を有する。そして、これら出力ユニット11と入力ユニット12が親局6に接続されている。
親局6は、図3に示すように、出力データ部61、タイミング発生部63、親局出力部64、親局入力部65、入力データ部66を備える。
出力データ部61は、制御部1の出力ユニット11から制御データ13として受けた並列データを親局出力部64へ引き渡す。この制御データ13は、被制御部51の動作指示を行うものである。
タイミング発生部63は、発振回路(OSC)71とタイミング発生手段72からなり、OSC71を基にタイミング発生手段72が、この伝送システムのタイミングクロックを生成し親局出力部64に引き渡す。親局出力部64は、制御データ発生手段73とラインドライバ74からなり、制御データ発生手段73が、出力データ部61から受けたデータと、タイミング発生部63から受けたタイミングクロックに基づき一連のパルス状信号である制御データ信号を生成し、ラインドライバ74を介してデータ信号線DP、DNに送出する。ここで、データ信号線DP、DNに送出される制御データ信号は、本発明における、一連のパルス状信号に相当するものであるが、以下、データ信号線DP、DNを流れる制御データ信号を伝送クロック信号というものとする。ラインドライバ74は、また、DC電源75から電源供給を受け、伝送クロック信号とともに、共通データ信号線DP、DNを経由し、子局2の回路電源を供給する。
親局入力部65は監視信号検出手段76と監視データ抽出手段77で構成され、入力データ部66へ入力データを送出する。監視信号検出手段76は、共通データ信号線DP、DNを経由して子局2から送出された監視データ信号を検出する。子局2から送出される監視データ信号は、センサ部52における検知対象の検知の有無が電流レベルとして表わされたもので、スタート信号が送信された後、各子局2から順次受け取るものとなっている。そして、監視データ信号の監視データは、タイミング発生手段72の信号に同期して監視データ抽出手段77で抽出され、直列の入力データとして入力データ部66に送出される。
親局入力部65から直列の入力データを受け取った入力データ部66は、その直列の入力データを並列(パラレル)データに変換し、センサデータ15として制御部1の入力ユニット12へ引き渡す。
親局6は、また、伝送インターフェイス回路として、伝送ブリーダ電流回路67を有している。伝送ブリーダ電流回路67は、親局出力部64内のラインドライバ74に接続されており、データ信号線DPとDN間の伝送路を安定化させる。
子局2は、子局出力部30と子局入力部40を備え、その各々がデータ信号線DP、DNに接続され、センサ部52から受けた信号を監視データ信号としてデータ信号線DP、DNに送出するとともに、データ信号線DP、DN上を伝送される伝送クロック信号から必要な情報を抽出し、被制御部51を動作させる。
子局出力部30は、図4に示すように、アドレス設定手段31、アドレス抽出手段32、子局データ出力手段33、出力データ部34、および制御データ信号抽出手段36を備えている。また、接続端子outNを備え、そこに被制御部51が接続されている。
なお、この子局出力部30には、マイクロコンピュータ・コントロール・ユニット(MCU)39が搭載されており、アドレス設定手段31、アドレス抽出手段32、子局データ出力手段33、および出力データ部34のそれぞれにおける処理は、MCU39により行われるものとなっている。そして、それぞれの処理において必要となる演算や記憶は、MCU39の備えるCPU、RAMおよびROMを使用して実行されるものとなっている。ただし、図4においては、それぞれの処理におけるCPU、RAMおよびROMとの関係は、説明の便宜上、その図示を省略するものとする。
アドレス設定手段31は、図示しないアドレス設定スイッチで設定されたアドレス値を認識し、アドレス抽出手段32に引き渡す。なお、アドレスの設定は、スイッチ等による機械的方法に限定されず、例えば、予め設定された値を親局6から送信し、それを記憶させる方法で行ってもよい。
アドレス抽出手段32には、アドレス設定手段31で認識された自局アドレスが引き渡されるとともに、データ信号線DP、DNから制御データ信号抽出手段36を経て、伝送クロック信号が伝えられる。アドレス抽出手段32は、これらの情報を基に、自局アドレスのデータを得て、そのデータを子局データ出力手段33に引き渡す。子局データ出力手段33に引き渡されたデータは、更に出力データ部34に引き渡され、それらデータに基づき被制御部51が動作する。なお、これら一連の処理は、データ信号線DP、DNに伝送される伝送クロック信号のクロックに同期して、すなわち、タイミング信号の制御下で行われることになる。
この子局出力部30は、特に専用の電源を保有していないが、共通データ信号線DP、DNから供給される、電源が重畳された伝送クロック信号から、子局出力部30内部で使用する電源電圧を、ダイオードとコンデンサと三端子電源素子によって作り出している。
子局入力部40は、図5に示すように、アドレス設定手段41、アドレス抽出手段42、子局データ入力手段43、入力データ部44、および制御データ信号抽出手段46を備えている。また、接続端子inNを備え、そこにセンサ52が接続されている。更に、この子局入力部40にも、子局出力部30と同様にマイクロコンピュータ・コントロール・ユニット(MCU)49が搭載されており、アドレス設定手段41、アドレス抽出手段42、子局データ入力手段43、および入力データ部44のそれぞれにおける処理は、MCU49により行われるものとなっている。なお、アドレス設定手段41、アドレス抽出手段42、および制御データ信号抽出46は、子局出力部30のアドレス設定手段31、アドレス抽出手段32、および制御データ信号抽出手段36とほぼ同一の構成であり、ほぼ同一の動作をするため、その説明は省略する。また、図6においては、図5と同様、それぞれの処理におけるCPU、RAMおよびROMとの関係は、説明の便宜上、その図示を省略するものとする。
入力データ部44は、センサ部52から入力された1又は複数の(ビットの)データ信号を子局データ入力手段43に引き渡す。ここで引き渡されたデータは、子局データ入力手段43において保持される。子局データ入力手段43では、アドレス抽出手段42からアドレスが入力されると、保持している1又は複数のデータに応じて、Iout0信号の出力を“on”または“off”とする。Iout0信号が“on”の場合、トランジスタ47は”on”となり、データ信号線DP、DNに監視データ信号が出力される。ここで子局データ入力手段43は、監視データ信号についての並列/直列変換を行、出力される監視データ信号は直列の信号となる。このとき監視データ信号のデータ値は、伝送クロック信号の1周期の前半(低電位レベルの期間)における電流レベルとして表現される。
なお、子局入力部40も、子局出力部30と同様に、電源を重畳された伝送クロック信号から、子局入力部40内部で使用する電源電圧を、ダイオードとコンデンサと三端子電源素子によって作り出している。
次に、この制御・監視信号伝送システムの信号伝送方式について説明する。
親局出力部64からデータ信号線DP、DNに送出される伝送クロック信号のデータ値は、伝送クロックの1周期における電圧レベルの高い期間の幅(電圧パルスの幅)により表現される。この実施例では、図1に示すように、1周期の後半が高電位レベル(この実施例では+24V)と、前半が低電位レベル(この実施例では+19V)とされている。そして、電圧パルスの幅は、制御部1から入力される制御データ13の各データの値に応じて、図1の破線で示すように拡張される。また、この伝送クロック信号の1周期毎にはアドレス(図1ではADR0、ADR1、ADR2と表示する)が割り当てられ、子局2は、このアドレスをカウントする方式により、自局が受信すべき制御信号を取り込むものとなっている。
図6に、伝送クロック信号の一例を示す。この実施例においては、各アドレス番号0、1、2、3における制御データの値(出力データ)はそれぞれ“0”、“0”、“1”、“0”を表わすものとなっている。一方、監視データの値(入力データ)は、伝送クロック信号の1周期の前半(低電位レベルの期間)における電流レベルとして表現される。この実施例では、監視データ信号のデータ値が「1」の場合には所定値Ith以上の電流(例えば、30mA)を流し、「0」の場合にはブリーダ電流(例えば、10mA)のみとして表現されている。従って、各アドレス番号0、1、2、3における監視データはそれぞれ“0”、“0”、“1”、“0”を表わすことになる。
なお、図6において図示は省略されているが、図1に示すように、伝送クロック信号には、アドレスのカウントを行うための最初を決定するために、スタート信号(StartBit)が形成される。スタート信号は、伝送クロック信号の高電位レベルと同じ電位レベルであって、伝送クロック信号の1周期より長い信号とされる。
図6に示す伝送クロック信号は、従来の伝送方式にも用いられているもので、この形式のままでは、伝送クロック信号にのったノイズをパルス信号の変化として誤認することになる。例えば、ノイズがのっていない状態であれば、図7(a)に示すような抽出信号となる場合であっても、検知の閾値電圧Vthを超える電圧変化がノイズによって生じ、それがパルス信号の変化信号と判断されると、図7(b)に示すように、伝送信号が意図するものと全く異なる信号が抽出され、アドレス番号が誤認されることになる。そこで、この実施例では、図1に示すように、信号受信有効時間幅を設定することで、伝送クロック信号にのったノイズをパルス信号の変化として誤認することを防止している。
図1に示すように、信号受信有効時間幅としては、高電位レベルの電圧パルス幅が長い場合にその電圧パルスが立上る時点に第1信号受信有効時間幅Te1aが、高電位レベルの電圧パルス幅が短い場合にその電圧パルスが立上る時点に第1信号受信有効時間幅Te1bが、そして、伝送クロック信号の1周期の開始時点に第2信号受信有効時間幅Te2が設定される。子局6は、第1、第2、第3および第4のタイマーを備えており、第1信号受信有効時間幅Te1a、Te1bおよび第2信号受信有効時間幅Te2の始まり時点が、伝送クロック信号の1周期の始まりP0、P1またはP2を基点として、第1、第2および第3のタイマーでそれぞれ設定される。そして、第1信号受信有効時間幅Te1a、Te1bおよび第2信号受信有効時間幅Te2の時間幅が第4のタイマーで設定される。
第2信号受信有効時間幅Te2には、伝送クロック信号の1周期の開始時点であるパルスの立下りが含まれる。そこで、この第2信号受信有効時間幅Te2にパルスの立下りを検出した場合にのみ、子局6のアドレスのカウントを進めることとすれば、第2信号受信有効帯域Te2以外で伝送クロック信号にのったノイズにより発生した電位変化をカウントすることがなく、アドレスのカウントを正確に行うことができる。
前記カウントの数が自局に対応するもの、すなわち、自局に対応するアドレスになったと判断した子局6は、監視データ信号を伝送クロックの1周期の前半である低電位レベルに重畳するとともに、第1信号受信有効時間幅Te1a、Te1bにおけるパルスの立上りを検知することでパルス幅を判断し、そのパルス幅により示される値を制御データとして抽出する。ここで、第1信号受信有効時間幅Te1a、Te1b以外での電位変化は、検出されない。従って、伝送クロック信号にのったノイズにより発生した電位変化を電圧パルスの立上りと誤認することはない。
図1に示す伝送クロック信号において、伝送クロック信号の最初の1周期の開始時点P0に信号受信有効時間幅は設定されていないが、この時点に第2信号受信有効時間幅を設定してもよい。この時点P0を含む第2信号受信有効時間幅は、スタート信号の始まりを基点として設定することができ、この場合、伝送クロック信号の始まりをより正確に検出できるという利点がある。
なお、この実施例では、制御データの表現形式として電圧パルスの幅を、監視データの表現形式として電流の有無を採用しているが、その表現形式に制限はなく、電圧パルスレベルや、電流パルスの幅或いはレベルなど、その他の表現形式を適宜採用してもよい。図9に、監視データの表現形式として電圧パルスレベルを採用した場合の実施例を示す。
1 制御部
2 子局
5 被制御装置
6 親局
11 出力ユニット
12 入力ユニット
13 制御データ
15 センサデータ
30 子局出力部
31 アドレス設定手段
32 アドレス抽出手段
33 子局データ出力手段
34 出力データ部
36 制御データ信号抽出手段
39、49 MCU
40 子局入力部
41 アドレス設定手段
42 アドレス抽出手段
43 子局データ入力手段
44 入力データ部
46 制御データ信号抽出手段
47 トランジスタ
51 被制御部
52 センサ部
61 出力データ部
63 タイミング発生部
64 親局出力部
65 親局入力部
66 入力データ部
67 伝送ブリーダ電流回路
71 発信器
72 タイミング発生手段
73 制御データ発生手段
74 ラインドライバ
75 DC電源
76 監視信号検出手段
77 監視データ抽出手段
Te1a、Te1b 第1信号受信有効時間幅
Te2 第2信号受信有効時間幅

Claims (4)

  1. 制御部および共通のデータ信号線に接続された親局と、前記共通のデータ信号線および対応する被制御装置に接続された複数の子局を備え、
    前記被制御装置は、前記制御部の出力指示に応じて動作する被制御部および/または前記制御部へ入力情報を伝えるセンサ部を有し、
    前記親局は、所定の周期の伝送クロックに同期した所定のタイミング信号を発生するためのタイミング発生手段を有し、前記タイミング信号の制御下で、前記制御部からの制御データの値に応じて、制御データ信号として一連のパルス状信号を前記データ信号線に出力すると共に、前記タイミング信号の制御下で、前記伝送クロックの1周期毎に、前記一連のパルス状信号に重畳された監視データ信号のデータ値を抽出し、これを前記制御部に引き渡し、
    前記複数の子局の各々は、前記タイミング信号の制御下で、前記伝送クロックの1周期毎に、前記制御データ信号の各データの値を抽出して、前記各データの値の中の自局に対応するデータを対応する前記被制御部に引き渡し、および/または、前記タイミング信号の制御下で、前記伝送クロック信号の1周期毎に、対応する前記センサ部の監視データの値に応じて、前記監視データ信号を前記一連のパルス状信号に重畳する制御・監視信号伝送システムにおいて、
    所定のパルス幅を有するスタート信号の終了を基点とし、前記伝送クロック信号の1周期において、前記制御データを判断すべき所定の時点に所定の時間幅を有する第1信号受信有効時間幅を設け、前記伝送クロック信号の1周期の開始時点に第2信号受信有効時間幅を設け、前記第1信号受信有効時間幅および第2信号受信有効時間幅以外では、パルス信号の変化信号として受け付けないことを特徴とする信号伝送方式。
  2. 前記制御データの値は、前記伝送クロック信号の1周期における複数種類のパルス幅である請求項1に記載の信号伝送方式。
  3. 前記制御データの値は、前記伝送クロック信号の1周期における複数種類のパルスレベルである請求項1に記載の信号伝送方式。
  4. 前記パルス幅が第一の状態と第二の状態をとり、前記第一の状態におけるパルスの変位点を含む前記第1信号受信有効時間幅の始まり時点を、前記パルスが含まれる周期の始まりを基点として第1のタイマーで設定し、前記第二の状態におけるパルスの変位点を含む前記第1信号受信有効時間幅の始まり時点を、前記パルスが含まれる周期の始まりを基点として第2のタイマーで設定し、前記第2信号受信有効時間幅の始まり時点を、前記パルスが含まれる周期の始まりを基点として第3のタイマーで設定し、前記第1信号受信有効時間幅および前記第2信号受信有効時間幅の時間幅を第4のタイマーで設定する請求項2に記載の信号伝送方式。

JP2009288522A 2009-12-18 2009-12-18 制御・監視信号伝送システムにおける信号伝送方式 Active JP4926234B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009288522A JP4926234B2 (ja) 2009-12-18 2009-12-18 制御・監視信号伝送システムにおける信号伝送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009288522A JP4926234B2 (ja) 2009-12-18 2009-12-18 制御・監視信号伝送システムにおける信号伝送方式

Publications (2)

Publication Number Publication Date
JP2011130305A true JP2011130305A (ja) 2011-06-30
JP4926234B2 JP4926234B2 (ja) 2012-05-09

Family

ID=44292366

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009288522A Active JP4926234B2 (ja) 2009-12-18 2009-12-18 制御・監視信号伝送システムにおける信号伝送方式

Country Status (1)

Country Link
JP (1) JP4926234B2 (ja)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05284575A (ja) * 1992-01-11 1993-10-29 Samsung Electron Co Ltd 遠隔制御機の受信制御装置及び方法
JPH0759182A (ja) * 1993-08-20 1995-03-03 Omron Corp リモートコントロール装置の論理判別方法
JPH08289372A (ja) * 1995-04-11 1996-11-01 Hitachi Ltd 制御データ伝送装置
JPH0946781A (ja) * 1995-07-28 1997-02-14 Nec Eng Ltd 入力信号制御装置
JP2002152864A (ja) * 2000-11-09 2002-05-24 Haamorinku:Kk 制御・監視信号伝送システム

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05284575A (ja) * 1992-01-11 1993-10-29 Samsung Electron Co Ltd 遠隔制御機の受信制御装置及び方法
JPH0759182A (ja) * 1993-08-20 1995-03-03 Omron Corp リモートコントロール装置の論理判別方法
JPH08289372A (ja) * 1995-04-11 1996-11-01 Hitachi Ltd 制御データ伝送装置
JPH0946781A (ja) * 1995-07-28 1997-02-14 Nec Eng Ltd 入力信号制御装置
JP2002152864A (ja) * 2000-11-09 2002-05-24 Haamorinku:Kk 制御・監視信号伝送システム

Also Published As

Publication number Publication date
JP4926234B2 (ja) 2012-05-09

Similar Documents

Publication Publication Date Title
JP2011114449A (ja) リモート配線チェックシステムおよびそのシステムに使用する接続コネクタ
JP2014007502A (ja) 信号伝達回路、集積回路およびそれを含む電気機器
JP5562502B1 (ja) 制御・監視信号伝送システム
US9372744B2 (en) Method for detecting failure and slave station for use in same
JP4926234B2 (ja) 制御・監視信号伝送システムにおける信号伝送方式
JP4987090B2 (ja) 制御・監視信号伝送システムにおける信号伝送方式
JP4933686B1 (ja) 伝送ライン断線検出方式およびその方式に使用する子局ターミナル
JP4832612B2 (ja) 制御・監視信号伝送システムにおける信号伝送方式
JP5599533B1 (ja) 制御・監視信号伝送システム
US9397763B2 (en) Method for detecting abnormality of input signal and slave station for use in same
JP5120994B1 (ja) 伝送クロック信号異常検出方式、およびその方式に使用する子局ターミナル
WO2015145582A1 (ja) 制御・監視信号伝送システムおよび制御・監視信号伝送システムに使用する子局ターミナル
JP4808291B1 (ja) センサヘッド構造
JP6655768B2 (ja) 制御・監視信号伝送システム
JP6853916B2 (ja) 制御・監視信号伝送システム
JP5132844B1 (ja) 故障検出方式およびその方式に使用する子局ターミナル
WO2018173129A1 (ja) 制御・監視信号伝送システム
JP5388953B2 (ja) 制御・監視信号リモート伝送システム
WO2013161029A1 (ja) 寿命検出方式およびその方式に使用する子局ターミナル
WO2013132650A1 (ja) インターロック異常検出方式およびその方式に使用する子局ターミナル
JP2013106358A (ja) 入力信号異常検出方式に使用する子局ターミナル

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111116

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111122

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120117

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120207

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120207

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150217

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4926234

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250