[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2011199090A - Method of manufacturing flexible printed wiring board, method of manufacturing semiconductor device, method of manufacturing display device, flexible printed wiring board, semiconductor device, and display device - Google Patents

Method of manufacturing flexible printed wiring board, method of manufacturing semiconductor device, method of manufacturing display device, flexible printed wiring board, semiconductor device, and display device Download PDF

Info

Publication number
JP2011199090A
JP2011199090A JP2010065502A JP2010065502A JP2011199090A JP 2011199090 A JP2011199090 A JP 2011199090A JP 2010065502 A JP2010065502 A JP 2010065502A JP 2010065502 A JP2010065502 A JP 2010065502A JP 2011199090 A JP2011199090 A JP 2011199090A
Authority
JP
Japan
Prior art keywords
semiconductor device
manufacturing
film
wiring board
printed wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2010065502A
Other languages
Japanese (ja)
Inventor
Katsuhiro Tatsutani
勝弘 龍谷
Noriaki Toyoda
典明 豊田
Satomi Soma
里美 相馬
Junichi Kaneko
純一 金子
Takashi Yamaguchi
剛史 山口
Megumi Yamaguchi
めぐみ 山口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shindo Denshi Kogyo KK
Original Assignee
Shindo Denshi Kogyo KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shindo Denshi Kogyo KK filed Critical Shindo Denshi Kogyo KK
Priority to JP2010065502A priority Critical patent/JP2011199090A/en
Publication of JP2011199090A publication Critical patent/JP2011199090A/en
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector

Landscapes

  • Liquid Crystal (AREA)
  • Insulated Metal Substrates For Printed Circuits (AREA)
  • Structure Of Printed Boards (AREA)
  • Manufacturing Of Printed Circuit Boards (AREA)
  • Wire Bonding (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a method of manufacturing a flexible printed wiring board having superior heat dissipation efficiency.SOLUTION: A method of manufacturing a TCP-type flexible printed wiring board 12A includes a step of laminating an adhesive layer 1A on a metal base material film 1; a step of pasting conductor foil 2 to the adhesive layer 1A; a step of laminating a photoresist film 4 on the conductor foil 2; a step of exposing and developing the photoresist film 4; a step of coating the part of the metal base material film 1 not covered with the conductor foil 2 with an etching protection film 15; and a step of forming a conductive pattern 3, by etching the conductor foil 2 via the exposed and developed photoresist film 4 (developed pattern 4A), in a state where the etching protection film 15 is coated.

Description

本発明は、フレキシブルプリント配線板の製造方法、半導体装置の製造方法、ディスプレイ装置の製造方法、フレキシブルプリント配線板、半導体装置及びディスプレイ装置に関する。   The present invention relates to a method for manufacturing a flexible printed wiring board, a method for manufacturing a semiconductor device, a method for manufacturing a display device, a flexible printed wiring board, a semiconductor device, and a display device.

フレキシブルプリント配線板に半導体チップを搭載した半導体装置において、放熱性の向上を図った半導体装置が種々提案されている。例えば、特許文献1の半導体装置では、フレキシブルプリント配線板を適宜な位置にて折り曲げて、半導体チップをディスプレイ装置内の放熱し易い位置に配置することを提案している。   Various semiconductor devices having improved heat dissipation have been proposed for semiconductor devices in which a semiconductor chip is mounted on a flexible printed wiring board. For example, in the semiconductor device of Patent Document 1, it is proposed to bend the flexible printed wiring board at an appropriate position and arrange the semiconductor chip at a position where heat is easily dissipated in the display device.

特開2009−10309号公報JP 2009-10309 A

近年液晶ディスプレイ装置の動画解像度をよくするために、半導体チップの動作速度を早くする対応が行われており、発熱量が多くなる傾向にあるので、効率よく放熱することが求められている。また、プラズマディスプレイ装置では、従来から液晶ディスプレイ装置に比べて駆動電流が大きく発熱量が大きいため、効率よく放熱することが求められている。このように、放熱性向上の要求は依然として高い。   In recent years, in order to improve the moving image resolution of a liquid crystal display device, measures for increasing the operation speed of a semiconductor chip have been taken, and the amount of heat generation tends to increase, so that efficient heat dissipation is required. In addition, the plasma display device is conventionally required to dissipate heat efficiently because the driving current is larger and the heat generation amount is larger than that of the liquid crystal display device. Thus, the demand for improving heat dissipation is still high.

本発明の目的は、放熱効率の良いフレキシブルプリント配線板の製造方法、半導体装置の製造方法、ディスプレイ装置の製造方法、フレキシブルプリント配線板、半導体装置及びディスプレイ装置を提供することにある。   The objective of this invention is providing the manufacturing method of a flexible printed wiring board with sufficient heat dissipation efficiency, the manufacturing method of a semiconductor device, the manufacturing method of a display apparatus, a flexible printed wiring board, a semiconductor device, and a display apparatus.

本発明のフレキシブルプリント配線板の製造方法は、金属基材フィルムに接着剤層を積層する工程と、前記接着剤層に導電体箔を貼り付ける工程と、前記導電体箔にフォトレジスト膜を積層する工程と、前記フォトレジスト膜を露光及び現像する工程と、前記金属基材フィルムの前記導電体箔に覆われていない部分にエッチング保護膜を被せる工程と、前記金属基材フィルムに前記エッチング保護膜が被せられている状態で、露光及び現像後の前記フォトレジスト膜を介して前記導電体箔をエッチングして導電パターンを形成する工程と、を有する。   The method for producing a flexible printed wiring board of the present invention includes a step of laminating an adhesive layer on a metal base film, a step of attaching a conductor foil to the adhesive layer, and a layer of a photoresist film on the conductor foil. A step of exposing and developing the photoresist film, a step of covering an etching protective film on a portion of the metal base film not covered with the conductor foil, and the etching protection on the metal base film And a step of etching the conductor foil through the photoresist film after exposure and development to form a conductive pattern with the film covered.

好適には、前記エッチング保護膜を被せる工程は、前記フォトレジスト膜を積層する工程とは別個に行われる。   Preferably, the step of covering the etching protective film is performed separately from the step of laminating the photoresist film.

好適には、前記フレキシブルプリント配線板の製造方法は、前記接着剤層を積層する工程の後、前記導電体箔を貼り付ける工程の前に、前記金属基材フィルム及び前記接着剤層に開口を形成する工程を更に有し、前記導電パターンは、前記開口に突出する接続用端子を有する。   Preferably, in the method for manufacturing the flexible printed wiring board, after the step of laminating the adhesive layer and before the step of attaching the conductor foil, an opening is formed in the metal base film and the adhesive layer. The conductive pattern further includes a connecting terminal protruding into the opening.

好適には、前記接着剤層の熱伝導率が1W/m・K以上である。   Preferably, the thermal conductivity of the adhesive layer is 1 W / m · K or more.

本発明の半導体装置の製造方法は、金属基材フィルムに接着剤層を積層する工程と、前記接着剤層に導電体箔を貼り付ける工程と、前記導電体箔にフォトレジスト膜を積層する工程と、前記フォトレジスト膜を露光及び現像する工程と、前記金属基材フィルムの前記導電体箔に覆われていない部分にエッチング保護膜を被せる工程と、前記金属基材フィルムに前記エッチング保護膜が被せられている状態で、露光及び現像後の前記フォトレジスト膜を介して前記導電体箔をエッチングして、外部接続用端子と半導体チップ接続用端子とを含む導電パターンを形成する工程と、前記半導体チップ接続用端子に半導体チップを接続して搭載する工程と、を有する。   The method for manufacturing a semiconductor device of the present invention includes a step of laminating an adhesive layer on a metal base film, a step of attaching a conductor foil to the adhesive layer, and a step of laminating a photoresist film on the conductor foil. And a step of exposing and developing the photoresist film, a step of covering an etching protective film on a portion of the metal base film not covered with the conductor foil, and the etching protective film on the metal base film. Etching the conductive foil through the photoresist film after exposure and development in a covered state to form a conductive pattern including an external connection terminal and a semiconductor chip connection terminal; and Connecting and mounting the semiconductor chip on the semiconductor chip connection terminal.

好適には、前記半導体装置の製造方法は、前記金属基材フィルムの平面視において前記半導体チップ側を凹側とする凹状に延びて前記導体パターンの少なくとも一部を囲む第1のスリットを前記金属基材フィルムに形成する工程を更に有する。   Preferably, in the method for manufacturing the semiconductor device, a first slit that extends in a concave shape with the semiconductor chip side as a concave side in a plan view of the metal base film and surrounds at least a part of the conductor pattern is formed on the metal. It further has the process of forming in a base film.

好適には、前記半導体チップの形状が四角であって、その四角い前記半導体チップの三辺を取り囲むように前記第1のスリットを形成する。   Preferably, the shape of the semiconductor chip is a square, and the first slit is formed so as to surround three sides of the square semiconductor chip.

好適には、前記半導体装置の製造方法は、前記金属基材フィルムに直線状の第2のスリットを形成する工程と、前記第2のスリットに軟質樹脂を充填する工程と、を更に有する。   Preferably, the manufacturing method of the semiconductor device further includes a step of forming a linear second slit in the metal base film and a step of filling the second slit with a soft resin.

本発明のディスプレイ装置の製造方法は、上記に記載の半導体装置の製造方法により半導体装置を形成し、前記金属基材フィルムを、前記導電体箔側を内側として折り返し、前記外部接続用端子を前記半導体装置とは別の部品に接続する。   According to the display device manufacturing method of the present invention, a semiconductor device is formed by the semiconductor device manufacturing method described above, the metal base film is folded back with the conductor foil side inside, and the external connection terminals are It is connected to a component different from the semiconductor device.

若しくは、本発明のディスプレイ装置の製造方法は、上記に記載の半導体装置の製造方法により半導体装置を形成し、前記金属基材フィルムにおいて、前記第1のスリットの内側部分を折り返さずに、前記第1のスリットの外側部分を、前記導電体箔側を内側として折り返し、前記外部接続用端子を前記半導体装置とは別の部品に接続する。   Alternatively, the method for manufacturing a display device according to the present invention includes forming the semiconductor device by the method for manufacturing a semiconductor device described above, and in the metal base film, the inner portion of the first slit is not folded back. The outer portion of one slit is folded back with the conductor foil side as the inner side, and the external connection terminal is connected to a component different from the semiconductor device.

本発明のフレキシブルプリント配線板は、開口が形成された金属基材フィルムと、前記金属基材フィルムに積層された接着剤層と、前記接着剤層に積層され、前記開口に突出する接続用端子を含む導電パターンと、を有する。   The flexible printed wiring board of the present invention includes a metal base film having an opening formed thereon, an adhesive layer laminated on the metal base film, and a connection terminal laminated on the adhesive layer and protruding into the opening. And a conductive pattern.

本発明の半導体装置は、上記に記載のフレキシブルプリント配線板と、前記フレキシブルプリント配線板の前記開口に配置されて前記接続用端子に接続された半導体チップと、を有する。   A semiconductor device of the present invention includes the flexible printed wiring board described above, and a semiconductor chip disposed in the opening of the flexible printed wiring board and connected to the connection terminal.

本発明のディスプレイ装置は、上記に記載の半導体装置と、前記半導体装置に接続されたガラス基板と、前記半導体装置及び前記ガラス基板を収容し、前記金属基材フィルムに当接する筐体と、を有する。   The display device of the present invention includes the semiconductor device described above, a glass substrate connected to the semiconductor device, and a housing that accommodates the semiconductor device and the glass substrate and contacts the metal base film. Have.

本発明によれば、放熱効率を良くすることができる。   According to the present invention, heat dissipation efficiency can be improved.

(A)ないし(I)は、この発明の実施形態に係るTCP型フレキシブルプリント配線板の製造工程図である。(A) thru | or (I) is a manufacturing-process figure of the TCP type flexible printed wiring board which concerns on embodiment of this invention. 図1に示す製造工程により製造されたTCP型フレキシブルプリント配線板の平面図である。It is a top view of the TCP type flexible printed wiring board manufactured by the manufacturing process shown in FIG. 図1に示す製造工程により製造された別のTCP型フレキシブルプリント配線板の平面図である。It is a top view of another TCP type flexible printed wiring board manufactured by the manufacturing process shown in FIG. (A)ないし(D)は、この発明の実施形態に係るTCP型半導体装置の製造工程図である(A) thru | or (D) is a manufacturing-process figure of the TCP type semiconductor device which concerns on embodiment of this invention. 図4に示す製造工程により製造されたTCP型半導体装置の平面図である。It is a top view of the TCP type semiconductor device manufactured by the manufacturing process shown in FIG. (A)および(B)は、別のTCP型半導体装置の製造工程図である。(A) And (B) is a manufacturing-process figure of another TCP type semiconductor device. 図6に示す製造工程により製造されたTCP型半導体装置の平面図である。It is a top view of the TCP type semiconductor device manufactured by the manufacturing process shown in FIG. (A)ないし(I)は、この発明の実施形態に係るCOF型フレキシブルプリント配線板の製造工程図である。(A) thru | or (I) is a manufacturing-process figure of the COF type flexible printed wiring board which concerns on embodiment of this invention. 図8に示す製造工程により製造されたCOF型フレキシブルプリント配線板の平面図である。It is a top view of the COF type flexible printed wiring board manufactured by the manufacturing process shown in FIG. 図8に示す製造工程により製造された別のCOF型フレキシブルプリント配線板の平面図である。It is a top view of another COF type flexible printed wiring board manufactured by the manufacturing process shown in FIG. (A)ないし(D)は、この発明の実施形態に係るCOF型半導体装置の製造工程図である。(A) thru | or (D) is a manufacturing-process figure of the COF type semiconductor device which concerns on embodiment of this invention. 図11に示す製造工程により製造されたCOF型半導体装置の平面図である。FIG. 12 is a plan view of a COF type semiconductor device manufactured by the manufacturing process shown in FIG. 11. (A)および(B)は、別のCOF型半導体装置の製造工程図である。(A) And (B) is a manufacturing-process figure of another COF type semiconductor device. 図13に示す製造工程により製造されたCOF型半導体装置の平面図である。It is a top view of the COF type semiconductor device manufactured by the manufacturing process shown in FIG. 図5に示すTCP型半導体装置の使用状態図である。FIG. 6 is a diagram illustrating a usage state of the TCP type semiconductor device illustrated in FIG. 5. 図12に示すCOF型半導体装置の使用状態図である。It is a use condition figure of the COF type semiconductor device shown in FIG. 図7に示すTCP型半導体装置の使用状態図である。FIG. 8 is a use state diagram of the TCP type semiconductor device shown in FIG. 7. 図14に示すCOF型半導体装置の使用状態図である。FIG. 15 is a view illustrating a usage state of the COF type semiconductor device illustrated in FIG. 14. この発明の実施形態に係る更に別のTCP型半導体装置の平面図である。It is a top view of another TCP type semiconductor device concerning an embodiment of this invention. この発明の実施形態に係るまた更に別のTCP型半導体装置の平面図である。It is a top view of still another TCP type semiconductor device concerning an embodiment of this invention.

以下、図面を参照しつつ、この発明の実施の形態について説明する。
実施形態のフレキシブルプリント配線板には、デバイスホールを設けるTCP型フレキシブルプリント配線板とデバイスホールを設けないCOF型フレキシブルプリント配線板が有る。また、実施形態のフレキシブルプリント配線板には、折り曲げ用のスリットが設けられるフレキシブルプリント配線板とスリットが設けられないフレキシブルプリント配線板が有る。
Hereinafter, embodiments of the present invention will be described with reference to the drawings.
The flexible printed wiring board of the embodiment includes a TCP type flexible printed wiring board in which a device hole is provided and a COF type flexible printed wiring board in which no device hole is provided. Further, the flexible printed wiring board of the embodiment includes a flexible printed wiring board provided with a bending slit and a flexible printed wiring board provided with no slit.

説明は、以下の順で行う。
<フレキシブルプリント配線板の製造方法>
(TCP型)
スリット形成予定無し、スリット形成予定有り
(COF型)
スリット形成予定無し、スリット形成予定有り
<半導体装置の製造方法>
(TCP型−スリット無し)
(TCP型−スリット有り)
(COF型−スリット無し)
(COF型−スリット有り)
<ディスプレイ装置の製造方法>
(TCP型−スリット無し)
(COF型−スリット無し)
(TCP型−スリット有り)
(COF型−スリット有り)
The description will be given in the following order.
<Method for producing flexible printed wiring board>
(TCP type)
No slit formation planned, slit formation planned (COF type)
No slit formation planned, slit formation planned <Semiconductor device manufacturing method>
(TCP type-no slit)
(TCP type-with slit)
(COF type-no slit)
(COF type-with slit)
<Method for Manufacturing Display Device>
(TCP type-no slit)
(COF type-no slit)
(TCP type-with slit)
(COF type-with slit)

<フレキシブルプリント配線板の製造方法>
(TCP型)
実施形態のTCP型フレキシブルプリント配線板の製造方法について、図1(A)ないし(I)を用いて説明する。
<Method for producing flexible printed wiring board>
(TCP type)
The manufacturing method of the TCP type flexible printed wiring board of embodiment is demonstrated using FIG. 1 (A) thru | or (I).

図1(A)に示すように、金属基材フィルム1の表面に塵埃を防ぐためのカバーフィルム1Bが貼られた接着剤層1Aを積層する。なお、以下では、金属基材フィルム1の接着剤層1A側を表側、その反対側を裏側ということがある。   As shown in FIG. 1A, an adhesive layer 1 </ b> A having a cover film 1 </ b> B for preventing dust is laminated on the surface of the metal base film 1. Hereinafter, the adhesive layer 1A side of the metal base film 1 may be referred to as the front side, and the opposite side may be referred to as the back side.

金属基材フィルム1、カバーフィルム1B及び接着剤層1Aは、紙面貫通方向に長尺状に形成されている。そして、金属基材フィルム1としては、熱伝導率がよくまた加工性のよい金属箔を用いる。例えば、厚さが25μmないし150μmの銅箔を用いる。または比重が軽く加工性のよいアルミニウム箔を用いてもよい。   The metal base film 1, the cover film 1 </ b> B, and the adhesive layer 1 </ b> A are formed in a long shape in the paper penetration direction. And as the metal base film 1, metal foil with good thermal conductivity and good workability is used. For example, a copper foil having a thickness of 25 μm to 150 μm is used. Alternatively, an aluminum foil having a light specific gravity and good workability may be used.

そして、接着剤層1Aは、電気絶縁性が高く、厚さが5μmないし25μmのエポキシ系の接着剤を用いる。例えば、電気絶縁性が高く、熱伝導率が0.2W/m・K程度で厚さが12μm程度の東レ(株)製の商品名「TAB用接着剤#8200」を用いる。好適には、1W/m・K以上のものを用いるとよく、例えば、エポキシ樹脂を主体にした、熱伝導率が3W/m・K程度の東レ(株)製の商品名「TSAシリーズ」を用いるとよい。この「TSAシリーズ」は、厚さが20μmないし100μmのものがあるが、前記熱抵抗θを小さくするために、極力薄いものを用いることが好ましい。   The adhesive layer 1A is made of an epoxy adhesive having high electrical insulation and a thickness of 5 to 25 μm. For example, a trade name “TAB adhesive # 8200” manufactured by Toray Industries, Inc. having high electrical insulation, thermal conductivity of about 0.2 W / m · K, and a thickness of about 12 μm is used. Preferably, a product of 1 W / m · K or higher is used. For example, a product name “TSA series” made mainly of epoxy resin and having a thermal conductivity of about 3 W / m · K manufactured by Toray Industries, Inc. Use it. This “TSA series” has a thickness of 20 μm to 100 μm, but it is preferable to use a thin one as much as possible in order to reduce the thermal resistance θ.

次に、図1(B)に示すように、金型を用いて金属基材フィルム1の両縁に沿って長さ方向(紙面貫通方向)に一定間隔置きにスプロケットホール11を打ち抜き形成する。また同時にデバイスホール11Aを、単位配線パターン毎の所定の位置に必要な数だけ打ち抜き形成する。この、デバイスホール11Aは、スプロケットホール11を打ち抜いた後、スプロケットホール11をガイドにして後から打ち抜くようにしてもよい。   Next, as shown in FIG. 1 (B), sprocket holes 11 are punched and formed at regular intervals in the length direction (paper surface penetrating direction) along both edges of the metal base film 1 using a mold. At the same time, a required number of device holes 11A are punched and formed at predetermined positions for each unit wiring pattern. The device hole 11 </ b> A may be punched later using the sprocket hole 11 as a guide after punching the sprocket hole 11.

次に、図1(C)に示すように、金属基材フィルム1の長さ方向(紙面貫通方向)にカバーフィルム1Bを剥がしながら熱と圧力を加えて導電体箔2をラミネートし、更に熱を加えて接着剤層1Aを硬化させる。この導電体箔2には、電気抵抗が小さくまた熱伝導率の高い金属箔を用いる。例えば、厚さが8μmないし80μmの銅箔を用いる。また、微細な導電パターンの形成を考慮した場合、好適には、厚さが8μmないし40μm程度のものを用いるとよい。   Next, as shown in FIG. 1C, the conductor foil 2 is laminated by applying heat and pressure while peeling the cover film 1B in the length direction of the metal substrate film 1 (through direction in the drawing), and further heat is applied. Is added to cure the adhesive layer 1A. As the conductive foil 2, a metal foil having a low electrical resistance and a high thermal conductivity is used. For example, a copper foil having a thickness of 8 μm to 80 μm is used. In consideration of the formation of a fine conductive pattern, it is preferable to use one having a thickness of about 8 μm to 40 μm.

次に、図1(D)に示すように、導電体箔2の表面にフォトレジスト液をロールコーター方式で塗布して後、加熱乾燥してフォトレジスト膜4を形成する。このフォトレジスト膜4は、微細な導電パターンの形成に適した厚さに調整して形成する。その後、図1(E)に示すように、露光と現像を行って現像パターン4Aを形成する。   Next, as shown in FIG. 1D, a photoresist liquid is applied to the surface of the conductor foil 2 by a roll coater method, and then dried by heating to form a photoresist film 4. The photoresist film 4 is formed to have a thickness suitable for forming a fine conductive pattern. Thereafter, as shown in FIG. 1E, exposure and development are performed to form a development pattern 4A.

次に、導電体箔2の表面を除く全面には、後に行う導電体箔2をエッチングするエッチング工程によって金属基材フィルム1がエッチングされないようにするためにエッチング保護膜を設ける。   Next, an etching protective film is provided on the entire surface excluding the surface of the conductive foil 2 in order to prevent the metal base film 1 from being etched by an etching process for etching the conductive foil 2 to be performed later.

このエッチング保護膜の形成には、前記フォトレジスト液を導電体箔2の表面に塗布すると同時にそれ以外の全面に塗布して後、加熱乾燥してフォトレジスト膜を全面に形成する方法が考えられる。   In order to form this etching protective film, a method is conceivable in which the photoresist solution is applied to the surface of the conductor foil 2 and simultaneously applied to the other entire surface, and then heated and dried to form the photoresist film on the entire surface. .

この方法を用いて微細な導電パターンを形成するためには、導電体箔2の表面に形成するフォトレジスト膜の厚さを薄く形成することが好ましい。そのため、その他のフォトレジスト膜の厚さも同様に薄くなり、金属基材フィルム1のエッジ部分では、フォトレジスト液の表面張力の働きによって、更に薄くなるのでエッチングによって侵されてしまうおそれがある。一方、エッジ部分がエッチングによって侵されることは好ましくないことがある。例えば、デバイスホール11Aは、最終的な製品にも係わる形状であるので、形成当初の形状が維持されることが好ましい。   In order to form a fine conductive pattern using this method, it is preferable to reduce the thickness of the photoresist film formed on the surface of the conductor foil 2. Therefore, the thicknesses of the other photoresist films are similarly reduced, and the edge portion of the metal substrate film 1 is further thinned by the action of the surface tension of the photoresist solution, and may be damaged by etching. On the other hand, it may be undesirable for the edge portion to be affected by etching. For example, since the device hole 11A has a shape related to the final product, it is preferable that the original shape is maintained.

そこで、このエッジ部分の膜厚が薄くなりにくい、電着レジスト方式が考えられる。ところが、この電着レジスト方式は、電着レジスト液が経時変化するため管理が煩雑になり、また膜厚の調整も難しいので、後にエッチングで形成する導電パターンのファイン化が難しくなる。   Therefore, an electrodeposition resist system in which the film thickness of the edge portion is not easily reduced can be considered. However, in this electrodeposition resist system, since the electrodeposition resist solution changes with time, the management becomes complicated and it is difficult to adjust the film thickness, so that it is difficult to refine the conductive pattern formed later by etching.

そこで、この実施形態では、前記フォトレジスト膜4の形成と異なる別の工程および材料を用いてエッチング保護膜15を形成する。   Therefore, in this embodiment, the etching protective film 15 is formed using a different process and material different from the formation of the photoresist film 4.

前記、現像パターン4Aを形成した後、アルカリ性の液にて除去が可能な一般的なエッチング保護膜用樹脂液を、例えば、ディスペンサー方式、刷毛塗り方式、スプレイ方式などの一般的な方法を用いて塗布した後、加熱乾燥させて、図1(F)に示すように、エッチング保護膜15を形成する。   After forming the development pattern 4A, a general etching protective film resin solution that can be removed with an alkaline solution is used, for example, using a general method such as a dispenser method, a brush coating method, or a spray method. After coating, the film is heated and dried to form an etching protective film 15 as shown in FIG.

ところで、前記エッチング保護膜用樹脂液の塗布厚は、その表面張力の働きによって、金属基材フィルム1のエッジ部分では薄くなるので、前記エッジ部分に形成されるエッチング保護膜15の厚さが、後のエッチングによって侵されないだけの厚さが確保できるように、エッチング保護膜用樹脂液の塗布厚を調整する。   By the way, the coating thickness of the resin liquid for the etching protective film is thin at the edge portion of the metal base film 1 due to the action of the surface tension, so the thickness of the etching protective film 15 formed on the edge portion is The coating thickness of the resin liquid for the etching protective film is adjusted so that a thickness that is not affected by subsequent etching can be secured.

なお、本実施形態では、フォトレジスト膜4の形成と異なる別の工程および材料を用いてエッチング保護膜15を形成する方法を採用したが、上述したフォトレジスト膜4の形成と同時にエッチング保護膜15を形成する方法及び電着レジスト方式を用いる方法も、本発明に含まれる。   In the present embodiment, a method of forming the etching protective film 15 using a different process and material different from the formation of the photoresist film 4 is adopted. However, the etching protective film 15 is formed simultaneously with the formation of the photoresist film 4 described above. A method of forming a film and a method of using an electrodeposition resist method are also included in the present invention.

次に、図1(G)に示すように、前記現像パターン4Aをエッチングレジストにしてエッチングを行い、外部接続用端子3Bと半導体チップ接続用端子3Aを設ける導電パターン3を形成する。   Next, as shown in FIG. 1G, etching is performed using the development pattern 4A as an etching resist to form a conductive pattern 3 provided with external connection terminals 3B and semiconductor chip connection terminals 3A.

次に、図1(H)に示すように、アルカリ性の液を用いて、不要になった現像パターン4Aおよびエッチング保護膜15を除去した後、導電パターン3の表面には、半導体チップとの接続や防錆を目的として錫などのめっき(図示せず)を施す。   Next, as shown in FIG. 1 (H), the development pattern 4A and the etching protective film 15 that are no longer needed are removed using an alkaline solution, and then the surface of the conductive pattern 3 is connected to a semiconductor chip. And tin plating (not shown) for the purpose of corrosion prevention.

次に、図1(I)に示すように、後に半導体チップを接続するための半導体チップ接続用端子3Aと、ディスプレイ装置のガラス基板やプリント配線板を接続するための外部接続用端子3Bを残して、その他の領域に可撓性に優れたソルダーレジスト6をスクリーン印刷法などにより塗布して加熱硬化して設け、TCP型フレキシブルプリント配線板12Aを形成する。このようにして形成したTCP型フレキシブルプリント配線板12Aの平面図を図2に示す。図1(I)は、図2のA−A矢示断面図である。   Next, as shown in FIG. 1 (I), a semiconductor chip connection terminal 3A for connecting a semiconductor chip later and an external connection terminal 3B for connecting a glass substrate or a printed wiring board of the display device are left. Then, a solder resist 6 having excellent flexibility is applied to other regions by screen printing or the like, and is heated and cured to form the TCP type flexible printed wiring board 12A. FIG. 2 shows a plan view of the TCP type flexible printed wiring board 12A thus formed. FIG. 1I is a cross-sectional view taken along the line AA in FIG.

前記、可撓性に優れたソルダーレジスト6には、例えば、日立化成工業(株)製の商品名「SN−9000」を用いる。このソルダーレジスト6の塗布工程は、めっき工程の前に行ってもよく、また後に行ってもよい。ここで、ソルダーレジスト6は、図2に示すように、外形が四角い半導体チップを搭載するための長方形状の半導体チップ搭載領域7Aを残して、その半導体チップ搭載領域7Aから半導体チップ接続用端子3Aを覗かせて設ける。   As the solder resist 6 having excellent flexibility, for example, trade name “SN-9000” manufactured by Hitachi Chemical Co., Ltd. is used. This solder resist 6 coating step may be performed before or after the plating step. Here, as shown in FIG. 2, the solder resist 6 leaves a semiconductor chip mounting area 7A for mounting a semiconductor chip having a rectangular outer shape, and the semiconductor chip connection terminal 3A from the semiconductor chip mounting area 7A. Make a peep.

また、図3には、前記と同様の工程を用いて形成した別のTCP型フレキシブルプリント配線板12Bの平面を示す。このTCP型フレキシブルプリント配線板12Bには、半導体チップ搭載領域7Aの周りを一部残して、四角の三辺状に第1のスリット形成領域5を設け、この第1のスリット形成領域5を避けるように導電パターン3を引き回して形成する。   FIG. 3 shows a plan view of another TCP type flexible printed wiring board 12B formed using the same process as described above. This TCP type flexible printed wiring board 12B is provided with a first slit forming area 5 in a square three-sided shape, leaving a part around the semiconductor chip mounting area 7A, and avoiding the first slit forming area 5. In this way, the conductive pattern 3 is formed by being routed.

(COF型)
次に、この実施形態のCOF型フレキシブルプリント配線板の製造方法について、図8(A)ないし(I)を用いて説明する。
(COF type)
Next, a method for manufacturing the COF type flexible printed wiring board of this embodiment will be described with reference to FIGS.

ところで、前記TCP型フレキシブルプリント配線板の製造工程では、図1(B)に示すように、デバイスホール11Aを、単位配線パターン毎の所定の位置に必要な数だけ打ち抜き形成するが、ここで説明するCOF型フレキシブルプリント配線板では、このデバイスホール11Aを形成しないこと以外は、全く同じ工程および材料を用いて形成する。そこで、以下の製造方法の説明では、重複する内容について一部を省略して説明する。   By the way, in the manufacturing process of the TCP type flexible printed wiring board, as shown in FIG. 1B, the device holes 11A are punched and formed in a predetermined number for each unit wiring pattern. The COF type flexible printed wiring board to be formed is formed using exactly the same processes and materials except that this device hole 11A is not formed. Therefore, in the following description of the manufacturing method, a part of the overlapping contents will be omitted.

まず、図8(A)に示すように、金属基材フィルム1の表面にカバーフィルム1Bを設けた接着剤層1Aを積層する。   First, as shown to FIG. 8 (A), 1 A of adhesive layers which provided the cover film 1B on the surface of the metal base film 1 are laminated | stacked.

次に、図8(B)に示すように、金型を用いて金属基材フィルム1の両縁に沿って一定間隔置きにスプロケットホール11を打ち抜き形成する。   Next, as shown in FIG. 8B, sprocket holes 11 are punched and formed at regular intervals along both edges of the metal base film 1 using a mold.

次に、図8(C)に示すように、金属基材フィルム1の長さ方向にカバーフィルム1Bを剥がしながら熱と圧力を加えて導電体箔2をラミネートし、更に熱を加えて接着剤層1Aを硬化させる。   Next, as shown in FIG. 8 (C), heat and pressure are applied while peeling the cover film 1B in the length direction of the metal base film 1 to laminate the conductor foil 2, and further heat is applied to the adhesive. Layer 1A is cured.

次に、図8(D)に示すように、導電体箔2の表面にフォトレジスト液をロールコーターで塗布した後、加熱乾燥させてフォトレジスト膜4を形成する。その後、図8(E)に示すように、露光と現像を行って現像パターン4Aを形成する。   Next, as shown in FIG. 8D, a photoresist liquid is applied to the surface of the conductor foil 2 with a roll coater, and then dried by heating to form a photoresist film 4. Thereafter, as shown in FIG. 8E, exposure and development are performed to form a development pattern 4A.

次に、図8(F)に示すように導電体箔2の表面を除く全面にエッチング保護膜用樹脂液を塗布した後、加熱乾燥させてエッチング保護膜15を形成する。このエッチング保護膜用樹脂液は、エッチング保護膜用樹脂液の表面張力の働きによって、金属基材フィルム1のエッジ部分が薄くなるので、前記エッジ部分のエッチング保護膜の厚さが所定の厚さになるように塗布する厚さを調整する。   Next, as shown in FIG. 8F, an etching protective film resin liquid is applied to the entire surface excluding the surface of the conductive foil 2, and then dried by heating to form the etching protective film 15. In this etching protective film resin solution, the edge portion of the metal base film 1 is thinned by the surface tension of the etching protective film resin solution, so that the thickness of the etching protective film at the edge portion is a predetermined thickness. Adjust the coating thickness so that

次に、図8(G)に示すように、前記現像パターン4Aをエッチングレジストにしてエッチングを行い、外部接続用端子3Bと半導体チップ接続用端子3Aを設ける導電パターン3を形成する。   Next, as shown in FIG. 8G, etching is performed using the development pattern 4A as an etching resist to form a conductive pattern 3 provided with external connection terminals 3B and semiconductor chip connection terminals 3A.

次に、図8(H)に示すように、アルカリ性の液を用いて、不要になった現像パターン4Aおよびエッチング保護膜15を除去し、導電パターン3の表面には、半導体チップとの接続や防錆を目的として錫などのめっき(図示せず)を施す。   Next, as shown in FIG. 8 (H), the development pattern 4A and the etching protection film 15 that are no longer needed are removed using an alkaline solution, and the surface of the conductive pattern 3 is connected to a semiconductor chip. For the purpose of preventing rust, tin (not shown) is plated.

次に、図8(I)に示すように、後に半導体チップを接続するための半導体チップ接続用端子3Aと、ディスプレイ装置のガラス基板やプリント配線板を接続するための外部接続用端子3Bを残して、その他の領域に可撓性に優れたソルダーレジスト6をスクリーン印刷法などにより塗布して加熱硬化して設け、COF型フレキシブルプリント配線板12Cを形成する。このようにして形成したCOF型フレキシブルプリント配線板12Cの平面図を図9に示す。図8(I)は、図9のE−E矢示断面図である。   Next, as shown in FIG. 8 (I), a semiconductor chip connection terminal 3A for connecting a semiconductor chip later and an external connection terminal 3B for connecting a glass substrate or a printed wiring board of the display device are left. Then, a solder resist 6 having excellent flexibility is applied to other regions by screen printing or the like and is heat-cured to form a COF type flexible printed wiring board 12C. FIG. 9 shows a plan view of the COF type flexible printed wiring board 12C formed as described above. FIG. 8I is a cross-sectional view taken along the line E-E in FIG.

前記、可撓性に優れたソルダーレジスト6には、例えば、日立化成工業(株)製の商品名「SN−9000」を用いる。このソルダーレジスト6の塗布工程は、めっき工程の前に行ってもよく、また後に行ってもよい。ここで、ソルダーレジスト6は、図9に示すように、外形が四角い半導体チップを搭載するための長方形状の半導体チップ搭載領域7Aを残して、その半導体チップ搭載領域7Aから半導体チップ接続用端子3Aを覗かせて設ける。   As the solder resist 6 having excellent flexibility, for example, trade name “SN-9000” manufactured by Hitachi Chemical Co., Ltd. is used. This solder resist 6 coating step may be performed before or after the plating step. Here, as shown in FIG. 9, the solder resist 6 leaves a rectangular semiconductor chip mounting area 7A for mounting a semiconductor chip having a rectangular outer shape, and the semiconductor chip connecting terminal 3A from the semiconductor chip mounting area 7A. Make a peep.

また、図10には、前記と同様の工程を用いて形成した別のCOF型フレキシブルプリント配線板12Dの平面を示す。このCOF型フレキシブルプリント配線板12Dには、半導体チップ搭載領域7Aの周りを一部残して、四角の三辺状に第1のスリット形成領域5を設け、この第1のスリット形成領域5を避けるように導電パターン3を引き回して形成する。   FIG. 10 shows a plan view of another COF type flexible printed wiring board 12D formed using the same process as described above. The COF type flexible printed wiring board 12D is provided with a first slit forming area 5 in a square three-sided shape while leaving a part around the semiconductor chip mounting area 7A, and the first slit forming area 5 is avoided. In this way, the conductive pattern 3 is formed by being routed.

<半導体装置の製造方法>
(TCP型−スリット無し)
次に、前記TCP型フレキシブルプリント配線板12A(図2参照)に半導体チップを搭載して、半導体装置を形成する製造方法について、図4(A)ないし(D)を用いて説明する。
<Method for Manufacturing Semiconductor Device>
(TCP type-no slit)
Next, a manufacturing method for forming a semiconductor device by mounting a semiconductor chip on the TCP-type flexible printed wiring board 12A (see FIG. 2) will be described with reference to FIGS.

図4(A)に示すように、前記TCP型フレキシブルプリント配線板12Aのスプロケットホール11を用いて搬送するとともに位置決めしながら、外形が四角い半導体チップ7を100℃ないし150℃に設定された加熱ステージ10の上に順次セットする。そして、半導体チップ7に形成された金バンプ8と半導体チップ接続用端子3Aとを対抗して、400℃ないし500℃に加熱したボンディングツール9を用いて熱と圧力を加える。これにより、例えば金バンプ8と、錫めっきされた半導体チップ接続用端子3AとをAu−Sn共晶接合して、TCP型フレキシブルプリント配線板12Aに半導体チップ7を搭載する。   As shown in FIG. 4A, a heating stage in which a semiconductor chip 7 having a rectangular outer shape is set to 100 ° C. to 150 ° C. while being transported and positioned using the sprocket holes 11 of the TCP type flexible printed wiring board 12A. Set on top of 10 in turn. Then, heat and pressure are applied by using a bonding tool 9 heated to 400 ° C. to 500 ° C. against the gold bumps 8 formed on the semiconductor chip 7 and the semiconductor chip connection terminals 3A. Thus, for example, the gold bump 8 and the tin-plated semiconductor chip connection terminal 3A are Au—Sn eutectic bonded, and the semiconductor chip 7 is mounted on the TCP type flexible printed wiring board 12A.

その後、TCP型フレキシブルプリント配線板12Aのスプロケットホール11を用いて搬送するとともに順次位置決めしながら、図4(B)に示すように、塗布用ノズル13から吐出する封止樹脂14を半導体チップ7の表側および半導体チップ接続用端子3Aを覆うように塗布し、更に加熱して硬化した状態を図4(C)に示す。   Thereafter, while transporting using the sprocket holes 11 of the TCP type flexible printed wiring board 12A and positioning sequentially, the sealing resin 14 discharged from the coating nozzle 13 is applied to the semiconductor chip 7 as shown in FIG. FIG. 4C shows a state where the front side and the semiconductor chip connecting terminal 3A are coated so as to cover and further heated and cured.

次に、単位導電パターン毎に金型などを用いて打ち抜いて、TCP型半導体装置16Aを形成した状態を図4(D)に示す。また、図5には、このようにして形成したTCP型半導体装置16Aの平面を示す。図4(D)は、図5のC−C矢示断面図である。   Next, FIG. 4D shows a state in which the TCP type semiconductor device 16A is formed by punching using a die or the like for each unit conductive pattern. FIG. 5 shows a plane of the TCP type semiconductor device 16A formed in this way. 4D is a cross-sectional view taken along the line CC in FIG.

ところで、図5に示す半導体装置16Aを組み付けて使用するときは、金属基材フィルムの表側を内側として湾曲して使用する。   By the way, when the semiconductor device 16A shown in FIG. 5 is assembled and used, it is curved and used with the front side of the metal base film as the inner side.

(TCP型−スリット有り)
次に、前記TCP型フレキシブルプリント配線板12B(図3参照)に半導体チップを搭載して、TCP型半導体装置を形成する製造工程を説明する。
(TCP type-with slit)
Next, a manufacturing process for mounting a semiconductor chip on the TCP type flexible printed wiring board 12B (see FIG. 3) to form a TCP type semiconductor device will be described.

前記、TCP型半導体装置16Aの製造工程を示す図4(A)ないし(C)と同じ製造工程および製造方法を用いて、TCP型フレキシブルプリント配線板12Bに半導体チップ7を搭載してから封止樹脂14を塗布して後加熱硬化する。   The semiconductor chip 7 is mounted on the TCP-type flexible printed wiring board 12B and sealed using the same manufacturing process and manufacturing method as in FIGS. 4A to 4C showing the manufacturing process of the TCP-type semiconductor device 16A. Resin 14 is applied and post-heat cured.

次に、図6(A)に示すように、スプロケットホール11を用いて搬送するとともに位置決めしながら、金型などを用いて第1のスリット5Aを打ち抜き形成する。第1のスリット5Aの形状は、平面視において、デバイスホール11A側を凹として、導電パターン3の少なくとも一部を囲む凹状に延びる形状である。好ましくは、四角の半導体チップ7の三辺を囲む形状である。   Next, as shown in FIG. 6A, the first slit 5A is punched and formed using a mold or the like while being transported and positioned using the sprocket hole 11. The shape of the first slit 5 </ b> A is a shape extending in a concave shape surrounding at least a part of the conductive pattern 3, with the device hole 11 </ b> A side being concave in plan view. Preferably, the shape surrounds three sides of the square semiconductor chip 7.

次に、図6(B)に示すように、単位導電パターン毎に金型などを用いて打ち抜いてTCP型半導体装置16Bを形成する。図7には、このようにして形成したTCP型半導体装置16Bの平面を示す。図6(B)は、図7のD−D矢示断面図である。   Next, as shown in FIG. 6B, a TCP type semiconductor device 16B is formed by punching using a die or the like for each unit conductive pattern. FIG. 7 shows a plane of the TCP type semiconductor device 16B formed as described above. 6B is a cross-sectional view taken along the line DD in FIG.

ところで、図7に示す半導体装置16Bを組み付けて使用するときは、図7に示す第1のスリット5Aの両端を通って、前記金属基材フィルム1を横切る直線Lと、それと平行で第1のスリット5Aの形成範囲内の直線Mとの間の折り曲げ範囲bで折り曲げて使用する。   By the way, when the semiconductor device 16B shown in FIG. 7 is assembled and used, the first straight line L passing through both ends of the first slit 5A shown in FIG. The slit 5A is used by being bent in a bending range b between the straight line M and the formation range of the slit 5A.

(COF型−スリット無し)
次に、前記COF型フレキシブルプリント配線板12C(図9参照)に半導体チップ7を搭載して、COF型半導体装置を形成する製造方法を、図11(A)ないし(D)を用いて説明する。
(COF type-no slit)
Next, a manufacturing method for forming a COF type semiconductor device by mounting the semiconductor chip 7 on the COF type flexible printed wiring board 12C (see FIG. 9) will be described with reference to FIGS. .

まず、図11(A)に示すように、前記COF型フレキシブルプリント配線板12Cのスプロケットホール11を用いて搬送するとともに位置決めしながら、外形が四角い半導体チップ7を100℃ないし150℃に設定された加熱ステージ10の上に順次セットする。そして、半導体チップ7に形成された金バンプ8と半導体チップ接続用端子3Aとを対向して、400℃ないし500℃に加熱したボンディングツール9を用いて熱と圧力を加える。これにより、例えば金バンプ8と錫めっきされた半導体チップ接続用端子3AとをAu−Sn共晶接合して、COF型フレキシブルプリント配線板12Cに半導体チップ7を搭載する。   First, as shown in FIG. 11A, the semiconductor chip 7 having a rectangular outer shape was set to 100 ° C. to 150 ° C. while being transported and positioned using the sprocket holes 11 of the COF type flexible printed wiring board 12C. Set sequentially on the heating stage 10. Then, heat and pressure are applied using a bonding tool 9 heated to 400 ° C. to 500 ° C. with the gold bumps 8 formed on the semiconductor chip 7 facing the semiconductor chip connection terminals 3A. Thereby, for example, the gold bump 8 and the tin-plated semiconductor chip connection terminal 3A are Au—Sn eutectic bonded, and the semiconductor chip 7 is mounted on the COF type flexible printed wiring board 12C.

その後、COF型フレキシブルプリント配線板12Cのスプロケットホール11を用いて搬送するとともに順次位置決めしながら、図11(B)に示すように、塗布用ノズル13から吐出する封止樹脂14を半導体チップ7の周囲に沿うように塗布して、毛細管現象により浸透して半導体チップ7と接着剤層1Aの間に充填し、更に加熱して硬化した状態を図11(C)に示す。   After that, while transporting using the sprocket holes 11 of the COF type flexible printed wiring board 12C and positioning sequentially, the sealing resin 14 discharged from the coating nozzle 13 is applied to the semiconductor chip 7 as shown in FIG. FIG. 11C shows a state in which it is applied along the periphery, penetrated by capillary action, filled between the semiconductor chip 7 and the adhesive layer 1A, and further heated and cured.

次に、単位導電パターン毎に金型などを用いて打ち抜いて、COF型半導体装置16Cを形成した状態を図11(D)に示す。また、図12には、このようにして形成したCOF型半導体装置16Cの平面を示す。図11(D)は、図12のG−G矢示断面図である。   Next, FIG. 11D shows a state in which a COF type semiconductor device 16C is formed by punching using a die or the like for each unit conductive pattern. FIG. 12 shows a plane of the COF type semiconductor device 16C formed in this way. FIG. 11D is a cross-sectional view taken along the line GG in FIG.

ところで、図12に示す半導体装置16Cを組み付けて使用するときは、金属基材フィルムの表側を内側として湾曲して使用する。   By the way, when the semiconductor device 16C shown in FIG. 12 is assembled and used, it is curved and used with the front side of the metal base film as the inside.

(COF型−スリット有り)
次に、前記COF型フレキシブルプリント配線板12D(図10参照)に半導体チップ7を搭載して、COF型半導体装置を形成する製造方法について説明する。
(COF type-with slit)
Next, a manufacturing method for forming a COF type semiconductor device by mounting the semiconductor chip 7 on the COF type flexible printed wiring board 12D (see FIG. 10) will be described.

前記、COF型フレキシブルプリント配線板12Dに、半導体チップ7を搭載してから封止樹脂14を塗布して後加熱硬化するが、この製造工程は、前記、COF型半導体装置16Cの製造工程、図11(A)ないし(C)と同じ製造工程および製造方法を用いて行う。   The semiconductor chip 7 is mounted on the COF type flexible printed wiring board 12D, and then the sealing resin 14 is applied and post-cured. This manufacturing process is the manufacturing process of the COF type semiconductor device 16C. 11 (A) to (C) are performed using the same manufacturing process and manufacturing method.

次に、図13(A)に示すように、スプロケットホール11を用いて搬送するとともに位置決めしながら、金型などを用いて第1のスリット5Aを打ち抜き形成する。   Next, as shown in FIG. 13A, the first slit 5A is punched and formed using a mold or the like while being transported and positioned using the sprocket hole 11.

次に、単位導電パターン毎に金型などを用いて打ち抜いてCOF型半導体装置16Dを形成した状態を図13(B)に示す。
次に、また、図14には、このようにして形成したCOF型半導体装置16Dの平面を示す。図13(B)は、図14のH−H矢示断面図である。
Next, FIG. 13B shows a state in which a COF type semiconductor device 16D is formed by punching using a die or the like for each unit conductive pattern.
Next, FIG. 14 shows a plane of the COF type semiconductor device 16D formed in this way. FIG. 13B is a cross-sectional view taken along the line H-H in FIG.

ところで、図14に示す半導体装置16Dを組み付けて使用するときは、図14に示す第1のスリット5Aの両端を通って、前記金属基材フィルム1を横切る直線Lと、それと平行で第1のスリット5Aの形成範囲内の直線Mとの間の折り曲げ範囲bで折り曲げて使用する。   By the way, when the semiconductor device 16D shown in FIG. 14 is assembled and used, a straight line L crossing the metal substrate film 1 through both ends of the first slit 5A shown in FIG. The slit 5A is used by being bent in a bending range b between the straight line M and the formation range of the slit 5A.

<ディスプレイ装置の製造方法>
次に、前記TCP型半導体装置およびCOF型半導体装置を実装してディスプレイ装置を組み立てる方法について説明する。
<Method for Manufacturing Display Device>
Next, a method for assembling a display device by mounting the TCP type semiconductor device and the COF type semiconductor device will be described.

(TCP型−スリット無し)
前記、TCP型半導体装置16A(図5参照)は、図15に示すように組み付けて使用し、ディスプレイ装置40Aを形成する。ここで示すディスプレイ装置40Aには、バックライト22、4辺形のガラス基板18、および4辺形の表示ガラス19が順次積層されて用いられている。また、電源および信号を供給するためのプリント配線板17が配置されている。
(TCP type-no slit)
The TCP type semiconductor device 16A (see FIG. 5) is assembled and used as shown in FIG. 15 to form a display device 40A. In the display device 40 </ b> A shown here, a backlight 22, a quadrilateral glass substrate 18, and a quadrilateral display glass 19 are sequentially laminated and used. A printed wiring board 17 for supplying power and signals is arranged.

そして、前記TCP型半導体装置16Aは、図15に示すように、TCP型半導体装置16Aの表側を内側にして折り返し、導電パターン3の外部接続用端子3Bをガラス基板18に接続し、他方の外部接続用端子3Bをプリント配線板17に接続する。そして、金属基材フィルム1の裏面側の一部を第1の筐体部材20に当接させる。また、半導体チップ7の裏面側は、熱伝導グリス23を挟んで第2の筐体部材21に接続するようにする。このようにして、半導体装置16Aは、ガラス基板18、および表示ガラス19の4辺形の内の必要な辺に複数個連結して、ディスプレイ装置40Aを組立てる。   Then, as shown in FIG. 15, the TCP type semiconductor device 16A is folded with the front side of the TCP type semiconductor device 16A facing inward, the external connection terminal 3B of the conductive pattern 3 is connected to the glass substrate 18, and the other external The connection terminal 3B is connected to the printed wiring board 17. Then, a part of the back surface side of the metal base film 1 is brought into contact with the first housing member 20. Further, the back surface side of the semiconductor chip 7 is connected to the second casing member 21 with the heat conduction grease 23 interposed therebetween. In this way, a plurality of semiconductor devices 16A are connected to necessary sides of the quadrilateral of the glass substrate 18 and the display glass 19 to assemble the display device 40A.

次に、前記ディスプレイ装置40Aの放熱について説明する。   Next, heat dissipation of the display device 40A will be described.

なお、熱伝導に関しては、θを熱抵抗、Lを経路長、λを熱伝導率、Aを伝熱面積とすると、
θ=L/λ・A
の式が成り立つ。もちろん、熱抵抗θが小さいほど熱が伝わりやすくなり、発熱体の温度をさげる事ができる。以下の説明では、上式の記号を適宜に参照することがある。
Regarding heat conduction, if θ is a thermal resistance, L is a path length, λ is a thermal conductivity, and A is a heat transfer area,
θ = L / λ · A
The following equation holds. Of course, the smaller the thermal resistance θ, the easier the heat is transmitted and the temperature of the heating element can be reduced. In the following description, the symbols in the above formula may be referred to as appropriate.

半導体チップ7から発生した熱は、半導体チップ7の裏面から熱伝導グリス23を介して、その先に接続するアルミニウムなどの熱伝導率の高い金属で形成した第2の筐体部材21に伝わり拡散して放熱する。   The heat generated from the semiconductor chip 7 is transferred from the back surface of the semiconductor chip 7 to the second casing member 21 formed of a metal having high thermal conductivity such as aluminum connected to the tip of the semiconductor chip 7 through the heat conductive grease 23 and diffused. To dissipate heat.

また、前記とは別の放熱経路があり、半導体チップ7から発生した熱は、熱伝導率の高い金バンプ8に伝わり、更にその先に接続する半導体チップ接続用端子3Aに伝わって導電パターン3の全体に拡散する。そして、導電パターン3の全体に拡散した熱は、接続するエポキシ系の接着剤層1Aに伝わり、その先に接続する熱伝導率の高い銅などを用いた金属基材フィルム1に伝わる。   Further, there is a heat dissipation path different from the above, and the heat generated from the semiconductor chip 7 is transmitted to the gold bumps 8 having a high thermal conductivity, and further to the semiconductor chip connection terminal 3A connected to the conductive bump 3. Spread throughout. Then, the heat diffused throughout the conductive pattern 3 is transmitted to the epoxy adhesive layer 1A to be connected, and is transmitted to the metal base film 1 using copper or the like having a high thermal conductivity to be connected thereto.

ここで、前記接着剤層1Aの熱伝導率は、一般的なエポキシ系の場合、材料自体は0.2W/m・K程度と低いが、接着剤層1Aの厚さは、例えば、前記東レ(株)製の商品名「TAB用接着剤#8200」を用いた場合、厚さが12μm程度と薄く、また導電パターン3は引き回される面積が広いので、前記熱抵抗θが小さくなって、導電パターン3に伝わった熱が効率よく金属基材フィルム1に伝わる。   Here, the thermal conductivity of the adhesive layer 1A is as low as about 0.2 W / m · K in the case of a general epoxy system, but the thickness of the adhesive layer 1A is, for example, When the product name “TAB adhesive # 8200” manufactured by Co., Ltd. is used, the thickness is as thin as about 12 μm, and the conductive pattern 3 has a wide drawn area, so the thermal resistance θ is reduced. The heat transferred to the conductive pattern 3 is efficiently transferred to the metal base film 1.

そして、更にその先に接続する熱伝導率の高いアルミニウムなどを用いた第1の筐体部材20および第2の筐体部材21に伝わり拡散して放熱するので、効率よく放熱することができる。また、金属基材フィルム1に伝わった熱の一部は、接触する空気に伝わり更に第1の筐体部材20および第2の筐体部材21に伝わることで、半導体チップ7の熱を効率よく放熱することができる。そのため、半導体の動作が安定してディスプレイ装置の表示品質をよくすることができる。   Further, since the heat is transmitted to the first housing member 20 and the second housing member 21 using aluminum having a high thermal conductivity connected to the tip and diffused, the heat can be efficiently radiated. Further, part of the heat transferred to the metal base film 1 is transferred to the contacting air and further transferred to the first housing member 20 and the second housing member 21, so that the heat of the semiconductor chip 7 is efficiently obtained. It can dissipate heat. Therefore, the operation of the semiconductor can be stabilized and the display quality of the display device can be improved.

ところで、前記接着剤層1Aに、例えば、熱伝導率が3W/m・K程度の東レ(株)製の商品名「TSAシリーズ」で厚さが20μmのものを用いた場合は、前記「TAB用接着剤#8200」を用いた場合に比べ、前記計算式から熱抵抗θを1/9程度にすることができて、効率よく放熱することができるのでより好ましい。   By the way, when the adhesive layer 1A is, for example, a product name “TSA series” manufactured by Toray Industries, Inc. having a thermal conductivity of about 3 W / m · K and having a thickness of 20 μm, the “TAB” Compared to the case where “adhesive for adhesive # 8200” is used, the thermal resistance θ can be reduced to about 1/9 from the above calculation formula, and it is more preferable because heat can be efficiently radiated.

因みに、一般的な熱伝導率を以下に記す。
銅:390W/m・K程度、アルミニウム:236W/m・K程度、エポキシ系の接着剤層(前記TSAシリーズ)3W/m・K程度、前記熱伝導グリス(前記JAP004J−2):6W/m・K程度。
Incidentally, general thermal conductivity is described below.
Copper: about 390 W / m · K, aluminum: about 236 W / m · K, epoxy-based adhesive layer (TSA series) about 3 W / m · K, the thermal conductive grease (JAP004J-2): 6 W / m -About K.

(COF型−スリット無し)
次に、図12に示すCOF型半導体装置16Cを用いて、ディスプレイ装置を組立る方法について説明する。
(COF type-no slit)
Next, a method for assembling a display device using the COF type semiconductor device 16C shown in FIG. 12 will be described.

図16に示すように、COF型半導体装置16Cの表側を内側にして折り返し、導電パターン3の外部接続用端子3Bをガラス基板18に接続し、他方の外部接続用端子3Bをプリント配線板17に接続する。そして、金属基材フィルム1の裏面側の一部を第1の筐体部材20および第2の筐体部材21に当接させる。このようにして、半導体装置16Bは、ガラス基板18、および表示ガラス19の4辺形の内の必要な辺に複数個連結して、ディスプレイ装置40Bを組立てる。   As shown in FIG. 16, the COF type semiconductor device 16C is turned upside down, the external connection terminal 3B of the conductive pattern 3 is connected to the glass substrate 18, and the other external connection terminal 3B is connected to the printed wiring board 17. Connecting. Then, a part of the back surface side of the metal base film 1 is brought into contact with the first housing member 20 and the second housing member 21. In this way, a plurality of semiconductor devices 16B are connected to the necessary sides of the four sides of the glass substrate 18 and the display glass 19 to assemble the display device 40B.

次に、このようにして形成したディスプレイ装置40Bの放熱について説明する。半導体チップ7から発生した熱は、熱伝導率の高い金バンプ8に伝わり、更にその先に接続する半導体チップ接続用端子3Aに伝わって導電パターン3の全体に拡散する。そして、導電パターン3の全体に拡散した熱は、接続するエポキシ系の接着剤層1Aに伝わり、更にその先に接続する熱伝導率の高い銅などを用いた金属基材フィルム1に伝わる。   Next, heat dissipation of the display device 40B formed in this way will be described. The heat generated from the semiconductor chip 7 is transferred to the gold bumps 8 having high thermal conductivity, and further transferred to the semiconductor chip connection terminals 3A connected to the tip of the semiconductor chip 7 and diffused throughout the conductive pattern 3. The heat diffused throughout the conductive pattern 3 is transferred to the epoxy adhesive layer 1A to be connected, and further transferred to the metal base film 1 using copper or the like having a high thermal conductivity to be connected further.

ここで用いる接着剤層1Aは、前記TCP型半導体装置16A(図5参照)の接着剤層1Aと同じものを用いるので、導電パターン3の全体に拡散した熱は効率よく金属基材フィルム1に伝わる。   Since the adhesive layer 1A used here is the same as the adhesive layer 1A of the TCP type semiconductor device 16A (see FIG. 5), the heat diffused throughout the conductive pattern 3 is efficiently applied to the metal substrate film 1. It is transmitted.

そして、更にその先に接続する熱伝導率の高いアルミニウムなどを用いた第1の筐体部材20および第2の筐体部材21に伝わり拡散して放熱する。また、金属基材フィルム1に伝わった熱の一部は、接触する空気に伝わり更に第1の筐体部材20および第2の筐体部材21に伝わることで、半導体チップ7の熱を効率よく放熱することができる。そのため、半導体の動作が安定してディスプレイ装置の表示品質をよくすることができる。   Further, the heat is transmitted to the first casing member 20 and the second casing member 21 using aluminum having a high thermal conductivity connected to the tip and diffused to dissipate heat. Further, part of the heat transferred to the metal base film 1 is transferred to the contacting air and further transferred to the first housing member 20 and the second housing member 21, so that the heat of the semiconductor chip 7 is efficiently obtained. It can dissipate heat. Therefore, the operation of the semiconductor can be stabilized and the display quality of the display device can be improved.

(TCP型−スリット有り)
次に、図7に示すTCP型半導体装置16Bを用いて、ディスプレイ装置を組立る方法について説明する。図7に示すように、TCP型半導体装置16Bを第1のスリット5Aの両端を通って前記絶縁基材を横切る直線Lとそれと平行な直線Mとの間の折り曲げ範囲bで湾曲し、半導体チップ保持部位30を除いて金属基材フィルム1の表側を内側として折り返し、半導体チップ保持部位30は湾曲せずにまっすぐにのばし、図17に示すように、その導電パターン3の外部接続用端子3Bをガラス基板18に接続し、他方の外部接続用端子3Bをプリント配線板17に接続する。
(TCP type-with slit)
Next, a method for assembling a display device using the TCP type semiconductor device 16B shown in FIG. 7 will be described. As shown in FIG. 7, the TCP type semiconductor device 16B is bent in a bending range b between a straight line L passing through both ends of the first slit 5A and crossing the insulating substrate and a straight line M parallel thereto, and a semiconductor chip The front side of the metal base film 1 is folded back with the front side of the metal base film 1 except the holding portion 30, and the semiconductor chip holding portion 30 is straightened without being bent, and the external connection terminals 3B of the conductive pattern 3 are connected as shown in FIG. Connected to the glass substrate 18, the other external connection terminal 3 </ b> B is connected to the printed wiring board 17.

そして、前記湾曲せずにまっすぐにのばした半導体チップ保持部位30の金属基材フィルム1の裏面側を第2の筐体部材21に当接させ、第2の筐体部材21に形成した格納凹部21Bに半導体チップ7を格納し、熱伝導グリス23を介して半導体チップ7の裏面を第2の筐体部材21に接続する。そしてまた、封止樹脂14の表側を熱伝導グリス23を介して第1の筐体部材20に接続する。このようにして、半導体装置16Bを、ガラス基板18、および表示ガラス19の4辺形の内の必要な辺に複数個連結して、ディスプレイ装置40Cを組立てる。   The storage formed in the second housing member 21 is caused by bringing the back surface side of the metal base film 1 of the semiconductor chip holding portion 30 extended straight without bending into contact with the second housing member 21. The semiconductor chip 7 is stored in the recess 21 </ b> B, and the back surface of the semiconductor chip 7 is connected to the second housing member 21 through the heat conduction grease 23. Further, the front side of the sealing resin 14 is connected to the first casing member 20 via the heat conductive grease 23. In this manner, a plurality of semiconductor devices 16B are connected to necessary sides of the quadrilateral of the glass substrate 18 and the display glass 19 to assemble the display device 40C.

次に、このようにして形成したディスプレイ装置40Cの放熱について説明する。
半導体チップ7から発生した熱は、半導体チップ7の裏面から熱伝導グリス23に伝わり、その先に接続する熱伝導率の高いアルミニウム等の金属で形成した第2の筐体部材21に伝わり拡散して放熱する。
Next, heat dissipation of the display device 40C formed in this way will be described.
The heat generated from the semiconductor chip 7 is transmitted from the back surface of the semiconductor chip 7 to the heat conduction grease 23, and is transmitted to the second housing member 21 formed of a metal such as aluminum having high heat conductivity connected to the heat conduction grease 23. To dissipate heat.

また、前記とは別の放熱経路があり、半導体チップ7から発生した熱は、封止樹脂14に伝わり、更にその先に接続する熱伝導グリス23に伝わる。そして更にその先に接続する、熱伝導率の高いアルミニウム等の金属で形成した第1の筐体部材20に伝わり拡散して放熱する。   Further, there is a heat dissipation path different from the above, and the heat generated from the semiconductor chip 7 is transmitted to the sealing resin 14 and further transmitted to the heat conduction grease 23 connected to the end. Further, the heat is transmitted to the first casing member 20 formed of a metal such as aluminum having high thermal conductivity, which is connected to the tip, and is diffused and radiated.

また、前記とは更に別の放熱経路があり、半導体チップ7から発生した熱は、熱伝導率の高い金バンプ8に伝わり、更にその先に接続する半導体チップ接続用端子3Aに伝わって導電パターン3の全体に拡散する。そして、導電パターン3の全体に拡散した熱は、接続するエポキシ系の接着剤層1Aに伝わり、その先に接続する熱伝導率の高い銅などを用いた金属基材フィルム1に伝わる。   Further, there is another heat dissipation path different from the above, and the heat generated from the semiconductor chip 7 is transmitted to the gold bumps 8 having a high thermal conductivity, and further transmitted to the semiconductor chip connection terminals 3A connected to the conductive pattern. 3 spreads throughout. Then, the heat diffused throughout the conductive pattern 3 is transmitted to the epoxy adhesive layer 1A to be connected, and is transmitted to the metal base film 1 using copper or the like having a high thermal conductivity to be connected thereto.

ここで用いる接着剤層1Aは、前記TCP型半導体装置16A(図5参照)の接着剤層1Aと同じものを用いるので、導電パターン3の全体に拡散した熱は効率よく金属基材フィルム1に伝わる。   Since the adhesive layer 1A used here is the same as the adhesive layer 1A of the TCP type semiconductor device 16A (see FIG. 5), the heat diffused throughout the conductive pattern 3 is efficiently applied to the metal substrate film 1. It is transmitted.

そして、更にその先に接続する熱伝導率の高いアルミニウムなどを用いた第2の筐体部材21および第1の筐体部材20に伝わり拡散して放熱する。また、金属基材フィルム1に伝わった熱の一部は、接触する空気に伝わり更に第1の筐体部材20および第2の筐体部材21に伝わることで、半導体チップ7の熱を効率よく放熱することができる。そのため、半導体の動作が安定してディスプレイ装置の表示品質をよくすることができる。   Further, the heat is transmitted to the second casing member 21 and the first casing member 20 using aluminum having a high thermal conductivity connected to the tip and diffused to dissipate heat. Further, part of the heat transferred to the metal base film 1 is transferred to the contacting air and further transferred to the first housing member 20 and the second housing member 21, so that the heat of the semiconductor chip 7 is efficiently obtained. It can dissipate heat. Therefore, the operation of the semiconductor can be stabilized and the display quality of the display device can be improved.

(COF型−スリット有り)
次に、図14に示すCOF型半導体装置16Dを用いて、ディスプレイ装置を組立る方法について説明する。図14に示すように、COF型半導体装置16Dを第1のスリット5Aの両端を通って前記絶縁基材を横切る直線Lとそれと平行な直線Mとの間の折り曲げ範囲bで湾曲し、半導体チップ保持部位30を除いて金属基材フィルム1の表側を内側として折り返し、半導体チップ保持部位30は湾曲せずにまっすぐにのばし、図18に示すように、その導電パターン3の外部接続用端子3Bをガラス基板18に接続し、他方の外部接続用端子3Bをプリント配線板17に接続する。
(COF type-with slit)
Next, a method for assembling a display device using the COF type semiconductor device 16D shown in FIG. 14 will be described. As shown in FIG. 14, the COF type semiconductor device 16D is bent in a bending range b between a straight line L passing through both ends of the first slit 5A and crossing the insulating substrate and a straight line M parallel thereto, and a semiconductor chip The front side of the metal base film 1 is folded inside except for the holding portion 30, and the semiconductor chip holding portion 30 is straightened without being bent. As shown in FIG. 18, the external connection terminals 3B of the conductive pattern 3 are connected. Connected to the glass substrate 18, the other external connection terminal 3 </ b> B is connected to the printed wiring board 17.

そして、半導体チップ保持部位30の金属基材フィルム1の裏面側を第2の筐体部材21に当接させる。そしてまた、半導体チップ7の裏面側を熱伝導グリス23を介して第1の筐体部材20に接続する。このようにして、半導体装置16Dを、ガラス基板18、および表示ガラス19の4辺形の内の必要な辺に複数個連結して、ディスプレイ装置40Dを組立てる。   Then, the back surface side of the metal base film 1 of the semiconductor chip holding part 30 is brought into contact with the second housing member 21. Further, the back surface side of the semiconductor chip 7 is connected to the first housing member 20 via the heat conductive grease 23. In this way, a plurality of semiconductor devices 16D are connected to the necessary sides of the glass substrate 18 and the display glass 19 among the four sides to assemble the display device 40D.

次に、このようにして形成したディスプレイ装置40Dの放熱について説明する。
半導体チップ7から発生した熱は、半導体チップ7の裏面から熱伝導グリス23に伝わり、その先に接続する熱伝導率の高いアルミニウム等の金属で形成した第1の筐体部材20に伝わり拡散して放熱する。
Next, heat dissipation of the display device 40D formed in this way will be described.
The heat generated from the semiconductor chip 7 is transmitted from the back surface of the semiconductor chip 7 to the thermal conductive grease 23, and is transmitted to and diffused to the first casing member 20 formed of a metal such as aluminum having a high thermal conductivity connected to the tip. To dissipate heat.

また、前記とは別の放熱経路があり、半導体チップ7から発生した熱は、熱伝導率の高い金バンプ8に伝わり、更にその先に接続する半導体チップ接続用端子3Aに伝わって導電パターン3の全体に拡散する。そして、導電パターン3の全体に拡散した熱は、接続するエポキシ系の接着剤層1Aに伝わり、その先に接続する熱伝導率の高い銅などを用いた金属基材フィルム1に伝わる。   Further, there is a heat dissipation path different from the above, and the heat generated from the semiconductor chip 7 is transmitted to the gold bumps 8 having a high thermal conductivity, and further to the semiconductor chip connection terminal 3A connected to the conductive bump 3. Spread throughout. Then, the heat diffused throughout the conductive pattern 3 is transmitted to the epoxy adhesive layer 1A to be connected, and is transmitted to the metal base film 1 using copper or the like having a high thermal conductivity to be connected thereto.

ここで用いる接着剤層1Aは、前記TCP型半導体装置16A(図5参照)の接着剤層1Aと同じものを用いるので、導電パターン3の全体に拡散した熱は効率よく金属基材フィルム1に伝わる。   Since the adhesive layer 1A used here is the same as the adhesive layer 1A of the TCP type semiconductor device 16A (see FIG. 5), the heat diffused throughout the conductive pattern 3 is efficiently applied to the metal substrate film 1. It is transmitted.

そして、更にその先に接続する熱伝導率の高いアルミニウムなどを用いた第2の筐体部材21および第1の筐体部材20に伝わり拡散して放熱する。また、金属基材フィルム1に伝わった熱の一部は、接触する空気に伝わり更に第1の筐体部材20および第2の筐体部材21に伝わることで、半導体チップ7の熱を効率よく放熱することができる。そのため、半導体の動作が安定してディスプレイ装置の表示品質をよくすることができる。   Further, the heat is transmitted to the second casing member 21 and the first casing member 20 using aluminum having a high thermal conductivity connected to the tip and diffused to dissipate heat. Further, part of the heat transferred to the metal base film 1 is transferred to the contacting air and further transferred to the first housing member 20 and the second housing member 21, so that the heat of the semiconductor chip 7 is efficiently obtained. It can dissipate heat. Therefore, the operation of the semiconductor can be stabilized and the display quality of the display device can be improved.

ところで、前記この実施形態の半導体装置の組み付けは、図15ないし18に示すように湾曲させて組み付けるが、前記金属基材フィルム1が厚い場合、半導体装置の表側を内側にして折り返すことが困難になる場合がある。そのような場合で、前記第1のスリット5Aを設けないタイプの場合は、例えば、図19に示すように、封止樹脂14で封止した半導体チップ7と外部接続用端子3Bの間に、軟質樹脂5Cを充填した第2のスリット5Bを設け、その第2のスリットを用いて折り返すようにするとよい。また、前記第1のスリット5Aを設けるタイプの場合は、図20に示すように、前記折り曲げ範囲bの範囲内に軟質樹脂5Cを充填した第2のスリット5Bを設け、その第2のスリットを用いて折り返すようにするとよい。   By the way, the semiconductor device of this embodiment is assembled by bending as shown in FIGS. 15 to 18. However, when the metal base film 1 is thick, it is difficult to fold the semiconductor device with the front side inward. There is a case. In such a case, in the case where the first slit 5A is not provided, for example, as shown in FIG. 19, between the semiconductor chip 7 sealed with the sealing resin 14 and the external connection terminal 3B, A second slit 5B filled with the soft resin 5C may be provided and folded using the second slit. Further, in the case of the type in which the first slit 5A is provided, as shown in FIG. 20, a second slit 5B filled with a soft resin 5C is provided in the range of the bending range b, and the second slit is provided. Use it to wrap it.

この軟質樹脂5Cを充填した第2のスリット5Bは、図1(B)に示す、スプロケットホール11またはデバイスホール11Aと同時に金型などを用いて打ち抜き形成した後、第2のスリット5Bの中に軟質樹脂5Cを充填してから加熱硬化して形成する。この軟質樹脂5Cには、例えば、宇部興産(株)製の商品名「ユピコートFS−100L」を用いる。   The second slit 5B filled with the soft resin 5C is formed by punching using a mold or the like simultaneously with the sprocket hole 11 or the device hole 11A shown in FIG. 1 (B), and then into the second slit 5B. It is formed by filling the soft resin 5C and then heat-curing. As this soft resin 5C, for example, a trade name “Iupicoat FS-100L” manufactured by Ube Industries, Ltd. is used.

なお、第2のスリット5Bは、折り曲げ方向に直交する方向に直線状に延びる。第1のスリット5Aが形成されている場合には、第2のスリット5Bは、平面視において、第1のスリット5Aに2ヶ所で交差する直線上、且つ、第1のスリット5Aの凹状の側方外側において延びる。第1のスリット5Aが四角の3辺状である場合には、好適には、第1のスリット5Aの2辺に直交し、1辺に平行な直線上において延びる。   The second slit 5B extends linearly in a direction orthogonal to the bending direction. When the first slit 5A is formed, the second slit 5B is on a straight line that intersects the first slit 5A at two locations in plan view, and on the concave side of the first slit 5A. It extends on the outer side. In the case where the first slit 5A has a three-sided square shape, the first slit 5A preferably extends on a straight line orthogonal to two sides of the first slit 5A and parallel to one side.

1 金属基材フィルム
1A 接着剤層
1B カバーフィルム
2 導電体箔
3 導電パターン
3A 半導体チップ接続用端子
3B 外部接続用端子
4 フォトレジスト膜
4A 現像パターン
5 第1のスリット形成領域
5A 第1のスリット
5B 第2のスリット
5C 軟質樹脂
6 ソルダーレジスト
7 半導体チップ
7A 半導体チップ搭載領域
8 金バンプ
9 ボンディングツール
10 加熱ステージ
11 スプロケットホール
11A デバイスホール
12A TCP型フレキシブルプリント配線板
12B TCP型フレキシブルプリント配線板
12C COF型フレキシブルプリント配線板
12D COF型フレキシブルプリント配線板
13 塗布用ノズル
14 封止樹脂
15 エッチング保護膜
16A TCP型半導体装置
16B TCP型半導体装置
16C COF型半導体装置
16D COF型半導体装置
17 プリント配線板
18 ガラス基板
19 表示ガラス
20 第1の筐体部材
21 第2の筐体部材
21B 格納凹部
22 バックライト
23 熱伝導グリス
30 半導体チップ保持部位
40A ディスプレイ装置
40B ディスプレイ装置
40C ディスプレイ装置
40D ディスプレイ装置
b 折り曲げ範囲
L スリットの両端を通って金属基材フィルムを横切る直線
M 直線Lと平行な直線
DESCRIPTION OF SYMBOLS 1 Metal base film 1A Adhesive layer 1B Cover film 2 Conductor foil 3 Conductive pattern 3A Semiconductor chip connection terminal 3B External connection terminal 4 Photoresist film 4A Development pattern 5 1st slit formation area 5A 1st slit 5B Second slit 5C Soft resin 6 Solder resist 7 Semiconductor chip 7A Semiconductor chip mounting area 8 Gold bump 9 Bonding tool 10 Heating stage 11 Sprocket hole 11A Device hole 12A TCP flexible printed wiring board 12B TCP flexible printed wiring board 12C COF type Flexible printed wiring board 12D COF type flexible printed wiring board 13 Coating nozzle 14 Sealing resin 15 Etching protective film 16A TCP type semiconductor device 16B TCP type semiconductor device 16C COF Semiconductor device 16D COF type semiconductor device 17 Printed wiring board 18 Glass substrate 19 Display glass 20 First housing member 21 Second housing member 21B Storage recess 22 Backlight 23 Thermal conduction grease 30 Semiconductor chip holding portion 40A Display device 40B Display device 40C Display device 40D Display device b Bending range L A straight line that crosses the metal substrate film through both ends of the slit M A straight line parallel to the straight line L

Claims (13)

金属基材フィルムに接着剤層を積層する工程と、
前記接着剤層に導電体箔を貼り付ける工程と、
前記導電体箔にフォトレジスト膜を積層する工程と、
前記フォトレジスト膜を露光及び現像する工程と、
前記金属基材フィルムの前記導電体箔に覆われていない部分にエッチング保護膜を被せる工程と、
前記金属基材フィルムに前記エッチング保護膜が被せられている状態で、露光及び現像後の前記フォトレジスト膜を介して前記導電体箔をエッチングして導電パターンを形成する工程と、
を有するフレキシブルプリント配線板の製造方法。
Laminating an adhesive layer on a metal substrate film;
A step of attaching a conductive foil to the adhesive layer;
Laminating a photoresist film on the conductor foil;
Exposing and developing the photoresist film; and
A step of covering an etching protective film on a portion of the metal base film not covered with the conductor foil;
Etching the conductor foil through the photoresist film after exposure and development in a state where the etching protective film is covered on the metal base film, and forming a conductive pattern;
The manufacturing method of the flexible printed wiring board which has this.
前記エッチング保護膜を被せる工程は、前記フォトレジスト膜を積層する工程とは別個に行われる
請求項1に記載のフレキシブルプリント配線板の製造方法。
The method for manufacturing a flexible printed wiring board according to claim 1, wherein the step of covering the etching protective film is performed separately from the step of laminating the photoresist film.
前記接着剤層を積層する工程の後、前記導電体箔を貼り付ける工程の前に、前記金属基材フィルム及び前記接着剤層に開口を形成する工程を更に有し、
前記導電パターンは、前記開口に突出する接続用端子を有する
請求項1又は2に記載のフレキシブルプリント配線板の製造方法。
After the step of laminating the adhesive layer, before the step of attaching the conductor foil, further comprising the step of forming an opening in the metal base film and the adhesive layer,
The method for manufacturing a flexible printed wiring board according to claim 1, wherein the conductive pattern has a connection terminal protruding into the opening.
前記接着剤層の熱伝導率が1W/m・K以上である
請求項1〜3のいずれか1項に記載のフレキシブルプリント配線板の製造方法。
The manufacturing method of the flexible printed wiring board of any one of Claims 1-3 whose heat conductivity of the said adhesive bond layer is 1 W / m * K or more.
金属基材フィルムに接着剤層を積層する工程と、
前記接着剤層に導電体箔を貼り付ける工程と、
前記導電体箔にフォトレジスト膜を積層する工程と、
前記フォトレジスト膜を露光及び現像する工程と、
前記金属基材フィルムの前記導電体箔に覆われていない部分にエッチング保護膜を被せる工程と、
前記金属基材フィルムに前記エッチング保護膜が被せられている状態で、露光及び現像後の前記フォトレジスト膜を介して前記導電体箔をエッチングして、外部接続用端子と半導体チップ接続用端子とを含む導電パターンを形成する工程と、
前記半導体チップ接続用端子に半導体チップを接続して搭載する工程と、
を有することを特徴とする半導体装置の製造方法。
Laminating an adhesive layer on a metal substrate film;
A step of attaching a conductive foil to the adhesive layer;
Laminating a photoresist film on the conductor foil;
Exposing and developing the photoresist film; and
A step of covering an etching protective film on a portion of the metal base film not covered with the conductor foil;
Etching the conductor foil through the photoresist film after exposure and development in a state where the metal protective film is covered with the etching protective film, and an external connection terminal and a semiconductor chip connection terminal Forming a conductive pattern including:
Connecting and mounting a semiconductor chip on the semiconductor chip connection terminals;
A method for manufacturing a semiconductor device, comprising:
前記金属基材フィルムの平面視において前記半導体チップ側を凹側とする凹状に延びて前記導体パターンの少なくとも一部を囲む第1のスリットを前記金属基材フィルムに形成する工程を更に有する
請求項5に記載の半導体装置の製造方法。
The method further includes forming a first slit in the metal base film that extends in a concave shape with the semiconductor chip side as a concave side in a plan view of the metal base film and surrounds at least a part of the conductor pattern. 6. A method for manufacturing a semiconductor device according to 5.
前記半導体チップの形状が四角であって、その四角い前記半導体チップの三辺を取り囲むように前記第1のスリットを形成する
請求項6に記載の半導体装置の製造方法。
The method for manufacturing a semiconductor device according to claim 6, wherein the shape of the semiconductor chip is a square, and the first slit is formed so as to surround three sides of the square semiconductor chip.
前記金属基材フィルムに直線状の第2のスリットを形成する工程と、
前記第2のスリットに軟質樹脂を充填する工程と、
を更に有する請求項5〜7のいずれか1項に記載の半導体装置の製造方法。
Forming a linear second slit in the metal substrate film;
Filling the second slit with a soft resin;
The method for manufacturing a semiconductor device according to claim 5, further comprising:
請求項5〜8のいずれか1項に記載の半導体装置の製造方法により半導体装置を形成し、
前記金属基材フィルムを、前記導電体箔側を内側として折り返し、前記外部接続用端子を前記半導体装置とは別の部品に接続する
ディスプレイ装置の製造方法。
A semiconductor device is formed by the method for manufacturing a semiconductor device according to claim 5,
A method of manufacturing a display device, wherein the metal base film is folded back with the conductor foil side inside, and the external connection terminal is connected to a component different from the semiconductor device.
請求項6〜8のいずれか1項に記載の半導体装置の製造方法により半導体装置を形成し、
前記金属基材フィルムにおいて、前記第1のスリットの内側部分を折り返さずに、前記第1のスリットの外側部分を、前記導電体箔側を内側として折り返し、前記外部接続用端子を前記半導体装置とは別の部品に接続する
ディスプレイ装置の製造方法。
A semiconductor device is formed by the method for manufacturing a semiconductor device according to claim 6,
In the metal substrate film, without folding back the inner part of the first slit, the outer part of the first slit is folded back with the conductor foil side as the inner side, and the external connection terminal is connected to the semiconductor device. Is a method of manufacturing a display device that is connected to another component.
開口が形成された金属基材フィルムと、
前記金属基材フィルムに積層された接着剤層と、
前記接着剤層に積層され、前記開口に突出する接続用端子を含む導電パターンと、
を有するフレキシブルプリント配線板。
A metal substrate film in which an opening is formed;
An adhesive layer laminated on the metal substrate film;
A conductive pattern including connection terminals stacked on the adhesive layer and projecting into the opening;
A flexible printed wiring board.
請求項11に記載のフレキシブルプリント配線板と、
前記フレキシブルプリント配線板の前記開口に配置されて前記接続用端子に接続された半導体チップと、
を有する半導体装置。
The flexible printed wiring board according to claim 11,
A semiconductor chip disposed in the opening of the flexible printed wiring board and connected to the connection terminal;
A semiconductor device.
請求項12に記載の半導体装置と、
前記半導体装置に接続されたガラス基板と、
前記半導体装置及び前記ガラス基板を収容し、前記金属基材フィルムに当接する筐体と、
を有するディスプレイ装置。
A semiconductor device according to claim 12,
A glass substrate connected to the semiconductor device;
A housing that houses the semiconductor device and the glass substrate and contacts the metal base film;
A display device.
JP2010065502A 2010-03-23 2010-03-23 Method of manufacturing flexible printed wiring board, method of manufacturing semiconductor device, method of manufacturing display device, flexible printed wiring board, semiconductor device, and display device Pending JP2011199090A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010065502A JP2011199090A (en) 2010-03-23 2010-03-23 Method of manufacturing flexible printed wiring board, method of manufacturing semiconductor device, method of manufacturing display device, flexible printed wiring board, semiconductor device, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010065502A JP2011199090A (en) 2010-03-23 2010-03-23 Method of manufacturing flexible printed wiring board, method of manufacturing semiconductor device, method of manufacturing display device, flexible printed wiring board, semiconductor device, and display device

Publications (1)

Publication Number Publication Date
JP2011199090A true JP2011199090A (en) 2011-10-06

Family

ID=44876914

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010065502A Pending JP2011199090A (en) 2010-03-23 2010-03-23 Method of manufacturing flexible printed wiring board, method of manufacturing semiconductor device, method of manufacturing display device, flexible printed wiring board, semiconductor device, and display device

Country Status (1)

Country Link
JP (1) JP2011199090A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012035894A1 (en) * 2010-09-15 2012-03-22 シャープ株式会社 Display device, liquid crystal display device, and television receiver
CN103298242A (en) * 2012-03-02 2013-09-11 佳能元件股份有限公司 Flexible circuit board
JP2014013940A (en) * 2012-03-02 2014-01-23 Canon Components Inc Flexible circuit board
JP2016146479A (en) * 2015-02-06 2016-08-12 奕力科技股▲ふん▼有限公司 Semiconductor package structure
WO2019103132A1 (en) * 2017-11-27 2019-05-31 住友電工プリントサーキット株式会社 Flexible printed wiring board and method for producing flexible printed wiring board
JP2019521528A (en) * 2016-07-20 2019-07-25 ステムコ カンパニー リミテッド Flexible circuit board and method of manufacturing the same
JP2019212679A (en) * 2018-05-31 2019-12-12 日東電工株式会社 Printed circuit board

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03104250A (en) * 1989-09-19 1991-05-01 Seiko Epson Corp Flexible circuit board and manufacture thereof
JPH06168986A (en) * 1992-08-08 1994-06-14 Shinko Electric Ind Co Ltd Tab tape and its manufacture
JP2009010309A (en) * 2007-05-30 2009-01-15 Shindo Denshi Kogyo Kk Semiconductor device and its manufacturing method, and display and its manufacturing method

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03104250A (en) * 1989-09-19 1991-05-01 Seiko Epson Corp Flexible circuit board and manufacture thereof
JPH06168986A (en) * 1992-08-08 1994-06-14 Shinko Electric Ind Co Ltd Tab tape and its manufacture
JP2009010309A (en) * 2007-05-30 2009-01-15 Shindo Denshi Kogyo Kk Semiconductor device and its manufacturing method, and display and its manufacturing method

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012035894A1 (en) * 2010-09-15 2012-03-22 シャープ株式会社 Display device, liquid crystal display device, and television receiver
US9380732B2 (en) 2010-09-15 2016-06-28 Sharp Kabushiki Kaisha Display device comprising first and second housing members having an impelling member arranged to impel a driver IC
CN103298242A (en) * 2012-03-02 2013-09-11 佳能元件股份有限公司 Flexible circuit board
JP2013211523A (en) * 2012-03-02 2013-10-10 Canon Components Inc Flexible circuit board
JP2014013940A (en) * 2012-03-02 2014-01-23 Canon Components Inc Flexible circuit board
JP2015046625A (en) * 2012-03-02 2015-03-12 キヤノン・コンポーネンツ株式会社 Flexible circuit board
US9119302B2 (en) 2012-03-02 2015-08-25 Canon Components, Inc. Flexible circuit board
KR101815252B1 (en) * 2015-02-06 2018-01-05 아이엘아이 테크놀로지 코포레이션 Semiconductor package structure including heat dissipation elements
JP2016146479A (en) * 2015-02-06 2016-08-12 奕力科技股▲ふん▼有限公司 Semiconductor package structure
JP2019521528A (en) * 2016-07-20 2019-07-25 ステムコ カンパニー リミテッド Flexible circuit board and method of manufacturing the same
JP2021040167A (en) * 2016-07-20 2021-03-11 ステムコ カンパニー リミテッド Flexible circuit board and manufacturing method therefor
WO2019103132A1 (en) * 2017-11-27 2019-05-31 住友電工プリントサーキット株式会社 Flexible printed wiring board and method for producing flexible printed wiring board
CN111418272A (en) * 2017-11-27 2020-07-14 住友电工印刷电路株式会社 Flexible printed circuit board and method of manufacturing the same
CN111418272B (en) * 2017-11-27 2023-08-29 住友电工印刷电路株式会社 Flexible printed circuit board and method of manufacturing the same
JP2019212679A (en) * 2018-05-31 2019-12-12 日東電工株式会社 Printed circuit board
JP7268962B2 (en) 2018-05-31 2023-05-08 日東電工株式会社 wiring circuit board

Similar Documents

Publication Publication Date Title
JP4109707B1 (en) Semiconductor device and manufacturing method thereof, display device and manufacturing method thereof
CN103579128B (en) Chip package base plate, chip-packaging structure and preparation method thereof
JP2011199090A (en) Method of manufacturing flexible printed wiring board, method of manufacturing semiconductor device, method of manufacturing display device, flexible printed wiring board, semiconductor device, and display device
JP2009016626A (en) Semiconductor module device, manufacturing method thereof, flat panel display unit, and plasma display panel
TWI587762B (en) Wiring substrate and manufacturing method of wiring substrate
CN111276446B (en) Film flip-chip package and manufacturing method thereof
JP5757573B2 (en) Semiconductor device
US20150257250A1 (en) Heat radiation member, heat radiation circuit board, and heat emission device package
JP2004128418A (en) Semiconductor device and manufacturing method thereof
WO2009104599A1 (en) Electronic apparatus, mounting board laminated body and method of manufacturing electronic apparatus and mounting board laminated body
JP2012238698A (en) Electronic module, wiring board, and lighting device
JP3998878B2 (en) Semiconductor device, semiconductor device manufacturing method, and package manufacturing method
JP4975584B2 (en) Semiconductor device and manufacturing method of semiconductor device.
CN102881605B (en) For the manufacture of the method for semiconductor packages
JP2012191114A (en) Led mounting substrate and manufacturing method of led module
TWI635589B (en) Semiconductor structure
JP2009267109A (en) Flexible wiring board, flexible semiconductor device and liquid crystal display apparatus
KR101320973B1 (en) Integrated circuit device package and method for manufacturing the same
JP6460280B2 (en) Component mounting board
JP2017103367A (en) Mounting board and manufacturing method thereof, and mount structure with mounting board and electronic component
JP2019083240A (en) Circuit element and electronic equipment
US8598597B2 (en) Semiconductor device and method of manufacturing semiconductor device
JP2007150168A (en) Semiconductor device
JP6322764B2 (en) Circuit board mounting structure and circuit board mounting method
JP2001358182A (en) Method of manufacturing wiring board, semiconductor device and manufacturing method therefor, circuit board and electronic apparatus

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130315

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131025

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20140401