[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2010231490A - Cpuリセットによる故障移信出力制御回路基板 - Google Patents

Cpuリセットによる故障移信出力制御回路基板 Download PDF

Info

Publication number
JP2010231490A
JP2010231490A JP2009078215A JP2009078215A JP2010231490A JP 2010231490 A JP2010231490 A JP 2010231490A JP 2009078215 A JP2009078215 A JP 2009078215A JP 2009078215 A JP2009078215 A JP 2009078215A JP 2010231490 A JP2010231490 A JP 2010231490A
Authority
JP
Japan
Prior art keywords
cpu
output
failure
cpu reset
failure transfer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2009078215A
Other languages
English (en)
Inventor
Masanori Tamura
政徳 田村
Hideki Kawai
秀規 河合
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nittan Co Ltd
Original Assignee
Nittan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nittan Co Ltd filed Critical Nittan Co Ltd
Priority to JP2009078215A priority Critical patent/JP2010231490A/ja
Publication of JP2010231490A publication Critical patent/JP2010231490A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Alarm Systems (AREA)
  • Fire Alarms (AREA)
  • Safety Devices In Control Systems (AREA)

Abstract

【課題】設置環境ノイズなどの影響によって頻繁に発生するCPUリセットによる故障移信出力の回数を制御する。
【解決手段】故障移信出力制御回路基板1は、監視制御装置10のCPU基板20のCPUリセットパルス入力の立ち上がりによって駆動するトランジスタDTA1と、トランジスタDTA1の増幅電流を所定時間で充放電するコンデンサC1および抵抗R2と、前記コンデンサの両端電圧が規定の基準電圧を越えるか否かを判定するコンパレータを有するIC3と、コンパレータ出力により駆動するリレーRL1を備え、所定回数のCPUリセット入力があると前記監視装置の外部へ故障移信出力を行う。
【選択図】図1

Description

本発明は、監視制御装置が他設備へ移報する際の故障出力制御に関するものである。
ウォッチドッグタイマにより、マイコンが正常に動作しているか否かをチェックし、異常動作を検出した場合には、CPUに割り込みをかける(CPUリセットを行う)回路を備えた監視制御装置がある(例えば特許文献1)。
特開平4−65731号公報
ところで、異なるシステムの監視制御装置間においては、伝送形態などが異なるため、上位装置として設定された監視制御装置に対して、下位装置として設定された他方の監視制御装置が移信出力を行う構成を採る場合がある。例えば、火災受信装置が、防犯監視装置に対して火災移信出力や故障移信出力等を行う場合である。
ここで、上記火災受信装置にはウォッチドッグタイマが設けられており、火災受信装置および火災受信装置のCPUの仕様に適したウオッチドッグタイマの機能によってCPUが監視されている。すなわち、CPUが暴走などの機能不全に陥った場合、ウォッチドッグタイマによってCPUはリセットされ、火災受信装置は、リレー駆動などによりCPUリセット出力信号を防犯監視装置に故障移信出力する。
また、火災受信装置の設置環境によってはノイズなどの影響によりCPUリセットが発生して頻繁に故障移信出力する場合がある。この場合、CPUリセットは瞬間的なものであり、故障移信出力しても瞬時復旧するので、移信入力側の他の監視制御装置(防犯監視装置)においてはノイズと判断するが、ノイズの度毎に故障移信出力の原因を確認しなければならず、煩雑かつ面倒であった。
また、このような監視制御システム上における故障要因とは認められないCPUリセットによる故障移信出力を解決する方法として、火災受信装置の故障移信出力制御に関するプログラムを書き換えるなどのソフトウェア変更による対策が考えられるが、既設の監視制御装置であってソフトウェア変更が不可能なものにおいてはプログラムの書き換えが出来ないという問題がある。また、ソフトウェアの変更が可能な場合であっても、デバッグ作業やシステム再稼働時の検証作業などに多くの時間を費やさなければならず、面倒かつ高コストであるという問題があった。
したがって、本発明は、監視制御装置の故障移信出力制御を安価かつ簡単に行うことが可能な回路基板を提供することを目的とする。
上記目的を達成するために、請求項1記載の発明は、監視制御装置のCPU基板から出力されるCPUリセットパルス入力の立ち上がり又は立ち下がりを検出して故障移信出力を行う故障移信出力制御回路基板であって、前記CPUリセットパルス入力によって駆動して電流を出力する電流出力回路部と、該電流出力回路部の出力電流を所定時間内に充電する充電回路部と、前記充電回路部の充電電圧が所定の基準電圧を越えるとHIGHの電圧を出力する比較回路部と、該比較回路部からの出力を受けて故障移信出力する移信出力回路部とを備えたことを特徴とする。
本発明の故障移信出力回路基板を監視制御装置に設けることにより、ソフトウェアの変更を行わずに確実な故障移信出力を行うことができる。
本発明のCPUリセットによる故障移信出力制御回路基板を示す回路図である。 故障移信出力制御回路の回路素子の各動作状態を表す波形図である。
図1は、監視制御装置10の構成図であり、CPU基板20とCPUリセットによる故障移信出力制御回路基板1(以下、「故障出力対策基板1」という)の回路図である。また、図2は後述する故障対策基板1の回路素子の各動作状態を示す波形図である。
まず、監視制御装置10(火災受信装置10)のシステム構成について説明する。
監視制御装置10(火災受信装置10)には、図示しない火災感知器が回線を介して接続されており、火災感知器から火災感知信号を受信すると、監視制御装置10(火災受信装置10)は、火災警報制御およびその他の火災警報に必要な制御を行う。
また、監視制御装置10(火災受信装置10)は、他設備である防犯監視装置(図示せず)に移報回線を介して接続されており、火災警報時または監視制御装置10(火災受信装置10)がCPU暴走などにより故障した際に、防犯監視装置(他設備の監視制御装置)に対して火災移信出力または故障移信出力を行う。
次に監視制御装置10(火災受信装置10)の内部の構成・動作について説明する。
監視制御装置10(火災受信装置10)は、CPU基板20を備えており、前述した火災警報などの各種制御処理を行う。
CPU基板20は、CPU40と、ウォッチドッグタイマ50(以下、WDT50とする)を備えており、WDT50がCPU40の正常・異常の監視を行っている。CPU40が暴走や異常動作などの故障状態になるとWDT50はこれを検出し、故障状態のCPU40に対して割り込み信号を送出してCPU40をリセットする。
また、CPU40のpinの一つは、本発明の故障出力対策基板1に設けられた端子部2の入力端子と配線を介して電気的に接続されている(以下、pinという)。そして、CPU40の正常時にHIGHの信号を、また異常時にはLOWの信号を当該入力端子に対して出力する。以下、このpinから故障出力対策基板1に対してHIGHからLOWの信号の立ち下がりの信号入力をCPUリセット入力という。
次に、故障対策基板1の回路素子の動作状態を主に図2(b)を用いて説明する。
なお、図2(a)は、監視制御装置10(火災受信装置10)の電源投入時のCPUリセット入力および充電コンデンサC1、C2の充電電圧および故障移信出力(トランジスタDTC−1のベース電圧)の波形図であり、図2(c)は、CPUが故障状態から正常状態に復旧する場合の各波形図である。
CPU40の暴走などの故障をWDT50が検出すると、CPU割り込みによってCPU40はリセットされ、CPU40のpinから故障出力対策基板1の入力端子(端子部2)にCPUリセット入力がある(図1および図2(b))。
CPUリセット入力により、故障出力対策基板1のトランジスタDTA1(本発明の電流出力回路部)がONし(駆動して増幅電流を出力し)、R2およびC1からなる積分回路に充電される(本発明の充電回路部)。
図2(b)のように、CPUリセット入力はパルス幅100msのパルスであり、WDT50の設定により3秒ごとに入力する。また、積分回路のR2およびC1の定数は、最初のCPUリセット入力から合計4回のCPUリセット入力(CPUリセットパルス入力)がなされた場合であって、かつ、約11.6秒間でC1が充電される(飽和状態になる)ように設定されている。
C1が充電されるとコンパレータCMP1(本発明の比較回路部)の基準電圧を超えて、IC3に内蔵されたCMP1が出力(ON)し、CMP1の出力により、続けてDTA2、CMP2、DTA3およびDTC1(本発明の移信出力回路部)が出力(ON)する(図1および図2)。
DTC1が出力(ON)することにより(図2(b)のDTC1−B)、リレーRL1が駆動し、接点RL’1を閉じる(本発明の移信出力回路部)。
したがって、本発明の故障出力対策基板1を監視制御装置10に設けることにより、瞬間的なノイズ等により発生するCPUリセット入力を除外し、連続してCPUリセット入力があった場合のみ外部の防犯監視装置へ故障移信出力を行う構成としたため、確実なCPUの故障検出を行うことができる。
また、本発明は、既設の監視制御装置やソフトウェア変更が容易ではないシステムの監視制御装置にCPU故障出力の不具合が生じた場合に本発明の故障出力対策基板1を設置することによっても効果が顕著である。
なお、本実施例においては、CPUリセットパルスの立ち下がりを検出する回路構としたが、CPUリセットパルスの立ち上がりを検出する回路構成としてもよい。
1 故障移信出力制御回路基板(故障出力対策基板)
2 端子
3 IC3
10 監視制御装置
20 CPU基板
40 IC2

Claims (1)

  1. 監視制御装置のCPU基板から出力されるCPUリセットパルス入力の立ち上がり又は立ち下がりを検出して故障移信出力を行う故障移信出力制御回路基板であって、
    前記CPUリセットパルス入力によって駆動して電流を出力する電流出力回路部と、該電流出力回路部の出力電流を所定時間内に充電する充電回路部と、前記充電回路部の充電電圧が所定の基準電圧を越えるとHIGHの電圧を出力する比較回路部と、該比較回路部からの出力を受けて故障移信出力する移信出力回路部とを備えたことを特徴とする故障移信出力制御回路基板。
JP2009078215A 2009-03-27 2009-03-27 Cpuリセットによる故障移信出力制御回路基板 Pending JP2010231490A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009078215A JP2010231490A (ja) 2009-03-27 2009-03-27 Cpuリセットによる故障移信出力制御回路基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009078215A JP2010231490A (ja) 2009-03-27 2009-03-27 Cpuリセットによる故障移信出力制御回路基板

Publications (1)

Publication Number Publication Date
JP2010231490A true JP2010231490A (ja) 2010-10-14

Family

ID=43047238

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009078215A Pending JP2010231490A (ja) 2009-03-27 2009-03-27 Cpuリセットによる故障移信出力制御回路基板

Country Status (1)

Country Link
JP (1) JP2010231490A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101584009B1 (ko) 2014-11-12 2016-01-19 현대자동차주식회사 고장 진단 회로의 오작동 방지 방법
CN108646715A (zh) * 2018-06-13 2018-10-12 中国北方发动机研究所(天津) 一种单片机故障自动重启电路

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0452900A (ja) * 1990-06-15 1992-02-20 Nohmi Bosai Ltd 火災報知設備用機器

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0452900A (ja) * 1990-06-15 1992-02-20 Nohmi Bosai Ltd 火災報知設備用機器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101584009B1 (ko) 2014-11-12 2016-01-19 현대자동차주식회사 고장 진단 회로의 오작동 방지 방법
CN108646715A (zh) * 2018-06-13 2018-10-12 中国北方发动机研究所(天津) 一种单片机故障自动重启电路

Similar Documents

Publication Publication Date Title
JP3633092B2 (ja) マイコン故障監視装置
US8495433B2 (en) Microcomputer mutual monitoring system and a microcomputer mutual monitoring method
US8259422B2 (en) Switching power supply protection system, mother board and computer
US11374395B2 (en) Remote power unit, direct current power system and direct current power system fault detection method
CN111124827B (zh) 一种设备风扇的监控装置及监控方法
US20190052355A1 (en) Network switching system
EP2805395A2 (en) Voltage regulator over-voltage detection system, method and apparatus
US9308820B2 (en) Power-supply control device
US20150241854A1 (en) Controller having cpu abnormality detection function
US10606703B2 (en) Monitoring circuit
US7093167B2 (en) Control apparatus and self-diagnostic method for electronic control system
JP2010231490A (ja) Cpuリセットによる故障移信出力制御回路基板
KR101448013B1 (ko) 항공기용 다중 컴퓨터의 고장 허용 장치 및 방법
JP5451273B2 (ja) 電源監視回路、該電源監視回路に用いられる電源監視方法及び電源監視制御プログラム、並びに電子機器
US6850396B1 (en) Fail safe circuit with reset capability for a power supply
US6615146B1 (en) Failure detection of an isolation device with PFA signal generation in a redundant power supply system
KR20230005603A (ko) 에너지 저장 시스템, 배터리 모듈 및 배터리 모듈의 화재 감시 방법
US10749330B2 (en) Device and method for monitoring the activity of processing units in an electric trip switch
JP3457629B2 (ja) 並列直流電源用の過電圧検出制御システム
JP2003319547A (ja) 過電流検出制御システム
JP5414817B2 (ja) 回路保護装置及び保護方法
KR20060014291A (ko) 이동통신 단말기의 배터리 보호장치 및 자동전원 차단방법
JP5246004B2 (ja) 制御電源の監視回路
JP2018097697A (ja) 処理装置
CN116780462A (zh) 核电设备供电电源的电流异常保护方法及装置、供电系统

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120215

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20121213

A131 Notification of reasons for refusal

Effective date: 20121218

Free format text: JAPANESE INTERMEDIATE CODE: A131

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130124

A02 Decision of refusal

Effective date: 20130716

Free format text: JAPANESE INTERMEDIATE CODE: A02