[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2010056421A - Thin film electric field effect transistor - Google Patents

Thin film electric field effect transistor Download PDF

Info

Publication number
JP2010056421A
JP2010056421A JP2008221877A JP2008221877A JP2010056421A JP 2010056421 A JP2010056421 A JP 2010056421A JP 2008221877 A JP2008221877 A JP 2008221877A JP 2008221877 A JP2008221877 A JP 2008221877A JP 2010056421 A JP2010056421 A JP 2010056421A
Authority
JP
Japan
Prior art keywords
thin film
field effect
effect transistor
layer
transistor according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2008221877A
Other languages
Japanese (ja)
Other versions
JP5489435B2 (en
Inventor
Hiroshi Tada
多田  宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Corp
Original Assignee
Fujifilm Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujifilm Corp filed Critical Fujifilm Corp
Priority to JP2008221877A priority Critical patent/JP5489435B2/en
Publication of JP2010056421A publication Critical patent/JP2010056421A/en
Application granted granted Critical
Publication of JP5489435B2 publication Critical patent/JP5489435B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Thin Film Transistor (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a TFT which uses an amorphous oxide semiconductor, has no threshold voltage variation, and has stable performance. <P>SOLUTION: There is provided a thin film electric field effect transistor having an amorphous oxide semiconductor layer on a substrate. The thin film electric field effect transistor has a protective layer formed of a low molecule organic substance on the amorphous oxide semiconductor layer. <P>COPYRIGHT: (C)2010,JPO&INPIT

Description

本発明は、薄膜電界効果型トランジスタに関する。特に活性層にアモルファス酸化物半導体を用いた薄膜電界効果型トランジスタに関する。   The present invention relates to a thin film field effect transistor. In particular, the present invention relates to a thin film field effect transistor using an amorphous oxide semiconductor as an active layer.

液晶やエレクトロルミネッセンス(ElectroLuminescence:EL)技術等の進歩により、平面薄型画像表示装置(Flat Panel Display:FPD)が実用化されている。特に、電流を通じることによって励起され発光する薄膜材料を用いた有機電界発光素子(以後、「有機EL素子」と記載する場合がある)は、低電圧で高輝度の発光が得られるために、携帯電話ディスプレイ、パーソナルデジタルアシスタント(PDA)、コンピュータディスプレイ、自動車の情報ディスプレイ、TVモニター、あるいは一般照明を含む広い分野で、デバイスの薄型化、軽量化、小型化、および省電力のなどの効果が期待されている。
これらFPDは、ガラス基板上に設けた非晶質シリコン薄膜や多結晶シリコン薄膜を活性層に用いる電界効果型薄膜トランジスタ(以後の説明で、Thin Film Transistor、もしくはTFTと記載する場合がある)のアクティブマトリクス回路により駆動されている。
Flat and thin image display devices (Flat Panel Display: FPD) have been put into practical use due to advances in liquid crystal, electroluminescence (EL) technology, and the like. In particular, an organic electroluminescent device using a thin film material that emits light when excited by passing an electric current (hereinafter sometimes referred to as “organic EL device”) can emit light with high luminance at a low voltage. In a wide range of fields, including mobile phone displays, personal digital assistants (PDAs), computer displays, automobile information displays, TV monitors, or general lighting, there are effects such as thinner, lighter, smaller, and power-saving devices. Expected.
These FPDs are active field-effect thin film transistors (hereinafter referred to as “Thin Film Transistor” or “TFT”) that use an amorphous silicon thin film or a polycrystalline silicon thin film provided on a glass substrate as an active layer. It is driven by a matrix circuit.

一方、これらFPDのより一層の薄型化、軽量化、耐破損性の向上を求めて、ガラス基板の替わりに軽量で可撓性のある樹脂基板を用いる試みも行われている。
しかし、上述のシリコン薄膜を用いるトランジスタの製造は、比較的高温の熱工程を要し、一般的に耐熱性の低い樹脂基板上に直接形成することは困難である。
On the other hand, in order to further reduce the thickness, weight, and breakage resistance of these FPDs, an attempt has been made to use a lightweight and flexible resin substrate instead of a glass substrate.
However, the manufacture of the transistor using the above-described silicon thin film requires a relatively high temperature thermal process and is generally difficult to form directly on a resin substrate having low heat resistance.

近年、アモルファス酸化物、例えば、In−Ga−Zn−O系アモルファス酸化物は低温での成膜が可能であり、プラスチックフィルム上に室温成膜可能であること、さらに、可視光に透明であるためにフレキシブルな透明TFTを形成することができる材料として注目されている。   In recent years, amorphous oxides such as In—Ga—Zn—O-based amorphous oxides can be formed at a low temperature, can be formed on a plastic film at room temperature, and are transparent to visible light. Therefore, it attracts attention as a material capable of forming a flexible transparent TFT.

しかしながら、In−Ga−Zn−O系アモルファス酸化物半導体を用いたTFTは、環境の真空度、水分やガス成分などによってTFT性能が変動する不安定さが指摘され、アモルファス酸化物半導体層の表面を保護膜で被覆することが提案されている(例えば、特許文献1参照)。保護膜としては、金属元素を含む金属酸化物膜、シリコンの窒化物、酸化物、若しくは炭化物、又はポリイミド樹脂やフッ化シリコーン樹脂などの有機物膜が開示されている。有機物膜と金属膜との積層構成も開示されている。   However, TFTs using In—Ga—Zn—O-based amorphous oxide semiconductors have been pointed out to have unstable TFT performance that varies depending on the degree of vacuum in the environment, moisture, gas components, etc. It has been proposed to coat the film with a protective film (see, for example, Patent Document 1). As the protective film, a metal oxide film containing a metal element, a silicon nitride, an oxide, or a carbide, or an organic film such as a polyimide resin or a fluorosilicone resin is disclosed. A laminated structure of an organic film and a metal film is also disclosed.

酸化物半導体TFTは、酸化物半導体が非フッ素化樹脂(エポキシやアクリル樹脂等)に接触すると、TFTの閾値電圧が−30V程度ずれる現象が指摘され、この閾値の変動が酸化物半導体層の上に酸化窒化シリコンなどの無機化合物層を設置するかまたはフッ素化樹脂の層を設置することにより解決されることが開示されている(例えば、特許文献2参照)。   In oxide semiconductor TFTs, it has been pointed out that when an oxide semiconductor comes into contact with a non-fluorinated resin (such as epoxy or acrylic resin), the threshold voltage of the TFT shifts by about −30 V. It is disclosed that an inorganic compound layer such as silicon oxynitride or the like is disposed on the substrate or a fluorinated resin layer is disposed (see, for example, Patent Document 2).

一方、有機半導体薄膜を用いたTFTにおいては、有機半導体薄膜を物理的損傷から保護するためにポリビニルアルコールを保護層として溶液に溶かして塗布することが知られている。この時、保護層塗布の際、有機半導体薄膜の電気特性が溶媒により劣化することを防止するために、有機半導体薄膜の上に緩衝層として低分子化合物をスパッタリングにより設置し、その後にポリビニルアルコール溶液を塗布することが提案されている(例えば、特許文献3参照)。
特開2007−73705号公報 特開2007−299913号公報 特開2005−159360号公報
On the other hand, in a TFT using an organic semiconductor thin film, it is known to apply polyvinyl alcohol as a protective layer in a solution in order to protect the organic semiconductor thin film from physical damage. At this time, when applying the protective layer, in order to prevent the electrical characteristics of the organic semiconductor thin film from being deteriorated by the solvent, a low molecular compound is installed as a buffer layer on the organic semiconductor thin film, and then the polyvinyl alcohol solution is added. Has been proposed (see, for example, Patent Document 3).
JP 2007-73705 A JP 2007-299913 A JP 2005-159360 A

本発明の目的は、アモルファス酸化物半導体を用いたTFTを提供することにあり、特に、安定した性能のTFTを提供することにある。
アモルファス酸化物半導体を活性層に用いたTFTにおいて、活性層の上にSiO2等の無機酸化物よりなる保護膜を形成するとTFT特性が大きく変化してしまうという問題が明らかになった。保護膜の真空蒸着する条件によって、TFT特性が変動するため安定したTFTが得られない。アモルファス酸化物半導体層の上に、特許文献1に記載のようなポリイミド樹脂やフッ化シリコーン樹脂などの有機物膜を設けると無機酸化物保護膜を形成する際の影響が緩和されるが、これらの樹脂塗布液の不純物の影響と推測される性能劣化が生じてしまうという課題がある。これらの特性変動及び性能劣化は、アモルファス酸化物半導体に特有の課題である。本発明者らは、上記状況に鑑みて、これらの弊害のない保護層を見出し、安定した性能のTFTを提供することを目的とした。
An object of the present invention is to provide a TFT using an amorphous oxide semiconductor, and in particular, to provide a TFT with stable performance.
In a TFT using an amorphous oxide semiconductor as an active layer, the problem that TFT characteristics are greatly changed when a protective film made of an inorganic oxide such as SiO 2 is formed on the active layer. Since TFT characteristics fluctuate depending on the vacuum deposition conditions of the protective film, a stable TFT cannot be obtained. If an organic material film such as a polyimide resin or a fluorosilicone resin as described in Patent Document 1 is provided on the amorphous oxide semiconductor layer, the influence when forming the inorganic oxide protective film is alleviated. There exists a subject that the performance degradation estimated to be the influence of the impurity of a resin coating liquid will arise. These characteristic fluctuations and performance degradation are problems specific to amorphous oxide semiconductors. In view of the above situation, the present inventors have found a protective layer that does not have these harmful effects, and has aimed to provide a TFT with stable performance.

本発明の上記課題は下記の手段によって解決された。
<1> 基板上に、アモルファス酸化物半導体層を有する薄膜電界効果型トランジスタであって、前記アモルファス酸化物半導体層の上に低分子有機物からなる保護層を有することを特徴とする薄膜電界効果型トランジスタ。
<2> 前記低分子有機物が、分子量100〜3000の有機化合物である<1>に記載の薄膜電界効果型トランジスタ。
<3> 前記アモルファス酸化物半導体層と前記保護層とが直接接している<1>又は<2>に記載の薄膜電界効果型トランジスタ。
<4> 前記アモルファス酸化物半導体が、In、Sn、Zn、及びCdより選ばれる少なくとも一つの元素を含む酸化物である<1>〜<3>のいずれかに記載の薄膜電界効果型トランジスタ。
<5> 前記アモルファス酸化物半導体が、In及びZnを含む酸化物である<4>に記載の薄膜電界効果型トランジスタ。
<6> 前記アモルファス酸化物半導体が、In、Zn及びGaを含む酸化物である<4>に記載の薄膜電界効果型トランジスタ。
<7> 前記基板と前記アモルファス酸化物半導体層との間にゲート電極及びゲート絶縁膜を有するボトムゲート構造を有する<1>〜<6>のいずれかに記載の薄膜電界効果型トランジスタ。
<8> 前記保護層のキャリア濃度が1016/cm以下である<1>〜<7>のいずれかに記載の薄膜電界効果型トランジスタ。
<9> 前記保護層の厚みが5nm〜50μmである<1>〜<8>のいずれかに記載の薄膜電界効果型トランジスタ。
<10> 前記低分子有機物のガラス転移点が80℃以上である<1>〜<9>のいずれかに記載の薄膜電界効果型トランジスタ。
<11> 前記低分子有機物が、アダマンタン化合物又はフタロシアニン化合物である<1>〜<10>のいずれかに記載の薄膜電界効果型トランジスタ。
<12> 前記保護層が真空蒸着法により形成された層である<1>〜<11>のいずれかに記載の薄膜電界効果型トランジスタ。
<13> 前記保護層の上に、無機化合物よりなる保護絶縁層を有する<1>〜<12>のいずれかに記載の薄膜電界効果型トランジスタ。
<14> 前記保護絶縁層が真空蒸着法により形成された層である<13>に記載の薄膜電界効果型トランジスタ。
<15> 前記保護層と前記保護絶縁層が直接接している<13>又は<14>に記載の薄膜電界効果型トランジスタ。
<16> 前記基板がフレキシブル基板である<1>〜<15>のいずれかに記載の薄膜電界効果型トランジスタ。
The above-described problems of the present invention have been solved by the following means.
<1> A thin film field effect transistor having an amorphous oxide semiconductor layer on a substrate, wherein the thin film field effect transistor has a protective layer made of a low molecular weight organic material on the amorphous oxide semiconductor layer. Transistor.
<2> The thin film field effect transistor according to <1>, wherein the low molecular organic substance is an organic compound having a molecular weight of 100 to 3000.
<3> The thin film field effect transistor according to <1> or <2>, wherein the amorphous oxide semiconductor layer and the protective layer are in direct contact.
<4> The thin film field effect transistor according to any one of <1> to <3>, wherein the amorphous oxide semiconductor is an oxide containing at least one element selected from In, Sn, Zn, and Cd.
<5> The thin film field effect transistor according to <4>, wherein the amorphous oxide semiconductor is an oxide containing In and Zn.
<6> The thin film field effect transistor according to <4>, wherein the amorphous oxide semiconductor is an oxide containing In, Zn, and Ga.
<7> The thin film field effect transistor according to any one of <1> to <6>, having a bottom gate structure having a gate electrode and a gate insulating film between the substrate and the amorphous oxide semiconductor layer.
<8> The thin film field effect transistor according to any one of <1> to <7>, wherein the protective layer has a carrier concentration of 10 16 / cm 3 or less.
<9> The thin film field effect transistor according to any one of <1> to <8>, wherein the protective layer has a thickness of 5 nm to 50 μm.
<10> The thin film field effect transistor according to any one of <1> to <9>, wherein a glass transition point of the low molecular weight organic substance is 80 ° C. or higher.
<11> The thin film field effect transistor according to any one of <1> to <10>, wherein the low molecular organic substance is an adamantane compound or a phthalocyanine compound.
<12> The thin film field effect transistor according to any one of <1> to <11>, wherein the protective layer is a layer formed by a vacuum deposition method.
<13> The thin film field effect transistor according to any one of <1> to <12>, further including a protective insulating layer made of an inorganic compound on the protective layer.
<14> The thin film field effect transistor according to <13>, wherein the protective insulating layer is a layer formed by a vacuum deposition method.
<15> The thin film field effect transistor according to <13> or <14>, wherein the protective layer and the protective insulating layer are in direct contact with each other.
<16> The thin film field effect transistor according to any one of <1> to <15>, wherein the substrate is a flexible substrate.

本発明によると、安定した特性のTFTが提供される。
本発明に拠れば、低分子有機物からなる保護膜はTFT特性に影響を与えずに活性層上に形成できる。低分子有機膜を真空蒸着法により成膜できるので、樹脂の塗布と比べて樹脂中や塗布プロセスによる不純物が混入することがなく、さらに簡便に成膜ができる。また、従来、アモルファス酸化物半導体層の上に直接プラズマ照射するとアモルファス酸化物半導体層から酸素原子が抜けるため、TFTの閾値電圧がマイナス側にシフトする特有の問題があったが、本発明による低分子有機物からなる保護膜はこれを防止することが見出された。従って、SiO等の無機酸化物層をプラズマで形成してもTFT特性が変化することがなく、安定した性能のTFTが提供される。さらに、フッ素化樹脂を保護層に用いた場合は、その上に無機酸化物層を設けても、保護層との密着力が弱く、剥離してしまうが、本発明の低分子有機物からなる保護膜上にSiO等の無機酸化物層を容易に設置することができ、且つ該保護膜と該無機酸化物層との間の密着力が強固に形成される。
According to the present invention, a TFT having stable characteristics is provided.
According to the present invention, a protective film made of a low molecular organic substance can be formed on the active layer without affecting the TFT characteristics. Since the low molecular organic film can be formed by vacuum deposition, impurities in the resin and the coating process are not mixed as compared with the coating of the resin, and the film can be formed more easily. Conventionally, when plasma irradiation is directly performed on an amorphous oxide semiconductor layer, oxygen atoms are released from the amorphous oxide semiconductor layer, so that there is a specific problem that the threshold voltage of the TFT shifts to the negative side. It has been found that a protective film made of molecular organics prevents this. Therefore, even if an inorganic oxide layer such as SiO 2 is formed by plasma, TFT characteristics do not change, and a TFT with stable performance is provided. Furthermore, when a fluorinated resin is used for the protective layer, even if an inorganic oxide layer is provided on the protective layer, the adhesive strength to the protective layer is weak, and the protective layer is peeled off. An inorganic oxide layer such as SiO 2 can be easily placed on the film, and the adhesion between the protective film and the inorganic oxide layer is firmly formed.

1.薄膜電界効果型トランジスタ(TFT)
TFTは、基板上に、ゲート電極、ゲート絶縁膜、活性層、ソース電極及びドレイン電極を順次有し、ゲート電極に電圧を印加して、活性層に流れる電流を制御し、ソース電極とドレイン電極間の電流をスイッチングする機能を有するアクテイブ素子である。TFT構造として、スタガ構造(トップゲート型)及び逆スタガ構造(ボトムゲート型)のいずれをも形成することができる。好ましくは、逆スタガ構造(ボトムゲート型)である。
1. Thin film field effect transistor (TFT)
A TFT has a gate electrode, a gate insulating film, an active layer, a source electrode, and a drain electrode in order on a substrate, and controls the current flowing through the active layer by applying a voltage to the gate electrode. It is an active element which has the function to switch the electric current between. As the TFT structure, either a staggered structure (top gate type) or an inverted staggered structure (bottom gate type) can be formed. An inverted stagger structure (bottom gate type) is preferable.

本発明のTFTは、基板上に、アモルファス酸化物半導体層を有する薄膜電界効果型トランジスタであって、前記アモルファス酸化物半導体層の上に低分子有機物からなる保護層を有することを特徴とする。   The TFT of the present invention is a thin film field effect transistor having an amorphous oxide semiconductor layer on a substrate, and has a protective layer made of a low molecular organic substance on the amorphous oxide semiconductor layer.

好ましくは、低分子有機物の分子量100〜3000であり、より好ましくは、
200〜2500、さらに好ましくは、300〜2000である。
好ましくは、低分子有機物を含有する保護層の厚みは、5nm〜50μmであり、より好ましくは、10nm〜1μm、さらに好ましくは、20nm〜500nmである。
好ましくは、低分子有機物のガラス転移点が80℃以上であり、より好ましくは、
100℃〜500℃、さらに好ましくは、120℃〜500℃である。
好ましくは、低分子有機物を含有する保護層のキャリア濃度が1016/cm以下であり、より好ましくは、1015/cm以下である。
好ましくは、低分子有機物を含有する保護層が真空蒸着法により形成された層である。
Preferably, the molecular weight of the low molecular weight organic substance is 100 to 3000, more preferably
It is 200-2500, More preferably, it is 300-2000.
Preferably, the thickness of the protective layer containing a low molecular organic substance is 5 nm to 50 μm, more preferably 10 nm to 1 μm, and still more preferably 20 nm to 500 nm.
Preferably, the glass transition point of the low molecular weight organic substance is 80 ° C. or more, more preferably
It is 100 to 500 ° C, more preferably 120 to 500 ° C.
Preferably, the carrier concentration of the protective layer containing a low molecular organic substance is 10 16 / cm 3 or less, and more preferably 10 15 / cm 3 or less.
Preferably, the protective layer containing a low molecular organic substance is a layer formed by a vacuum deposition method.

好ましくは、アモルファス酸化物半導体が、In、Sn、Zn、及びCdより選ばれる少なくとも一つの元素を含む酸化物であり、より好ましくは、In及びZnを含む酸化物であり、さらに好ましくは、In、Zn及びGaを含む酸化物である。
好ましくは、低分子有機物を含有する保護層の上に、無機化合物よりなる保護絶縁層を有する。好ましくは、保護層と保護絶縁層が直接接している。好ましくは、低分子有機物を含有する保護層及び保護絶縁層が真空蒸着法により形成された層である。
Preferably, the amorphous oxide semiconductor is an oxide containing at least one element selected from In, Sn, Zn, and Cd, more preferably an oxide containing In and Zn, and more preferably In. , Zn and Ga.
Preferably, a protective insulating layer made of an inorganic compound is provided on the protective layer containing a low molecular organic substance. Preferably, the protective layer and the protective insulating layer are in direct contact. Preferably, the protective layer and the protective insulating layer containing a low molecular organic substance are layers formed by a vacuum deposition method.

好ましくは、本発明のTFTは、基板とアモルファス酸化物半導体層との間にゲート電極及びゲート絶縁膜を有するボトムゲート構造を有するTFTである。
好ましくは、基板がフレキシブル基板である。
本発明のTFTについてさらに詳細に説明する。
Preferably, the TFT of the present invention is a TFT having a bottom gate structure having a gate electrode and a gate insulating film between a substrate and an amorphous oxide semiconductor layer.
Preferably, the substrate is a flexible substrate.
The TFT of the present invention will be described in more detail.

1)活性層
本発明の活性層に用いられるアモルファス酸化物は、低温で成膜可能である為に、プラスティックのような可撓性のある樹脂基板に作製が可能である。
本発明の活性層に用いられるアモルファス酸化物は、好ましくはIn、Sn、Zn、又はCdを含む酸化物であり、より好ましくは、In、Sn、Znを含む酸化物、さらに好ましくは、In、Znを含む酸化物である。本発明における活性層の電気伝導度は、特に限定されないが、電気伝導度10−10S/cm以上10+1S/cm以下であり、より好ましくは、10−7S/cm以上10−3S/cm以下である。
1) Active layer Since the amorphous oxide used for the active layer of the present invention can be formed at a low temperature, it can be produced on a flexible resin substrate such as a plastic.
The amorphous oxide used in the active layer of the present invention is preferably an oxide containing In, Sn, Zn, or Cd, more preferably an oxide containing In, Sn, or Zn, more preferably In, It is an oxide containing Zn. The electric conductivity of the active layer in the present invention is not particularly limited, but the electric conductivity is 10 −10 S / cm or more and 10 +1 S / cm or less, more preferably 10 −7 S / cm or more and 10 −3 S. / Cm or less.

具体的に本発明の活性層に係るアモルファス酸化物は、In、ZnO,SnO、CdO,Indium−Zinc−Oxide(IZO)、Indium−Tin−Oxide(ITO)、Gallium−Zinc−Oxide(GZO)、Indium−Gallium−Oxide(IGO)、Indium−Gallium−Zinc−Oxide(IGZO)である。 Specifically, the amorphous oxide according to the active layer of the present invention includes In 2 O 3 , ZnO, SnO 2 , CdO, Indium-Zinc-Oxide (IZO), Indium-Tin-Oxide (ITO), Gallium-Zinc-Oxide. (GZO), Indium-Gallium-Oxide (IGO), and Indium-Gallium-Zinc-Oxide (IGZO).

<キャリア濃度>
本発明における活性層のキャリア濃度は、種々の手段により所望の数値に調整することができる。
本発明における活性層のキャリア濃度は、特に限定されないが、好ましくは1×1015/cm以上の高い領域である。より好ましくは、1×1015/cm以上1×1021/cm以下である。
<Carrier concentration>
The carrier concentration of the active layer in the present invention can be adjusted to a desired value by various means.
The carrier concentration of the active layer in the present invention is not particularly limited, but is preferably a high region of 1 × 10 15 / cm 3 or more. More preferably, it is 1 × 10 15 / cm 3 or more and 1 × 10 21 / cm 3 or less.

キャリア濃度の調整手段としては、下記の手段を挙げることが出来る。
(1)酸素欠陥による調整
酸化物半導体において、酸素欠陥ができると、活性層のキャリア濃度が増加し、電気伝導度が大きくなることが知られている。よって、酸素欠陥量を調整することにより、酸化物半導体のキャリア濃度を制御することが可能である。酸素欠陥量を制御する具体的な方法としては、成膜中の酸素分圧、成膜後の後処理時の酸素濃度と処理時間等がある。ここでいう後処理とは、具体的に100℃以上の熱処理、酸素プラズマ、UVオゾン処理がある。これらの方法の中でも、生産性の観点から成膜中の酸素分圧を制御する方法が好ましい。成膜中の酸素分圧を調整することにより、酸化物半導体のキャリア濃度の制御ができる。
Examples of the carrier concentration adjusting means include the following means.
(1) Adjustment by oxygen defect It is known that when an oxygen defect is formed in an oxide semiconductor, the carrier concentration in the active layer increases and the electrical conductivity increases. Therefore, the carrier concentration of the oxide semiconductor can be controlled by adjusting the amount of oxygen defects. Specific methods for controlling the amount of oxygen defects include oxygen partial pressure during film formation, oxygen concentration and treatment time during post-treatment after film formation, and the like. Specific examples of post-treatment include heat treatment at 100 ° C. or higher, oxygen plasma, and UV ozone treatment. Among these methods, a method of controlling the oxygen partial pressure during film formation is preferable from the viewpoint of productivity. By adjusting the oxygen partial pressure during film formation, the carrier concentration of the oxide semiconductor can be controlled.

(2)組成比による調整
酸化物半導体の金属組成比を変えることにより、キャリア濃度が変化することが知られている。例えば、例えば、Indium−Gallium−Zinc−Oxide(IGZO)であれば、Inの比率を大きくすれば、それに伴って活性層のキャリア濃度も大きくなり、Gaの比率を大きくすると、それに伴って活性層のキャリア濃度も小さくなる。
これら組成比を変える具体的な方法としては、例えば、スパッタによる成膜方法においては、組成比が異なるターゲットを用いる。または、多元のターゲットにより、共スパッタし、そのスパッタレートを個別に調整することにより、膜の組成比を変えることが可能である。
(2) Adjustment by composition ratio It is known that the carrier concentration is changed by changing the metal composition ratio of the oxide semiconductor. For example, in the case of Indium-Gallium-Zinc-Oxide (IGZO), if the In ratio is increased, the carrier concentration of the active layer is increased accordingly, and if the Ga ratio is increased, the active layer is increased accordingly. The carrier concentration is also reduced.
As specific methods for changing these composition ratios, for example, in a film formation method by sputtering, targets having different composition ratios are used. Alternatively, it is possible to change the composition ratio of the film by co-sputtering with a multi-target and adjusting the sputtering rate individually.

(3)不純物による調整
酸化物半導体に、Li,Na,Mn,Ni,Pd,Cu,Cd,C,N,又はP等の元素を不純物として添加することによりキャリア濃度を減少させることが可能である。不純物を添加する方法としては、酸化物半導体と不純物元素とを共蒸着により行う、成膜された酸化物半導体膜に不純物元素のイオンをイオンドープ法により行う等がある。
(3) Adjustment by impurities It is possible to reduce the carrier concentration by adding elements such as Li, Na, Mn, Ni, Pd, Cu, Cd, C, N, or P to the oxide semiconductor as impurities. is there. As a method for adding an impurity, an oxide semiconductor and an impurity element are co-evaporated, an ion of the impurity element is added to the formed oxide semiconductor film by an ion doping method, or the like.

(4)酸化物半導体材料による調整
上記(1)〜(3)においては、同一酸化物半導体系でのキャリア濃度の調整方法を述べたが、もちろん酸化物半導体材料を変えることにより、キャリア濃度を変えることができる。例えば、一般的にSnO系酸化物半導体は、In系酸化物半導体に比べてキャリア濃度が小さいことが知られている。このように酸化物半導体材料を変えることにより、キャリア濃度の調整が可能である。
キャリア濃度を調整する手段としては、上記(1)〜(4)の方法を単独に用いても良いし、組み合わせても良い。
(4) Adjustment by oxide semiconductor material In the above (1) to (3), the method for adjusting the carrier concentration in the same oxide semiconductor system has been described. Can be changed. For example, it is generally known that a SnO 2 oxide semiconductor has a lower carrier concentration than an In 2 O 3 oxide semiconductor. Thus, the carrier concentration can be adjusted by changing the oxide semiconductor material.
As means for adjusting the carrier concentration, the above methods (1) to (4) may be used alone or in combination.

<活性層の形成方法>
活性層の成膜方法は、酸化物半導体の多結晶焼結体をターゲットとして、気相成膜法を用いるのが良い。気相成膜法の中でも、スパッタリング法、パルスレーザー蒸着法(PLD法)が適している。さらに、量産性の観点から、スパッタリング法が好ましい。
<Method for forming active layer>
As a method for forming the active layer, a vapor phase film forming method is preferably used with a polycrystalline sintered body of an oxide semiconductor as a target. Among vapor deposition methods, sputtering and pulsed laser deposition (PLD) are suitable. Furthermore, the sputtering method is preferable from the viewpoint of mass productivity.

例えば、RFマグネトロンスパッタリング蒸着法により、真空度及び酸素流量を制御して成膜される。酸素流量が多いほど電気伝導度を小さくすることができる。   For example, the film is formed by controlling the degree of vacuum and the oxygen flow rate by RF magnetron sputtering deposition. The greater the oxygen flow rate, the smaller the electrical conductivity.

成膜した膜は、周知のX線回折法によりアモルファス膜であることが確認できる。組成比は、RBS(ラザフォード後方散乱)分析法により求めることができる。   The formed film can be confirmed to be an amorphous film by a known X-ray diffraction method. The composition ratio can be determined by an RBS (Rutherford backscattering) analysis method.

<活性層の膜厚>
本発明に於ける活性層の厚みは、好ましくは、0.1nm以上100nm以下である。
より好ましくは、1.0nm以上50nm以下、さらに好ましくは、2nm以上10nm以下である。
本発明に於ける活性層の膜厚は、作製した素子断面のHRTEM(High Resolution TEM)写真撮影により測定することができる。
<Thickness of active layer>
The thickness of the active layer in the present invention is preferably 0.1 nm or more and 100 nm or less.
More preferably, they are 1.0 nm or more and 50 nm or less, More preferably, they are 2 nm or more and 10 nm or less.
The film thickness of the active layer in the present invention can be measured by HRTEM (High Resolution TEM) photography of the cross section of the produced element.

2)保護層
本発明に於いては、アモルファス酸化物半導体層の上に低分子有機物からなる保護層を有する。
2) Protective layer In this invention, it has a protective layer which consists of a low molecular organic substance on an amorphous oxide semiconductor layer.

本発明に於ける低分子有機物は、分子量100〜3000であり、より好ましくは、
200〜2500、さらに好ましくは、300〜2000である。
The low molecular weight organic substance in the present invention has a molecular weight of 100 to 3000, more preferably,
It is 200-2500, More preferably, it is 300-2000.

本発明に用いられる低分子有機物としては、例えば、芳香族炭化水素化合物、アダマンタン化合物、シラン化合物、トリス(8−ヒドロキシキノリナート)アルミニウムやフタロシアニン等の金属錯体、等が挙げられる。具体的な化合物を以下に例示する。   Examples of the low molecular weight organic substance used in the present invention include aromatic hydrocarbon compounds, adamantane compounds, silane compounds, metal complexes such as tris (8-hydroxyquinolinate) aluminum and phthalocyanine. Specific compounds are exemplified below.

本発明の保護層は封止性、絶縁性を高くするために膜安定性が高い方が好ましく、このため本発明に用いられる低分子有機物は、好ましくは、ガラス転移点が80℃以上であり、より好ましくは、100℃〜500℃、さらに好ましくは、120℃〜500℃である。   The protective layer of the present invention preferably has high film stability in order to enhance sealing properties and insulation properties. For this reason, the low molecular organic substance used in the present invention preferably has a glass transition point of 80 ° C. or higher. More preferably, the temperature is 100 ° C to 500 ° C, and more preferably 120 ° C to 500 ° C.

本発明の保護層は絶縁性が高い方が好ましく、このため好ましくは、低分子有機物を含有する保護層のキャリア濃度が1016/cm以下であり、より好ましくは、1015/cm以下である。
好ましくは、低分子有機物を含有する保護層の厚みは、5nm〜50μmであり、より好ましくは、10nm〜1μm、さらに好ましくは、20nm〜500nmである。
好ましくは、低分子有機物を含有する保護層が真空蒸着法により形成された層である。
The protective layer of the present invention preferably has a higher insulating property, and therefore, the carrier concentration of the protective layer containing a low molecular organic substance is preferably 10 16 / cm 3 or less, more preferably 10 15 / cm 3 or less. It is.
Preferably, the thickness of the protective layer containing a low molecular organic substance is 5 nm to 50 μm, more preferably 10 nm to 1 μm, and still more preferably 20 nm to 500 nm.
Preferably, the protective layer containing a low molecular organic substance is a layer formed by a vacuum deposition method.

3)保護絶縁層
本発明に於いては、保護層の上に、無機化合物よりなる保護絶縁層を配置することが好ましい。保護層と保護絶縁層は直接接しているのが好ましい。
保護層と保護絶縁層の積層構成により、絶縁性の向上と外気に対する封止性能が向上する効果が得られる。
保護絶縁膜材料の具体例としては、SiO、SiO、MgO、Al、GeO、NiO、CaO、BaO、Fe、Y、又はTiO等の金属酸化物、SiN、SiN等の金属窒化物、MgF、LiF、AlF、又はCaF等の金属フッ化物等が挙げられる。
3) Protective insulating layer In the present invention, a protective insulating layer made of an inorganic compound is preferably disposed on the protective layer. The protective layer and the protective insulating layer are preferably in direct contact with each other.
By the laminated structure of the protective layer and the protective insulating layer, the effect of improving the insulation and improving the sealing performance against the outside air can be obtained.
Specific examples of protective insulating film materials, SiO 2, SiO, MgO, Al 2 O 3, GeO, NiO, CaO, BaO, Fe 2 O 3, Y 2 O 3, or metal oxide such as TiO 2, SiN Examples thereof include metal nitrides such as x and SiN x O y , metal fluorides such as MgF 2 , LiF, AlF 3 , and CaF 2 .

本発明の保護絶縁膜は、好ましくは真空蒸着法により形成された層である。
本発明に於ける保護絶縁膜の厚みは、好ましくは、5nm以上50μm以下である。より好ましくは、10nm以上1μm以下、さらに好ましくは、20nm以上500nm以下である。
The protective insulating film of the present invention is preferably a layer formed by a vacuum deposition method.
The thickness of the protective insulating film in the present invention is preferably 5 nm or more and 50 μm or less. More preferably, they are 10 nm or more and 1 micrometer or less, More preferably, they are 20 nm or more and 500 nm or less.

4)ゲート電極
本発明におけるゲート電極としては、例えば、Al、Mo、Cr、Ta、Ti、Au、又はAg等の金属、Al−Nd、APC等の合金、酸化錫、酸化亜鉛、酸化インジウム、酸化インジウム錫(ITO)、酸化亜鉛インジウム(IZO)等の金属酸化物導電膜、ポリアニリン、ポリチオフェン、ポリピロ−ルなどの有機導電性化合物、またはこれらの混合物を好適に挙げられる。
ゲート電極の厚みは、好ましくは、10nm以上1000nm以下である。より好ましくは、20nm以上500nm以下、さらに好ましくは、40nm以上100nm以下である。
4) Gate electrode Examples of the gate electrode in the present invention include metals such as Al, Mo, Cr, Ta, Ti, Au, and Ag, alloys such as Al-Nd and APC, tin oxide, zinc oxide, indium oxide, Preferable examples include metal oxide conductive films such as indium tin oxide (ITO) and zinc indium oxide (IZO), organic conductive compounds such as polyaniline, polythiophene, and polypyrrole, or mixtures thereof.
The thickness of the gate electrode is preferably 10 nm or more and 1000 nm or less. More preferably, they are 20 nm or more and 500 nm or less, More preferably, they are 40 nm or more and 100 nm or less.

ゲート電極の成膜法は特に限定されることはなく、印刷方式、コ−ティング方式等の湿式方式、真空蒸着法、スパッタリング法、イオンプレ−ティング法等の物理的方式、CVD、プラズマCVD法等の化学的方式、などの中から前記材料との適性を考慮して適宜選択した方法に従って前記基板上に形成することができる。例えば、ITOを選択する場合には、直流あるいは高周波スパッタリング法、真空蒸着法、イオンプレ−ティング法等に従って行うことができる。またゲート電極の材料として有機導電性化合物を選択する場合には湿式製膜法に従って行うことができる。   The method for forming the gate electrode is not particularly limited, and is a wet method such as a printing method or a coating method, a physical method such as a vacuum deposition method, a sputtering method, or an ion plating method, a CVD method, a plasma CVD method, or the like. It can be formed on the substrate according to a method appropriately selected in consideration of suitability with the material from among the chemical methods described above. For example, when ITO is selected, it can be performed according to a direct current or high frequency sputtering method, a vacuum deposition method, an ion plating method, or the like. When an organic conductive compound is selected as the material for the gate electrode, it can be performed according to a wet film forming method.

5)ゲート絶縁膜
ゲート絶縁膜としては、SiO、SiN、SiON、Al、Y、Ta、又はHfO等の絶縁体、又はそれらの化合物を少なくとも二つ以上含む混晶化合物が用いられる。また、ポリイミドのような高分子絶縁体もゲート絶縁膜として用いることができる。
5) As the gate insulating film a gate insulating film, SiO 2, SiN x, SiON , Al 2 O 3, Y 2 O 3, Ta 2 O 5, or at least two insulator such as HfO 2, or a compound thereof The mixed crystal compound containing the above is used. A polymer insulator such as polyimide can also be used as the gate insulating film.

ゲート絶縁膜の膜厚としては、好ましくは、10nm以上1000nm以下である。より好ましくは、50nm以上500nm以下、さらに好ましくは、100nm以上200nm以下である。ゲート絶縁膜はリーク電流を減らす、電圧耐性を上げる為に、ある程度膜厚を厚くする必要がある。しかし、ゲート絶縁膜の膜厚を厚くすると、TFTの駆動電圧の上昇を招く結果となる。その為、ゲート絶縁膜の膜厚は無機絶縁体だと50nm〜1000nm、高分子絶縁体だと0.5μm〜5μmで用いられることが、より好ましい。
特に、HfOのような高誘電率絶縁体をゲート絶縁膜に用いると、膜厚を厚くしても、低電圧でのTFT駆動が可能であるので、特に好ましい。
The thickness of the gate insulating film is preferably 10 nm or more and 1000 nm or less. More preferably, they are 50 nm or more and 500 nm or less, More preferably, they are 100 nm or more and 200 nm or less. The gate insulating film needs to be thickened to some extent in order to reduce leakage current and increase voltage resistance. However, increasing the thickness of the gate insulating film results in an increase in the driving voltage of the TFT. Therefore, it is more preferable that the film thickness of the gate insulating film is 50 nm to 1000 nm for an inorganic insulator and 0.5 μm to 5 μm for a polymer insulator.
In particular, it is particularly preferable to use a high dielectric constant insulator such as HfO 2 for the gate insulating film because TFT driving at a low voltage is possible even if the film thickness is increased.

6)ソース電極及びドレイン電極
本発明におけるソース電極及びドレイン電極材料として、例えば、Al、Mo、Cr、Ta、Ti、Au、又はAg等の金属、Al−Nd、APC等の合金、酸化錫、酸化亜鉛、酸化インジウム、酸化インジウム錫(ITO)、酸化亜鉛インジウム(IZO)等の金属酸化物導電膜、ポリアニリン、ポリチオフェン、ポリピロ−ルなどの有機導電性化合物、またはこれらの混合物を好適に挙げられる。特に好ましくは、IZOである。
ソース電極及びドレイン電極の厚みは、好ましくは、10nm以上1000nm以下である。より好ましくは、20nm以上500nm以下、さらに好ましくは、40nm以上100nm以下である。
6) Source electrode and drain electrode Examples of the source electrode and drain electrode material in the present invention include metals such as Al, Mo, Cr, Ta, Ti, Au, and Ag, alloys such as Al-Nd and APC, tin oxide, Preferred examples include metal oxide conductive films such as zinc oxide, indium oxide, indium tin oxide (ITO), and zinc indium oxide (IZO), organic conductive compounds such as polyaniline, polythiophene, and polypyrrole, or mixtures thereof. . Particularly preferred is IZO.
The thickness of the source electrode and the drain electrode is preferably 10 nm or more and 1000 nm or less. More preferably, they are 20 nm or more and 500 nm or less, More preferably, they are 40 nm or more and 100 nm or less.

ソース電極及びドレイン電極の製膜法は特に限定されることはなく、印刷方式、コ−ティング方式等の湿式方式、真空蒸着法、スパッタリング法、イオンプレ−ティング法等の物理的方式、CVD、プラズマCVD法等の化学的方式、などの中から前記材料との適性を考慮して適宜選択した方法に従って前記基板上に形成することができる。例えば、ITOを選択する場合には、直流あるいは高周波スパッタリング法、真空蒸着法、イオンプレ−ティング法等に従って行うことができる。またソース電極及びドレイン電極の材料として有機導電性化合物を選択する場合には湿式製膜法に従って行うことができる。   The film formation method of the source electrode and the drain electrode is not particularly limited, and is a wet method such as a printing method and a coating method, a physical method such as a vacuum deposition method, a sputtering method, and an ion plating method, CVD, and plasma. It can be formed on the substrate according to a method appropriately selected in consideration of suitability with the material from a chemical method such as a CVD method. For example, when ITO is selected, it can be performed according to a direct current or high frequency sputtering method, a vacuum deposition method, an ion plating method, or the like. Further, when an organic conductive compound is selected as a material for the source electrode and the drain electrode, it can be performed according to a wet film forming method.

7)基板
本発明に用いられる基板は特に限定されることはなく、例えばYSZ(ジルコニア安定化イットリウム)、ガラス等の無機材料、ポリエチレンテレフタレ−ト、ポリブチレンテレフタレ−ト、ポリエチレンナフタレ−ト等のポリエステル、ポリスチレン、ポリカ−ボネ−ト、ポリエ−テルスルホン、ポリアリレ−ト、アリルジグリコ−ルカ−ボネ−ト、ポリイミド、ポリシクロオレフィン、ノルボルネン樹脂、及びポリ(クロロトリフルオロエチレン)等の合成樹脂等の有機材料、などが挙げられる。前記有機材料の場合、耐熱性、寸法安定性、耐溶剤性、電気絶縁性、加工性、低通気性、又は低吸湿性等に優れていることが好ましい。
7) Substrate The substrate used in the present invention is not particularly limited. For example, YSZ (zirconia stabilized yttrium), inorganic materials such as glass, polyethylene terephthalate, polybutylene terephthalate, polyethylene naphthalate Synthetic resins such as polyester such as polyester, polystyrene, polycarbonate, polyethersulfone, polyarylate, allyl diglycol carbonate, polyimide, polycycloolefin, norbornene resin, and poly (chlorotrifluoroethylene) Organic materials such as, and the like. In the case of the said organic material, it is preferable that it is excellent in heat resistance, dimensional stability, solvent resistance, electrical insulation, workability, low air permeability, or low hygroscopicity.

本発明においては特に可撓性基板が好ましく用いられる。可撓性基板に用いる材料としては、光透過率の高い有機プラスチックフィルムが好ましく、例えばポリエチレンテレフタレート、ポリブチレンフタレート、ポリエチレンナフタレート等のポリエステル、ポリスチレン、ポリカーボネート、ポリエーテルスルホン、ポリアリレート、ポリイミド、ポリシクロオレフィン、ノルボルネン樹脂、又はポリ(クロロトリフルオロエチレン)等のプラスティックフィルムを用いることができる。また、フィルム状プラスティック基板には、絶縁性が不十分の場合は絶縁層、水分や酸素の透過を防止するためのガスバリア層、フィルム状プラスティック基板の平坦性や電極や活性層との密着性を向上するためのアンダーコート層等を備えることも好ましい。   In the present invention, a flexible substrate is particularly preferably used. The material used for the flexible substrate is preferably an organic plastic film having a high light transmittance. For example, polyester such as polyethylene terephthalate, polybutylene phthalate, polyethylene naphthalate, polystyrene, polycarbonate, polyethersulfone, polyarylate, polyimide, poly A plastic film such as cycloolefin, norbornene resin, or poly (chlorotrifluoroethylene) can be used. In addition, if the insulating property is insufficient for the film-like plastic substrate, the insulating layer, the gas barrier layer for preventing the transmission of moisture and oxygen, the flatness of the film-like plastic substrate and the adhesion with the electrode and active layer It is also preferable to provide an undercoat layer or the like for improvement.

ここで、可撓性基板の厚みは、50μm以上500μm以下とすることが好ましい。
これは、可撓性基板の厚みを50μm未満とした場合には、基板自体が十分な平坦性を保持することが難しいためである。また、可撓性基板の厚みを500μmよりも厚くした場合には、基板自体を自由に曲げることが困難になる、すなわち基板自体の可撓性が乏しくなるためである。
Here, the thickness of the flexible substrate is preferably 50 μm or more and 500 μm or less.
This is because it is difficult for the substrate itself to maintain sufficient flatness when the thickness of the flexible substrate is less than 50 μm. Further, when the thickness of the flexible substrate is more than 500 μm, it is difficult to bend the substrate itself freely, that is, the flexibility of the substrate itself is poor.

8)平坦化層
本発明のTFTは、平坦化層を有しても良い。
平坦化層としては、無機絶縁材料であっても有機絶縁材料であっても良い。
無機絶縁材料としては、SiO、SiO、MgO、Al、GeO、NiO、CaO、BaO、Fe、Y、又はTiO等の金属酸化物、SiN、SiN等の金属窒化物、MgF、LiF、AlF、又はCaF等の金属フッ化物等が挙げられる。
8) Planarization layer The TFT of the present invention may have a planarization layer.
The planarizing layer may be an inorganic insulating material or an organic insulating material.
Examples of inorganic insulating materials include SiO 2 , SiO, MgO, Al 2 O 3 , GeO, NiO, CaO, BaO, Fe 2 O 3 , Y 2 O 3 , or metal oxides such as TiO 2 , SiN x , SiN x. Examples thereof include metal nitrides such as O y , metal fluorides such as MgF 2 , LiF, AlF 3 , and CaF 2 .

有機絶縁材料としては、ポリエチレン、ポリプロピレン、ポリメチルメタクリレート、ポリイミド、ポリウレア、ポリテトラフルオロエチレン、ポリクロロトリフルオロエチレン、ポリジクロロジフルオロエチレン、クロロトリフルオロエチレンとジクロロジフルオロエチレンとの共重合体、テトラフルオロエチレンと少なくとも1種のコモノマーとを含むモノマー混合物を共重合させて得られる共重合体、共重合主鎖に環状構造を有する含フッ素共重合体等が挙げられる。   Organic insulating materials include polyethylene, polypropylene, polymethyl methacrylate, polyimide, polyurea, polytetrafluoroethylene, polychlorotrifluoroethylene, polydichlorodifluoroethylene, copolymers of chlorotrifluoroethylene and dichlorodifluoroethylene, tetrafluoro Examples thereof include a copolymer obtained by copolymerizing a monomer mixture containing ethylene and at least one comonomer, and a fluorine-containing copolymer having a cyclic structure in the copolymer main chain.

本発明に於ける平坦化層の厚みは、好ましくは、5nm以上50μm以下である。より好ましくは、10nm以上1μm以下、さらに好ましくは、20nm以上500nm以下である。   The thickness of the planarization layer in the present invention is preferably 5 nm or more and 50 μm or less. More preferably, they are 10 nm or more and 1 micrometer or less, More preferably, they are 20 nm or more and 500 nm or less.

9)構造
次に、図面を用いて、詳細に本発明におけるTFTの構造を説明する。
図1は、本発明のTFTの一例を示す断面模式図である。基板1がプラスチックフィルムなどの可撓性基板の場合、基板1の少なくとも一方の面に絶縁層6を配し、その上にゲート電極2、ゲート絶縁膜3、アモルファス酸化物半導体よりなる活性層4を積層して有し、その上にパターン化されたソース電極5−1とドレイン電極5−2が設置される。該活性層4の表面及び該ソース電極5−1とドレイン電極5−2を被覆して本願の低分子化合物よりなる保護層7が設置される。
本構成では、活性層の表面の一部はソース電極、ドレイン電極で被覆され、これらが存在しない領域は保護層によって被覆される。従って、この後、プラズマ照射工程や、封止のための樹脂溶液の塗布等の工程に曝されても、TFT特性が影響されることがなく、安定に保たれる。
9) Structure Next, the structure of the TFT in the present invention will be described in detail with reference to the drawings.
FIG. 1 is a schematic cross-sectional view showing an example of the TFT of the present invention. When the substrate 1 is a flexible substrate such as a plastic film, an insulating layer 6 is disposed on at least one surface of the substrate 1, and a gate electrode 2, a gate insulating film 3, and an active layer 4 made of an amorphous oxide semiconductor are formed thereon. Are stacked, and a patterned source electrode 5-1 and drain electrode 5-2 are provided thereon. A protective layer 7 made of the low molecular weight compound of the present application is provided so as to cover the surface of the active layer 4 and the source electrode 5-1 and the drain electrode 5-2.
In this configuration, a part of the surface of the active layer is covered with the source electrode and the drain electrode, and a region where these are not present is covered with the protective layer. Therefore, even if it is exposed to a plasma irradiation process or a process such as application of a resin solution for sealing thereafter, the TFT characteristics are not affected and can be kept stable.

図2は、本発明のTFTの別の態様を示す断面模式図である。基板1がプラスチックフィルムなどの可撓性基板の場合、基板1の少なくとも一方の面に絶縁層6を配し、その上にゲート電極2、ゲート絶縁膜3、アモルファス酸化物半導体よりなる活性層4を積層して有し、その上にパターン化されたソース電極5−1とドレイン電極5−2が設置される。該活性層4の表面及び該ソース電極5−1とドレイン電極5−2を被覆して本願の低分子化合物よりなる保護層17及びSiO等の無機化合物よりなる保護絶縁層8が設置される。
本構成では、活性層の表面の一部はソース電極、ドレイン電極で被覆され、これらが存在しない領域は保護層及び保護絶縁層によって被覆される。従って、この後、プラズマ照射工程や、封止のための樹脂溶液の塗布等の工程に曝されても、水分やガス成分に曝されても、TFT特性が影響されることがなく、安定に保たれる。
FIG. 2 is a schematic cross-sectional view showing another embodiment of the TFT of the present invention. When the substrate 1 is a flexible substrate such as a plastic film, an insulating layer 6 is disposed on at least one surface of the substrate 1, and a gate electrode 2, a gate insulating film 3, and an active layer 4 made of an amorphous oxide semiconductor are formed thereon. Are stacked, and a patterned source electrode 5-1 and drain electrode 5-2 are provided thereon. A protective layer 17 made of a low molecular compound of the present application and a protective insulating layer 8 made of an inorganic compound such as SiO 2 are provided so as to cover the surface of the active layer 4 and the source electrode 5-1 and the drain electrode 5-2. .
In this structure, a part of the surface of the active layer is covered with the source electrode and the drain electrode, and a region where these are not present is covered with the protective layer and the protective insulating layer. Therefore, the TFT characteristics are not affected and stable even if exposed to a plasma irradiation process, a process such as application of a resin solution for sealing, or moisture or gas components. Kept.

2.表示装置
本発明の電界効果型薄膜トランジスタは、液晶やEL素子を用いた画像表示装置、特に平面薄型表示装置(Flat Panel Display:FPD)に好ましく用いられる。より好ましくは、基板に有機プラスチックフィルムのような可撓性基板を用いたフレキシブル表示装置に用いられる。特に、本発明の電界効果型薄膜トランジスタは、移動度が高いことから有機EL素子を用いた表示装置、フレキシブル有機EL表示装置に最も好ましく用いられる。
2. Display Device The field effect thin film transistor of the present invention is preferably used for an image display device using liquid crystal or an EL element, in particular, a flat panel display (FPD). More preferably, it is used for a flexible display device using a flexible substrate such as an organic plastic film as the substrate. In particular, the field effect thin film transistor of the present invention is most preferably used for a display device using an organic EL element and a flexible organic EL display device because of its high mobility.

(応用)
本発明のTFTは、液晶やEL素子を用いた画像表示装置、特にFPDのスイッチング素子、駆動素子として用いることができる。特に、フレキシブルFPD装置のスイッチング素子、駆動素子として用いるのが適している。さらに本発明の電界効果型薄膜トランジスタを用いた表示装置は、携帯電話ディスプレイ、パーソナルデジタルアシスタント(PDA)、コンピュータディスプレイ、自動車の情報ディスプレイ、TVモニター、あるいは一般照明を含む幅広い分野で応用される。
また、本発明のTFTは、表示装置以外にも、有機プラスチックフィルムのような可撓性基板上に本発明の電界効果型薄膜トランジスタを形成し、ICカードやIDタグなどに幅広く応用が可能である。
(application)
The TFT of the present invention can be used as an image display device using liquid crystal or an EL element, particularly as an FPD switching element or driving element. In particular, it is suitable for use as a switching element and a driving element of a flexible FPD device. Furthermore, the display device using the field effect thin film transistor of the present invention is applied in a wide range of fields including a mobile phone display, a personal digital assistant (PDA), a computer display, an automobile information display, a TV monitor, or general lighting.
In addition to the display device, the TFT of the present invention can be widely applied to IC cards and ID tags by forming the field effect thin film transistor of the present invention on a flexible substrate such as an organic plastic film. .

以下に、本発明の薄膜電界効果型トランジスタについて、実施例により説明するが、本発明はこれら実施例により何ら限定されるものではない。   Hereinafter, the thin film field effect transistor of the present invention will be described with reference to examples, but the present invention is not limited to these examples.

実施例1
1.TFT素子の作製
1)本発明のTFT素子1の作製
図1に示す構成のTFTを下記により作製した。
基板としては、無アルカリガラス板を用いて、洗浄後、DCマグネトロンスパッタリング蒸着法により、ゲート電極としてMo薄膜(厚み40nm)を形成した。Mo薄膜のパターニングには、フォトリソソグラフィー法でパターニングを行った。
Example 1
1. Production of TFT Element 1) Production of TFT Element 1 of the Present Invention A TFT having the structure shown in FIG. 1 was produced as follows.
As a substrate, an alkali-free glass plate was used, and after cleaning, a Mo thin film (thickness 40 nm) was formed as a gate electrode by DC magnetron sputtering vapor deposition. The Mo thin film was patterned by photolithography.

ゲート絶縁膜:SiOをRFマグネトロンスパッタ真空蒸着法にて厚み100nmに設けた。ゲート絶縁膜SiOのパターニングには、スパッタ時にシャドウマスクを用いることにより行った。
活性層:InGaZnOの組成を有する多結晶焼結体をターゲットとして、RFマグネトロンスパッタ真空蒸着法により、50nmのIGZO膜を形成した。
活性層のパターニングは、スパッタ時にシャドウマスクを用いることにより行った。
Gate insulating film: SiO 2 was provided to a thickness of 100 nm by RF magnetron sputtering vacuum deposition. Patterning of the gate insulating film SiO 2 was performed by using a shadow mask during sputtering.
Using a polycrystalline sintered body having a composition of active layer: InGaZnO 4 as a target, an IGZO film of 50 nm was formed by RF magnetron sputtering vacuum deposition.
The active layer was patterned by using a shadow mask during sputtering.

次いで、上記障壁層の上にパターニングされたソース電極及びドレイン電極としてアルミニウム(Al)を100nmの厚みに抵抗加熱蒸着(成膜温度:25℃)にて、蒸着した。ソース電極及びドレイン電極のパターニングはスパッタ時にシャドウマスクを用いることにより行った。   Next, aluminum (Al) was deposited as a source electrode and a drain electrode patterned on the barrier layer to a thickness of 100 nm by resistance heating deposition (film formation temperature: 25 ° C.). Patterning of the source electrode and the drain electrode was performed by using a shadow mask at the time of sputtering.

保護層:本発明の低分子有機物の化合物(a)を真空蒸着法により、厚み50nmに形成した。   Protective layer: The low molecular organic compound (a) of the present invention was formed to a thickness of 50 nm by vacuum deposition.

2)本発明のTFT素子2の作製
本発明のTFT素子1の作製において、保護層を形成した後に以下に示す保護絶縁膜を設け、その他はTFT素子1の作製と全く同様にして、本発明のTFT素子2を作製した。
保護絶縁膜:SiOをRFマグネトロンスパッタ真空蒸着法にて厚み100nmに設けた。
2) Production of TFT element 2 of the present invention In the production of TFT element 1 of the present invention, the protective insulating film shown below was provided after the formation of the protective layer, and the rest of the present invention was exactly the same as the production of TFT element 1. TFT element 2 was produced.
Protective insulating film: SiO 2 was provided to a thickness of 100 nm by RF magnetron sputtering vacuum deposition.

3)本発明のTFT素子3の作製
本発明のTFT素子2の作製において、化合物(a)を化合物(c)の厚み50nmに変更し、その他はTFT素子2の作製と全く同様にして、本発明のTFT素子3を作製した。
3) Production of TFT element 3 of the present invention In production of the TFT element 2 of the present invention, the compound (a) was changed to a thickness of 50 nm of the compound (c), and the others were exactly the same as the production of the TFT element 2, and this Inventive TFT element 3 was produced.

4)本発明のTFT素子4の作製
本発明のTFT素子2の作製において、保護層の化合物(a)を化合物(f)の厚み50nmに変更し、その他はTFT素子2の作製と全く同様にして、本発明のTFT素子4を作製した。
4) Production of TFT element 4 of the present invention In production of the TFT element 2 of the present invention, the compound (a) of the protective layer was changed to a thickness of 50 nm of the compound (f), and the others were exactly the same as those of the TFT element 2. Thus, the TFT element 4 of the present invention was produced.

5)本発明のTFT素子5の作製
本発明のTFT素子2の作製において、保護層の化合物(a)を化合物(h)の厚み50nmに変更し、その他はTFT素子2の作製と全く同様にして、本発明のTFT素子5を作製した。
5) Preparation of TFT element 5 of the present invention In the preparation of TFT element 2 of the present invention, the protective layer compound (a) was changed to a thickness of 50 nm of the compound (h), and the others were the same as those of the TFT element 2. Thus, the TFT element 5 of the present invention was produced.

6)本発明のTFT素子6の作製
本発明のTFT素子2の作製において、保護絶縁層として酸化ゲルマニウム(GeO)の厚み100nmを真空蒸着法により形成し、その他はTFT素子2の作製と全く同様にして、本発明のTFT素子6を作製した。
6) Fabrication of TFT element 6 of the present invention In fabrication of TFT element 2 of the present invention, germanium oxide (GeO 2 ) having a thickness of 100 nm was formed as a protective insulating layer by vacuum deposition, and the rest was completely the same as fabrication of TFT element 2. Similarly, a TFT element 6 of the present invention was produced.

7)本発明のTFT素子7の作製
本発明のTFT素子6の作製において、保護絶縁層のGeOの上に、さらに、平坦化層としてアクリル樹脂(品番PC405G、メーカー:JSR)溶液を乾燥厚み1μmとなるように塗布した。その他はTFT素子6の作製と全く同様にして、本発明のTFT素子7を作製した。
7) Fabrication of TFT device 7 of the present invention In fabrication of the TFT device 6 of the present invention, an acrylic resin (product number PC405G, manufacturer: JSR) solution was dried on the protective insulating layer GeO 2 as a planarizing layer. It apply | coated so that it might become 1 micrometer. Other than that, the TFT element 7 of the present invention was manufactured in the same manner as the TFT element 6.

8)比較のTFT素子1の作製
本発明のTFT素子1の作製において、化合物(a)からなる保護層を除いた以外は同様にして、比較のTFT素子1を作製した。
9)比較のTFT素子2の作製
本発明のTFT素子2の作製において、化合物(a)からなる保護層を除いた以外は同様にして、比較のTFT素子2を作製した。
8) Production of Comparative TFT Element 1 A comparative TFT element 1 was produced in the same manner as in the production of the TFT element 1 of the present invention except that the protective layer composed of the compound (a) was omitted.
9) Production of Comparative TFT Element 2 Comparative TFT element 2 was produced in the same manner as in the production of TFT element 2 of the present invention except that the protective layer comprising compound (a) was omitted.

10)比較のTFT素子3の作製
本発明のTFT素子6の作製において、化合物(a)からなる保護層を除いた以外は同様にして、比較のTFT素子3を作製した。
10) Production of Comparative TFT Element 3 A comparative TFT element 3 was produced in the same manner as in the production of the TFT element 6 of the present invention except that the protective layer composed of the compound (a) was omitted.

2.性能評価
得られた各TFT素子について、ソース電極を0(ゼロ)Vとして、飽和領域ドレイン電圧Vd=+40V(ゲート電圧(Vg):−20V≦Vg≦+40V)でのTFT伝達特性の測定を行い、TFTの性能を評価した。TFT伝達特性の測定は、半導体パラメータ・アナライザー4156C(アジレントテクノロジー社製)を用いて行った。各パラメータと本発明に於けるその定義は下記の通りである。
・TFTの閾値電圧(Vth):Vgを横軸にし、Isd(ソース・ドレイン間電流)の1/2乗を縦軸とするグラフを作製し、直線で外挿して、Isd=0となるVgをTFTの閾値電圧(Vth)としてもとめた(図3参照)。これは飽和領域でのIsd、Vg及びVthとが下記の式1に従うことによるものである。単位は[V]である。
Isd1/2 ∝(Wμ/2L)1/2(Vg−Vth) (式1)
式中、Wはチャネル幅、Lはチャネル長、μは活性層の移動度を表す。
2. Performance Evaluation With respect to each of the obtained TFT elements, the TFT transfer characteristics were measured at a saturation region drain voltage Vd = + 40 V (gate voltage (Vg): −20 V ≦ Vg ≦ + 40 V) with the source electrode set to 0 (zero) V. The performance of the TFT was evaluated. The measurement of TFT transfer characteristics was performed using a semiconductor parameter analyzer 4156C (manufactured by Agilent Technologies). Each parameter and its definition in the present invention are as follows.
TFT threshold voltage (Vth): Vg is plotted on the horizontal axis, Isd (source-drain current) 1/2 power is plotted on the vertical axis, extrapolated with a straight line, and Vg at which Isd = 0 Was obtained as the threshold voltage (Vth) of the TFT (see FIG. 3). This is because Isd, Vg, and Vth in the saturation region comply with the following Equation 1. The unit is [V].
Isd 1/2 ∝ (Wμ / 2L) 1/2 (Vg−Vth) (Formula 1)
In the formula, W represents the channel width, L represents the channel length, and μ represents the mobility of the active layer.

以上の測定結果から得られたTFT特性を表1に示した。
その結果、本発明のTFT素子1〜7は、保護層を設けていない比較のTFT素子1とほぼ同じ閾値電圧を示した。これに対して、無機物からなる保護絶縁層のみを形成した比較のTFT素子2、3は閾値電圧が大きくマイナス側にシフトしてしまってOFF動作しなくなるという好ましくない結果を示した。本発明のTFT素子において、閾値電圧を変化させずに保護膜を形成できることが分かった。
The TFT characteristics obtained from the above measurement results are shown in Table 1.
As a result, the TFT elements 1 to 7 of the present invention exhibited substantially the same threshold voltage as that of the comparative TFT element 1 not provided with the protective layer. On the other hand, the comparative TFT elements 2 and 3 in which only the protective insulating layer made of an inorganic material was formed showed an unfavorable result that the threshold voltage was greatly shifted to the negative side and the OFF operation was stopped. It has been found that the protective film can be formed without changing the threshold voltage in the TFT element of the present invention.

実施例2
実施例1における無アルカリガラス基板の代わりに、ポリエチレンナフタレートフィルム(厚み100μm)の両面に下記バリア機能を持つ絶縁層を有するバリア付きフイルムを用いて、その他は実施例1のTFT素子1と同様にしてTFT素子を作製した。
Example 2
In place of the alkali-free glass substrate in Example 1, a film with a barrier having an insulating layer having the following barrier function on both sides of a polyethylene naphthalate film (thickness: 100 μm) is used, and the others are the same as those of the TFT element 1 in Example 1. Thus, a TFT element was produced.

絶縁層:SiONを500nmの厚みに蒸着した。SiONの蒸着にはRFマグネトロンスパッタリング蒸着法(スパッタリング条件:ターゲットSi、RFパワー400W、ガス流量Ar/O=12/3sccm、成膜圧力0.45Pa)を用いた。 Insulating layer: SiON was deposited to a thickness of 500 nm. For the deposition of SiON, an RF magnetron sputtering deposition method (sputtering conditions: target Si 3 N 4 , RF power 400 W, gas flow rate Ar / O 2 = 12/3 sccm, film forming pressure 0.45 Pa) was used.

得られた素子について実施例1と同様に性能を評価した結果、閾値電圧は0.08Vであり、実施例1と同様に保護層を設けていない比較のTFT素子1とほぼ同じ閾値電圧を示した。   As a result of evaluating the performance of the obtained device in the same manner as in Example 1, the threshold voltage was 0.08 V, and the threshold voltage was almost the same as that of the comparative TFT device 1 having no protective layer as in Example 1. It was.

本発明のTFT素子構造を示す断面模式図である。It is a cross-sectional schematic diagram which shows the TFT element structure of this invention. 本発明の別の態様のTFT素子構造を示す断面模式図である。It is a cross-sectional schematic diagram which shows the TFT element structure of another aspect of this invention. 性能評価におけるTFTの閾値電圧(Vth)の求め方を示すグラフの模式図である。横軸はゲート電圧(Vg)を表し、縦軸はIsd(ソース・ドレイン間電流)の1/2乗(Isd1/2)を表す。It is a schematic diagram of the graph which shows how to obtain | require the threshold voltage (Vth) of TFT in performance evaluation. The horizontal axis represents the gate voltage (Vg), and the vertical axis represents Isd (source-drain current) to the half power (Isd 1/2 ).

符号の説明Explanation of symbols

1:基板
2:ゲート電極
3:ゲート絶縁膜
4:活性層
5−1:ソース電極
5−2:ドレイン電極
6:絶縁層
7、17:保護層
8:保護絶縁層
1: Substrate 2: Gate electrode 3: Gate insulating film 4: Active layer 5-1: Source electrode 5-2: Drain electrode 6: Insulating layer 7, 17: Protective layer 8: Protective insulating layer

Claims (16)

基板上に、アモルファス酸化物半導体層を有する薄膜電界効果型トランジスタであって、前記アモルファス酸化物半導体層の上に低分子有機物からなる保護層を有することを特徴とする薄膜電界効果型トランジスタ。   A thin film field effect transistor having an amorphous oxide semiconductor layer on a substrate, wherein the protective film is made of a low molecular weight organic material on the amorphous oxide semiconductor layer. 前記低分子有機物が、分子量100〜3000の有機化合物である請求項1に記載の薄膜電界効果型トランジスタ。   2. The thin film field effect transistor according to claim 1, wherein the low molecular organic substance is an organic compound having a molecular weight of 100 to 3000. 前記アモルファス酸化物半導体層と前記保護層とが直接接している請求項1又は請求項2に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to claim 1, wherein the amorphous oxide semiconductor layer and the protective layer are in direct contact with each other. 前記アモルファス酸化物半導体が、In、Sn、Zn、及びCdより選ばれる少なくとも一つの元素を含む酸化物である請求項1〜請求項3のいずれか1項に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to any one of claims 1 to 3, wherein the amorphous oxide semiconductor is an oxide containing at least one element selected from In, Sn, Zn, and Cd. 前記アモルファス酸化物半導体が、In及びZnを含む酸化物である請求項4に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to claim 4, wherein the amorphous oxide semiconductor is an oxide containing In and Zn. 前記アモルファス酸化物半導体が、In、Zn及びGaを含む酸化物である請求項4に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to claim 4, wherein the amorphous oxide semiconductor is an oxide containing In, Zn, and Ga. 前記基板と前記アモルファス酸化物半導体層との間にゲート電極及びゲート絶縁膜を有するボトムゲート構造を有する請求項1〜請求項6のいずれか1項に記載の薄膜電界効果型トランジスタ。   7. The thin film field effect transistor according to claim 1, having a bottom gate structure having a gate electrode and a gate insulating film between the substrate and the amorphous oxide semiconductor layer. 前記保護層のキャリア濃度が1016/cm以下である請求項1〜請求項7のいずれか1項に記載の薄膜電界効果型トランジスタ。 The thin film field effect transistor according to claim 1, wherein the protective layer has a carrier concentration of 10 16 / cm 3 or less. 前記保護層の厚みが5nm〜50μmである請求項1〜請求項8のいずれか1項に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to claim 1, wherein the protective layer has a thickness of 5 nm to 50 μm. 前記低分子有機物のガラス転移点が80℃以上である請求項1〜請求項9のいずれか1項に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to any one of claims 1 to 9, wherein a glass transition point of the low molecular organic substance is 80 ° C or higher. 前記低分子有機物が、アダマンタン化合物又はフタロシアニン化合物である請求項1〜請求項10のいずれか1項に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to any one of claims 1 to 10, wherein the low molecular organic substance is an adamantane compound or a phthalocyanine compound. 前記保護層が真空蒸着法により形成された層である請求項1〜請求項11のいずれか1項に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to any one of claims 1 to 11, wherein the protective layer is a layer formed by a vacuum deposition method. 前記保護層の上に、無機化合物よりなる保護絶縁層を有する請求項1〜請求項12のいずれか1項に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to claim 1, further comprising a protective insulating layer made of an inorganic compound on the protective layer. 前記保護絶縁層が真空蒸着法により形成された層である請求項13に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to claim 13, wherein the protective insulating layer is a layer formed by a vacuum deposition method. 前記保護層と前記保護絶縁層が直接接している請求項13又は請求項14に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to claim 13 or 14, wherein the protective layer and the protective insulating layer are in direct contact with each other. 前記基板がフレキシブル基板である請求項1〜請求項15のいずれか1項に記載の薄膜電界効果型トランジスタ。   The thin film field effect transistor according to any one of claims 1 to 15, wherein the substrate is a flexible substrate.
JP2008221877A 2008-08-29 2008-08-29 Thin film field effect transistor Active JP5489435B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008221877A JP5489435B2 (en) 2008-08-29 2008-08-29 Thin film field effect transistor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008221877A JP5489435B2 (en) 2008-08-29 2008-08-29 Thin film field effect transistor

Publications (2)

Publication Number Publication Date
JP2010056421A true JP2010056421A (en) 2010-03-11
JP5489435B2 JP5489435B2 (en) 2014-05-14

Family

ID=42071996

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008221877A Active JP5489435B2 (en) 2008-08-29 2008-08-29 Thin film field effect transistor

Country Status (1)

Country Link
JP (1) JP5489435B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012049210A (en) * 2010-08-25 2012-03-08 Fujifilm Corp Oxide semiconductor thin film and method of manufacturing the same, thin film transistor, and device having thin film transistor

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004010664A (en) * 2002-06-04 2004-01-15 Osaka Prefecture Material having resin layer thereon and manufacturing method therefor
JP2006228573A (en) * 2005-02-17 2006-08-31 Sanyo Electric Co Ltd Electroluminescent element
JP2006241462A (en) * 2002-04-04 2006-09-14 Kaneka Corp Composition for optical material, optical material, manufacturing method thereof, and liquid crystal display device using the same
JP2007013122A (en) * 2005-05-30 2007-01-18 Semiconductor Energy Lab Co Ltd Semiconductor device
JP2007158146A (en) * 2005-12-07 2007-06-21 Toppan Printing Co Ltd Semiconductor device and its fabrication process
JP2007314778A (en) * 2006-04-26 2007-12-06 Fujifilm Corp Film forming composition, insulation film formed by using the composition and electronic device
JP2007316110A (en) * 2006-05-23 2007-12-06 Epson Imaging Devices Corp Electro-optical device, electronic apparatus, and method for manufacturing electro-optical device

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006241462A (en) * 2002-04-04 2006-09-14 Kaneka Corp Composition for optical material, optical material, manufacturing method thereof, and liquid crystal display device using the same
JP2004010664A (en) * 2002-06-04 2004-01-15 Osaka Prefecture Material having resin layer thereon and manufacturing method therefor
JP2006228573A (en) * 2005-02-17 2006-08-31 Sanyo Electric Co Ltd Electroluminescent element
JP2007013122A (en) * 2005-05-30 2007-01-18 Semiconductor Energy Lab Co Ltd Semiconductor device
JP2007158146A (en) * 2005-12-07 2007-06-21 Toppan Printing Co Ltd Semiconductor device and its fabrication process
JP2007314778A (en) * 2006-04-26 2007-12-06 Fujifilm Corp Film forming composition, insulation film formed by using the composition and electronic device
JP2007316110A (en) * 2006-05-23 2007-12-06 Epson Imaging Devices Corp Electro-optical device, electronic apparatus, and method for manufacturing electro-optical device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012049210A (en) * 2010-08-25 2012-03-08 Fujifilm Corp Oxide semiconductor thin film and method of manufacturing the same, thin film transistor, and device having thin film transistor

Also Published As

Publication number Publication date
JP5489435B2 (en) 2014-05-14

Similar Documents

Publication Publication Date Title
JP5467728B2 (en) Thin film field effect transistor and method of manufacturing the same
JP5191409B2 (en) Thin film field effect transistor and display device using the same
JP5345349B2 (en) Thin film field effect transistor
JP5345456B2 (en) Thin film field effect transistor
JP5258475B2 (en) Thin film field effect transistor
JP5322530B2 (en) Thin film field effect transistor manufacturing method and thin film field effect transistor manufactured by the manufacturing method
TWI515909B (en) Thin-film field-effect transistor and method for manufacturing the same
JP5339792B2 (en) Thin film field effect transistor, method of manufacturing the same, and display device using the same
JP5258467B2 (en) Thin film field effect transistor and display device using the same
EP2161756B1 (en) Thin film field-effect transistor and display using the same
JP2009212497A5 (en)
JP5371467B2 (en) FIELD EFFECT TRANSISTOR AND METHOD FOR MANUFACTURING FIELD EFFECT TRANSISTOR
JP2010103451A (en) Thin film field-effect type transistor and field light-emitting device using it
US20100006837A1 (en) Composition for oxide semiconductor thin film, field effect transistor using the composition and method of fabricating the transistor
JP5274165B2 (en) Thin film field effect transistor and method of manufacturing the same
US20160181292A1 (en) Thin-film transistor, method of manufacturing the same, and method of manufacturing backplane for flat panel display
JP5489435B2 (en) Thin film field effect transistor
JP5548500B2 (en) Method for manufacturing thin film field effect transistor
JP2010016072A (en) Thin-film transistor
JP2010045159A (en) Thin film field effect transistor and process of fabricating the same
JP2010073880A (en) Thin-film field effect transistor and method for manufacturing the same
JP2010045243A (en) Thin film field effect transistor and process of fabricating the same
JP5489429B2 (en) Thin film field effect transistor

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110207

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130315

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130319

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130520

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131029

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131218

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140204

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140225

R150 Certificate of patent or registration of utility model

Ref document number: 5489435

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250