[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2005266573A - 電気光学装置、電気光学装置の制御装置、電気光学装置の制御方法および電子機器 - Google Patents

電気光学装置、電気光学装置の制御装置、電気光学装置の制御方法および電子機器 Download PDF

Info

Publication number
JP2005266573A
JP2005266573A JP2004081512A JP2004081512A JP2005266573A JP 2005266573 A JP2005266573 A JP 2005266573A JP 2004081512 A JP2004081512 A JP 2004081512A JP 2004081512 A JP2004081512 A JP 2004081512A JP 2005266573 A JP2005266573 A JP 2005266573A
Authority
JP
Japan
Prior art keywords
scanning
voltage
input
parameter
vertical scanning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004081512A
Other languages
English (en)
Other versions
JP4501480B2 (ja
Inventor
Shingo Wakimoto
真吾 脇本
Takashi Otome
孝史 大留
Kenichi Tajiri
憲一 田尻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2004081512A priority Critical patent/JP4501480B2/ja
Priority to US11/074,363 priority patent/US7391414B2/en
Publication of JP2005266573A publication Critical patent/JP2005266573A/ja
Application granted granted Critical
Publication of JP4501480B2 publication Critical patent/JP4501480B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/088Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements using a non-linear two-terminal element
    • G09G2300/0885Pixel comprising a non-linear two-terminal element alone in series with each display pixel element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【課題】 表示の停止に際してオフシーケンス処理が実行される構成において上位装置か
ら入力されたコマンドを有効に取り扱う。
【解決手段】 制御装置60は、データ線駆動回路51および走査線駆動回路52を制御
するための駆動制御パラメータを含むパラメータ群を記憶するレジスタ65と、レジスタ
65に記憶されたパラメータ群をコマンドに基づいて更新する一方、リセット信号RES
が入力されるとレジスタ65のパラメータ群を初期値に更新するパラメータ管理手段63
と、レジスタ65に記憶された駆動制御パラメータに基づいてデータ線駆動回路51およ
び走査線駆動回路52を制御する駆動制御手段63とを具備する。駆動制御手段63は、
リセット信号RESによりパラメータ管理手段63がパラメータ群を更新した後に、複数
の画素31の各々に対して非点灯電圧が印加されるようにデータ線駆動回路51および走
査線駆動回路52を制御する。
【選択図】 図1

Description

本発明は、液晶などの電気光学物質を用いて画像を表示する技術に関する。
液晶装置に代表される電気光学装置においては、複数の走査線と複数のデータ線との各
交差に対応して配置された複数の画素が駆動回路(例えば走査線駆動回路およびデータ線
駆動回路)によって駆動される。この電気光学装置に適用される技術として、例えば特許
文献1には、レジスタに書き込まれた種々のパラメータに基づいて駆動回路を制御する技
術が開示されている。レジスタに記憶されたパラメータは、上位装置(例えば液晶装置が
搭載された電子機器のCPUなど)から入力されたコマンドに応じて適宜に変更される。
この種の電気光学装置においては、電子機器の電池が取り外された場合など突発的な事情
により表示を停止せざるを得ない場合がある。このような場合には、表示の停止を指示す
るコマンドが上位装置から入力され、このコマンドに応じてパラメータが初期値にリセッ
トされた後に表示が停止される。
また、特に電気光学物質として液晶を採用した液晶装置においては、画像の表示が停止
された後にも画素(より詳細には液晶容量)に電荷が残留する場合が生じ得る。このよう
に残留した電荷によって液晶に直流電圧が印加され続けると、液晶の配向方向が所期の方
向とは異なる方向に変化し、これにより表示品位の低下が引き起こされる。この問題を解
決するために、例えば特許文献2に開示された構成においては、表示の停止に際して総て
の画素にオフ電圧を印加する処理(以下「オフシーケンス処理」という)が実行されるよ
うになっている。この構成によれば、画素に蓄積された電荷が表示の停止前に放電される
から、直流電圧の印加による液晶の特性の劣化は抑制される。
特開2003−263134号公報(段落0043および図2) 特開平9−269476号公報(段落0018および図3)
特許文献1に記載された構成のもとでも、表示の停止が指示されてからオフシーケンス
処理が実行されたうえでパラメータが初期値にリセットされ、その後に表示が停止される
ことが望ましい。しかしながら、この構成のもとでは、オフシーケンス処理の完了後にパ
ラメータが初期化されることとなる。したがって、オフシーケンスが開始されてから完了
するまでの間に上位装置からパラメータを変更するコマンドが入力されて当該パラメータ
が変更されたとしても、このパラメータは当該オフシーケンス後にリセットされてしまう
からコマンドを有効に反映させることができない。特に、表示の停止を指示するコマンド
が突発的に入力される場合の多くは緊急的な事態が発生したときであり、その状態を解消
するための他のコマンドが立て続けに入力される可能性が高いから、オフシーケンス処理
の全期間にわたってコマンドを有効に受け付けることができない構成のもとでは重大な問
題を引き起こしかねない。本発明は、このような事情に鑑みてなされたものであり、表示
の停止に際してオフシーケンス処理が実行される構成のもとでも上位装置から入力された
コマンドを有効に取り扱うことができる仕組みを提供することを目的としている。
上述した課題を解決するために、本発明に係る制御装置は、表示の停止を指示するリセ
ット信号が入力されると、まず記憶手段に記憶されたパラメータ群の初期化が実行され、
その後にオフシーケンス処理が実行されるようになっている。この構成によれば、オフシ
ーケンス処理に先立ってパラメータ群の初期化が実行されるから、オフシーケンス処理の
途中で上位装置からパラメータの変更を指示するコマンドが入力されたとしても、このコ
マンドを有効にパラメータ群に反映させることができる。
より具体的には、本発明に係る制御装置は、複数の走査線と複数のデータ線との交差に
対応して配列された複数の画素と、複数の走査線の各々を順次に選択する垂直走査を実行
するとともに当該走査線に対応する各画素に対して表示内容に応じたデータ電圧を印加す
る駆動回路(例えば走査線駆動回路およびデータ線駆動回路)とを具備する電気光学装置
を制御する装置において、駆動回路の動作を制御するための駆動制御パラメータを含むパ
ラメータ群を記憶する記憶手段と、パラメータ群の変更を指示するコマンドおよび表示の
停止を指示するリセット信号が入力される入力手段と、コマンドが入力手段に入力される
と、記憶手段に記憶されたパラメータ群をそのコマンドに基づいて更新する一方、リセッ
ト信号が入力手段に入力されると、記憶手段に記憶されたパラメータ群を初期値に更新す
るパラメータ管理手段と、記憶手段に記憶された駆動制御パラメータに基づいて駆動回路
を制御する手段であって、リセット信号の入力によりパラメータ管理手段がパラメータ群
を更新した後に、複数の画素の各々に対して非点灯電圧が印加されるように駆動回路を制
御する駆動制御手段とを具備することにある。この構成によれば、リセット信号の入力に
よりパラメータ群が初期化された後にオフシーケンス処理が実行されるから、オフシーケ
ンス処理の途中で上位装置からコマンドが入力されたとしても、このコマンドによる変更
の指示をパラメータに対して有効に反映させることができる。
ところで、電気光学装置は種々の型式の電子機器の表示装置として汎用される場合があ
る。このため、記憶手段に記憶された初期値により当該電子機器にとって最適な駆動条件
となる場合もあれば、初期値にて想定された型式とは異なる電子機器に採用されているた
めに当該初期値によっては最適な駆動条件とならない場合もある。後者の場合には、パラ
メータ群が所定の初期値にリセットされた後、これらのパラメータ群が当該電子機器に対
して固有に選定されたパラメータに更新されることが必要となる。このように駆動制御パ
ラメータとして固有値が利用される構成のもとでは、表示の停止に際して駆動制御パラメ
ータが初期値にリセットされると、その後のオフシーケンス処理を最適な駆動条件にて実
行することが妨げられる結果となる。この問題を解消するために、本発明に係る制御装置
の第2の特徴は、複数の走査線と複数のデータ線との交差に対応して配列された複数の画
素と、複数の走査線の各々を順次に選択する垂直走査を実行するとともに当該走査線に対
応する各画素に対して表示内容に応じたデータ電圧を印加する駆動回路とを具備する電気
光学装置を制御する装置において、駆動回路の動作を制御するための駆動制御パラメータ
を含むパラメータ群を記憶する記憶手段と、パラメータ群の変更を指示するコマンドおよ
び表示の停止を指示するリセット信号が入力される入力手段と、コマンドが入力手段に入
力されると、記憶手段に記憶されたパラメータ群をそのコマンドに基づいて更新する一方
、リセット信号が入力手段に入力されると、記憶手段に記憶されたパラメータ群のうち駆
動制御パラメータ以外のパラメータを初期値に更新するパラメータ管理手段と、記憶手段
に記憶された駆動制御パラメータに基づいて駆動回路を制御する手段であって、リセット
信号の入力によりパラメータ管理手段がパラメータ群を更新した後に、複数の画素の各々
に対して非点灯電圧が印加されるように駆動回路を制御する駆動制御手段とを具備するこ
とにある。この構成によれば、リセット信号が入力されると、パラメータ群のうち電気光
学装置の駆動に関わる駆動制御パラメータ以外のパラメータのみが更新され、駆動制御パ
ラメータは固有値のまま維持されるから、その後のオフシーケンス処理を最適な駆動条件
にて実行することが可能となる。
本発明における駆動制御手段は、具体的には、複数の画素のうち第1のグループに属す
る各画素への印加電圧と当該第1のグループとは異なる第2のグループに属する各画素へ
の印加電圧とが逆極性となり、かつ、各画素への印加電圧の極性が所定の期間ごとに反転
するように駆動回路を制御する。例えば、各走査線に対応する1行分の画素ごとに印加電
圧の極性を反転させる(いわゆるHライン反転)といった具合である。この構成のもとで
垂直走査の最中にリセット信号が入力されると、その入力の時点にて実行されている垂直
走査が中断されて最初の走査線からの新たな垂直走査が開始されることによってオフシー
ケンス処理が実現される。しかしながら、リセット信号の入力後に通常の駆動状態と同様
の垂直走査が実行されるとすれば、中断された垂直走査に際して当該中断後に選択される
べきであった走査線に対応する各画素に対して連続して同極性の電圧が印加される可能性
がある(図7参照)。このようにオフシーケンス処理に際して各画素に印加される電圧が
直前の印加電圧と同極性である場合には、たとえ各画素に対して非点灯電圧が印加される
としても、その画素に蓄積された電荷を充分に放電することができない。そこで、本発明
の望ましい態様において、駆動制御手段は、リセット信号が入力手段に入力されると、そ
の入力の時点にて実行されている垂直走査を中断して最初の走査線からの新たな垂直走査
を駆動回路に開始させるとともに、この新たな垂直走査において、中断した垂直走査にて
当該中断前に選択された走査線に対応する各画素には当該中断した垂直走査にて印加され
た電圧とは逆極性の非点灯電圧が印加され、かつ、中断した垂直走査にて当該中断後に選
択されるべきであった走査線に対応する各画素には当該中断した垂直走査の直前の垂直走
査にて当該各画素に印加された電圧とは逆極性の非点灯電圧が印加されるように駆動回路
を制御する(図8参照)。この態様によれば、リセット信号の入力により垂直走査が中断
されたとしても、オフシーケンス処理に際して各画素に印加される電圧は、当該画素に直
前に印加された電圧とは逆極性の電圧となる。したがって、各画素に蓄積された電荷を充
分に放電させることができるから、直流電圧の印加に起因した電気光学物質の劣化を抑制
することができる。
この観点に基づく本発明の第3の特徴は、複数の走査線と複数のデータ線との交差に対
応して配列された複数の画素と、複数の走査線の各々を順次に選択する垂直走査を実行す
るとともに当該走査線に対応する各画素に対して表示内容に応じたデータ電圧を印加する
駆動回路とを具備する電気光学装置を制御する装置において、表示の停止を指示するリセ
ット信号が入力される入力手段と、複数の画素のうち第1のグループに属する各画素への
印加電圧と当該第1のグループとは異なる第2のグループに属する各画素への印加電圧と
が逆極性となり、かつ、各画素への印加電圧の極性が所定の期間ごとに反転するように駆
動回路を制御する一方、リセット信号が入力手段に入力されると、その入力の時点にて実
行されている垂直走査を中断して最初の走査線からの新たな垂直走査を駆動回路に開始さ
せるとともに、この新たな垂直走査において、中断した垂直走査にて当該中断前に選択さ
れた走査線に対応する各画素には当該中断した垂直走査にて印加された電圧とは逆極性の
非点灯電圧が印加され、かつ、中断した垂直走査にて当該中断後に選択されるべきであっ
た走査線に対応する各画素には当該中断した垂直走査の直前の垂直走査にて当該各画素に
印加された電圧とは逆極性の非点灯電圧が印加されるように駆動回路を制御する駆動制御
手段とを具備することにある。この構成によれば、オフシーケンス処理に際して各画素に
印加される電圧を、当該画素に対して直前に印加された電圧とは逆極性の電圧とすること
ができるから、各画素に蓄積された電荷を充分に放電させて電気光学物質の劣化を抑制す
ることができる。
本発明は、以上に説明した第1ないし第3の特徴を有する制御装置を備えた電気光学装
置としても特定される。すなわち、この電気光学装置は、複数の走査線と複数のデータ線
との交差に対応して配列された複数の画素と、複数の走査線の各々を順次に選択する垂直
走査を実行するとともに当該走査線に対応する各画素に対して表示内容に応じたデータ電
圧を印加する駆動回路と、本発明に係る制御装置とを具備する。この構成によれば、本発
明に係る制御装置と同様の作用および効果が得られる。この電気光学装置は、例えば携帯
電話機やパーソナルコンピュータといった各種の電子機器の表示装置として採用され得る
さらに、本発明は、以上に説明した第1ないし第3の特徴を有する制御方法としても特
定される。すなわち、第1の特徴に係る制御方法は、駆動回路の動作を制御するための駆
動制御パラメータを含むパラメータ群の変更を指示するコマンドが入力されると、記憶手
段に記憶されたパラメータ群をそのコマンドに基づいて更新する一方、表示の停止を指示
するリセット信号が入力されると、記憶手段に記憶されたパラメータ群を初期値に更新し
、記憶手段に記憶された駆動制御パラメータに基づいて駆動回路を制御する一方、リセッ
ト信号の入力によりパラメータ群が更新された後に、複数の画素の各々に対して非点灯電
圧が印加されるように駆動回路を制御する。第2の特徴に係る制御方法は、駆動回路の動
作を制御するための駆動制御パラメータを含むパラメータ群の変更を指示するコマンドが
入力されると、記憶手段に記憶されたパラメータ群をそのコマンドに基づいて更新する一
方、表示の停止を指示するリセット信号が入力されると、記憶手段に記憶されたパラメー
タ群のうち駆動制御パラメータ以外のパラメータを初期値に更新し、記憶手段に記憶され
た駆動制御パラメータに基づいて駆動回路を制御する一方、リセット信号の入力によりパ
ラメータ群が更新された後に、複数の画素の各々に対して非点灯電圧が印加されるように
駆動回路を制御する。
また、第3の特徴に係る制御方法は、複数の画素のうち第1のグループに属する各画素
への印加電圧と当該第1のグループとは異なる第2のグループに属する各画素への印加電
圧とが逆極性となり、かつ、各画素への印加電圧の極性が所定の期間ごとに反転するよう
に駆動回路を制御する一方、表示の停止を指示するリセット信号が入力されると、その入
力の時点にて実行されている垂直走査を中断して最初の走査線からの新たな垂直走査を駆
動回路に開始させるとともに、この新たな垂直走査において、中断した垂直走査にて当該
中断前に選択された走査線に対応する各画素には当該中断した垂直走査にて印加された電
圧とは逆極性の非点灯電圧が印加され、かつ、中断した垂直走査にて当該中断後に選択さ
れるべきであった走査線に対応する各画素には当該中断した垂直走査の直前の垂直走査に
て当該各画素に印加された電圧とは逆極性の非点灯電圧が印加されるように駆動回路を制
御する。
<A:液晶装置の構成>
図1は、本発明の実施形態に係る液晶装置の構成を示すブロック図である。この液晶装
置100は、携帯電話機などの電子機器に表示装置として搭載されたものであり、電子機
器の全体の動作を制御するCPU(Central Processing Unit)80に接続されている。
同図に示されるように、液晶装置100は、液晶パネルP、制御装置60および電源回路
75を有する。このうち液晶パネルPは、X方向(行方向)に延在して走査線駆動回路5
2に接続された合計m本の走査線21と、Y方向(列方向)に延在してデータ線駆動回路
51に接続された合計n本のデータ線11とを有する(mおよびnはともに自然数)。走
査線21とデータ線11とが交差する各地点には画素31が形成される。したがって、こ
れらの画素31は、縦m行×横n列のマトリクス状に配列される。図1に示されるように
、各画素31は、二端子型スイッチング素子であるTFD(Thin Film Diode)素子15
と、このTFD素子15に直列接続された液晶容量33とを有する。なお、本実施形態の
液晶パネルPは、電圧が印加されないときに白色を表示するノーマリホワイトモードを採
用している。
次に、図2は、液晶パネルPのうちデータ線11と走査線21とが交差する部分を拡大
して示す図である。同図に示されるように、液晶パネルPは、相互に対向する素子基板1
0および対向基板20とを有する。素子基板10および対向基板20は図示しないシール
材によって一定の間隔を保って貼り合わされており、両基板の間隙には例えばTN(Twis
ted Nematic)型の液晶35が封止されている。各データ線11は素子基板10のうち液
晶35と対向する板面上に形成されている。さらに、素子基板10の板面上には略矩形状
の画素電極13がマトリクス状に形成されており、同じく素子基板10の板面上に形成さ
れたTFD素子15を介してデータ線11に接続されている。各TFD素子15は、図2
に示されるように、データ線11から分岐した第1の導電体152と、第1の導電体15
2の表面を陽極酸化してなる絶縁体154と、画素電極13に接続された第2の導電体1
56とが素子基板10側からこの順番に積層されたサンドイッチ構成となっている。した
がって、各TFD素子15は、電流−電圧特性が正負双方向にわたって非線形となるダイ
オードスイッチング特性を有する。一方、上述した走査線21の各々は対向基板20のう
ち液晶35と対向する板面上に形成されている。各走査線21は、素子基板10の板面上
においてX方向に並ぶ複数(n個)の画素電極13と対向するようにITO(Indium Tin
Oxide)などの透明導電体によって形成された帯状の電極である。図1に示した液晶容量
33は、データ線11と走査線21との交差において、当該走査線21と画素電極13と
両者に挟まれた液晶35とによって構成される。
走査線駆動回路52は、第1行目、第2行目、…、第m行目の各走査線21に対して走
査信号Y1、Y2、…、Ymをそれぞれ供給する回路である。また、データ線駆動回路51
は、第1列目、第2列目、…、第n列目の各データ線11に対し、画素31の表示内容(
階調)に応じたデータ信号X1、X2、…、Xnをそれぞれ供給する回路である。本実施形
態においては、3ビットの画像データによって8段階の階調の何れかが各画素31の表示
内容として指示される場合を想定する。一方、電源回路75は、制御装置60によって指
示されたレベルの電圧±Vsおよび電圧±Vdを生成する。このうち電圧±Vsは、走査線
駆動回路52に供給されて走査信号Yi(iは1≦i≦mを満たす整数)の選択電圧とし
て用いられる。選択電圧とは、この電圧が走査線21に印加されたときに、データ線11
に供給されるデータ信号Xj(jは1≦j≦nを満たす整数)の電圧の如何に拘わらずT
FD素子15が導通状態となる電圧である。また、電圧±Vdは、走査線駆動回路52に
供給されて走査信号Yiの非選択電圧とされる。非選択電圧とは、この電圧が走査線21
に印加されたとき、データ線11に供給されるデータ信号Xjの電圧の如何に拘わらずT
FD素子15が非導通状態となる電圧である。この電圧±Vdは、データ信号Xjの電圧と
しても兼用される構成となっているため、データ線駆動回路51にも供給される。
一方、電子機器のCPU80は、走査信号Yiなど各種の信号を生成するための同期信
号や、液晶装置100の動作を規定するためのコマンド、さらには表示すべき画像を構成
する各ドットの階調を指定する画像データを液晶装置100の制御装置60に入力する。
CPU80から液晶装置100に入力されるコマンドとしては、表示動作の開始を指示す
るコマンドや、液晶装置100による画像表示動作に関するパラメータの変更を指示する
コマンドなどがある。また、CPU80は、電子機器の電池が取り外された場合など突発
的に表示を停止すべき事情が発生した場合にリセット信号RESを制御装置60に入力す
る。
制御装置60は、液晶装置100全体の動作を制御するための装置であり、図1に示さ
れるように、液晶装置100による画像表示動作の内容を規定するためのパラメータを記
憶するレジスタ65と、レジスタ65に記憶されたパラメータに基づいて液晶装置100
の各部を制御する駆動制御手段61と、レジスタ65へのパラメータの書き込みや読み出
しを行なうパラメータ管理手段63とを有する。駆動制御手段61およびパラメータ管理
手段63は、CPUなどの演算制御装置とプログラムとの協働によって実現されてもよい
し、専用のハードウェアのみによって実現されてもよい。このうち駆動制御手段61は、
走査線駆動回路52およびデータ線駆動回路51が画素31を駆動するために使用する各
種の信号を生成して出力する。さらに詳述すると、駆動制御手段61は、図3に示される
ように各垂直走査期間(1F)の最初に立ち上がるスタートパルスDYや1垂直走査期間
(1H)に相当する周期を有するクロック信号YCKのほか、極性指示信号POLや階調
制御パルスGCPといった種々の信号を生成する。
極性指示信号POLは、走査線21が選択されたときに当該走査線21に印加されるべ
き選択電圧の極性を指定する信号であり、例えば、Hレベルであれば正極性の電圧+Vs
を、Lレベルであれば負極性の電圧−Vsを、それぞれ走査信号Yiの選択電圧として指定
する。この極性指示信号POLは、同図に示されるように、ひとつの垂直走査期間内では
水平走査期間ごとに論理レベルが反転し、また、時間的に前後する垂直走査期間において
、同一の走査線21が選択される水平走査期間では論理レベルが逆転する関係にある信号
である。走査線駆動回路52によって生成される走査信号Yiは、第i行目の走査線21
が選択される水平走査期間において極性指示信号POLがHレベルであれば当該水平走査
期間を2分割した後半期間(1/2H)において選択電圧+Vsとなり、この水平走査期
間の経過後には直前の選択電圧+Vsと同極性の非選択電圧+Vdを維持する。一方、第(
i+1)行目の走査線21が選択される水平走査期間においては極性指示信号POLの論
理レベルが逆転してLレベルとなるから、第(i+1)行目の走査線21に供給される走
査信号Yi+1は、水平走査期間の後半期間において選択電圧−Vsとなり、この水平走査期
間の経過後には直前の選択電圧−Vsと同極性の非選択電圧−Vdを維持する。すなわち、
第1行目から第m行目までの走査線21が選択される垂直走査期間に着目すると、走査信
号Y1ないしYmは、水平走査期間ごとに交互に正極性の選択電圧+Vsまたは負極性の選
択電圧−Vsとなる。さらに、相前後する垂直走査期間において極性指示信号POLの論
理レベルが反転するから、ある垂直走査期間において奇数行目の走査信号Yiの選択電圧
が正極性の電圧+Vsとされ偶数行目の走査信号Yiの選択電圧が負極性の電圧−Vsとさ
れていたのであれば、次の垂直走査期間においては、奇数行目の走査信号Yiの選択電圧
が負極性の電圧−Vsとされ偶数行目の走査信号Yiの選択電圧が正極性の電圧+Vsとさ
れる。
一方、階調制御パルスGCPは、図4に示されるように、1水平走査期間の前半期間お
よび後半期間のそれぞれにおいて、白色または黒色を除く各中間階調に対応したタイミン
グにて立ち上がるパルスである。データ線駆動回路51は、走査線駆動回路52が選択し
た走査線21に対応する1行分の画素31に対し、電圧+Vdおよび−Vdを各画素31の
表示内容に応じた時間の比率にてデータ信号Xjとして各データ線11に供給する。例え
ば、図4に示されるように、第j列目の画素31の画像データが白色を表す[000]で
ある場合(すなわち当該画素31をオフ表示する場合)、データ信号Xjは、当該画素3
1に対応する走査線21が選択される水平走査期間の前半期間において、その直後の後半
期間に当該走査線21に印加される選択電圧±Vsと逆極性の電圧±Vdとなる一方、この
後半期間においては選択電圧±Vsと同極性の電圧±Vdとなる。また、第j列目の画素3
1の画像データが黒色を表す[111]である場合(すなわち当該画素31をオン表示す
る場合)、データ信号Xjは、当該画素31に対応する走査線21が選択される水平走査
期間の前半期間において、その直後の後半期間に当該走査線21に印加される選択電圧±
Vsと同極性の電圧±Vdとなる一方、この後半期間においては選択電圧±Vsと逆極性の
電圧±Vdとなる。一方、画像データが白色および黒色を除く中間階調(画像データ[0
01]ないし[110]により示される灰色の階調)を示す場合、データ信号Xjの電圧
は、階調制御パルスGCPが立ち上がるタイミングにて電圧+Vdおよび−Vdの一方から
他方に切り替えられる。すなわち、各走査線21に選択電圧±Vsが印加される水平走査
期間の後半期間の始点において、データ信号Xjは、その選択電圧±Vsと同極性(すなわ
ち極性指示信号POLの論理レベルに応じた極性)の電圧±Vdとされる一方、各階調制
御パルスGCPのうち画像データに応じたものが立ち上がるタイミングにて逆極性の電圧
±Vdに切り替えられる。この後半期間におけるデータ信号Xjは、画素31に指示される
階調が暗いほど、選択電圧±Vsとは逆極性の点灯電圧(±Vd)となる期間が長くなる。
一方、前半期間におけるデータ信号Xjは、その直後の後半期間におけるデータ信号Xjの
電圧の極性を反転させたものとなる。以上の構成のもと、選択期間の後半期間において走
査線21に選択電圧±Vsが印加されることによりTFD素子15がオン状態となるとと
もに、このときにデータ線11に供給されているデータ信号Xjに応じた電圧が液晶容量
33に印加され、それ以外の期間ではTFD素子15がオフ状態となって液晶容量33の
電圧が保持されることとなる。このように、階調制御パルスGCPは、各階調が指示され
たときに液晶容量33に印加される電圧実効値を定める信号として把握される。すなわち
、階調制御パルスGCPが配置される時間軸上の位置に応じて各画像データに対する実際
の画素31の階調が規定される。
上述したように、図1に示される駆動制御手段61は、レジスタ65に格納されたパラ
メータに基づいて液晶装置100を制御する。このレジスタ65には、例えば、階調制御
パラメータと駆動制御パラメータと製造情報パラメータとが記憶される。このうち階調制
御パラメータは、液晶パネルPの階調特性(特にガンマ特性)を制御するためのパラメー
タである。駆動制御手段61は、この階調制御パラメータによって規定されるタイミング
にて階調制御パルスGCPをデータ線駆動回路51に出力する。したがって、階調制御パ
ラメータを変更することにより、画像データが示す各階調と実際の画素31の階調との関
係が任意に調整される。一方、製造情報パラメータは、型式やロット番号といった液晶パ
ネルPに関する種々の事項を表すパラメータである。
また、駆動制御パラメータは、画素31の駆動に関わる各種のパラメータである。この
駆動制御パラメータには、例えば、液晶パネルPが備える画素31の総数(あるいは走査
線21およびデータ線11の総本数)を示すパラメータや、画素31の駆動に用いられる
電圧±Vsや電圧±Vd(以下ではこれらを総称して「駆動電圧」という)のレベルを示す
パラメータが含まれる。駆動制御手段61は、レジスタ65に記憶された駆動制御パラメ
ータに基づいて走査線駆動回路52やデータ線駆動回路51、あるいは電源回路75を制
御する。さらに詳述すると、駆動制御手段61は、例えば画素31の総数を示す駆動制御
パラメータに基づいて垂直走査期間内の水平走査期間の総数を特定したうえで、この水平
走査期間や垂直走査期間の時間長に応じたクロック信号YCKおよびスタートパルスDY
や上述した極性指示信号POLなど各種の信号を生成して走査線駆動回路52およびデー
タ線駆動回路51に出力する。さらに、駆動制御手段61は、駆動電圧を示す駆動制御パ
ラメータに基づいて電源±Vsおよび電圧±Vdのレベルを電源回路75に指示する。これ
により、電源回路75から走査線駆動回路52やデータ線駆動回路51に供給される駆動
電圧が駆動制御パラメータに応じたレベルに調整される。
ところで、液晶装置100は、用途や機能が異なる種々の電子機器の表示装置として採
用され得る。これらの電子機器の各々について別個の型式の液晶装置100を製造すると
すれば、製造コストの著しい増大を避けることができない。このため、本実施形態に係る
液晶装置100は、用途や機能が異なる種々の電子機器の表示装置として汎用されるよう
になっている。これらの電子機器において液晶装置100に要求される機能や表示特性は
電子機器の型式や機能に応じて区々である。例えば、液晶パネルPの画素31の総数や駆
動電圧のレベルは、この液晶装置100が搭載される電子機器の型式に応じて相違する。
そこで、本実施形態においては、液晶装置100が搭載される電子機器に拘わらず共通に
選定されたパラメータがレジスタ65に初期値として設定される一方、このパラメータが
電子機器の型式や機能に応じて適宜に変更されるようになっている。図1に示されるパラ
メータ管理手段63は、このレジスタ65に記憶されたパラメータを管理するための手段
である。すなわち、パラメータ管理手段63は、電子機器のCPU80からコマンドによ
り指示されたパラメータの数値(以下「指示値」という)をレジスタ65に上書きする一
方、電子機器のCPU80からリセット信号RESが入力されるたびにレジスタ65のパ
ラメータを初期値にリセットする。
一方、電子機器の型式や機能に応じて初期値から指示値に変更されるべきパラメータの
種類が多い場合にはCPU80の負担が過大となりかねない。この負担を低減するために
本実施形態においては、図1に示されるように、特定のパラメータについて数値(以下「
固有値」という)を予め記憶したEEPROM(Electronically Erasable and Programm
able Read Only Memory)71が設けられる場合がある。なお、図1に示されるEEPR
OM71に代えて、OTP(One Time PROM)といった他の記憶手段も採用され得る。パ
ラメータ管理手段63は、液晶装置100による表示動作に先立ち、EEPROM71に
格納されたパラメータをレジスタ65に読み込むことによって初期値を固有値に更新する
。この構成によれば、レジスタ65の初期値を指示値に変更するためのCPU80の負担
が軽減されるという利点がある。もっとも、電子機器の型式や機能によっては、レジスタ
65に予め記憶された初期値とCPU80からのコマンドに応じて上書きされた指示値の
みによって表示装置100を適正に動作させることができる場合がある。この場合には液
晶装置100にEEPROM71は設けられない。以上の説明から明らかなように、レジ
スタ65に記憶される数値の種類に着目して液晶装置100を区分すると、(1)レジス
タ65に予め設定された初期値のみによって電子機器の表示装置として最適な表示動作(
以下「所期の動作」という)を実行し得るもの、(2)レジスタ65に予め設定された初
期値とこれに上書きされる固有値とによって所期の動作を実行し得るもの、および、(3
)レジスタ65に予め設定された初期値とCPU80からのコマンドに応じて初期値に上
書きされる指示値(さらにはEEPROM71から読み込まれて初期値に上書きされる固
有値)とによって所期の動作を実行し得るものという3種類に区分することができる。
以上の構成のもと、本実施形態における制御装置60は、表示の停止を指示するリセッ
ト信号RESがCPU80から入力されると、まずレジスタ65に記憶された各パラメー
タを初期値に戻すリセット処理を実行し、このリセット処理が完了した後に、総ての画素
31に対して非点灯電圧を印加するオフシーケンス処理を実行する。以下、CPU80か
らの指示値を要することなく所期の動作を実行し得る液晶装置100(すなわち上記(1
)および(2)の液晶装置100)と、所期の動作のためにCPU80からの指示値が必
要となる液晶装置100(すなわち上記(3)の液晶装置100)とに分けて、リセット
信号RESが入力されたときの液晶装置100の動作を説明する。
[1:CPU80からの指示値を要することなく所期の動作を実行し得る場合]
CPU80からの指示値を要することなく所期の動作を実行し得る場合とは、レジスタ
65に設定された初期値のみによって所期の動作を実行し得る場合のほか、初期値のみに
よっては所期の動作を実行することはできないもののEEPROM71に記憶された固有
値により初期値を変更することによって所期の動作を実行し得る場合も含む。この場合、
図5に示されるように、リセット信号RESが入力された直後にリセット処理が実行され
る。すなわち、パラメータ管理手段63は、リセット信号RESの入力を検知すると、レ
ジスタ65に記憶されたパラメータを初期値にリセットする。また、EEPROM71が
設けられている場合、パラメータ管理手段63は、このEEPROM71に記憶されてい
る固有値を読み出してレジスタ65に上書きする。このリセット処理が完了すると、駆動
制御手段61は、オフシーケンス処理が実行されるように走査線駆動回路52およびデー
タ線駆動回路51を制御する。このように、オフシーケンス処理に先立ってリセット処理
が実行されるから、オフシーケンス処理の途中でCPU80からパラメータの変更を指示
するコマンドが入力されたとしても、このコマンドに基づくパラメータ変更は有効に受け
付けられ、その後の液晶装置100の動作に有効に反映される。また、オフシーケンス処
理は、パラメータの初期値または固有値に基づいて最適な条件のもとで実行される。この
オフシーケンス処理の後、総ての走査線21を順次に走査する表示オフ処理が1垂直走査
期間にわたって実行されてから、表示の動作が停止して液晶装置100はスリープ状態と
なる。
[2:所期の動作を実行するためにCPU80からの指示値が必要である場合]
所期の動作を実行するためにCPU80からの指示値が必要である場合とは、レジスタ
65に設定される初期値のみによっては所期の動作を実行することができず、しかもEE
PROM71が設けられていないために初期値が固有値に変更されない場合である。この
場合にも、図6に示されるように、リセット信号RESが入力された直後にリセット処理
が実行される。ただし、この場合のリセット処理においては、レジスタ65に記憶された
総てのパラメータがリセットされるわけではなく、駆動制御パラメータについてはリセッ
ト処理の直前の数値のまま維持される(すなわちリセットされない)。したがって、リセ
ット処理の直後のレジスタ65には、そのリセット処理の直前の数値が維持された駆動制
御パラメータと、初期値にリセットされた階調制御パラメータや製造情報パラメータ(駆
動制御パラメータ以外のパラメータ)が記憶されることになる。このリセット処理が完了
すると、駆動制御手段61は、オフシーケンス処理が実行されるように走査線駆動回路5
2およびデータ線駆動回路51を制御する。その後に総ての走査線21を順次に走査する
表示オフ処理が1垂直走査期間にわたって実行されてから、表示の動作が停止して液晶装
置100はスリープ状態となる。このように、オフシーケンス処理に先立ってリセット処
理が実行されるから、オフシーケンス処理や表示オフ処理の途中でCPU80から入力さ
れたコマンドをその後の液晶装置100の動作に有効に反映させることができる。ただし
、オフシーケンス処理や表示オフ処理の途中で変更されるパラメータは駆動制御パラメー
タ以外のパラメータ(階調制御パラメータや製造情報パラメータ)に限定される。すなわ
ち、駆動制御パラメータの変更を指示するパラメータがCPU80から入力されると、パ
ラメータ管理手段63は、この駆動制御パラメータをレジスタ65とは別個に設けられた
レジスタに退避的に格納する一方、表示オフ処理が終了した段階にて当該レジスタに格納
されている駆動制御パラメータをレジスタ65に上書きする。この構成によれば、リセッ
ト処理の直前にレジスタに格納されていた最適な駆動制御パラメータのもとでオフシーケ
ンス処理を実行することができる一方、オフシーケンス処理や表示オフ処理の最中にCP
U80から入力されたコマンドを当該処理の終了後に有効に反映させることができる。
上記(1)および(2)においてリセット処理の直後に実行されるオフシーケンス処理
は、上述したように総ての画素31に対して非点灯電圧を印加する処理である。すなわち
、第1行目から第m行目までの各走査線21が順次に選択され、この選択された走査線2
1に対応する合計n個の画素31に対して非点灯電圧(すなわち図4において画像データ
が[000]である場合のデータ信号Xj)がデータ線11を介して供給される。このた
め、駆動制御手段61は、白表示を指示する画像データ[000]を総ての画素31につ
いてデータ線駆動回路51に供給する。
一方、オフシーケンス処理に際して第1行目から第m行目までの各走査線21を選択す
る処理(以下「垂直走査」という)としては、通常の駆動時(オフシーケンス処理以外の
表示動作時)と同様に、走査線21ごとに極性が逆転するように選択電圧を印加する垂直
走査(すなわち図3に示した垂直走査)としてもよい。しかしながら、このような垂直走
査をリセット処理後のオフシーケンス処理にて実行すると、各液晶容量33に蓄積された
電荷を充分に除去し得ないという問題が生じ得る。以下、図7を参照しながら、この問題
点について詳述する。なお、図7および以下の説明においては、走査線21に正極性の選
択電圧+Vsが印加されたときに液晶容量33に保持される電圧を正極性(+)とし、走
査線21に負極性の選択電圧−Vsが印加されたときに液晶容量33に保持される電圧を
負極性(−)と定義する。
いま、ある垂直走査期間Faにおいて奇数行目の走査線21に正極性の選択電圧+Vsが
印加され、偶数行目の走査線21に負極性の選択電圧−Vsが印加されるものとする。こ
のとき、図7に示されるように、奇数行目に属する各画素31の液晶容量33に保持され
る電圧は正極性(+)であり、偶数行目に属する各画素31の液晶容量33に保持される
電圧は負極性(−)である。一方、この直後の垂直走査期間Fbにおいては、走査信号Yi
の極性が垂直走査期間Faとは逆転するから、奇数行目に属する各画素31の液晶容量3
3には負極性の電圧が保持され、偶数行目に属する各画素31の液晶容量33には正極性
の電圧が保持される。ここで、垂直走査期間Fbのうち奇数行目である第k行目の走査線
21に負極性の選択電圧−Vsが印加されたタイミングでリセット信号RESが入力され
た場合を想定する。この場合、第(k+1)行目から第m行目までの走査線21は当該垂
直走査期間Fbにおいて選択されない。そして、リセット信号RESの入力の直後にリセ
ット処理が実行され、これが完了した段階でオフシーケンス処理が開始されると、垂直走
査期間Fcにおいて第1行目の走査線21から改めて垂直走査が開始される。ここで、オ
フシーケンス処理においても通常の駆動時と同様の垂直走査が実行されると仮定すると、
垂直走査期間Fcにおいては、走査信号の極性が垂直走査期間Fbとは逆転するから、奇数
行目に属する各画素31の液晶容量33には正極性の電圧が保持され、偶数行目に属する
各画素31の液晶容量33には負極性の電圧が保持されることとなる。ここで、垂直走査
期間Fcにおいて選択される走査線21のうち第1行目から第k行目までの走査線21に
着目すると、これらの各行に属する画素31の液晶容量33に印加される電圧は直前の垂
直走査期間Fbにおいて保持された電圧に対して逆極性となるから、これらの液晶容量3
3に蓄積された電荷は充分に除去されることとなる。次に、垂直走査期間Fbにおいて垂
直走査の中断後に選択されるべきであった第(k+1)行目から第m行目までの走査線2
1に着目する。垂直走査期間Fbにおいて第(k+1)行目から第m行目の走査線21は
選択されていない。したがって、垂直走査期間Fcが開始される時点において第(k+1
)行目から第m行目までの各行に属する画素31の液晶容量33には、垂直走査が中断さ
れた垂直走査期間Fbの直前の垂直走査期間Faにおいて保持された電圧がそのまま維持さ
れている。より具体的には、第(k+1)行目から第m行目までのうち奇数行目に属する
液晶容量33には正極性の電圧が保持され、偶数行目に属する液晶容量33には負極性の
電圧が保持されている。一方、垂直走査期間Fcにおいては、上述したように、奇数行目
の各走査線21に正極性の選択電圧+Vsが印加されるとともに偶数行目の各走査線21
に負極性の選択電圧−Vsが印加される。したがって、第(k+1)行目から第m行目ま
での各行に属する液晶容量33には垂直走査期間Faから垂直走査期間Fcにわたって同極
性の電圧が連続して印加されることとなる。この結果、第(k+1)行目から第m行目ま
での各行に属する液晶容量33から電荷を充分に除去することができないという問題が生
じ得る。
この問題を解決するために、本実施形態においては、垂直走査期間Fcにて第(k+1
)行目から第m行目までの各行の液晶容量33に印加される電圧が、当該垂直走査期間F
cの直前にて各液晶容量33に保持されている電圧とは逆極性となるように垂直走査が実
行される。すなわち、垂直走査期間Fcにおいて第1行目から第k行目までの各行の液晶
容量33に垂直走査期間Fbとは逆極性の電圧が印加される点は上記と同様であるが、第
(k+1)行目から第m行目の各液晶容量33には垂直走査期間Faにおける印加電圧に
対して逆極性の電圧(換言すれば、垂直走査が中断された垂直走査期間Fbにて各液晶容
量33に印加されるべきであった極性の電圧)が印加される。より具体的には、図8に示
されるように、第(k+1)行目から第m行目までの各行のうち偶数行目に属する液晶容
量33には、第1行目から第k行目のうち奇数行目の液晶容量33と同様に正極性の電圧
が印加される。これに対し、第(k+1)行目から第m行目までの各行のうち奇数行目に
属する液晶容量33には、第1行目から第k行目のうち偶数行目の液晶容量33と同様に
正極性の電圧が印加される。換言すると、垂直走査期間Fcにおける垂直走査に際して各
液晶容量33に印加される電圧の極性は、その直前の垂直走査期間Fbにて垂直走査が中
断されたときの第k行目の走査線21とその直後に選択されるべきであった第(k+1)
行目の走査線21との間を境界として逆転することになる。
このようなオフシーケンス処理を実行するために、本実施形態における駆動制御手段6
1は、リセット信号RESが入力された時点において選択されている走査線21を特定す
る機能を有する。さらに詳述すると、駆動制御手段61は、クロック信号YCKをカウン
トするとともにスタートパルスDYの立ち上がりにてカウント値をリセットするカウンタ
を有する。このカウンタによるカウント値は、現に選択されている走査線21の番号iに
相当する。駆動制御手段61は、電子機器のCPU80からリセット信号RESが入力さ
れた時点におけるカウンタのカウント値をレジスタ65に記憶する。図8の例ではカウン
ト値「k」がレジスタ65に格納される。そして、駆動制御手段61は、オフシーケンス
処理が実行される垂直走査期間Fcにおいて、各走査線21の選択に伴なってカウンタに
よるカウント値を取得し、このカウント値がレジスタ65に記憶されたカウント値と一致
したタイミングで極性指示信号POLの論理レベルと走査線21の奇偶との関係をそれま
でとは逆転させる。すなわち、図9に示されるように、第k行目の走査線21が選択され
るまでは偶数行目の走査線21が選択される水平走査期間にてLレベル、奇数行目の走査
線21が選択される水平走査期間にてHレベルとなっていた極性指示信号POLを、第(
k+1)行目から第m行目の各走査線21が選択されるまでは、偶数行目の走査線21が
選択される水平走査期間にてHレベル、奇数行目の走査線21が選択される水平走査期間
にてLレベルとなるように調整する。この結果、図8および図9に示されるように、第k
行目の走査線21には正極性の選択電圧+Vsが印加されて液晶容量33には正極性の電
圧が印加される一方、第(k+1)行目の走査線21には正極性の選択電圧+Vsが印加
されて液晶容量33には正極性の電圧が印加され、第(k+2)行目の走査線21には負
極性の選択電圧−Vsが印加されて液晶容量33には負極性の電圧が印加されることとな
る。なお、ここでは奇数行目の走査線21が選択されているときに垂直走査が中断された
場合を例示したが、偶数行目の走査線21が選択されているときに垂直走査が中断された
場合にも、液晶容量33に直前に印加された電圧とは逆極性の電圧がオフシーケンス処理
に際して印加されることとなる。
このように、本実施形態においては、ある垂直走査が中断された場合であっても、その
後のオフシーケンス処理に際して、各行の液晶容量33には直前の印加電圧とは逆極性の
電圧が印加されることとなるから、総ての画素31について充分に電荷を除去することが
できる。したがって、直流電圧の印加に起因した液晶35の劣化を確実に防止することが
できる。
<B:変形例>
上記実施形態に対しては種々の変形が加えられ得る。具体的な変形の態様を挙げれば以
下の通りである。なお、以下の各態様を適宜に組み合わせた構成も採用され得る。
(1)上記実施形態においては、制御装置60、走査線駆動回路52およびデータ線駆動
回路51を別個の回路として説明したが、これらの回路の一部または全部が単一のICチ
ップに搭載された構成も採用され得る。例えば、走査線駆動回路52を搭載したICチッ
プと、制御装置60およびデータ線駆動回路51を搭載したICチップとが液晶パネルP
に実装された構成も採用され得る。また、制御装置60、走査線駆動回路52およびデー
タ線駆動回路51が実装される位置は任意である。例えば、素子基板10に接合されたフ
レキシブル配線基板や、このフレキシブル配線基板に接続されたプリント基板にこれらの
回路の一部または全部が実装された構成も採用され得る。
(2)上記実施形態においては、データ線11にTFD素子15が接続され、帯状の走査
線21と画素電極13とによって液晶容量33が形成される構成を例示したが、これとは
逆に、走査線21にTFD素子15が接続され、帯状のデータ線11と画素電極13とに
よって液晶容量33が形成される構成としてもよい。また、二端子型スイッチング素子た
るTFD素子15を用いたアクティブマトリクス方式の液晶装置100を例示したが、三
端子型スイッチング素子たるTFT(Thin Film Transistor)素子を用いたアクティブマ
トリクス方式の液晶装置や、スイッチング素子を持たないパッシブマトリクス方式の液晶
装置にも本発明は適用される。
(3)上記実施形態においては、水平走査期間の後半期間において走査線21に選択電圧
±Vsが印加される構成を例示したが、水平走査期間を分割しない構成も採用され得る。
この構成においては、水平走査期間ごとに、当該水平走査期間の始点から終点までにわた
って走査線21に選択電圧±Vsが印加される一方、各水平走査期間のうち画像データに
応じたタイミングにてデータ信号Xjの電圧が点灯電圧および非点灯電圧の一方から他方
に切り替えられる。また、上記実施形態においては画像データに応じたパルス幅のデータ
信号Xjが生成されるPWM(パルス幅変調)駆動方式を例示したが、画像データに応じ
た信号レベルのデータ信号Xjが生成される構成も採用され得る。さらに、上記実施形態
においては1水平走査期間ごとおよび1垂直走査期間ごとに走査信号Yiの極性を反転さ
せる構成を例示したが、複数の水平走査期間ごとまたは複数の垂直走査期間ごとに走査信
号Yiの極性を反転させる構成も採用され得る。
(4)上記実施形態においては、極性指示信号POLの論理レベルを調整することによっ
てオフシーケンスにおける液晶容量33への印加電圧の極性を定める構成を例示したが、
オフシーケンス処理において液晶容量33に印加される電圧を直前の印加電圧とは逆極性
とするための構成は任意である。例えば、電源回路75から走査線駆動回路52に供給さ
れる電圧+Vsと−Vsとを、オフシーケンス処理が実行される垂直走査期間Fcのうち、
直前の垂直走査期間Fbにて選択が中断された走査線21が選択されるタイミングにおい
てて入れ替える構成としてもよい。また、上記実施形態においてはオフシーケンス処理に
おいて走査線21を1本ずつ選択する構成を例示したが、複数本(2本ないしm本)ずつ
選択して選択電圧を印加する構成も採用され得る。この構成によれば、走査線21を1本
ずつ選択する構成と比較してオフシーケンス処理に要する時間を短縮することができると
いう利点がある。
(5)上記実施形態においては液晶装置100を例示したが、液晶以外の電気光学物質を
用いた装置にも本発明は適用される。電気光学物質とは、電気信号(電流信号または電圧
信号)の供給によって透過率や輝度といった光学的特性が変化する物質である。例えば、
有機EL(ElectroLuminescent)や発光ポリマーなどのOLED(Organic Light Emitti
ng Diode)素子を電気光学物質として用いた表示装置や、着色された液体と当該液体に分
散された白色の粒子とを含むマイクロカプセルを電気光学物質として用いた電気泳動表示
装置、極性が相違する領域ごとに異なる色に塗り分けられたツイストボールを電気光学物
質として用いたツイストボールディスプレイ、黒色トナーを電気光学物質として用いたト
ナーディスプレイ、あるいはヘリウムやネオンなどの高圧ガスを電気光学物質として用い
たプラズマディスプレイパネルなど各種の電気光学装置に対しても上記実施形態と同様に
本発明が適用され得る。
<C:電子機器>
次に、本発明に係る電気光学装置を表示装置として備える電子機器について説明する。
図10は、上記実施形態に係る液晶装置100を有する携帯電話機の構成を示す斜視図で
ある。この図に示されるように、携帯電話機1200は、利用者により操作される複数の
操作ボタン1202、他の端末装置から受信した音声を出力する受話口1204、および
他の端末装置に送信される音声を入力する送話口1206のほかに、各種の画像を表示す
る液晶装置100を有する。
なお、本発明に係る電気光学装置が利用され得る電子機器としては、図10に示される
携帯電話機のほかにも、ノート型のパーソナルコンピュータや、液晶テレビ、ビューファ
インダ型(またはモニタ直視型)のビデオレコーダ、カーナビゲーション装置、ページャ
、電子手帳、電卓、ワードプロセッサ、ワークステーション、テレビ電話、POS端末、
タッチパネルを備えた機器等などが挙げられる。
本発明の実施形態に係る液晶装置の構成を示すブロック図である。 同液晶装置を部分的に拡大して示す斜視図である。 走査線駆動回路の動作を説明するためのタイミングチャートである。 データ線駆動回路の動作を説明するためのタイミングチャートである。 パラメータ群の初期値により最適な駆動が実行される場合のリセット処理とオフシーケンス処理との時間的な関係を示すタイミングチャートである。 パラメータ群の初期値によっては最適な駆動が実行されない場合のリセット処理とオフシーケンス処理との時間的な関係を示すタイミングチャートである。 オフシーケンス処理にて生じ得る問題点を説明するための図である。 本実施形態におけるオフシーケンス処理にて各液晶容量に印加される電圧の極性を示す図である。 オフシーケンス処理のときの走査信号の波形を示すタイミングチャートである。 本発明に係る電子機器の一例たる携帯電話機の構成を示す斜視図である。
符号の説明
100……液晶装置、P……液晶パネル、10……素子基板、11……データ線、13…
…画素電極、15……TFD素子、20……対向基板、21……走査線、31……画素、
33……液晶容量、35……液晶、51……データ線駆動回路(駆動回路)、52……走
査線駆動回路(駆動回路)、60……制御装置、61……駆動制御手段、63……パラメ
ータ管理手段、65……レジスタ(記憶手段)、71……EEPROM、75……電源回
路、80……CPU、Xj……データ信号、Yi……走査信号、RES……リセット信号。

Claims (9)

  1. 複数の走査線と複数のデータ線との交差に対応して配列された複数の画素と、前記複数
    の走査線の各々を順次に選択する垂直走査を実行するとともに当該走査線に対応する各画
    素に対して表示内容に応じたデータ電圧を印加する駆動回路とを具備する電気光学装置を
    制御する装置において、
    前記駆動回路の動作を制御するための駆動制御パラメータを含むパラメータ群を記憶す
    る記憶手段と、
    前記パラメータ群の変更を指示するコマンドおよび表示の停止を指示するリセット信号
    が入力される入力手段と、
    前記コマンドが前記入力手段に入力されると、前記記憶手段に記憶されたパラメータ群
    をそのコマンドに基づいて更新する一方、前記リセット信号が前記入力手段に入力される
    と、前記記憶手段に記憶されたパラメータ群を初期値に更新するパラメータ管理手段と、
    前記記憶手段に記憶された駆動制御パラメータに基づいて前記駆動回路を制御する手段
    であって、前記リセット信号の入力により前記パラメータ管理手段が前記パラメータ群を
    更新した後に、前記複数の画素の各々に対して非点灯電圧が印加されるように前記駆動回
    路を制御する駆動制御手段と
    を具備する制御装置。
  2. 複数の走査線と複数のデータ線との交差に対応して配列された複数の画素と、前記複数
    の走査線の各々を順次に選択する垂直走査を実行するとともに当該走査線に対応する各画
    素に対して表示内容に応じたデータ電圧を印加する駆動回路とを具備する電気光学装置を
    制御する装置において、
    前記駆動回路の動作を制御するための駆動制御パラメータを含むパラメータ群を記憶す
    る記憶手段と、
    前記パラメータ群の変更を指示するコマンドおよび表示の停止を指示するリセット信号
    が入力される入力手段と、
    前記コマンドが前記入力手段に入力されると、前記記憶手段に記憶されたパラメータ群
    をそのコマンドに基づいて更新する一方、前記リセット信号が前記入力手段に入力される
    と、前記記憶手段に記憶されたパラメータ群のうち駆動制御パラメータ以外のパラメータ
    を初期値に更新するパラメータ管理手段と、
    前記記憶手段に記憶された駆動制御パラメータに基づいて前記駆動回路を制御する手段
    であって、前記リセット信号の入力により前記パラメータ管理手段が前記パラメータ群を
    更新した後に、前記複数の画素の各々に対して非点灯電圧が印加されるように前記駆動回
    路を制御する駆動制御手段と
    を具備する制御装置。
  3. 前記駆動制御手段は、前記複数の画素のうち第1のグループに属する各画素への印加電
    圧と当該第1のグループとは異なる第2のグループに属する各画素への印加電圧とが逆極
    性となり、かつ、各画素への印加電圧の極性が所定の期間ごとに反転するように前記駆動
    回路を制御する一方、前記リセット信号が前記入力手段に入力されると、その入力の時点
    にて実行されている垂直走査を中断して最初の走査線からの新たな垂直走査を前記駆動回
    路に開始させるとともに、この新たな垂直走査において、前記中断した垂直走査にて当該
    中断前に選択された走査線に対応する各画素には当該中断した垂直走査にて印加された電
    圧とは逆極性の非点灯電圧が印加され、かつ、前記中断した垂直走査にて当該中断後に選
    択されるべきであった走査線に対応する各画素には当該中断した垂直走査の直前の垂直走
    査にて当該各画素に印加された電圧とは逆極性の非点灯電圧が印加されるように前記駆動
    回路を制御する
    ことを特徴とする請求項1または2に記載の制御装置。
  4. 複数の走査線と複数のデータ線との交差に対応して配列された複数の画素と、前記複数
    の走査線の各々を順次に選択する垂直走査を実行するとともに当該走査線に対応する各画
    素に対して表示内容に応じたデータ電圧を印加する駆動回路とを具備する電気光学装置を
    制御する装置において、
    表示の停止を指示するリセット信号が入力される入力手段と、
    前記複数の画素のうち第1のグループに属する各画素への印加電圧と当該第1のグルー
    プとは異なる第2のグループに属する各画素への印加電圧とが逆極性となり、かつ、各画
    素への印加電圧の極性が所定の期間ごとに反転するように前記駆動回路を制御する一方、
    前記リセット信号が前記入力手段に入力されると、その入力の時点にて実行されている垂
    直走査を中断して最初の走査線からの新たな垂直走査を前記駆動回路に開始させるととも
    に、この新たな垂直走査において、前記中断した垂直走査にて当該中断前に選択された走
    査線に対応する各画素には当該中断した垂直走査にて印加された電圧とは逆極性の非点灯
    電圧が印加され、かつ、前記中断した垂直走査にて当該中断後に選択されるべきであった
    走査線に対応する各画素には当該中断した垂直走査の直前の垂直走査にて当該各画素に印
    加された電圧とは逆極性の非点灯電圧が印加されるように前記駆動回路を制御する駆動制
    御手段と
    を具備する制御装置。
  5. 複数の走査線と複数のデータ線との交差に対応して配列された複数の画素と、
    前記複数の走査線の各々を順次に選択する垂直走査を実行するとともに当該走査線に対
    応する各画素に対して表示内容に応じたデータ電圧を印加する駆動回路と、
    請求項1から4の何れかに記載の制御装置と
    を具備する電気光学装置。
  6. 請求項5に記載の電気光学装置を表示装置として具備する電子機器。
  7. 複数の走査線と複数のデータ線との交差に対応して配列された複数の画素と、前記複数
    の走査線の各々を順次に選択する垂直走査を実行するとともに当該走査線に対応する各画
    素に対して表示内容に応じたデータ電圧を印加する駆動回路とを具備する電気光学装置を
    制御する方法において、
    前記駆動回路の動作を制御するための駆動制御パラメータを含むパラメータ群の変更を
    指示するコマンドが入力されると、記憶手段に記憶された前記パラメータ群をそのコマン
    ドに基づいて更新する一方、表示の停止を指示するリセット信号が入力されると、前記記
    憶手段に記憶されたパラメータ群を初期値に更新し、
    前記記憶手段に記憶された駆動制御パラメータに基づいて前記駆動回路を制御する一方
    、前記リセット信号の入力により前記パラメータ群が更新された後に、前記複数の画素の
    各々に対して非点灯電圧が印加されるように前記駆動回路を制御する制御方法。
  8. 複数の走査線と複数のデータ線との交差に対応して配列された複数の画素と、前記複数
    の走査線の各々を順次に選択する垂直走査を実行するとともに当該走査線に対応する各画
    素に対して表示内容に応じたデータ電圧を印加する駆動回路とを具備する電気光学装置を
    制御する方法において、
    前記駆動回路の動作を制御するための駆動制御パラメータを含むパラメータ群の変更を
    指示するコマンドが入力されると、記憶手段に記憶されたパラメータ群をそのコマンドに
    基づいて更新する一方、表示の停止を指示するリセット信号が入力されると、前記記憶手
    段に記憶されたパラメータ群のうち駆動制御パラメータ以外のパラメータを初期値に更新
    し、
    前記記憶手段に記憶された駆動制御パラメータに基づいて前記駆動回路を制御する一方
    、前記リセット信号の入力により前記パラメータ群が更新された後に、前記複数の画素の
    各々に対して非点灯電圧が印加されるように前記駆動回路を制御する制御方法。
  9. 複数の走査線と複数のデータ線との交差に対応して配列された複数の画素と、前記複数
    の走査線の各々を順次に選択する垂直走査を実行するとともに当該走査線に対応する各画
    素に対して表示内容に応じたデータ電圧を印加する駆動回路とを具備する電気光学装置を
    制御する方法において、
    前記複数の画素のうち第1のグループに属する各画素への印加電圧と当該第1のグルー
    プとは異なる第2のグループに属する各画素への印加電圧とが逆極性となり、かつ、各画
    素への印加電圧の極性が所定の期間ごとに反転するように前記駆動回路を制御する一方、
    表示の停止を指示するリセット信号が入力されると、その入力の時点にて実行されてい
    る垂直走査を中断して最初の走査線からの新たな垂直走査を前記駆動回路に開始させると
    ともに、この新たな垂直走査において、前記中断した垂直走査にて当該中断前に選択され
    た走査線に対応する各画素には当該中断した垂直走査にて印加された電圧とは逆極性の非
    点灯電圧が印加され、かつ、前記中断した垂直走査にて当該中断後に選択されるべきであ
    った走査線に対応する各画素には当該中断した垂直走査の直前の垂直走査にて当該各画素
    に印加された電圧とは逆極性の非点灯電圧が印加されるように前記駆動回路を制御する制
    御方法。
JP2004081512A 2004-03-19 2004-03-19 電気光学装置、電気光学装置の制御装置、電気光学装置の制御方法および電子機器 Expired - Lifetime JP4501480B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2004081512A JP4501480B2 (ja) 2004-03-19 2004-03-19 電気光学装置、電気光学装置の制御装置、電気光学装置の制御方法および電子機器
US11/074,363 US7391414B2 (en) 2004-03-19 2005-03-07 Electro-optical device, controller for controlling the electro-optical device, method for controlling the electro-optical device, and electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004081512A JP4501480B2 (ja) 2004-03-19 2004-03-19 電気光学装置、電気光学装置の制御装置、電気光学装置の制御方法および電子機器

Publications (2)

Publication Number Publication Date
JP2005266573A true JP2005266573A (ja) 2005-09-29
JP4501480B2 JP4501480B2 (ja) 2010-07-14

Family

ID=34985738

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004081512A Expired - Lifetime JP4501480B2 (ja) 2004-03-19 2004-03-19 電気光学装置、電気光学装置の制御装置、電気光学装置の制御方法および電子機器

Country Status (2)

Country Link
US (1) US7391414B2 (ja)
JP (1) JP4501480B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009145814A (ja) * 2007-12-18 2009-07-02 Renesas Technology Corp 半導体集積回路装置及び表示装置
JP2013003274A (ja) * 2011-06-14 2013-01-07 Toshiba Corp 電子機器、表示パネル制御装置および表示パネル制御方法
JP2014191020A (ja) * 2013-03-26 2014-10-06 Futaba Corp 表示装置、表示駆動方法、表示駆動装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5576587B2 (ja) * 2007-10-12 2014-08-20 船井電機株式会社 液晶表示装置
KR101493491B1 (ko) * 2008-09-03 2015-03-05 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
WO2012161699A1 (en) * 2011-05-24 2012-11-29 Apple Inc. Additional application of voltage during a write sequence
US10748468B2 (en) * 2017-05-19 2020-08-18 Shenzhen China Star Optoelectronics Technology Co., Ltd. Display panel and display device
CN113282314B (zh) * 2021-05-12 2024-04-12 聚融医疗科技(杭州)有限公司 一种超声扫描控制参数下发方法及系统

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62165630A (ja) * 1986-01-17 1987-07-22 Seiko Epson Corp 電気光学装置の駆動方法
JPH02226294A (ja) * 1989-02-28 1990-09-07 Mitsubishi Electric Corp 表示制御装置
JPH0566385A (ja) * 1991-03-26 1993-03-19 Hitachi Ltd 情報処理装置および電源制御装置
JPH05333805A (ja) * 1992-05-29 1993-12-17 Toshiba Corp ディスプレイ制御装置
JPH09230313A (ja) * 1996-02-23 1997-09-05 Canon Inc 表示装置
JPH10133617A (ja) * 1996-10-31 1998-05-22 Canon Inc 記憶制御装置及び方法及び液晶表示装置
JPH10214067A (ja) * 1996-11-26 1998-08-11 Sharp Corp 液晶表示画像の消去装置及びそれを備えた液晶表示装置
JPH11161248A (ja) * 1997-11-26 1999-06-18 Sanyo Electric Co Ltd 表示用マイクロコンピュータ
JPH11161557A (ja) * 1997-11-26 1999-06-18 Sanyo Electric Co Ltd 表示用マイクロコンピュータ
JP2001197403A (ja) * 2000-01-05 2001-07-19 Sanyo Electric Co Ltd 表示装置
JP2002169525A (ja) * 2000-12-01 2002-06-14 Mitsubishi Electric Corp ディスプレイ装置および表示時間計測方法
JP2003167542A (ja) * 2001-11-30 2003-06-13 Canon Inc 画像表示装置及び画像表示方法
JP2003241730A (ja) * 2002-02-18 2003-08-29 Rohm Co Ltd 表示装置
JP2003263134A (ja) * 2002-03-07 2003-09-19 Seiko Epson Corp 表示ドライバ、電気光学装置、及び表示ドライバのパラメータ設定方法
JP2003263133A (ja) * 2002-03-07 2003-09-19 Seiko Epson Corp 表示ドライバ、電気光学装置、及び表示ドライバのパラメータ設定方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3454003B2 (ja) 1996-03-29 2003-10-06 セイコーエプソン株式会社 液晶表示装置
US6496172B1 (en) * 1998-03-27 2002-12-17 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device, active matrix type liquid crystal display device, and method of driving the same

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62165630A (ja) * 1986-01-17 1987-07-22 Seiko Epson Corp 電気光学装置の駆動方法
JPH02226294A (ja) * 1989-02-28 1990-09-07 Mitsubishi Electric Corp 表示制御装置
JPH0566385A (ja) * 1991-03-26 1993-03-19 Hitachi Ltd 情報処理装置および電源制御装置
JPH05333805A (ja) * 1992-05-29 1993-12-17 Toshiba Corp ディスプレイ制御装置
JPH09230313A (ja) * 1996-02-23 1997-09-05 Canon Inc 表示装置
JPH10133617A (ja) * 1996-10-31 1998-05-22 Canon Inc 記憶制御装置及び方法及び液晶表示装置
JPH10214067A (ja) * 1996-11-26 1998-08-11 Sharp Corp 液晶表示画像の消去装置及びそれを備えた液晶表示装置
JPH11161248A (ja) * 1997-11-26 1999-06-18 Sanyo Electric Co Ltd 表示用マイクロコンピュータ
JPH11161557A (ja) * 1997-11-26 1999-06-18 Sanyo Electric Co Ltd 表示用マイクロコンピュータ
JP2001197403A (ja) * 2000-01-05 2001-07-19 Sanyo Electric Co Ltd 表示装置
JP2002169525A (ja) * 2000-12-01 2002-06-14 Mitsubishi Electric Corp ディスプレイ装置および表示時間計測方法
JP2003167542A (ja) * 2001-11-30 2003-06-13 Canon Inc 画像表示装置及び画像表示方法
JP2003241730A (ja) * 2002-02-18 2003-08-29 Rohm Co Ltd 表示装置
JP2003263134A (ja) * 2002-03-07 2003-09-19 Seiko Epson Corp 表示ドライバ、電気光学装置、及び表示ドライバのパラメータ設定方法
JP2003263133A (ja) * 2002-03-07 2003-09-19 Seiko Epson Corp 表示ドライバ、電気光学装置、及び表示ドライバのパラメータ設定方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009145814A (ja) * 2007-12-18 2009-07-02 Renesas Technology Corp 半導体集積回路装置及び表示装置
JP2013003274A (ja) * 2011-06-14 2013-01-07 Toshiba Corp 電子機器、表示パネル制御装置および表示パネル制御方法
JP2014191020A (ja) * 2013-03-26 2014-10-06 Futaba Corp 表示装置、表示駆動方法、表示駆動装置
US9355586B2 (en) 2013-03-26 2016-05-31 Futaba Corporation Display device, display driving method and display driver

Also Published As

Publication number Publication date
US20050206638A1 (en) 2005-09-22
US7391414B2 (en) 2008-06-24
JP4501480B2 (ja) 2010-07-14

Similar Documents

Publication Publication Date Title
US7079103B2 (en) Scan-driving circuit, display device, electro-optical device, and scan-driving method
KR102169169B1 (ko) 표시장치와 그 구동방법
TWI383361B (zh) 驅動電路、液晶裝置、電子機器及液晶裝置之驅動方法
JP4985020B2 (ja) 液晶装置、その駆動方法および電子機器
JP2004309669A (ja) アクティブマトリクス型表示装置とその駆動方法
KR101082286B1 (ko) 액정표시장치 및 그의 구동방법
KR100755599B1 (ko) 전기 광학 장치, 전기 광학 장치의 구동 방법 및 전자기기
US20120194498A1 (en) Bi-stable active matrix display apparatus and method for driving display panel thereof
JP2007058158A (ja) 電気光学装置、電気光学装置の駆動方法、および電子機器
KR20140147300A (ko) 표시 장치 및 그 구동 방법
JP2010224438A (ja) 電気光学装置の駆動回路、電気光学装置、及び電子機器
JP2008224924A (ja) 液晶装置、その駆動方法および電子機器
JP4501480B2 (ja) 電気光学装置、電気光学装置の制御装置、電気光学装置の制御方法および電子機器
US20060125813A1 (en) Active matrix liquid crystal display with black-inserting circuit
JP2008015401A (ja) 電気光学装置、電気光学装置の駆動方法、および電子機器
JP2008209690A (ja) 表示装置、表示装置の駆動方法及び電子機器
JP2011013420A (ja) 電気光学装置、その駆動方法および電子機器
JP2010044295A (ja) 電気光学装置、その駆動方法および電子機器
KR100783704B1 (ko) 액정 표시 장치와 이의 구동 장치 및 방법
JP2008158385A (ja) 電気光学装置、その駆動方法および電子機器
JP2008165135A (ja) 電気光学装置、その駆動方法および電子機器
KR20080004851A (ko) 액정 표시 장치
JP4474954B2 (ja) 電気光学装置、電気光学装置の駆動回路、電気光学装置の駆動方法および電子機器
JP2011170133A (ja) 電気光学装置及び電気光学装置の駆動方法、並びに電子機器
JP4622398B2 (ja) 液晶表示装置及び液晶表示装置の駆動方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20051226

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20070403

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090219

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090915

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091116

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20091116

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100105

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100305

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100330

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100412

R150 Certificate of patent or registration of utility model

Ref document number: 4501480

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130430

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130430

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140430

Year of fee payment: 4

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term