JP2005086616A - Ad変換方法 - Google Patents
Ad変換方法 Download PDFInfo
- Publication number
- JP2005086616A JP2005086616A JP2003317913A JP2003317913A JP2005086616A JP 2005086616 A JP2005086616 A JP 2005086616A JP 2003317913 A JP2003317913 A JP 2003317913A JP 2003317913 A JP2003317913 A JP 2003317913A JP 2005086616 A JP2005086616 A JP 2005086616A
- Authority
- JP
- Japan
- Prior art keywords
- converter
- conversion
- conversion method
- comparison result
- analog signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
- H03M1/144—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit the steps being performed sequentially in a single stage, i.e. recirculation type
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
【解決手段】 ステップS1において、アナログ信号ANが入力される。ステップS2において、DA変換器に入力される高電位と低電位とをそれぞれ選択する。ステップS3において、アナログ信号ANの1回目のAD変換が行われる。ステップS4において、1回目のAD変換の変換データに基づき高電位と低電位とをそれぞれ切り換えることにより電圧レンジを絞り込む。ステップS5において、アナログ信号ANの2回目のAD変換が行われる。ステップS6において、1回目のAD変換の変換データと2回目のAD変換の変換データとは、まとめて1つのデジタル信号として出力される。
【選択図】 図5
Description
本実施の形態のAD変換方法は、逐次比較型のAD変換器が内蔵するDA変換器に印加される電圧レンジを、1回目のAD変換で得られた変換データに基づき絞り込んだ後に2回目のAD変換を実施することにより、分解能を高めるものである。
上記では、ステップS3の1回目のAD変換において、10ビットの変換データを算出するように説明した。しかし、1回目のAD変換の結果は、ステップS4において電圧レンジ171〜174の4つのうちの1つを選択するためのものであるので、10ビットである必要はなく、上位の2ビットのみを算出すれば十分である。これにより、ステップS3における比較動作の回数を低減することができる。
Claims (5)
- AD変換すべき第一アナログ信号が入力されるアナログ入力端子と、
所定ビットの分解能を有し高電位と低電位とが印加されるDA変換器と、
前記第一アナログ信号と前記DA変換器から出力される第二アナログ信号との比較動作を行う比較器と、
前記比較器から出力される比較結果に基づきデジタル信号を出力するデジタル出力端子と
を備えるAD変換器を用いたAD変換方法であって、
(a)前記アナログ入力端子から第一アナログ信号を入力する工程と、
(b)前記DA変換器に所定の第一高電位および所定の第一低電位を与えた状態で前記比較動作を行うことにより第一比較結果を得る工程と、
(c)前記第一比較結果に基づき前記DA変換器に与えられた前記第一高電位と前記第一低電位とを第二高電位と第二低電位とにぞれぞれ切り換える工程と、
(d)前記工程(c)の後、前記比較動作を行うことにより第二比較結果を得る工程と、
(e)前記第一比較結果と前記第二比較結果とに基づきデジタル信号を生成し前記デジタル出力端子から出力する工程と
を備えるAD変換方法。 - 請求項1に記載のAD変換方法であって、
前記工程(b)は、所定の上位ビットのみに対応する前記第一比較結果を得る工程を含む、
AD変換方法。 - 請求項1又は請求項2に記載のAD変換方法であって、
前記工程(e)は、
前記第一比較結果をレジスタの上位ビット部分に記憶する工程と、
前記第二比較結果を前記レジスタの下位ビット部分に記憶する工程と
を備えるAD変換方法。 - 請求項1乃至請求項3のいずれかに記載のAD変換方法であって、
ボルテージダウンコンバータを用いて前記第二高電位および前記第二低電位を発生させる
AD変換方法。 - 請求項1乃至請求項4のいずれかに記載のAD変換方法であって、
前記工程(c)の後、所定時間待つことにより電位を安定させる工程
をさらに備えるAD変換方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003317913A JP2005086616A (ja) | 2003-09-10 | 2003-09-10 | Ad変換方法 |
US10/935,099 US6963299B2 (en) | 2003-09-10 | 2004-09-08 | AD conversion method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003317913A JP2005086616A (ja) | 2003-09-10 | 2003-09-10 | Ad変換方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005086616A true JP2005086616A (ja) | 2005-03-31 |
JP2005086616A5 JP2005086616A5 (ja) | 2006-10-05 |
Family
ID=34225300
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003317913A Pending JP2005086616A (ja) | 2003-09-10 | 2003-09-10 | Ad変換方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6963299B2 (ja) |
JP (1) | JP2005086616A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009237200A (ja) * | 2008-03-27 | 2009-10-15 | Hitachi Displays Ltd | 画像表示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0628340B2 (ja) * | 1985-12-24 | 1994-04-13 | ソニ−・テクトロニクス株式会社 | アナログ・デジタル変換装置用校正方法 |
US5047772A (en) * | 1990-06-04 | 1991-09-10 | General Electric Company | Digital error correction system for subranging analog-to-digital converters |
US5361067A (en) * | 1992-11-30 | 1994-11-01 | Motorola Inc. | Digital linearization calibration for analog to digital converter |
JPH10107632A (ja) | 1996-09-09 | 1998-04-24 | Ind Technol Res Inst | 2段階アナログ・デジタル変換器 |
IES80452B2 (en) * | 1997-01-22 | 1998-07-29 | Univ Cork | Reduction of comparator power requirement in a switched capacitor adc |
US6456220B1 (en) * | 2000-06-19 | 2002-09-24 | Cygnal Integrated Products, Inc. | Analog-to-digital converter for processing differential and single-ended inputs |
-
2003
- 2003-09-10 JP JP2003317913A patent/JP2005086616A/ja active Pending
-
2004
- 2004-09-08 US US10/935,099 patent/US6963299B2/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009237200A (ja) * | 2008-03-27 | 2009-10-15 | Hitachi Displays Ltd | 画像表示装置 |
US9177504B2 (en) | 2008-03-27 | 2015-11-03 | Japan Display Inc. | Image display device |
Also Published As
Publication number | Publication date |
---|---|
US6963299B2 (en) | 2005-11-08 |
US20050052302A1 (en) | 2005-03-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4806439B2 (ja) | D/aコンバータ | |
US7375669B2 (en) | Digital/analog converter | |
JP2009005051A (ja) | Da変換回路 | |
JP4263050B2 (ja) | 逐次比較型a/dコンバータ | |
JP2011018974A (ja) | D/aコンバータ | |
US6961013B2 (en) | Guaranteed monotonic digital to analog converter | |
KR101892826B1 (ko) | 스위칭 노이즈가 개선된 다단 저항열 디지털-아날로그 변환기 | |
JP2005086616A (ja) | Ad変換方法 | |
US8704692B2 (en) | Digital to analog converter | |
EP0681372A1 (en) | Digital-to-analog conversion circuit and analog-to-digital conversion device using the circuit | |
JP2014236373A (ja) | A/d変換装置 | |
JP3130007B2 (ja) | 逐次比較型a/dコンバータ回路 | |
JP5190014B2 (ja) | 積分型ad変換回路およびad変換方法 | |
JP2016082509A (ja) | 抵抗型daコンバータ | |
JP3461672B2 (ja) | 逐次比較型a/d変換器 | |
JP2008294761A (ja) | 半導体集積回路 | |
JP2003309469A (ja) | 半導体集積回路 | |
CN101488756B (zh) | 数字模拟转换器及其转换方法 | |
JP4551194B2 (ja) | アナログデジタル変換器 | |
JP2003179491A (ja) | Ad変換器 | |
JP2000299639A (ja) | D/a変換器 | |
CN117792399A (zh) | 电流舵转换器 | |
JP6455052B2 (ja) | 半導体装置 | |
JPH0522146A (ja) | アナログ/デイジタル・コンバータ | |
CN114696832A (zh) | 模数转换器及模数转换方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060822 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060822 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20081014 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20081021 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20090407 |