JP2000323536A - Inspecting apparatus for semiconductor wafers - Google Patents
Inspecting apparatus for semiconductor wafersInfo
- Publication number
- JP2000323536A JP2000323536A JP11133278A JP13327899A JP2000323536A JP 2000323536 A JP2000323536 A JP 2000323536A JP 11133278 A JP11133278 A JP 11133278A JP 13327899 A JP13327899 A JP 13327899A JP 2000323536 A JP2000323536 A JP 2000323536A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor wafer
- semiconductor
- conductor plate
- heat source
- temperature
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Testing Of Individual Semiconductor Devices (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は、プローバ装置に関
し、特に半導体ウェーハのチップが迅速に所定の温度条
件で検査できる半導体ウェーハの検査装置に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a prober device, and more particularly to a semiconductor wafer inspection device capable of quickly inspecting semiconductor wafer chips under a predetermined temperature condition.
【0002】[0002]
【従来の技術】ICを製造する場合、半導体ウェーハの
表面に多数の半導体集積回路チップが形成され、この半
導体集積回路チップが切断されてそれぞれモールド樹脂
等に実装される。このようにしてIC製品が得られる。
そして、このように形成されたICはICテスタによっ
て検査および選別され、諸特性を満足する良品ICが製
品として顧客に引き渡される。ここで、半導体集積回路
の不良品は、製造工程の早期の段階で発見し排除するこ
とが製造コストの低減から望まれている。2. Description of the Related Art When an IC is manufactured, a large number of semiconductor integrated circuit chips are formed on the surface of a semiconductor wafer, and the semiconductor integrated circuit chips are cut and mounted on a mold resin or the like. Thus, an IC product is obtained.
The IC thus formed is inspected and sorted by an IC tester, and a good IC satisfying various characteristics is delivered to the customer as a product. Here, it is desired to find and eliminate defective semiconductor integrated circuits at an early stage of the manufacturing process in order to reduce manufacturing costs.
【0003】また、近年、特定用途の半導体集積回路の
需要が増大し、多品種少量生産のICの製造が重要にな
っている。この多品種少量製品の顧客対応では、製品の
顧客への供給において短TAT(Turn Aroun
d Time)化が特に重要となる。In recent years, demand for semiconductor integrated circuits for specific applications has increased, and it has become important to manufacture ICs of various types and in small quantities. In dealing with customers of high-mix low-volume products, short TAT (Turn Around)
d Time) is particularly important.
【0004】そこで、IC製造工程の途中である半導体
ウェーハの段階で集積回路の電気的特性を検査すること
が要求されている。この場合には、集積回路の雰囲気温
度を変化させることが必要になる。従来のこのような検
査装置として例えば特開昭62−63439号公報に記
載されている温度可変のプロ−バ装置がある。Therefore, it is required to inspect the electrical characteristics of the integrated circuit at the stage of the semiconductor wafer during the IC manufacturing process. In this case, it is necessary to change the ambient temperature of the integrated circuit. As such a conventional inspection apparatus, there is, for example, a temperature-variable probe apparatus described in JP-A-62-63439.
【0005】図4は、上記公開公報に記載されているプ
ローバ装置の概略断面図である。ここで、説明を判りや
すくするために、プローバ装置のうち半導体ウェーハが
載置されるテーブル領域が示されている。FIG. 4 is a schematic sectional view of the prober device described in the above-mentioned publication. Here, for easy understanding, a table area of the prober device on which a semiconductor wafer is placed is shown.
【0006】テーブル部101のステージ102の上部
がくり抜かれ、その上面に真空吸着ヘッド103が取り
付けられている。そして、半導体ウェーハ104は真空
ホース105を通して真空吸着ヘッド103上に載置さ
れ固定される。An upper portion of a stage 102 of a table 101 is hollowed out, and a vacuum suction head 103 is mounted on an upper surface thereof. Then, the semiconductor wafer 104 is placed and fixed on the vacuum suction head 103 through the vacuum hose 105.
【0007】そして、フード106、プローブ針107
を有するプローブカード108で、半導体ウェーハ10
4の上部空間が密閉され密閉空間109が形成される。
ここで、図示しないが、プローブカード108にはプロ
ーブ針107の取り付けられた領域内にのぞき窓が形成
され、プローブ針107の先端位置が判るようになって
いる。The hood 106, the probe needle 107
Wafer 10 with a probe card 108 having
4 is hermetically closed to form a sealed space 109.
Here, although not shown, a viewing window is formed in the probe card 108 in a region where the probe needle 107 is attached, so that the tip position of the probe needle 107 can be determined.
【0008】そして、上記密閉空間109とつながる送
気ホース110および排気ホース111が取り付けられ
ている。この送気ホース110および排気ホース111
を通して、温度制御された空気(例えば−55℃〜+1
30℃の範囲内で任意の温度に冷やされ若しくは熱せら
れた空気)が、密閉空間109に送給、循環されるよう
になっている。この温度制御された空気でもって、密閉
空間109内の半導体ウェーハ104表面の温度が制御
される。An air supply hose 110 and an exhaust hose 111 connected to the closed space 109 are attached. The air supply hose 110 and the exhaust hose 111
Through a temperature-controlled air (for example, -55 ° C to +1
Air cooled or heated to an arbitrary temperature within a range of 30 ° C.) is sent to the closed space 109 and circulated. The temperature of the surface of the semiconductor wafer 104 in the closed space 109 is controlled by the temperature-controlled air.
【0009】このようにして、半導体ウェーハの雰囲気
温度を変えた場合の集積回路の電気的特性が計測され
る。そして、製品の選別が行われる。In this manner, the electrical characteristics of the integrated circuit when the ambient temperature of the semiconductor wafer is changed are measured. Then, the products are sorted.
【0010】[0010]
【発明が解決しようとする課題】以上に説明した従来の
技術では、半導体ウェーハ104がテーブル部101に
載置される。しかし、このようなテーブル部101の熱
容量は非常に大きくなっている。このために、所定の半
導体ウェーハの電気的特性を温度を変えて測定しようと
すると、その評価時間が長くなってしまう。In the prior art described above, the semiconductor wafer 104 is placed on the table 101. However, the heat capacity of such a table unit 101 is very large. For this reason, when trying to measure the electrical characteristics of a given semiconductor wafer at different temperatures, the evaluation time becomes longer.
【0011】これは、例えば室温での電気的特性を計測
した後、熱風を吹き付けて半導体ウェーハ温度を75℃
にしようとすると、上記のように熱容量が大きいために
75℃に安定化するまでに多くの時間が必要になるから
である。また、高温から低温に温度制御する場合も、同
様に安定化するまでに多くの時間が必要になる。This is because, for example, after measuring electrical characteristics at room temperature, the temperature of the semiconductor wafer is reduced to 75 ° C. by blowing hot air.
This is because a large amount of heat capacity as described above requires a lot of time to stabilize at 75 ° C. Also, when temperature control is performed from a high temperature to a low temperature, similarly, much time is required until stabilization.
【0012】このような評価時間の増加は、上記多品種
少量製品の供給TATの短縮を不可能にし、このような
製品の顧客対応において致命的となる。[0012] Such an increase in the evaluation time makes it impossible to shorten the supply TAT of the above-mentioned multi-product small-volume products, and is fatal in dealing with customers of such products.
【0013】本発明の目的は、上記のような問題を解決
し、半導体装置製品の短TATを容易にすると共にその
製造コストの更なる低減を可能にする、半導体ウェーハ
の検査装置を提供することにある。SUMMARY OF THE INVENTION An object of the present invention is to provide a semiconductor wafer inspection apparatus which solves the above-mentioned problems, facilitates a short TAT of a semiconductor device product, and further reduces the manufacturing cost. It is in.
【0014】[0014]
【課題を解決するための手段】このために、本発明の半
導体ウェーハの検査装置は、半導体ウェーハに形成され
た半導体チップとプローブ針とを接触させて前記半導体
チップの電気的特性を測定するプローバ装置であって、
前記半導体ウェーハが載置される導電体板と前記導電体
板に取り付けられ断熱材で構成された支持体とを有して
いる。そして、前記プローブ針の上部に位置する領域に
第1の熱源が前記プローバ装置の本体に固定して取り付
けられ、前記プローブ針の下部であって前記導電体板の
下部に位置する領域に第2の熱源が前記プローバ装置の
本体に固定して取り付けられている。To this end, a semiconductor wafer inspection apparatus according to the present invention provides a prober for measuring the electrical characteristics of a semiconductor chip by bringing the semiconductor chip formed on the semiconductor wafer into contact with a probe needle. A device,
The semiconductor device has a conductor plate on which the semiconductor wafer is mounted and a support member attached to the conductor plate and made of a heat insulating material. A first heat source is fixedly attached to the body of the prober device in a region located above the probe needle, and a second heat source is provided in a region below the probe needle and below the conductor plate. Are fixedly attached to the body of the prober device.
【0015】ここで、前記第1の熱源あるいは第2の熱
源から所定の温度に制御されたガス照射が前記半導体ウ
ェーハあるいは導電体板になされて、前記半導体ウェー
ハが所定の温度に設定される。更には、前記第2の熱源
から照射されるガス温度は前記第1の熱源から照射され
るガス温度より高くなるように設定される。この照射ガ
スは空気あるいは窒素ガスである。Here, gas irradiation controlled to a predetermined temperature from the first heat source or the second heat source is applied to the semiconductor wafer or the conductor plate, and the semiconductor wafer is set to a predetermined temperature. Further, the temperature of the gas irradiated from the second heat source is set to be higher than the temperature of the gas irradiated from the first heat source. This irradiation gas is air or nitrogen gas.
【0016】また、本発明の半導体ウェーハの検査装置
は、半導体ウェーハに形成された半導体チップとプロー
ブ針とを接触させて前記半導体チップの電気的特性を測
定するプローバ装置であって、前記半導体ウェーハが載
置される導電体板と前記導電体板に取り付けられ断熱材
で構成された支持体とを有しており、更に、それぞれ所
定の温度に固定された複数のステージが熱源として取り
付けられ前記ステージが可動構造になっている。Further, the semiconductor wafer inspection apparatus of the present invention is a prober apparatus for measuring the electrical characteristics of the semiconductor chip by bringing a semiconductor chip formed on the semiconductor wafer into contact with a probe needle. Has a conductor plate mounted thereon and a support member attached to the conductor plate and made of a heat insulating material, and further, a plurality of stages each fixed at a predetermined temperature are attached as a heat source. The stage has a movable structure.
【0017】ここで、前記複数のステージのうち所定の
ステージが選択され前記導電体板に接続され、前記半導
体ウェーハが所定の温度に設定できる構造になってい
る。Here, a predetermined stage among the plurality of stages is selected and connected to the conductor plate, so that the semiconductor wafer is set to a predetermined temperature.
【0018】本発明では、半導体ウェーハの載置される
導電体板が断熱材で構成された支持体に取りつけられて
いる。このために、半導体ウェーハを所定の熱源でもっ
て所定の温度に設定する場合に、その熱容量が非常に低
くなり温度制御が非常に迅速に行えるようになる。そし
て、異なる温度での半導体チップの電気的特性の評価時
間が従来の技術に比べて大幅に削減されるようになる。In the present invention, the conductor plate on which the semiconductor wafer is mounted is mounted on a support made of a heat insulating material. Therefore, when the semiconductor wafer is set at a predetermined temperature by a predetermined heat source, its heat capacity is very low, and the temperature control can be performed very quickly. In addition, the evaluation time of the electrical characteristics of the semiconductor chip at different temperatures can be greatly reduced as compared with the related art.
【0019】[0019]
【発明の実施の形態】次に、本発明の第1の実施の形態
を図1に基づいて説明する。図1は、本発明の半導体ウ
ェーハの検査装置の概略断面図である。この場合も、説
明を判りやすくするために、検査装置のうち半導体ウェ
ーハが載置される領域が模式的に示されている。Next, a first embodiment of the present invention will be described with reference to FIG. FIG. 1 is a schematic sectional view of a semiconductor wafer inspection apparatus according to the present invention. Also in this case, the region where the semiconductor wafer is placed in the inspection apparatus is schematically shown for easy understanding.
【0020】図1に示すように、1枚の円形の導電体板
1に支持体2が取り付けられている。ここで、導電体板
1は、肉厚5mm程度のステンレスで構成され、支持体
2は断熱材で構成されている。ここで、断熱材としてベ
ークライトあるいはテフロン等が用いられる。そして、
この導電体板1には図に示すように多数の溝が形成され
ている。また、この支持体2は図面上で左右に可動する
ようになっている。As shown in FIG. 1, a support 2 is attached to one circular conductor plate 1. Here, the conductor plate 1 is made of stainless steel having a thickness of about 5 mm, and the support 2 is made of a heat insulating material. Here, bakelite, Teflon, or the like is used as a heat insulating material. And
The conductor plate 1 has a large number of grooves as shown in the figure. The support 2 is movable left and right on the drawing.
【0021】この導電体板1表面に静電吸着により半導
体ウェーハ3が固定できるようになっている。そして、
図示していないが検査装置の本体に固定されるようにし
てプローブカードがこの半導体ウェーハ3上に取り付け
られ、プローブ針4が半導体ウェーハ3表面に接触する
ようになっている。The semiconductor wafer 3 can be fixed to the surface of the conductor plate 1 by electrostatic attraction. And
Although not shown, a probe card is mounted on the semiconductor wafer 3 so as to be fixed to the main body of the inspection apparatus, and the probe needles 4 come into contact with the surface of the semiconductor wafer 3.
【0022】そして、図1に示すように、導電体板1の
上部に位置する所に第1の熱源である冷風発生部5が取
り付けられ、この冷風発生部5から冷風6が半導体ウェ
ーハ3および導電体板1に吹き付けられるようになって
いる。また、導電体板1の下部に位置する所に第2の熱
源である熱風発生部7が取り付けられ、この熱風発生部
7から熱風8が導電体板1に吹き付けられるようになっ
ている。これらの冷風発生部5および熱風発生部7は、
プローブカードと同様に検査装置の本体に固定して取り
付けられている。Then, as shown in FIG. 1, a cold air generating section 5 as a first heat source is attached to a position located above the conductive plate 1, and the cold air 6 is supplied from the cold air generating section 5 to the semiconductor wafer 3 and It can be sprayed on the conductor plate 1. A hot air generator 7 serving as a second heat source is attached to a position located below the conductive plate 1, and hot air 8 is blown from the hot air generator 7 onto the conductive plate 1. These cold air generator 5 and hot air generator 7 are
Like the probe card, it is fixedly attached to the main body of the inspection apparatus.
【0023】このようにして、この温度(例えば25℃
と75℃の温度)制御された空気あるいは窒素ガスでも
って、半導体ウェーハ3表面の温度が制御される。そし
て、半導体ウェーハの雰囲気温度を変えた場合の集積回
路の電気的特性が計測される。あるいは、製品の選別が
行われる。In this way, the temperature (for example, 25 ° C.)
The temperature of the surface of the semiconductor wafer 3 is controlled by the controlled air or nitrogen gas. Then, the electrical characteristics of the integrated circuit when the ambient temperature of the semiconductor wafer is changed are measured. Alternatively, products are sorted.
【0024】本発明の場合、上述したように導電体板1
は断熱性の支持体2で支えられている。このために、半
導体ウェーハ3の載置され固定されている領域の熱容量
が大幅に低減する。そして、短時間で所定の検査温度に
到達するようになり、半導体ウェーハにある集積回路の
電気的特性の評価時間が短縮される。In the case of the present invention, as described above, the conductive plate 1
Are supported by a heat insulating support 2. For this reason, the heat capacity of the region where the semiconductor wafer 3 is mounted and fixed is significantly reduced. Then, the temperature reaches the predetermined inspection temperature in a short time, and the evaluation time of the electrical characteristics of the integrated circuit on the semiconductor wafer is shortened.
【0025】また、本発明では、冷風6が半導体ウェー
ハ3の上部から照射され、熱風8は半導体ウェーハ3の
下部から照射される構造になっている。そして、空気中
では、自然現象として、冷風は上部から下部に、逆に、
熱風は下部から上部に流れるようになる。このような構
造のために、半導体ウェーハは効率よく所定の温度に短
時間で安定化されるようになる。In the present invention, the structure is such that the cool air 6 is irradiated from above the semiconductor wafer 3 and the hot air 8 is irradiated from below the semiconductor wafer 3. And in the air, as a natural phenomenon, cold air flows from top to bottom,
Hot air flows from the bottom to the top. Due to such a structure, the semiconductor wafer is efficiently stabilized at a predetermined temperature in a short time.
【0026】次に、この検査装置で半導体ウェーハの電
気的特性を計測する検査方法の1例を説明する。はじめ
に、可動する支持体2が例えば図面上で右側に移動し、
1ロット分の半導体ウェーハがあるカセット部で1枚の
半導体ウェーハ3が導電体板1上に載置される。そし
て、静電吸着でもって固定される。Next, an example of an inspection method for measuring the electrical characteristics of a semiconductor wafer with this inspection apparatus will be described. First, the movable support 2 moves to the right in the drawing, for example,
One semiconductor wafer 3 is placed on the conductor plate 1 in a cassette section where one lot of semiconductor wafers are present. And it is fixed by electrostatic attraction.
【0027】次に、この支持体2がプローブカード、冷
風発生部5および熱風発生部7のある領域に移動し、プ
ローブ針4が所定の半導体チップに合わせて接続され
る。そして、冷風発生部5が稼働し冷風6の照射によ
り、半導体ウェーハ3が例えば25℃になるように制御
される。そして、上記半導体チップの電気的特性が計測
される。これらのデータはコンピュータに格納される。Next, the support 2 moves to a region where the probe card, the cool air generator 5 and the hot air generator 7 are located, and the probe needle 4 is connected to a predetermined semiconductor chip. Then, the cold air generator 5 is operated and the semiconductor wafer 3 is controlled to be, for example, 25 ° C. by the irradiation of the cold air 6. Then, the electrical characteristics of the semiconductor chip are measured. These data are stored in a computer.
【0028】この低温での計測の後、冷風発生部5の稼
働が停止され、今度は熱風発生部7が稼働し熱風8の照
射により、半導体ウェーハ3が例えば75℃になるよう
に制御される。そして、同じ半導体チップの電気的特性
が計測され、そのデータはコンピュータに格納される。After the measurement at the low temperature, the operation of the cold air generating unit 5 is stopped, and the hot air generating unit 7 is operated and the semiconductor wafer 3 is controlled to, for example, 75.degree. . Then, the electrical characteristics of the same semiconductor chip are measured, and the data is stored in a computer.
【0029】この繰り返しで、上記1ロット分の半導体
ウェーハにおいて半導体チップの電気的特性の測定およ
びその選別が行われる。このようにして、例えば、多品
種少量製品の顧客対応が短TAT化されると共に、製品
の製造コストが低減するようになる。By repeating this, the electrical characteristics of the semiconductor chips are measured and selected for the semiconductor wafers of one lot. In this way, for example, the customer service of a high-mix small-volume product is shortened in TAT, and the manufacturing cost of the product is reduced.
【0030】次に、本発明の第2の実施の形態として、
図2と図3に基づいて説明する。この実施の形態は、検
査温度が2種類以上になる場合についてのものである。
図2と図3は、本発明の半導体ウェーハの検査装置の概
略断面図となっている。この場合も、説明を判りやすく
するために、検査装置のうち半導体ウェーハが載置され
る領域が模式的に示されている。Next, as a second embodiment of the present invention,
A description will be given based on FIG. 2 and FIG. This embodiment relates to a case where two or more inspection temperatures are used.
2 and 3 are schematic sectional views of a semiconductor wafer inspection apparatus according to the present invention. Also in this case, the region where the semiconductor wafer is placed in the inspection apparatus is schematically shown for easy understanding.
【0031】図2に示すように、第1の実施の形態で説
明したのと同様に、1枚の円形の導電体板11に支持体
12が取り付けられている。ここで、導電体板11は、
肉厚5mm程度の銅板で形成され、支持体12は断熱材
で構成されている。この導電体板11表面に静電吸着に
より半導体ウェーハ13が固定されるようになってい
る。そして、図示していないが検査装置の本体に固定さ
れるようにしてプローブカードがこの半導体ウェーハ3
上に取り付けられ、プローブ針4が半導体ウェーハ3表
面に接触するようになっている。As shown in FIG. 2, a support 12 is attached to one circular conductive plate 11 as described in the first embodiment. Here, the conductor plate 11
The support 12 is made of a heat insulating material and is formed of a copper plate having a thickness of about 5 mm. The semiconductor wafer 13 is fixed to the surface of the conductor plate 11 by electrostatic attraction. Then, although not shown, the probe card is fixed to the main body of the inspection apparatus so that the semiconductor wafer 3
The probe needle 4 is mounted on the semiconductor wafer 3 and comes into contact with the surface of the semiconductor wafer 3.
【0032】そして、所定の温度に設定されたステージ
15は、図面上左右および上下に可動構造になってい
る。ここで、ステージ15はシャフト16でもって上下
に移動する。この場合の検査装置では、このようなステ
ージ15が複数個取り付けられている。すなわち、複数
のステージはマルチヘッド構造になっている。そして、
これらステージは全て可動するようになっている。ま
た、この複数のステージの設定温度はそれぞれ異なるも
のとなっている。The stage 15 set at a predetermined temperature has a movable structure left and right and up and down in the drawing. Here, the stage 15 is moved up and down by the shaft 16. In the inspection apparatus in this case, a plurality of such stages 15 are attached. That is, the plurality of stages have a multi-head structure. And
All of these stages are movable. The set temperatures of the plurality of stages are different from each other.
【0033】次に、所定の温度に設定されたステージ1
5が選択され、導電体板11の下部に移設される。そし
て、図3に示すように、ステージ15と導電体板11と
が接続されて、半導体ウェーハ13が上記所定の温度に
なるように安定化される。この安定化後、第1の実施の
形態で説明したように、半導体ウェーハ上の半導体チッ
プの電気的特性が計測される。Next, the stage 1 set at a predetermined temperature
5 is selected and transferred to the lower part of the conductor plate 11. Then, as shown in FIG. 3, the stage 15 and the conductor plate 11 are connected, and the semiconductor wafer 13 is stabilized so as to reach the predetermined temperature. After the stabilization, the electrical characteristics of the semiconductor chips on the semiconductor wafer are measured as described in the first embodiment.
【0034】第2の実施の形態では、所定の温度に固定
されたステージが可動構造になっている。このために、
第1の実施の形態とは異なり、3種類あるいは4種類等
と多種類の設定温度での集積回路の電気的特性が評価で
きるようになる。なお、第1の実施の形態で説明した効
果は、この第2の実施の形態でも同様に生じるものであ
る。In the second embodiment, the stage fixed at a predetermined temperature has a movable structure. For this,
Unlike the first embodiment, it is possible to evaluate the electrical characteristics of the integrated circuit at various set temperatures such as three or four. Note that the effects described in the first embodiment are similarly produced in the second embodiment.
【0035】[0035]
【発明の効果】以上に説明したように、本発明の半導体
ウェーハの検査装置は、半導体ウェーハに形成された半
導体チップとプローブ針とを接触させて半導体チップの
電気的特性を測定するプローバ装置であって、上記半導
体ウェーハが載置される導電体板とこの導電体板に取り
付けられ断熱材で構成された支持体とを有している。そ
して、上記プローブ針の上部に位置する領域に第1の熱
源がプローバ装置の本体に固定するように取り付けら
れ、上記プローブ針の下部であって上記導電体板の下部
に位置する領域に第2の熱源がプローバ装置の本体に固
定するように取り付けられている。そして、第1の熱源
あるいは第2の熱源から所定の温度に制御されたガス照
射が半導体ウェーハあるいは導電体板になされて、半導
体ウェーハが所定の温度に設定される。As described above, the semiconductor wafer inspection device of the present invention is a prober device for measuring the electrical characteristics of a semiconductor chip by bringing a semiconductor chip formed on the semiconductor wafer into contact with a probe needle. The semiconductor device has a conductor plate on which the semiconductor wafer is mounted and a support member attached to the conductor plate and made of a heat insulating material. A first heat source is attached to a region located above the probe needle so as to be fixed to the main body of the prober device, and a second heat source is located below the probe needle and located below the conductor plate. Is fixed to the body of the prober device. Then, gas irradiation controlled to a predetermined temperature from the first heat source or the second heat source is performed on the semiconductor wafer or the conductive plate, and the semiconductor wafer is set to the predetermined temperature.
【0036】あるいは、本発明の半導体ウェーハの検査
装置では、それぞれ所定の温度に固定された複数のステ
ージが熱源として取り付けられ上記ステージが可動する
ようになっている。そして、上記複数のステージのうち
1つのステージが選択され導電体板に接続されて半導体
ウェーハが所定の温度に設定され、半導体チップの電気
的特性が計測できるようになっている。Alternatively, in the semiconductor wafer inspection apparatus of the present invention, a plurality of stages each fixed at a predetermined temperature are attached as heat sources, and the stages are movable. Then, one of the plurality of stages is selected and connected to the conductor plate, the semiconductor wafer is set at a predetermined temperature, and the electrical characteristics of the semiconductor chip can be measured.
【0037】このために、半導体ウェーハの載置され固
定されている領域の熱容量が大幅に低減する。そして、
短時間で所定の検査温度に到達するようになり、半導体
ウェーハにある集積回路の電気的特性の評価時間が短縮
されるようになる。For this reason, the heat capacity of the region where the semiconductor wafer is mounted and fixed is greatly reduced. And
The predetermined inspection temperature can be reached in a short time, and the evaluation time of the electrical characteristics of the integrated circuit on the semiconductor wafer can be shortened.
【0038】そして、例えば、多品種少量製品の顧客へ
の供給が短TAT化されると共に、製品の製造コストが
低減するようになる。For example, the supply of high-mix, small-quantity products to customers is shortened, and the manufacturing cost of the products is reduced.
【0039】さらには、本発明は、微細化されたり高密
度化される半導体装置の電気的解析評価の迅速化に非常
に有効となり、高性能の半導体装置の実現を促進するよ
うになる。Further, the present invention is very effective for speeding up the electrical analysis and evaluation of a miniaturized or densified semiconductor device, and promotes the realization of a high-performance semiconductor device.
【図1】本発明の第1の実施の形態を説明するためのウ
ェーハ検査装置の略断面図である。FIG. 1 is a schematic sectional view of a wafer inspection apparatus for explaining a first embodiment of the present invention.
【図2】本発明の第2の実施の形態を説明するためのウ
ェーハ検査装置の略断面図である。FIG. 2 is a schematic sectional view of a wafer inspection apparatus for explaining a second embodiment of the present invention.
【図3】本発明の第2の実施の形態を説明するためのウ
ェーハ検査装置の略断面図である。FIG. 3 is a schematic cross-sectional view of a wafer inspection device for explaining a second embodiment of the present invention.
【図4】従来の技術を説明するためのウェーハ検査装置
の略断面図である。FIG. 4 is a schematic sectional view of a wafer inspection apparatus for explaining a conventional technique.
1,11 導電体板 2,12 支持体 3,13,104 半導体ウェーハ 4,14,107 プローブ針 5 冷風発生部 6 冷風 7 熱風発生部 8 熱風 15,102 ステージ 16 シャフト 101 テーブル部 103 真空吸着ヘッド 105 真空ホース 106 フード 108 プローブカード 109 密閉空間 110 送気ホース 111 排気ホース DESCRIPTION OF SYMBOLS 1,11 Conductor plate 2,12 Support 3,13,104 Semiconductor wafer 4,14,107 Probe needle 5 Cold air generator 6 Cold air 7 Hot air generator 8 Hot air 15,102 Stage 16 Shaft 101 Table section 103 Vacuum suction head 105 vacuum hose 106 hood 108 probe card 109 sealed space 110 air supply hose 111 exhaust hose
Claims (6)
プとプローブ針とを接触させて前記半導体チップの電気
的特性を測定するプローバ装置であって、前記半導体ウ
ェーハが載置される導電体板と前記導電体板に取り付け
られ断熱材で構成された支持体とを有し、前記プローブ
針の上部に位置する領域に第1の熱源が前記プローバ装
置の本体に固定して取り付けられ、前記プローブ針の下
部であって前記導電体板の下部に位置する領域に第2の
熱源が前記プローバ装置の本体に固定して取り付けられ
ていることを特徴とする半導体ウェーハの検査装置。1. A prober device for measuring the electrical characteristics of a semiconductor chip by bringing a semiconductor chip formed on the semiconductor wafer into contact with a probe needle, wherein the conductor plate has the conductor plate on which the semiconductor wafer is mounted and the probe plate. A support formed of a heat insulating material attached to a conductor plate, and a first heat source is fixedly attached to a main body of the prober device in an area located above the probe needle, An inspection apparatus for a semiconductor wafer, wherein a second heat source is fixedly attached to a main body of the prober device in a lower portion and a region located below the conductor plate.
所定の温度に制御されたガス照射が前記半導体ウェーハ
あるいは導電体板になされて、前記半導体ウェーハが所
定の温度に設定されることを特徴とする請求項1記載の
半導体ウェーハの検査装置。2. The method according to claim 1, wherein the semiconductor wafer or the conductor plate is subjected to gas irradiation controlled at a predetermined temperature from the first heat source or the second heat source to set the semiconductor wafer at a predetermined temperature. The inspection device for a semiconductor wafer according to claim 1, wherein:
が前記第1の熱源から照射されるガス温度より高くなる
ことを特徴とする請求項2記載の半導体ウェーハの検査
装置。3. The semiconductor wafer inspection apparatus according to claim 2, wherein the temperature of the gas irradiated from the second heat source is higher than the temperature of the gas irradiated from the first heat source.
あることを特徴とする請求項2または請求項3記載の半
導体ウェーハの検査装置。4. The semiconductor wafer inspection apparatus according to claim 2, wherein the irradiation gas is air or nitrogen gas.
プとプローブ針とを接触させて前記半導体チップの電気
的特性を測定するプローバ装置であって、前記半導体ウ
ェーハが載置される導電体板と前記導電体板に取り付け
られ断熱材で構成された支持体とを有し、それぞれ所定
の温度に設定された複数のステージが熱源として取り付
けられ前記ステージが可動構造になっていることを特徴
とする半導体ウェーハの検査装置。5. A prober device for measuring the electrical characteristics of a semiconductor chip by bringing a semiconductor chip formed on a semiconductor wafer into contact with a probe needle, wherein the conductive plate and the conductor plate on which the semiconductor wafer is mounted are provided. A semiconductor, comprising: a support body attached to a conductive plate and made of a heat insulating material; a plurality of stages each set at a predetermined temperature are attached as a heat source; and the stage has a movable structure. Wafer inspection equipment.
ジが選択され前記導電体板に接続され、前記半導体ウェ
ーハが所定の温度に設定できる構造になっていることを
特徴とする請求項5記載の半導体ウェーハの検査装置。6. The semiconductor device according to claim 5, wherein a predetermined stage among the plurality of stages is selected and connected to the conductor plate, and the semiconductor wafer has a structure capable of setting a predetermined temperature. Inspection equipment for semiconductor wafers.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11133278A JP2000323536A (en) | 1999-05-13 | 1999-05-13 | Inspecting apparatus for semiconductor wafers |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11133278A JP2000323536A (en) | 1999-05-13 | 1999-05-13 | Inspecting apparatus for semiconductor wafers |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2000323536A true JP2000323536A (en) | 2000-11-24 |
Family
ID=15100908
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11133278A Pending JP2000323536A (en) | 1999-05-13 | 1999-05-13 | Inspecting apparatus for semiconductor wafers |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2000323536A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE112015000714B4 (en) * | 2014-12-16 | 2017-05-11 | Tokyo Seimitsu Co., Ltd. | Semiconductor wafer inspection device and semiconductor wafer inspection method |
JP2018066578A (en) * | 2016-10-17 | 2018-04-26 | 三菱電機株式会社 | Evaluation apparatus and semiconductor chip evaluation method |
JP2020088204A (en) * | 2018-11-27 | 2020-06-04 | 東京エレクトロン株式会社 | Inspection apparatus, temperature control device and temperature control method |
-
1999
- 1999-05-13 JP JP11133278A patent/JP2000323536A/en active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE112015000714B4 (en) * | 2014-12-16 | 2017-05-11 | Tokyo Seimitsu Co., Ltd. | Semiconductor wafer inspection device and semiconductor wafer inspection method |
US9869715B2 (en) | 2014-12-16 | 2018-01-16 | Tokyo Seimitsu Co., Ltd. | Semiconductor wafer inspection apparatus and semiconductor wafer inspection method |
JP2018066578A (en) * | 2016-10-17 | 2018-04-26 | 三菱電機株式会社 | Evaluation apparatus and semiconductor chip evaluation method |
JP2020088204A (en) * | 2018-11-27 | 2020-06-04 | 東京エレクトロン株式会社 | Inspection apparatus, temperature control device and temperature control method |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5124639A (en) | Probe card apparatus having a heating element and process for using the same | |
US4567432A (en) | Apparatus for testing integrated circuits | |
US4402185A (en) | Thermoelectric (peltier effect) hot/cold socket for packaged I.C. microprobing | |
US8432176B2 (en) | Apparatus and method for testing semiconductor devices | |
EP0649031A2 (en) | Apparatus for and method of testing of semiconductor components | |
JP7300310B2 (en) | Mounting table temperature adjustment method, inspection device, and mounting table | |
KR19980032057A (en) | Probe card and test device using it | |
JP7273656B2 (en) | How to pre-cool the prober and probe card | |
JP2000323536A (en) | Inspecting apparatus for semiconductor wafers | |
KR102623795B1 (en) | Method for controlling temperature of substrate support and inspection apparatus | |
US4884027A (en) | Manual microcircuit die test system | |
JP3416668B2 (en) | Probing card | |
JP3388731B2 (en) | Method and apparatus for measuring thermoelectric properties of combinatorial samples | |
JP4514787B2 (en) | Electronic component testing apparatus and temperature control method in electronic component testing apparatus | |
JP7535435B2 (en) | Inspection device and probe polishing method | |
JP2003028920A (en) | Electronic component contactor | |
JPH05175289A (en) | Method and device for probing | |
JP2002214270A (en) | Temperature characteristic tester | |
US7023227B1 (en) | Apparatus for socketing and testing integrated circuits and methods of operating the same | |
US9933478B2 (en) | Probe card and having opposite surfaces with different directions and test apparatus including probe card thereof | |
KR100557991B1 (en) | Probing apparatus and the method | |
JP2006261267A (en) | Testing device and testing method, integrated circuit device and method for manufacturing the same | |
JPH02101756A (en) | Semiconductor wafer testing method | |
JPH0322454A (en) | Semiconductor inspecting apparatus | |
JPH02103947A (en) | Inspecting method of semiconductor wafer |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20020305 |