[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

FR2857483A1 - Carte a puce anti-intrusion - Google Patents

Carte a puce anti-intrusion Download PDF

Info

Publication number
FR2857483A1
FR2857483A1 FR0308551A FR0308551A FR2857483A1 FR 2857483 A1 FR2857483 A1 FR 2857483A1 FR 0308551 A FR0308551 A FR 0308551A FR 0308551 A FR0308551 A FR 0308551A FR 2857483 A1 FR2857483 A1 FR 2857483A1
Authority
FR
France
Prior art keywords
track
card according
smart card
chip
conductive track
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR0308551A
Other languages
English (en)
Other versions
FR2857483B1 (fr
Inventor
Francois Launay
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Idemia France SAS
Original Assignee
Oberthur Card Systems SA France
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oberthur Card Systems SA France filed Critical Oberthur Card Systems SA France
Priority to FR0308551A priority Critical patent/FR2857483B1/fr
Priority to US10/563,365 priority patent/US7243854B2/en
Priority to PCT/FR2004/001756 priority patent/WO2005008577A1/fr
Publication of FR2857483A1 publication Critical patent/FR2857483A1/fr
Application granted granted Critical
Publication of FR2857483B1 publication Critical patent/FR2857483B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07743External electrical contacts
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/073Special arrangements for circuits, e.g. for protecting identification code in memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/073Special arrangements for circuits, e.g. for protecting identification code in memory
    • G06K19/07309Means for preventing undesired reading or writing from or onto record carriers
    • G06K19/07372Means for preventing undesired reading or writing from or onto record carriers by detecting tampering with the circuit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07745Mounting details of integrated circuit chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • H01L2224/48228Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item the bond pad being disposed in a recess of the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01087Francium [Fr]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • General Engineering & Computer Science (AREA)
  • Credit Cards Or The Like (AREA)

Abstract

une carte à puce comportant :- un corps en matière plastique,- un module solidaire de ce corps et comprenant un support portant des plages externes de connexion électrique,- au moins une puce électronique portée par ce support et ayant une face dite "face active" portant des plages internes de connexion électrique,- et des liaisons connectant électriquement, respectivement, lesdites plages externes et internes de connexion électrique,caractérisée en ce que l'une au moins de ces liaisons comporte une piste conductrice qui est conformée et disposée en sorte de surplomber la face active en en dissimulant visuellement une partie significative par au moins une portion de grande largeur et présente au moins une portion de faible largeur adaptée à impliquer une déconnexion facile par rupture en cas de déplacement de cette piste ou d'élimination de tout ou partie de cette piste vis à vis de cette face active.

Description

Art antérieur
Une carte à puce est généralement constituée d'un module électronique M collé, en pratique au moyen d'une résine ou d'une colle, dans une cavité d'un corps, ou support, de carte plastique S, ainsi que cela est 15 schématisé sur la figure 1.
Le module électronique M est un microcircuit comprenant un ou plusieurs microprocesseurs (ou plus généralement " puces " électroniques), noté(s) MP, connecté(s) électriquement à un circuit imprimé Cl (ou à une grille conductrice) portant les contacts électriques externes de la puce, notés C. Les deux modes de connexions les plus fréquents sont: É la soudure filaire (voir la figure 2) : la puce MP est reliée aux contacts externes C par des fils de connexion F en or ou aluminium, noyés dans la résine de protection R, É et le montage dit " Flip chip " (voir la figure 3) : la puce MP est reliée aux contacts externes C par des bossages conducteurs B, en pratique noyés dans la résine ou colle de protection R, en liaison électrique avec des zones Z de métallisation disposées à l'opposé des contacts externes et s'étendant sur la paroi interne de canaux traversants CT jusqu'à se raccorder à ces contacts externes.
Il est à noter que la face A de la puce portant notamment ses plots de connexion et ses blocs mémoire (non représentés), c'est à dire la face sur laquelle ont été en pratique préalablement effectuées toutes les opérations de réalisation du microcircuit constituant le microprocesseur, laquelle est appelée" face active", se situe à l'opposé du circuit imprimé dans le cas d'une soudure filaire (vers le bas sur la figure 2) et en vis à vis du circuit imprimé dans le cas d'une connexion de type " Flip chip " (donc vers le haut sur la figure 3).
Il est aussi à noter que dans certaines cartes (notamment celles du type " Dual Interface "), la puce est connectée non seulement aux contacts externes, mais aussi aux extrémités d'une antenne ANT interne au corps de carte (fig. 4).
Quant au support plastique, il porte l'image imprimée de la carte et parfois (en particulier dans le cas des cartes bancaires ou d'identité) des éléments de sécurité (hologrammes, encres " invisibles ", motifs complexes à imprimer,...), rendant difficile une reproduction de la carte.
Mais de nombreuses techniques de fraude existent, dont certaines font appel à une analyse du comportement de la puce en fonctionnement. II est ainsi possible, par exemple, pour le fraudeur de perturber, par des moyens optiques (flash, laser, ...) appliqués sur des zones choisies de la face active, le fonctionnement du microprocesseur et d'analyser la réponse du microprocesseur à cette perturbation.
Cette technique nécessite un accès visuel à la puce tout en maintenant l'intégrité des connexions électriques afin de permettre son fonctionnement.
Ledit accès visuel est obtenu, soit par enlèvement de la partie du support plastique constituant le fond de la cavité dans laquelle le module est collé dans le cas d'une puce connectée par soudure filaire (zone en pointillés sur la fig. 5), soit par enlèvement de la partie du circuit imprimé faisant face à la puce dans le cas d'une puce connectée par " Flip chip " (zone en pointillés sur la fig. 6).
Les méthodes utilisées comprennent le fraisage ou lamage, l'attaque acide ou l'utilisation de solvants.
L'accès visuel est ainsi obtenu directement si la résine ou la colle située entre les fils ou entre les bossages (connexion " Flip chip) est transparente.
Si les résines ou colles comprennent des pigments les rendant visuellement opaques, il est possible: soit d'utiliser des laser fonctionnant à des longueurs d'onde spécifiques pour lesquelles ces résines ou colles sont transparentes, soit de dissoudre localement lesdites résines ou colles à l'aide d'acides ou de solvants n'affectant pas la face active du microprocesseur et ses connexions électriques (fig. 7A ou fig.7B où l'attaque est schématisée par une flèche).
L'intérêt pour le fraudeur de laisser le module dans la carte est de pouvoir éventuellement réutiliser cette carte après analyse, avec les éléments sécuritaires du support plastique, le " trou " ayant été dissimulé préalablement.
Problème technique de l'invention La présente invention a pour objet une structure de carte à puce pour laquelle toute intrusion visant à créer un accès visuel direct à la face active du microprocesseur entraîne la déconnexion irréversible du microcircuit bien que le module reste collé dans son support plastique, en conséquence de quoi il n'est ainsi plus possible de faire fonctionner la puce dans son support en en perturbant la face active de façon contrôlée par des moyens optiques.
Solution technique apportée par l'invention L'invention propose à cet effet une carte à puce comportant: - un corps en matière plastique, un module solidaire de ce corps et comprenant un support portant des plages externes de connexion électrique, - au moins une puce électronique portée par ce support et ayant une face dite "face active" portant des plages internes de connexion électrique, et des liaisons connectant électriquement, respectivement, lesdites plages externes et internes de connexion électrique, caractérisée en ce que l'une au moins de ces liaisons comporte une piste conductrice qui est conformée et disposée en sorte de surplomber la face active en en dissimulant visuellement une partie significative par au moins une portion de grande largeur et présente au moins une portion de faible largeur adaptée à impliquer une déconnexion facile par rupture en cas de déplacement de cette piste ou d'élimination de tout ou partie de cette piste vis à vis de cette face active.
Ainsi, l'invention propose de réaliser une ou plusieurs des connexions électriques entre le microprocesseur et le circuit imprimé par des pistes conductrices opaques dissimulant visuellement une partie significative dudit microprocesseur de telle façon que l'observation visuelle directe et les perturbations optiques de la face active dudit microprocesseur nécessitent la destruction préalable desdites pistes, déconnectant ainsi ledit microprocesseur et le rendant inopérant.
Dans ce contexte, une partie significative de la face active désigne une partie suffisamment importante, en aire de cette face active ou en nature de composants de celle-ci, pour minimiser l'accès optique à cette face active pour provoquer un fonctionnement intempestif de la (ou des) puce(s) .
Selon les dispositions préférées de l'invention, éventuellement combinées: * certaines au moins des liaisons comportent des pistes conductrices ayant des formes conformées et disposées en sorte de se compléter pour dissimuler conjointement la majeure partie de cette face active; il y a donc au moins deux pistes conductrices qui, sur une partie de leur longueur, ont des formes qui se complètent (toutefois sans contact) en sorte d'assurer un masquage d'une partie importante de la face active (par majeure partie, on désigne plus de 50%, voire plus de 75 % de la surface de la face active), * au moins cette piste conductrice est constituée d'une alternance de motifs de large surface pour dissimuler visuellement une partie significative de ladite au moins une puce électronique et de motifs de plus faible surface pour se rompre facilement en cas de tentative de déplacement de cette piste ou de tentative d'élimination de tout ou partie de cette piste vis-à-vis de cette puce; de la sorte chaque piste comporte plusieurs point de rupture privilégiés en cas de tentative de déplacement de cette piste ou de tentative d'élimination de tout ou partie de cette piste vis-à-vis de la face active, * cette au moins une puce électronique a sa face active faisant face au fond de la cavité du corps en matière plastique, et au moins cette piste conductrice est réalisée au fond de ladite cavité et surplombe ladite face active en en dissimulant une partie significative à une observation visuelle; cette forme de réalisation est donc une variante du cas précité de connexion par soudure filaire; cette piste peut être réalisée sur le fond et sur des parois latérales de la cavité, ou au contraire sous le fond de celle-ci (elle est par exemple portée par un inlet noyé dans le corps et raccordé à des puits conducteurs), * cette au moins une puce électronique a sa face active faisant face au support du module à l'opposé des plages externes de connexion, et au moins cette piste conductrice est réalisée sur une face interne du support à l'aplomb de cette face active en en dissimulant une partie significative à une observation visuelle; cette forme de réalisation est donc une variante du cas précité de connexion du type "Flip chip", * au moins cette piste conductrice est réalisée sur le fond et des parois latérales de ladite cavité en étant reliée électriquement: à une première plage intermédiaire réalisée sur une face interne du support du module et reliée électriquement à l'une des plages internes de connexion, et à une seconde plage intermédiaire reliée électriquement à une plage externe de connexion; il est à noter que cette conformation de la piste peut être utilisée quelle que soit l'orientation de la face active: elle est proposée ci-dessus dans le cas où la face active fait face au fond de la cavité, mais elle peut aussi être utilisée dans le cas où la face active fait face à la face interne du support, avec des liaisons entre des plages internes de connexion et des zones intermédiaires, elles-mêmes connectées à des plages externes par l'intermédiaire de pistes disposées sur le fond et des côtés de la cavité : on obtient ainsi une protection de la puce sur les deux faces de celle-ci, * au moins cette piste conductrice est réalisée par photogravure, ou en variante par dépôt d'une encre conductrice, ou encore en variante par emboutissage ou embossage d'une feuille métallique; ces diverses techniques peuvent bien entendu coexister au sein d'une même carte, même si, pour des raisons de simplicité de fabrication, il est en pratique préféré de n'utiliser qu'un seul type de matérialisation des pistes, * cette carte comporte une antenne interne reliée électriquement à 10 cette puce (ou à ces puces), par exemple au sein d'une carte du type "dual interface" précité.
Liste des fiqures L'invention sera mieux comprise à la lumière des explications suivantes, données à titre d'exemple illustratif non limitatif, en regard des dessins annexés sur lesquels: É la figure 1 est un schéma de principe d'une carte à puce, É la figure 2 est un schéma de principe, à plus grande échelle, du module de la carte de la figure 1, dans le cas de connexions par soudure filaire, É la figure 3 est un autre schéma de principe, à grande échelle, du module de la carte de la figure 1, dans le cas de connexions par bossages, É la figure 4 est un schéma de principe d'une carte à puce à antenne interne, É la figure 5 est un schéma analogue à celui de la figure 1 dans le cas d'un module à connexions par soudure filaire, montrant une intrusion, É la figure 6 est un autre schéma analogue à celui de la figure 1 dans le cas d'un module à connexions par bossages, montrant une intrusion, É la figure 7A est un schéma semblable à celui de la figure 5, montrant une attaque pour dégager la face active, É la figure 7B est un autre schéma semblable à celui de la figure 6, montrant une attaque pour dégager la face active, É la figure 8 est un schéma de principe de connexion d'un module d'une carte à puce classique, montrant en vue de dessous les connexions filaires entre des zones de métallisation de la puce et des contacts externes du module, É la figure 9 est un schéma de principe de connexion du module d'une carte à puce selon l'invention, montrant en vue de dessous les connexions entre une zone de métallisation de la puce et un contact externe du module, via des plages intermédiaires, et par une piste conductrice ménagée au fond de la cavité du support de carte É la figure 10 est une vue partielle de cette carte, en coupe éclatée selon la piste de la figure 9, É la figure 11 est un schéma analogue à celui de la figure 9, avec autant de zones de métallisation et de contacts externes que dans le schéma de la figure 8, É la figure 12 est une vue de dessus montrant une forme de réalisation des quatre pistes de la figure 11, É la figure 13 est une autre vue de dessus d'une autre forme de réalisation d'une piste des figures 9 ou 11, É la figure 14 est une autre vue de dessus d'une paire de pistes conformes à la forme de réalisation de la figure 13, É la figure 15 est un schéma de principe de connexion d'un module d'une carte à puce classique, montrant en vue de dessus les connexions par bossages entre des zones de métallisation de la puce (vues par transparence) et des contacts externes du module, É la figure 16 est un schéma analogue montrant les pistes de connexion, au sein d'un module selon l'invention, É la figure 17 est une vue en coupe d'une carte à puce analogue à celle de la figure 10 mais comportant une antenne, en coupe en partie le long d'une piste et en partie en dehors de cette piste, et É la figure 18 est une vue partielle d'une autre carte, selon une variante de réalisation de la figure 10.
Description détaillée de l'invention
La figure 8 montre le mode de connexion filaire classique où les plages internes de connexion du microprocesseur MP (numérotées Z1, Z2, Z3, Z4, Z5) sont reliées par des fils conducteurs aux plages externes de connexion (numérotées X1, X2, X3, X4, X5) via des trous débouchants réalisés dans le support du circuit imprimé (voir aussi fig. 2). Sur les dessins, le circuit imprimé et son support ne sont pas différentiés.
Les plages internes et externes de connexion sont en pratique réalisées par métallisation.
La figure 9 montre schématiquement un exemple de réalisation de l'invention dans lequel il y a une connexion par soudure filaire d'une plage de métallisation Z1 à une première plage intermédiaire interne Z1' (non débouchante), connectée à une seconde plage intermédiaire interne Xl', elle-même reliée électriquement à la plage externe Xl à laquelle est reliée directement la plage de métallisation Z1 du microprocesseur à la figure 8.
La connexion entre les 2 plages intermédiaires internes est assurée par une piste conductrice a réalisée sur le fond de la cavité (voir la fig. 10) en le traversant à l'aplomb du microprocesseur MP de façon à le dissimuler visuellement, au moins partiellement. On observe sur cette figure que les plages intermédiaires Z1' et X1' sont toutes deux réalisées sur la face interne du support Cl du module, en regard de plages métallisées 11 et 12 ménagées sur des plateaux ménagés à la périphérie de la cavité 13, reliées par la piste conductrice descendant de ces plateaux le long d'un bord de la cavité, s'étendant sur le fond (ici en ligne courbe) jusqu'à remonter sur un autre bord jusqu'à l'autre plateau.
Dans la variante représentée à la figure 18, la piste conductrice a est noyée dans le corps de carte, sous le fond de la cavité, et elle est raccordée aux plateaux 11 et 12 par des puits P et R. Plus précisément, cette piste a, parallèle aux faces du corps de carte, est portée par un inlet intégré dans la structure plastique du corps de carte, et les puits P et R s'étendent depuis cette piste a jusqu'au niveau des plateaux 11 et 12 (ce sont par exemple des puits creusés lors du lamage de la cavité puis remplis de colle ou d'adhésif conducteur).
Les figures 11 à 13 présentent des configurations possibles, mais non exhaustives, des pistes réalisées sur (ou sous) le fond de la cavité susceptibles de dissimuler de façon satisfaisante le microprocesseur tout en étant facilement déconnectable automatiquement en cas de tentative de déplacement ou de tentative d'élimination de tout ou partie de l'une de ces pistes en vue de dégager un accès visuel ou optique à la face active du microprocesseur.
Une tentative d'élimination de tout ou partie d'une piste peut consister à enlever un morceau de piste faisant face à une partie de la face active sur laquelle veut appliquer une attaque optique. Cela peut être réalisé en appliquant sur la piste un produit chimique dissolvant, une fraiseuse ou tout simplement un cutter.
Dans la figure 11, quatre des connexions électriques du microprocesseur sont réalisées par des pistes a, b, c et d traversant le fond de cavité. Dans la mesure où elles sont disposées en sorte de passer par une zone centrale du fond de la cavité, l'enlèvement du fond de la cavité pour dégager un accès visuel à la face active du micro-processeur entraîne en principe une dégradation par rupture de l'une au moins de ces pistes.
La figure 12 présente une forme possible de l'une des pistes sur le fond de cavité de la carte visant à optimiser la surface du microprocesseur dissimulée à l'observation visuelle. Il y a une alternance de portions massives et de portions étroites faciles à rompre au moindre effort mécanique.
Plus précisément, chaque piste comporte ici une portion massive ayant globalement la forme d'un triangle rectangle isocèle, tout en présentant une entaille réduisant localement la largeur de cette piste en cette portion massive. Ces pistes sont ici disposées en sorte que les sommets des portions massives soient à proximité immédiate (sans se toucher pour éviter tout court-circuit). Conjointement ces pistes forment ainsi un carré adapté à masquer la majeure partie du micro-processeur, en tout cas sa partie centrale (seuls les coins restent dégagés, mais ils ne comportent pas, en pratique de composants importants).
En raison des entailles, toute tentative d'intrusion par le fond de la cavité entraîne quasi-immanquablement la rupture d'au moins l'une des pistes.
Les pistes assurent donc à la fois le masquage de la face active tout en présentant des points faibles provoquant la déconnexion en cas de tentative d'intrusion en déplaçant ces pistes pour écarter ces zones de masquage.
Dans la figure 13, une seule des connexions est représentée: la piste a connectant les plages Z1' et X1' non représentées est réalisée par une piste traversant le fond de carte mais sa forme alterne des plages de surface importantes (pour dissimuler le microprocesseur) et des portions de faible largeur (pour rendre la rupture plus facile). Plus précisément la piste présente une succession de rectangles transversaux raccordés chacun au suivant (ou au précédent) par un court brin de connexion, en un emplacement dans le sens transversal qui varie de façon aléatoire d'un brin à l'autre, ce qui rend impossible de prévoir comment tenter une intrusion au travers de la piste sans risquer de dégrader celle-ci, notamment en rompant l'un des brins.
La figure 14 est similaire à la figure 13, mais avec deux connexions a et d réalisées par des pistes traversant le fond de carte, ici selon des parcours qui sont en ligne brisée.
La figure 16 présente une configuration analogue, mais appliquée à un module à puce montée retournée (ou " Flip chip ") dont le mode de connexion classique est rappelé en figure 15.
Les pistes conductrices a, b, ç, d et e ne sont plus ici déposées sur le fond de cavité mais sur la face interne du support du module.
Comme précédemment, ce pistes sont disposées et conformées en sorte de masquer la majeure partie de la face active du microprocesseur.
Chacune des pistes a, b, c et e présente comme dans les exemples précités, une alternance de portions massives et de portions étroites, conduisant à la fois à un masquage d'une fraction importante de l'aire de la face active et à une très forte probabilité de rupture en cas de tentative de déplacement de l'une des pistes ou de tentative d'élimination de tout ou partie de cette piste pour dégager un accès à cette face active.
En fait, une liaison directe schématisée sur cette figure 16 correspond en pratique à une connexion directe d'un bossage de la figure 3 contre la zone Z connectée à un contact externe par un trou traversant T (ce bossage et ce contact externe sont notés B4 et X4 à la figure 16). Par contre, l'aménagement des pistes conductrices a, b, ç et e implique de dissocier la zone Z de cette figure 3 en une première plage intermédiaire Z1', Z2', Z3', ou Z5' en contact avec le bossage B1, B2, B3 ou B5, et en une seconde plage intermédiaire X1', X2', X3' ou X5' en contact avec les plages externes de contact X1, X2, X3 et X5 représentés en pointillés.
Il va de soi qu'une grande variété de configurations existe quant à la forme et au positionnement des pistes de connexion des plages intermédiaires. Les règles de conception desdites pistes visent en principe à accroître leur sensibilité à la déconnexion tout en maximisant leur capacité de dissimulation visuelle du microprocesseur.
L'alternance de sections larges et étroites et I ou des configurations en zig-zag pourront être combinées, de façon non exhaustive, la présente invention visant avant tout le principe de protection visuelle du microprocesseur par pistes conductrices facilement déconnectables.
Il existe plusieurs techniques pour réaliser les pistes de connexion des plages intermédiaires. Dans le cas d'un module à puce montée retournée, les plages de connexion internes et externes sont avantageusement réalisées par photogravure sur le film constituant le support du module. Il est de même facile de créer les pistes de connexion entre lesdites plages de connexion intermédiaires, également par photogravure, au cours de la même opération. On peut ainsi utiliser un jeu de masques unique et le surcoût de réalisation de la présente invention est alors nul ou négligeable par rapport au coût de réalisation d'un module standard tel que décrit fig. 3 et 15.
Dans le cas d'un module à soudure filaire, les plages internes intermédiaires peuvent être également réalisées par photogravure. Par contre, les pistes reliant ces plages doivent être réalisées sur le fond de cavité, par exemple par embossage d'une feuille métallique ou encore par tampographie d'une encre conductrice; on peut se référer à cet égard aux documents (voir brevets EP0688051 - FR-2736740 - FR-2769389 - FR2780847 de la demanderesse).
La connexion électrique entre les plages intermédiaires internes et les pistes destinées à relier ces plages peut être assurée, par exemple, par l'intermédiaire d'une colle conductrice ou encore par un adhésif anisotrope. Il est à noter que ces types de connexion sont utilisés dans le cadre de la réalisation des cartes "Duals Interface" mentionnées au début de la présente demande (voir aussi, par exemple les brevets FR2716281 - DE 19647845).
Dans ce dernier cas, le surcoût lié à l'utilisation d'adhésifs conducteurs lié à la présente invention disparaît car lesdits adhésifs sont utilisés de toute façon pour les connexions électriques entre le circuit imprimé et l'antenne; ainsi que cela ressort de la figure 17, la même colle ou résine conductrice ou anisotrope R est utilisée pour connecter une plage interne de connexion ZC à l'antenne ANT, et pour connecter une plage intermédiaire interne, telle que Z' à un plage montée sur un plateau 11, comme sur la figure 10.
II est à noter enfin que dans le cas d'un module à soudure filaire, la présente invention assure de façon automatique la déconnexion électrique du module en cas de séparation dudit module du support plastique. Cette caractéristique répond à une certaine demande de sécurité, en particulier dans les domaines bancaire et de l'identité, concernant le fait que le module ne doit pas pouvoir être séparé de son support plastique tout en restant fonctionnel.

Claims (13)

REVENDICATIONS
1. Une carte à puce comportant: - un corps en matière plastique, - un module solidaire de ce corps et comprenant un support portant des plages externes de connexion électrique, - au moins une puce électronique portée par ce support et ayant une face dite "face active" portant des plages internes de connexion électrique, - et des liaisons connectant électriquement, respectivement, lesdites plages externes et internes de connexion électrique, caractérisée en ce que l'une au moins de ces liaisons comporte une piste conductrice qui est conformée et disposée en sorte de surplomber la face active en en dissimulant visuellement une partie significative par au moins une portion de grande largeur et présente au moins une portion de faible largeur adaptée à impliquer une déconnexion facile par rupture en cas de déplacement de cette piste ou d'élimination de tout ou partie de cette piste vis à vis de cette face active.
2. - Carte à puce selon la revendication 1, caractérisée en ce que certaines au moins des liaisons comportent des pistes conductrices ayant des formes conformées et disposées en sorte de se compléter pour dissimuler conjointement la majeure partie de cette face active.
3. Carte à puce selon la revendication 1 ou la revendication 2, caractérisée en ce qu'au moins cette piste conductrice est constituée d'une alternance de motifs de large surface pour dissimuler visuellement une partie significative de ladite au moins une puce électronique et de motifs de plus faible surface pour se rompre facilement en cas de tentative de déplacement de cette piste ou de tentative d'élimination de tout ou partie de cette piste vis-à-vis de cette puce.
4. Carte à puce selon l'une quelconque des revendications 1 à 3, caractérisée en ce que, cette au moins une puce électronique ayant sa face active faisant face au fond de la cavité du corps en matière plastique, au moins cette piste conductrice est réalisée au fond de ladite cavité et surplombe ladite face active en en dissimulant une partie significative à une observation visuelle.
5. Carte à puce selon la revendication 4, caractérisée en ce que cette piste conductrice est réalisée sur le fond et sur des parois latérales de ladite cavité.
6. Carte à puce selon la revendication 4, caractérisée en ce que cette piste conductrice est noyée dans le corps en matière plastique.
7. Carte à puce selon la revendication 6, caractérisée en ce que cette piste conductrice est portée par un inlet noyé dans le corps en matière plastique et est raccordé à des puis conducteurs (P, R).
8. Carte à puce selon l'une quelconque des revendications 1 à 3, caractérisée en ce que, cette au moins une puce électronique ayant sa face active faisant face au support du module à l'opposé des plages externes de connexion, au moins cette piste conductrice est réalisée sur une face interne du support à l'aplomb de cette face active en en dissimulant une partie significative à une observation visuelle.
9. Carte à puce selon l'une quelconque des revendications 1 à 8, caractérisée en ce qu'au moins cette piste conductrice est réalisée au fond de ladite cavité en étant reliée électriquement: à une première plage intermédiaire réalisée sur une face interne du support du module et reliée électriquement à l'une des plages internes de connexion, et à une seconde plage intermédiaire reliée électriquement à une plage externe de connexion.
10. Carte à puce selon l'une quelconque des revendications 1 à 9, caractérisée en ce qu'au moins cette piste conductrice est réalisée par photogravure.
11. - Carte à puce selon l'une quelconque des revendications 1 à 9, caractérisée en ce qu'au moins cette piste conductrice est réalisée par dépôt d'une encre conductrice.
12. - Carte à puce selon l'une quelconque des revendications 1 à 9, caractérisée en ce qu'au moins cette piste conductrice est réalisée par emboutissage ou embossage d'une feuille métallique.
13. - Carte à puce selon l'une quelconque des revendications précédentes, caractérisée en ce qu'elle comporte une antenne interne reliée électriquement à cette au moins une puce.
FR0308551A 2003-07-11 2003-07-11 Carte a puce anti-intrusion Expired - Fee Related FR2857483B1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
FR0308551A FR2857483B1 (fr) 2003-07-11 2003-07-11 Carte a puce anti-intrusion
US10/563,365 US7243854B2 (en) 2003-07-11 2004-07-06 Anti-intrusion smart card
PCT/FR2004/001756 WO2005008577A1 (fr) 2003-07-11 2004-07-06 Carte a puce anti-intrusion

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0308551A FR2857483B1 (fr) 2003-07-11 2003-07-11 Carte a puce anti-intrusion

Publications (2)

Publication Number Publication Date
FR2857483A1 true FR2857483A1 (fr) 2005-01-14
FR2857483B1 FR2857483B1 (fr) 2005-10-07

Family

ID=33522983

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0308551A Expired - Fee Related FR2857483B1 (fr) 2003-07-11 2003-07-11 Carte a puce anti-intrusion

Country Status (3)

Country Link
US (1) US7243854B2 (fr)
FR (1) FR2857483B1 (fr)
WO (1) WO2005008577A1 (fr)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2957443A1 (fr) * 2010-03-12 2011-09-16 Oberthur Technologies Carte a microcircuit(s) avec contremesure pour attaques en faute par rayonnement lumineux
EP2405385A2 (fr) 2010-07-09 2012-01-11 Oberthur Technologies Dispositif connectable portable à microcircuit(s) avec contre-mesure integrée contre les attaques en faute ou EMA
FR3038103A1 (fr) * 2015-06-29 2016-12-30 Oberthur Technologies Module a puce electronique anti-intrusion
US10719754B2 (en) 2018-04-03 2020-07-21 Idemia France Electronic document having an electrical connection between a chip port and an external electrical connection land that is established via an inlay

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2869706B1 (fr) * 2004-04-29 2006-07-28 Oberthur Card Syst Sa Entite electronique securisee, telle qu'un passeport.
EP1691413A1 (fr) * 2005-02-11 2006-08-16 Axalto SA Composant électronique protégé contre les attaques.
FR2892544B1 (fr) * 2005-10-25 2007-12-21 Gemplus Sa Detection de tentative d'effraction sur une puce a travers sa structure support
DE102009043617A1 (de) * 2009-09-29 2011-03-31 Giesecke & Devrient Gmbh Chipmodul und tragbarer Datenträger mit einem Chipmodul
FR2963137B1 (fr) * 2010-07-20 2016-02-19 Oberthur Technologies Insert a transpondeur et dispositif comprenant un tel insert
FR3099268B1 (fr) * 2019-07-22 2023-04-28 Idemia France Module de document électronique comportant une puce et une interface de contact avec une antenne connectée à un port I/O de la puce, document électronique comportant un tel module et procédé de vérification d’une connexion entre le module et une antenne correspondant

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0414316A2 (fr) * 1989-08-24 1991-02-27 Philips Patentverwaltung GmbH Circuit intégré
FR2801999A1 (fr) * 1999-12-01 2001-06-08 Gemplus Card Int Procede de protection physique de puces electroniques et dispositifs electroniques ainsi proteges
WO2003015169A1 (fr) * 2001-08-07 2003-02-20 Renesas Technology Corp. Dispositif semi-conducteur et carte ci

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5412318A (en) * 1992-03-17 1995-05-02 Landis & Gyr Business Support Ag Device for detecting attempts at fraud on an apparatus for reading and writing on a chip card
DE19527359A1 (de) * 1995-07-26 1997-02-13 Giesecke & Devrient Gmbh Schaltungseinheit und Verfahren zur Herstellung einer Schaltungseinheit
DE19745648A1 (de) * 1997-10-15 1998-11-26 Siemens Ag Trägerelement für einen Halbleiterchip zum Einbau in Chipkarten
JP3484356B2 (ja) * 1998-09-28 2004-01-06 新光電気工業株式会社 Icカード及びicカード用アンテナ並びにicカード用アンテナフレーム
FR2829857B1 (fr) * 2001-09-14 2004-09-17 A S K Carte a puce sans contact ou hybride contact-sans contact a tenue renforcee du module electronique
DE10304824A1 (de) * 2003-01-31 2004-08-12 Varta Microbattery Gmbh Dünne elektronische Chipkarte
US7028909B2 (en) * 2004-08-13 2006-04-18 Ge Identicard Systems, Inc. Laminate tabbed pouch identification card with an integrated circuit

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0414316A2 (fr) * 1989-08-24 1991-02-27 Philips Patentverwaltung GmbH Circuit intégré
FR2801999A1 (fr) * 1999-12-01 2001-06-08 Gemplus Card Int Procede de protection physique de puces electroniques et dispositifs electroniques ainsi proteges
WO2003015169A1 (fr) * 2001-08-07 2003-02-20 Renesas Technology Corp. Dispositif semi-conducteur et carte ci

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2957443A1 (fr) * 2010-03-12 2011-09-16 Oberthur Technologies Carte a microcircuit(s) avec contremesure pour attaques en faute par rayonnement lumineux
EP2405385A2 (fr) 2010-07-09 2012-01-11 Oberthur Technologies Dispositif connectable portable à microcircuit(s) avec contre-mesure integrée contre les attaques en faute ou EMA
FR2962577A1 (fr) * 2010-07-09 2012-01-13 Oberthur Technologies Dispositif connectable portable a microcircuit(s) avec contre-mesure integree contre les attaques en faute ou ema
EP2405385A3 (fr) * 2010-07-09 2013-07-31 Oberthur Technologies Dispositif connectable portable à microcircuit(s) avec contre-mesure integrée contre les attaques en faute ou EMA
FR3038103A1 (fr) * 2015-06-29 2016-12-30 Oberthur Technologies Module a puce electronique anti-intrusion
US10719754B2 (en) 2018-04-03 2020-07-21 Idemia France Electronic document having an electrical connection between a chip port and an external electrical connection land that is established via an inlay

Also Published As

Publication number Publication date
FR2857483B1 (fr) 2005-10-07
US7243854B2 (en) 2007-07-17
WO2005008577A1 (fr) 2005-01-27
US20060151361A1 (en) 2006-07-13

Similar Documents

Publication Publication Date Title
EP0307773B1 (fr) Procédé de fabrication de modules électroniques, notamment pour cartes à microcircuits
EP0753827B1 (fr) Procédé de production et d'assemblage de carte à circuit intégré et carte ainsi obtenue
EP2146562B1 (fr) Dispositif de protection d'un composant électronique
CH619310A5 (en) Portable card for signal processing system and method of manufacturing this card
FR2857483A1 (fr) Carte a puce anti-intrusion
FR2909469A1 (fr) Agencement de securite contre la fraude pour connecteur electrique pour carte a puce
EP0957449A1 (fr) Carte a memoire du type sans contact, et procede de fabrication d'une telle carte
EP2220916B8 (fr) Dispositif de protection des broches d'un composant electronique
EP3349139B1 (fr) Corps de lecteur de cartes à mémoire sécurisé
FR3006551A1 (fr) Procede de fabrication d'un circuit imprime, circuit imprime obtenu par ce procede et module electronique comportant un tel circuit imprime
CA2654060C (fr) Dispositif de protection contre les intrusions d'appareils electroniques
FR2674404A1 (fr) Dispositif a carte a circuit integre.
FR3079645A1 (fr) Document electronique dont une liaison electrique entre un port de puce et une plage externe de contact electrique est etablie via un inlay
FR3047101A1 (fr) Procede de fabrication d’un module de carte a puce et d’une carte a puce
EP3291655B1 (fr) Circuit imprimé flexible et procédé de connexion sécurisée correspondant
EP0996930B1 (fr) Support pour un circuit electronique, comprenant des moyens anti-arrachement
FR2863747A1 (fr) Fiabilisation des cartes dual interface par grille continue
FR2889756A1 (fr) Agencement de securite contre la fraude pour connecteur electrique pour carte a puce
EP2405385B1 (fr) Dispositif connectable portable à microcircuit(s) avec contre-mesure integrée contre les attaques en faute ou EMA
WO2005116920A1 (fr) Enite electronique securisee, telle qu'un passeport
FR3082280A1 (fr) Mecanisme de protection pour source lumineuse
WO2002084586A1 (fr) Connexion par depôt de cordon de matiere visqueuse conductrice sur zone de raccordement délimitée par masque isolant
WO1999012204A1 (fr) Dispositif a circuit integre securise et procede de fabrication
WO2005041120A1 (fr) Procede de fabrication d'une cle electronique a connecteur usb et cle electronique obtenue
WO2001018862A1 (fr) Micromodule electronique et procede de fabrication et d'integration de tels micromodules pour la realisation de dispositifs portatifs

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 14

PLFP Fee payment

Year of fee payment: 15

PLFP Fee payment

Year of fee payment: 16

PLFP Fee payment

Year of fee payment: 17

CA Change of address

Effective date: 20201228

CD Change of name or company name

Owner name: IDEMIA FRANCE, FR

Effective date: 20201228

ST Notification of lapse

Effective date: 20210305