EP4185092A1 - Method for forming superconducting interconnects - Google Patents
Method for forming superconducting interconnects Download PDFInfo
- Publication number
- EP4185092A1 EP4185092A1 EP22207831.3A EP22207831A EP4185092A1 EP 4185092 A1 EP4185092 A1 EP 4185092A1 EP 22207831 A EP22207831 A EP 22207831A EP 4185092 A1 EP4185092 A1 EP 4185092A1
- Authority
- EP
- European Patent Office
- Prior art keywords
- layer
- line
- superconducting
- superconducting material
- contact
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 43
- 239000000463 material Substances 0.000 claims abstract description 90
- 239000000758 substrate Substances 0.000 claims abstract description 27
- 238000005530 etching Methods 0.000 claims description 31
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 23
- 239000003989 dielectric material Substances 0.000 claims description 19
- 238000004519 manufacturing process Methods 0.000 claims description 16
- 230000015572 biosynthetic process Effects 0.000 claims description 11
- 239000011248 coating agent Substances 0.000 claims description 11
- 238000000576 coating method Methods 0.000 claims description 11
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 10
- 229910052782 aluminium Inorganic materials 0.000 claims description 9
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 9
- 230000008569 process Effects 0.000 claims description 7
- 229910019001 CoSi Inorganic materials 0.000 claims description 5
- 230000008021 deposition Effects 0.000 claims description 5
- 238000001459 lithography Methods 0.000 claims description 4
- 229910052751 metal Inorganic materials 0.000 description 16
- 239000002184 metal Substances 0.000 description 16
- 239000010955 niobium Substances 0.000 description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 8
- 238000000151 deposition Methods 0.000 description 7
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 5
- 229910052681 coesite Inorganic materials 0.000 description 4
- 229910052906 cristobalite Inorganic materials 0.000 description 4
- 238000004377 microelectronic Methods 0.000 description 4
- 239000000377 silicon dioxide Substances 0.000 description 4
- 229910052682 stishovite Inorganic materials 0.000 description 4
- 229910052905 tridymite Inorganic materials 0.000 description 4
- 240000008042 Zea mays Species 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 238000001312 dry etching Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 229910052758 niobium Inorganic materials 0.000 description 3
- GUCVJGMIXFAOAE-UHFFFAOYSA-N niobium atom Chemical compound [Nb] GUCVJGMIXFAOAE-UHFFFAOYSA-N 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 229910015844 BCl3 Inorganic materials 0.000 description 2
- XPDWGBQVDMORPB-UHFFFAOYSA-N Fluoroform Chemical compound FC(F)F XPDWGBQVDMORPB-UHFFFAOYSA-N 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 239000006185 dispersion Substances 0.000 description 2
- 238000009616 inductively coupled plasma Methods 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- FAQYAMRNWDIXMY-UHFFFAOYSA-N trichloroborane Chemical compound ClB(Cl)Cl FAQYAMRNWDIXMY-UHFFFAOYSA-N 0.000 description 2
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 229910018999 CoSi2 Inorganic materials 0.000 description 1
- 229910020078 NbxSi1-x Inorganic materials 0.000 description 1
- 229910000750 Niobium-germanium Inorganic materials 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000012876 topography Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N60/00—Superconducting devices
- H10N60/80—Constructional details
- H10N60/85—Superconducting active materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N60/00—Superconducting devices
- H10N60/01—Manufacture or treatment
- H10N60/0156—Manufacture or treatment of devices comprising Nb or an alloy of Nb with one or more of the elements of group IVB, e.g. titanium, zirconium or hafnium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0405—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising semiconducting carbon, e.g. diamond, diamond-like carbon
- H01L21/041—Making n- or p-doped regions
- H01L21/0415—Making n- or p-doped regions using ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76885—By forming conductive members before deposition of protective insulating material, e.g. pillars, studs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76886—Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances
- H01L21/76891—Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances by using superconducting materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76897—Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
Definitions
- the invention relates to the production of interconnections between lines of superconducting material, these lines being located at different levels of a stack forming a circuit.
- connection density is also insufficient.
- topography is too important to multiply the stack of interconnection lines and therefore address a high level of complexity.
- the properties of this material can be modified during the etching steps; in particular, there may be transformation of part of this material into SiO 2 , therefore an increase in the coefficient k, which leads to an increase in the time constant RC of the final system.
- This second technique comprises a greater number of steps than the first technique presented above, and a greater number of polishing steps, which leads to a dispersion of the thicknesses of the different layers.
- the first superconducting material is made of aluminum, or includes aluminum
- the second superconducting material is made of TiN or TaN, or includes TiN or TaN.
- Such a device may also further comprise a dielectric material which forms a coating of said first line and a coating, for example at least partial and/or lateral, of said first via.
- Said first substrate of a device according to the invention may comprise at least part of a circuit, for example at least one contact pad, with which said first line is in contact.
- the invention also relates to a method for producing lines of superconducting material and via(s) connecting these lines.
- the vertical via is therefore in contact with two lines located at two different levels.
- the first superconducting layer comprises a first sub-layer in a first superconducting material, in which said first line is made and a second sub-layer in a second superconducting material, different from the first superconducting material, in which said via is made .
- the first substrate (S) may comprise at least part of a circuit, for example at least one contact pad, with which the first line may be in contact.
- the superconducting material can be chosen from V 3 Si, CoSi 2 , Nb 3 Ge, TiN, NbN, Al, TaN. It can be deposited for example by PVD or CVD.
- the sub-layer in a first superconducting material, in which said first line is made is in aluminum, or comprises aluminum
- the second sub-layer in a second superconducting material is in TiN or TaN, or comprises TiN or TaN.
- the etching of the second superconducting sub-layer to form the via is preferably stopped on the upper surface of the first sub-layer.
- Step d) of forming at least one second line can comprise the prior forming of at least one second via, then of the second line.
- a method according to the invention may comprise, between steps c) and d), a step of coating said first line and a coating, for example at least partial and/or lateral, of said first via with a dielectric material, forming a second substrate.
- This dielectric material may for example have a low relative dielectric constant k, for example k ⁇ 7. It can be chosen from the following list: SiN, SiCN, SiO 2 , SiCOH or porous SiCOH.
- This second superconducting layer may comprise a first sub-layer in a first superconducting material, in which said second line is made and a second sub-layer in a second superconducting material, which may be different from the first superconducting material, in which said via is accomplished.
- the sub-layer in a first superconducting material, in which said second line is made is aluminum
- the second sub-layer in a second superconducting material is TiN or TaN.
- a method according to the invention requires fewer steps than a known method such as that described above in connection with the figures 2A-2D .
- FIG. 3A-3G An exemplary embodiment of a method according to the invention is shown in Figures 3A-3G .
- a substrate S for example in dielectric material such as SiO 2 , and which may comprise at least a part or elements of a circuit, for example for example contact pads 102, a deposition of a layer 104 of superconducting material ( Figure 3A ).
- a mask (hard or resin) 106 is then produced on this layer 104 with a view to etching the via(s).
- the structure of the Figure 3B which comprises the metal core of the vias 108 (etched in the part referenced 104 2 of the initial layer 104) on the part referenced 104 1 in which the lower lines will be made (after a subsequent etching step).
- the layer 104 comprises 2 sub-layers of different superconducting material
- the reference 104 1 of the figure 3A And 3B denotes the first layer or sub-layer in a first superconducting material (for the production of the lower metallic level)
- the reference 104 2 denotes the second layer or sub-layer in a second superconducting material, different from the first superconducting material, this second layer being in direct contact with the first layer and being intended for the production of the via or vias.
- the part referenced 104 1 of the initial layer 104 as well as the metal core of the vias 108 can be covered with a layer of resin 110 and a layer 112 of the BARC type. (“Bottom Anti Reflectant Coating”) or SOC (“Spin on Carbon”).
- a photolithography step Fig. 3C ) then etching the resin layer 110 ( 3d figure ) but also of the part referenced 104 1 of the initial layer 104 ( Figure 3E ) make it possible to define the metal track(s) 114 of the lower level.
- At least one such metal track 114 can be in contact with, for example, at least one part or one element of a circuit produced in the substat S, for example one or more contact pad(s) 102.
- This step can be performed by lithography with total etching of the exposed parts of the superconducting layer, down to the substrate S. The etching of this step can be followed by a cleaning step.
- the assembly may be covered with a dielectric layer 124 ( figure 3F ), which is then planarized ( figure 3G ), for example up to the top of the via or vias 108.
- a new substrate 120 is then formed, the upper surface 117 of which comprises alternating areas of dielectric material and areas of superconducting material.
- the dielectric material 124 forms a coating of the first metal line(s) or track(s) 114 and an at least partial and/or lateral coating of the first(s) via 108 (the top of the vias is free of dielectric material).
- a second level (or upper level) of track(s) (or line(s)) of superconducting material can be formed on this upper surface 117, these tracks being in direct contact with the vias 108.
- Concerning the dielectric material 124 it is preferably constant low dielectric k, for example k ⁇ 7. It can be chosen from the following list SiN, SiCN, SiO 2 , SiCOH or porous SiCOH. If a porous "Low-k" material is chosen, the technique according to the invention does not lead to any modification of the properties of this material, unlike the known "damascene" approach (described above in connection with the fig.1A-1E ).
- FIG. 3H represents a structure (an interconnection device between lines of superconducting material and at least one via in contact with these lines) which can be obtained from a method according to the invention, in which vias 108 connect lines 114 of a lower metallic level and lines 126, 126' of an upper metallic level.
- the superconducting material used in a method or a device according to the invention may be niobium; as a variant it can be chosen for example from the following list (behind each material, one or 2 possible deposition technique(s) have been indicated), a temperature or a range of possible temperatures for this deposition and, possibly, a temperature range for annealing): V 3 Si (PVD at room temperature, annealed at 500-900°C), CoSi 2 (PVD at room temperature, annealed at 600-900°C), Nb 3 Ge (PVD at room temperature temperature), TiN (PVD or CVD at room temperature to 400°C), NbN (PVD or CVD at room temperature, annealed at 500-900°C), Al (PVD at room temperature to 450°C) , TaN (PVD at room temperature between 20 and 90°C or CVD, with a maximum temperature of 400°C).
- each of these superconducting materials can be chosen from the list proposed above. This variant allows better control of the stopping of the etching (by the upper surface of the layer 204 1 ) during the etching of the vias 208.
- the sequence of steps is then that described above in connection with the Figures 3B-3G and leads to the structure of the figure 4B , in which the superconducting material constituting the vias 208 is in direct contact with the superconducting material constituting the lines 214.
- an upper metallic level comprising a metallic layer 216 ( figure 4B ) in a superconducting material, for example comprising 2 superconducting sub-layers (as in figure 4A ) whose total thickness will depend on the presence, or not, of a higher level of via.
- a structure identical or similar to that of the figure 3H can therefore be obtained with 2 different superconducting materials, for example one for the metal tracks 114, 126, 126' and the other for the vias 108, 128, 128'; here again, it is an interconnection device between lines of superconducting material and at least one via in contact with these lines.
- the second superconducting material of the second sub-layer 204 2 (or 104 2 ) for producing the vias is in TiN or TaN, or comprises TiN or TaN.
- the inventors have observed that the superconducting quality of these materials degrades much less than that of other superconducting materials with the reduction of the dimensions of the material. Either of these materials therefore retains good properties once the vias have been formed. Moreover, these materials can easily be integrated into a microelectronic process.
- the first superconducting material 204 1 (or 104 1 ) intended to form the lines is aluminum, or comprises aluminum, which can also be easily integrated into a microelectronics process and which has good etching selectivity compared to that of TiN or TaN.
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Superconductor Devices And Manufacturing Methods Thereof (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Superconductors And Manufacturing Methods Therefor (AREA)
Abstract
L'invention concerne un dispositif d'interconnexion entre des lignes (114, 126, 126') en matériau supraconducteur et au moins un via (108) en contact avec ces lignes, comportant :a) un premier substrat (S), qui porte au moins une première ligne (114) en un premier matériau supraconducteur;b) au moins un premier via (108) en un deuxième matériau supraconducteur, différent du premier matériau supraconducteur, ladite au moins une première ligne (114) étant disposée entre ledit premier substrat (S) et ledit premier via (108);c) au moins une deuxième ligne (126, 126') au-dessus dudit premier via et en contact avec celui-ci.The invention relates to an interconnection device between lines (114, 126, 126') made of superconducting material and at least one via (108) in contact with these lines, comprising: a) a first substrate (S), which carries at least a first line (114) in a first superconducting material;b) at least a first via (108) in a second superconducting material, different from the first superconducting material, the said at least one first line (114) being arranged between the said first substrate (S) and said first via (108);c) at least one second line (126, 126') above said first via and in contact with it.
Description
L'invention concerne la réalisation d'interconnexions entre des lignes en matériau supraconducteur, ces lignes étant situées à différents niveaux d'un empilement formant un circuit.The invention relates to the production of interconnections between lines of superconducting material, these lines being located at different levels of a stack forming a circuit.
Le développement des Qbits de spin et des Qbit supraconducteurs demande la mise en place d'un routage BEOL (« Back end of line ») compatible radiofréquence et fonctionnant à très basse température.The development of spin Qbits and superconducting Qbits requires the implementation of a BEOL routing (“Back end of line”) compatible with radio frequency and operating at very low temperature.
Il existe à ce jour des intégrations BEOL basées sur des matériaux supraconducteurs (Nb), mais ces empilements technologiques ne sont pas adaptés aux exigences des nœuds technologiques avancés, par exemple en technologie FD-SOI 28 nm.There are to date BEOL integrations based on superconducting materials (Nb), but these technological stacks are not adapted to the requirements of advanced technological nodes, for example in 28 nm FD-SOI technology.
On connait l'article de
Les techniques décrites dans ces documents ne permettent pas d'atteindre des petites dimensions (et notamment des dimensions entre vias inférieures au µm). La densité de connexion est également insuffisante. De plus, la topographie est trop importante pour multiplier l'empilement de lignes d'interconnexion et donc adresser un niveau de complexité élevé.The techniques described in these documents do not make it possible to achieve small dimensions (and in particular dimensions between vias of less than one μm). The connection density is also insufficient. In addition, the topography is too important to multiply the stack of interconnection lines and therefore address a high level of complexity.
Il se pose donc le problème de trouver un autre procédé de réalisation d'interconnexions entre des lignes en matériau supraconducteur.The problem therefore arises of finding another method for producing interconnections between lines of superconducting material.
On connaît par ailleurs des techniques de réalisation d'interconnexions entre des lignes de matériaux métalliques classiques (en matériaux non supra-conducteurs).Techniques are also known for producing interconnections between lines of conventional metallic materials (in non-superconducting materials).
Un 1er exemple d'une telle technique, de type « damascène », est illustré sur les
Cette technique comporte :
- la réalisation, sur un
substrat 2 par exemple en matériau diélectrique tel que du SiO2, et pouvant comporter par exemple desplots 4, d'un niveau inférieur de pistes métalliques 6, 6' séparées par des zones 8 en matériau diélectrique (figure 1A ) ; - le dépôt, sur l'ensemble précédemment obtenu, d'une couche d'arrêt de gravure 10 (p.ex. en SiCN/SiN), puis d'une couche diélectrique 12, dont l'épaisseur est égale à celle d'une ligne supérieure (à former) de pistes métalliques et d'un via (à former également) qui relie une de ces lignes supérieures et une des pistes 6, 6' ; éventuellement une couche d'oxyde
SiO 2 14 est déposée sur la couche diélectrique 12 et enfin unecouche 16 de masque dur en TiN est déposée (figure 1B ); - la réalisation d'une étape de lithographie dans la couche 16 (
figure 1C ), suivie de la gravure, dans lacouche 12, des lignes du niveau métallique supérieur puis des vias (figure 1D ) ; - le dépôt d'une
couche 18, 18' de barrière (en Ta ou TaN) d'anti diffusion du cuivre sur les surfaces libres des zones gravées, puis le remplissage de ces zones gravées par dépôt du cuivre pour former les pistes métalliques 20, 20' et lesvias 22, 22' proprement dits; l'ensemble peut être planarisé par polissage mécanochimique (technique dite « CMP ») (figure 1E ).
- the production, on a
substrate 2 for example of dielectric material such as SiO 2 , and possibly comprising forexample pads 4, of a lower level of metal tracks 6, 6' separated by zones 8 of dielectric material (Figure 1A ); - the deposition, on the assembly previously obtained, of an etching stop layer 10 (for example in SiCN/SiN), then of a
dielectric layer 12, the thickness of which is equal to that of a upper line (to be formed) of metal tracks and a via (also to be formed) which connects one of these upper lines and one of the tracks 6, 6'; optionally an SiO 2 oxide layer 14 is deposited on thedielectric layer 12 and finally a TiNhard mask layer 16 is deposited (figure 1B ); - performing a lithography step in layer 16 (
figure 1C ), followed by the etching, inlayer 12, of the lines of the upper metallic level then of the vias (figure 1D ); - depositing a
barrier layer 18, 18' (in Ta or TaN) of copper anti-diffusion on the free surfaces of the etched areas, then filling these etched areas by depositing copper to form themetal tracks 20, 20' and thevias 22, 22'themselves; the assembly can be planarized by chemical-mechanical polishing (technique known as “CMP”) (Figure 1E ).
Le problème de cette technique est que la présence de la couche 18, 18' dans les zones de contact entre vias 22, 22' et pistes 6, 6' du niveau inférieur, augmente la résistivité ainsi que la constante de temps RC du système. Le contact du via avec les lignes inférieures 6, 6' n'est donc pas bon.The problem with this technique is that the presence of the
Par ailleurs, si le matériau diélectrique 12 est de type « low k », les propriétés de ce matériau peuvent être modifiées lors des étapes de gravure ; en particulier, il peut y avoir transformation d'une partie de ce matériau en SiO2, donc augmentation du coefficient k, ce qui entraîne une augmentation de la constante de temps RC du système final.Furthermore, if the
Un 2ème exemple d'une technique connue est illustré sur les
Cette technique comporte :
- la réalisation, sur un
substrat 2 par exemple en matériau diélectrique tel que du SiO2, et pouvant comporter par exemple desplots 4, d'une 1ère couche métallique 30 dans laquelle une ou des lignes métalliques 32 sont gravées, et de part et d'autre desquelles un matériau diélectrique 34 est déposé (figure 2A ); - la réalisation, sur l'ensemble précédemment obtenu, d'une 2ème couche métallique 36 (
figure 2C ) dans laquelle un ou desvias 38 sont réalisés (figure 2D ); - la réalisation, sur l'ensemble précédemment obtenu, d'une 3ème couche métallique 40 (
figure 2E ) dans laquelle une ou des lignes métalliques 42 sont gravées, et de part et d'autre desquelles un matériau diélectrique 44 est déposé (figure 2F ).
- the production, on a
substrate 2 for example made of dielectric material such as SiO 2 , and possibly comprising forexample pads 4, of a 1 stmetal layer 30 in which one ormore metal lines 32 are etched, and on either side of which adielectric material 34 is deposited (figure 2A ); - the production, on the previously obtained assembly, of a 2nd metal layer 36 (
Fig. 2C ) in which one ormore vias 38 are made (2D figure ); - the production, on the previously obtained assembly, of a 3rd metal layer 40 (
figure 2E ) in which one ormore metal lines 42 are etched, and on either side of which adielectric material 44 is deposited (figure 2F ).
Cette deuxième technique comporte un nombre plus important d'étapes que la première technique présentée ci-dessus, et un nombre plus important d'étapes de polissage, ce qui entraîne une dispersion des épaisseurs des différentes couches.This second technique comprises a greater number of steps than the first technique presented above, and a greater number of polishing steps, which leads to a dispersion of the thicknesses of the different layers.
Il se pose donc le problème de trouver un nouveau procédé permettant la réalisation de lignes en matériau supraconducteur, ces lignes étant situées à différents niveaux d'un empilement formant un circuit et étant reliée entre elles par des vias en même matériau supraconducteur que les lignes.The problem therefore arises of finding a new method for producing lines of superconducting material, these lines being located at different levels of a stack forming a circuit and being interconnected by vias made of the same superconducting material as the lines.
L'invention a d'abord pour objet un dispositif d'interconnexion entre des lignes en matériau supraconducteur et au moins un via en contact avec ces lignes, comportant :
- a) un premier substrat, qui porte au moins une première ligne en un premier matériau supraconducteur;
- b) au moins un premier via en matériau supraconducteur, par exemple en un deuxième matériau supraconducteur différent du premier matériau supraconducteur, ladite au moins une première ligne étant disposée entre ledit premier substrat et ledit premier via;
- c) au moins une deuxième ligne au-dessus dudit premier via et en contact avec celui-ci. Chaque matériau supra-conducteur peut être choisi parmi le V3Si, le CoSi2, le Nb3Ge, le TiN, le NbN, le Al, le TaN.
- a) a first substrate, which carries at least a first line of a first superconducting material;
- b) at least one first via made of superconducting material, for example made of a second superconducting material different from the first superconducting material, said at least one first line being arranged between said first substrate and said first via;
- c) at least a second line above said first via and in contact with the latter. Each superconducting material can be chosen from V 3 Si, CoSi 2 , Nb 3 Ge, TiN, NbN, Al, TaN.
Par exemple, le premier matériau supraconducteur est en aluminium, ou comporte de l'aluminium, et le deuxième matériau supraconducteur est en TiN ou TaN, ou comporte du TiN ou TaN.For example, the first superconducting material is made of aluminum, or includes aluminum, and the second superconducting material is made of TiN or TaN, or includes TiN or TaN.
Un tel dispositif peut en outre comporter en outre un matériau diélectrique qui forme un enrobage de ladite première ligne et un enrobage, par exemple au moins partiel et/ou latéral, dudit premier via.Such a device may also further comprise a dielectric material which forms a coating of said first line and a coating, for example at least partial and/or lateral, of said first via.
Ce matériau diélectrique peut être:
- à constante diélectrique relative k <7 ;
- et/ou choisi parmi la liste suivante : SiN, SiCN, SiO2, SiCOH ou SiCOH poreux.
- with relative dielectric constant k <7;
- and/or chosen from the following list: SiN, SiCN, SiO 2 , SiCOH or porous SiCOH.
Un dispositif selon l'invention peut comporter:
- plusieurs premières lignes, selon un pas inférieur à 500 nm, de préférence compris entre 56 nm et 500nm ;
- et/ou au moins une première ligne d'épaisseur H1, par exemple comprise entre 40 nm et 300 nm ; au moins un via, en contact avec ladite première ligne, peut être par exemple d'épaisseur comprise entre H1 et H1/2.
- several first lines, with a pitch less than 500 nm, preferably between 56 nm and 500 nm;
- and/or at least one first line of thickness H 1 , for example between 40 nm and 300 nm; at least one via, in contact with said first line, can for example have a thickness of between H 1 and H 1 /2.
Ledit premier substrat d'un dispositif selon l'invention peut comporter au moins une partie d'un circuit, par exemple au moins un plot de contact, avec laquelle ladite première ligne est en contact.Said first substrate of a device according to the invention may comprise at least part of a circuit, for example at least one contact pad, with which said first line is in contact.
L'invention a également pour objet un procédé de réalisation de lignes en matériau supraconducteur et de via(s) reliant ces lignes.The invention also relates to a method for producing lines of superconducting material and via(s) connecting these lines.
Selon un aspect, un tel procédé comporte :
- a) la formation, sur un premier substrat, d'une première couche supraconductrice en au moins un matériau supraconducteur, d'une épaisseur au moins égale à l'épaisseur d'une première ligne et d'un premier via;
- b) la gravure de ladite couche supraconductrice pour former d'abord au moins un premier via; cette étape est par exemple réalisée par gravure partielle de ladite couche supraconductrice, laissant intacte une partie de celle-ci ;
- c) puis la gravure de ladite couche pour former au moins une première ligne entre ledit premier substrat et ledit premier via ; cette étape est par exemple réalisée par lithographie avec gravure totale de parties exposées de ladite couche supraconductrice jusqu'au substrat ;
- d) la formation d'au moins une deuxième ligne au-dessus dudit premier via et en contact avec celui-ci.
- a) the formation, on a first substrate, of a first superconducting layer of at least one superconducting material, of a thickness at least equal to the thickness of a first line and of a first via;
- b) etching said superconducting layer to first form at least a first via; this step is for example carried out by partial etching of said superconducting layer, leaving part of it intact;
- c) then the etching of said layer to form at least a first line between said first substrate and said first via; this step is for example carried out by lithography with total etching of exposed parts of said superconducting layer up to the substrate;
- d) the formation of at least a second line above said first via and in contact with the latter.
Le via vertical est donc en contact avec deux lignes situées à deux niveaux différents.The vertical via is therefore in contact with two lines located at two different levels.
De préférence, la première couche supraconductrice comporte une première sous-couche en un premier matériau supraconducteur, dans laquelle ladite première ligne est réalisée et une deuxième sous-couche en un deuxième matériau supraconducteur, différent du premier matériau supraconducteur, dans laquelle ledit via est réalisé.Preferably, the first superconducting layer comprises a first sub-layer in a first superconducting material, in which said first line is made and a second sub-layer in a second superconducting material, different from the first superconducting material, in which said via is made .
Le premier substrat (S) peut comporter au moins une partie d'un circuit, par exemple au moins un plot de contact, avec laquelle la première ligne peut être en contact.The first substrate (S) may comprise at least part of a circuit, for example at least one contact pad, with which the first line may be in contact.
Le matériau supra-conducteur peut être choisi parmi le V3Si, le CoSi2, le Nb3Ge, le TiN, le NbN, le Al, le TaN. Il peut être déposé par exemple par PVD ou CVD.The superconducting material can be chosen from V 3 Si, CoSi 2 , Nb 3 Ge, TiN, NbN, Al, TaN. It can be deposited for example by PVD or CVD.
Par exemple la sous-couche en un premier matériau supraconducteur, dans laquelle ladite première ligne est réalisée, est en aluminium, ou comporte de l'aluminium, et la deuxième sous-couche en un deuxième matériau supraconducteur est en TiN ou TaN, ou comporte du TiN ou TaN.For example, the sub-layer in a first superconducting material, in which said first line is made, is in aluminum, or comprises aluminum, and the second sub-layer in a second superconducting material is in TiN or TaN, or comprises TiN or TaN.
La gravure de la deuxième sous-couche supraconductrice pour former le via est de préférence arrêtée sur la surface supérieure de la première sous-couche.The etching of the second superconducting sub-layer to form the via is preferably stopped on the upper surface of the first sub-layer.
L'étape d) de formation d'au moins une deuxième ligne peut comporter la formation préalable d'au moins un deuxième via, puis de la deuxième ligne.Step d) of forming at least one second line can comprise the prior forming of at least one second via, then of the second line.
Un procédé selon l'invention peut comporter, entre les étapes c) et d), une étape d'enrobage de ladite première ligne et un enrobage, par exemple au moins partiel et/ou latéral, dudit premier via avec un matériau diélectrique, formant un deuxième substrat. Ce matériau diélectrique peut être par exemple à constante diélectrique relative k faible, par exemple k<7. Il peut être choisi parmi la liste suivante : SiN, SiCN, SiO2, SiCOH ou SiCOH poreux.A method according to the invention may comprise, between steps c) and d), a step of coating said first line and a coating, for example at least partial and/or lateral, of said first via with a dielectric material, forming a second substrate. This dielectric material may for example have a low relative dielectric constant k, for example k<7. It can be chosen from the following list: SiN, SiCN, SiO 2 , SiCOH or porous SiCOH.
Dans un procédé selon l'invention, l'étape d) peut comporter:
- le dépôt sur le deuxième substrat d'une deuxième couche supraconductrice en au moins un matériau supraconducteur, par exemple l'un des matériaux supraconducteurs mentionnés ci-dessus, d'une épaisseur au moins égale à l'épaisseur d'une deuxième ligne, et éventuellement d'un deuxième via;
- la gravure de la deuxième couche supraconductrice pour éventuellement former le deuxième via, et pour former au moins ladite deuxième ligne, en contact avec ledit premier via.
- the deposition on the second substrate of a second superconducting layer made of at least one superconducting material, for example one of the superconducting materials mentioned above, with a thickness at least equal to the thickness of a second line, and possibly a second via;
- etching the second superconducting layer to eventually form the second via, and to form at least said second line, in contact with said first via.
Cette deuxième couche supraconductrice peut comporter une première sous-couche en un premier matériau supraconducteur, dans laquelle ladite deuxième ligne est réalisée et une deuxième sous-couche en un deuxième matériau supraconducteur, qui peut être différent du premier matériau supraconducteur, dans laquelle ledit via est réalisé. Par exemple la sous-couche en un premier matériau supraconducteur, dans laquelle ladite deuxième ligne est réalisée, est en aluminium, et la deuxième sous-couche en un deuxième matériau supraconducteur est en TiN ou TaN.Là encore, la gravure de la deuxième sous-couche supraconductrice pour former le via est de préférence arrêtée sur la surface supérieure de la première sous-couche.This second superconducting layer may comprise a first sub-layer in a first superconducting material, in which said second line is made and a second sub-layer in a second superconducting material, which may be different from the first superconducting material, in which said via is accomplished. For example, the sub-layer in a first superconducting material, in which said second line is made, is aluminum, and the second sub-layer in a second superconducting material is TiN or TaN. Again, the etching of the second sub - superconducting layer to form the via is preferably stopped on the upper surface of the first sub-layer.
Un procédé selon l'invention peut comporter :
- la formation de plusieurs premières lignes, selon un pas inférieur à 500 nm, de préférence compris entre 56 nm et 500 nm ;
- et/ou la formation d'au moins une première ligne d'épaisseur H1 par exemple comprise entre 40 nm et 300 nm ; au moins un via, en contact avec ladite première ligne, peut avoir une épaisseur comprise entre H1 et H1/2.
- the formation of several first lines, according to a pitch of less than 500 nm, preferably between 56 nm and 500 nm;
- and/or the formation of at least a first line of thickness H 1 for example between 40 nm and 300 nm; at least one via, in contact with said first line, may have a thickness of between H 1 and H 1 /2.
Un procédé selon l'invention nécessite moins d'étapes qu'un procédé connu tel que celui décrit ci-dessus en lien avec les
De plus, dans la mesure où les via et les pistes du niveau métallique supérieur sont réalisés par des gravures successives, sans nécessité de dépôt de couches supplémentaires, le problème de dispersion des épaisseurs des couches n'a qu'un impact limité.Moreover, insofar as the vias and tracks of the upper metal level are produced by successive etchings, without the need to deposit additional layers, the problem of dispersion of the thicknesses of the layers has only a limited impact.
Des exemples de réalisation de l'invention seront maintenant décrits en référence aux dessins annexés dans lesquels :
- [
Fig. 1A ] - [Fig. 1E] et [Fig. 2A ] - [Fig. 2F ] représentent des exemples de procédé connus; - [
Fig. 3A ] - [Fig. 3H ] représentent un exemple de procédé et de dispositif selon l'invention; - [
Fig. 4A ] - [Fig. 4B ] représentent une variante d'un procédé et de dispositif selon l'invention.
- [
Fig. 1A ] - [Fig. 1E] and [Fig. 2A ] - [Fig. 2 F ] represent known process examples; - [
Fig. 3A ] - [Fig. 3H ] represent an example of a method and device according to the invention; - [
Fig. 4A ] - [Fig. 4B ] represent a variant of a method and device according to the invention.
Dans les figures des éléments techniques similaires ou identiques sont désignés par les mêmes numéros de référence.In the figures, similar or identical technical elements are designated by the same reference numbers.
Un exemple de réalisation d'un procédé selon l'invention est représenté en
On réalise, sur un substrat S, par exemple en matériau diélectrique tel que du SiO2, et pouvant comporter au moins une partie ou des éléments d'un circuit, par exemple par exemple des plots 102 de contact, un dépôt d'une couche 104 de matériau supraconducteur (
Cette couche 104 a une épaisseur de préférence équivalente ou égale à la somme des épaisseurs:
- de la (ou des) piste(s) ou ligne(s), à réaliser dans la partie référencée 1041 de cette couche 104, qui forment le premier niveau métallique (ou niveau inférieur) ;
- et du ou des via(s), à réaliser dans la partie référencée 1042 de cette même couche 104 et qui seront en contact avec la (ou les) ligne(s).
- the track(s) or line(s), to be produced in the part referenced 104 1 of this
layer 104, which form the first metallic level (or lower level); - and the via(s), to be made in the part referenced 104 2 of this
same layer 104 and which will be in contact with the line(s).
Dans cet exemple :
- le matériau supraconducteur peut-être du niobium (Nb), mais d'autres exemples de matériaux supraconducteurs pouvant être mis en oeuvre sont donnés plus loin ;
- la couche 104 est constituée d'un seul matériau supraconducteur, mais on verra plus loin qu'elle peut comporter une première couche ou sous-couche en un premier matériau supraconducteur pour la réalisation du niveau métallique inférieur et une deuxième couche ou sous-couche en un deuxième matériau supraconducteur, différent du premier matériau supraconducteur, cette deuxième couche étant en contact direct avec la première couche et étant destinée à la réalisation du ou des via.
- the superconducting material may be niobium (Nb), but other examples of superconducting materials that can be used are given later;
- the
layer 104 consists of a single superconducting material, but it will be seen later that it can comprise a first layer or sub-layer in a first superconducting material for the production of the lower metallic level and a second layer or sub-layer in a second superconducting material, different from the first superconducting material, this second layer being in direct contact with the first layer and being intended for the production of the via or vias.
On réalise ensuite sur cette couche 104 un masque (dur ou en résine) 106 en vue de réaliser une gravure du ou des via(s).A mask (hard or resin) 106 is then produced on this
Après gravure partielle de la couche 104 et retrait du masque, on obtient donc la structure de la
Cette étape étant réalisée par gravure partielle de la couche supraconductrice, elle laisse intacte une partie de celle-ci. Dans le cas, mentionné ci-dessus et également décrit en lien avec les
En vue de réaliser la définition des lignes du niveau inférieur, la partie référencée 1041 de la couche initiale 104 ainsi que l'âme métallique des vias 108 peuvent être recouverts d'une couche de résine 110 et d'une couche 112 de type BARC (« Bottom Anti Reflectant Coating ») ou SOC (« Spin on Carbon »). Une étape de photolithographie (
Les étapes décrites ci-dessus (
Le matériau supraconducteur utilisé dans un procédé ou un dispositif selon l'invention peut-être du Niobium ; en variante il peut être choisi par exemple parmi la liste suivante (derrière chaque matériau, on a indiqué une ou 2 technique(s) de dépôt possible(s), une température ou une gamme de températures possibles pour ce dépôt et, éventuellement, une gamme de températures pour un recuit): V3Si (PVD à température ambiante, recuit à 500-900°C), CoSi2 (PVD à température ambiante, recuit à 600-900° C), Nb3Ge (PVD à température ambiante), TiN (PVD ou CVD à température entre température ambiante et 400°C), NbN (PVD ou CVD à température ambiante, recuit à 500-900° C), Al (PVD à température entre température ambiante et 450°C), TaN (PVD à température ambiante entre 20 et 90°C ou CVD, avec une température maximale de 400°C).The superconducting material used in a method or a device according to the invention may be niobium; as a variant it can be chosen for example from the following list (behind each material, one or 2 possible deposition technique(s) have been indicated), a temperature or a range of possible temperatures for this deposition and, possibly, a temperature range for annealing): V 3 Si (PVD at room temperature, annealed at 500-900°C), CoSi 2 (PVD at room temperature, annealed at 600-900°C), Nb 3 Ge (PVD at room temperature temperature), TiN (PVD or CVD at room temperature to 400°C), NbN (PVD or CVD at room temperature, annealed at 500-900°C), Al (PVD at room temperature to 450°C) , TaN (PVD at room temperature between 20 and 90°C or CVD, with a maximum temperature of 400°C).
Dans cet exemple de réalisation et dans la ou les variante(s) exposée(s) ci-dessous :
- dans le cas du TiN, la gravure est par exemple réalisée par une chimie chlorée ; on peut également se reporter à l'article de
J.Tonotani et al. intitulé « Dry etching characteristics of TiN film using Ar/CHF3, Ar/Cl2, and Ar/BCl3 gas chemistries in an inductively coupled plasma », paru dans Journal of Vacuum Science & Technology B: Microelectronics and Nanometer Structures Processing, Measurement, and Phenomena 21, 2163 (2003); doi: 10.1116/1.1612517 - dans le cas du NbN, la gravure est par exemple réalisée par un gaz fluoré (par exemple à base de SF6 ou de CF4).
- in the case of TiN, the etching is for example carried out by chlorinated chemistry; one can also refer to the article of
J.Tonotani et al. entitled “Dry etching characteristics of TiN film using Ar/CHF3, Ar/Cl2, and Ar/BCl3 gas chemistries in an inductively coupled plasma”, published in Journal of Vacuum Science & Technology B: Microelectronics and Nanometer Structures Processing, Measurement, and Phenomena 21, 2163 (2003); doi: 10.1116/1.1612517 - in the case of NbN, the etching is for example carried out by a fluorinated gas (for example based on SF 6 or CF 4 ).
On peut également se reporter à l'article de
La personne du métier adaptera les conditions de gravure indiquées ci-dessus et/ou dans les articles cités ci-dessus pour graver les différents niveaux et/ou pour graver d'autres matériaux, y compris pour les variantes exposées ci-dessous.The person skilled in the art will adapt the etching conditions indicated above and/or in the articles cited above to etch the different levels and/or to etch other materials, including for the variants set out below.
En variante d'un procédé ou d'un dispositif selon l'invention et décrit ci-dessus, il est possible d'utiliser 2 matériaux supraconducteurs différents (
- un premier matériau supraconducteur pour former une première couche 2041, en vue de la réalisation des lignes du niveau métallique inférieur ;
- et un deuxième matériau supraconducteur, différent du premier, pour former une deuxième couche 2042, pour la réalisation des vias.
- a first superconducting material to form a
first layer 204 1 , with a view to producing the lines of the lower metallic level; - and a second superconducting material, different from the first, to form a
second layer 204 2 , for producing the vias.
Chacun de ces matériaux supraconducteurs peut être choisi dans la liste proposée ci-dessus. Cette variante permet un meilleur contrôle d'arrêt de la gravure (par la surface supérieure de la couche 2041) lors de la gravure des vias 208. L'enchaînement des étapes est ensuite celui décrit ci-dessus en lien avec les
Avantageusement, et en association avec le TiN ou TaN, le premier matériau supraconducteur 2041 (ou 1041) destiné à former les lignes est de l'aluminium, ou comporte de l'aluminium, qui est également facilement intégrable dans un procédé microélectronique et qui a une bonne sélectivité de gravure par rapport à celle du TiN ou du TaN.Advantageously, and in association with TiN or TaN, the first superconducting material 204 1 (or 104 1 ) intended to form the lines is aluminum, or comprises aluminum, which can also be easily integrated into a microelectronics process and which has good etching selectivity compared to that of TiN or TaN.
Quel que soit le mode de réalisation d'un procédé ou d'un dispositif selon l'invention :
- on met en oeuvre moins d'étapes que la technique décrite ci-dessus en lien avec les
figures 2A-2F ; en effet, au cours d'une même étape, on définit un niveau métallique (en un seul matériau supraconducteur ou en deux matériaux supraconducteurs) dans lequel des lignes seront réalisées, mais également des vias ; - on réalise un élément supraconducteur ayant une forme en «T » inversé (voir sur les
figures 3F et 3G les pistes de la ligne inférieure sont formées après les vias ; voir les dispositif desfigures 3H et 4B ), la technique décrite ci-dessus en lien avec lesfigures 1D et1E réalisant d'abord une forme en « T », avec, en outre, les problèmes de contact déjà évoqués ci-dessus et liés à la présence de la couche 18, 18'.
- fewer steps are implemented than the technique described above in connection with the
Figures 2A-2F ; indeed, during the same step, a metallic level is defined (in a single superconducting material or in two superconducting materials) in which lines will be produced, but also vias; - a superconducting element is produced having an inverted “T” shape (see on the
figures 3F and 3G the bottom row tracks are formed after the vias; see the devicesfigures 3H and 4B ), the technique described above in connection with the1D figures And1E first producing a "T" shape, with, in addition, the contact problems already mentioned above and linked to the presence of thelayer 18, 18'.
Quel que soit le mode de réalisation mis en oeuvre, l'invention permet de réaliser:
- une pluralité, ou même un réseau, de pistes ayant un pas p (
figure 3E ) inférieur à 1 µm, ou inférieur à 500 nm, ou compris entre 500 nm et 56 nm, ou pouvant même descendre à environ 50 nm; ce pas p mesure, parallèlement à la surface du substrat S sur laquelle le dépôt métallique est réalisé, la distance entre parties identiques ou similaires de 2 pistes voisines ; - une ou des
pistes 114 ayant une hauteur H1, mesurée à partir de ladite surface du substrat S et perpendiculairement à celle-ci, comprise par exemple entre 40 nm et 300 nm ; les via 108 peuvent avoir une hauteur H2, mesurée suivant la même direction, comprise entre H1 et H1/2.
- a plurality, or even an array, of tracks having a pitch p (
Figure 3E ) less than 1 µm, or less than 500 nm, or between 500 nm and 56 nm, or possibly even down to about 50 nm; this pitch p measures, parallel to the surface of the substrate S on which the metal deposit is made, the distance between identical or similar parts of 2 neighboring tracks; - one or
more tracks 114 having a height H 1 , measured from said surface of the substrate S and perpendicular thereto, comprised for example between 40 nm and 300 nm; thevias 108 can have a height H 2 , measured in the same direction, between H 1 and H 1 /2.
Claims (15)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR2112216A FR3129249B1 (en) | 2021-11-18 | 2021-11-18 | METHOD FOR PRODUCING SUPERCONDUCTING INTERCONNECTIONS |
Publications (1)
Publication Number | Publication Date |
---|---|
EP4185092A1 true EP4185092A1 (en) | 2023-05-24 |
Family
ID=80933844
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP22207831.3A Pending EP4185092A1 (en) | 2021-11-18 | 2022-11-16 | Method for forming superconducting interconnects |
Country Status (3)
Country | Link |
---|---|
US (1) | US20230210021A1 (en) |
EP (1) | EP4185092A1 (en) |
FR (1) | FR3129249B1 (en) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2288094A (en) * | 1994-03-25 | 1995-10-04 | Secr Defence | Superconductive junction |
JP3287743B2 (en) * | 1995-09-01 | 2002-06-04 | 日本電信電話株式会社 | Superconducting logic gate |
-
2021
- 2021-11-18 FR FR2112216A patent/FR3129249B1/en active Active
-
2022
- 2022-11-16 EP EP22207831.3A patent/EP4185092A1/en active Pending
- 2022-11-17 US US18/056,318 patent/US20230210021A1/en active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2288094A (en) * | 1994-03-25 | 1995-10-04 | Secr Defence | Superconductive junction |
JP3287743B2 (en) * | 1995-09-01 | 2002-06-04 | 日本電信電話株式会社 | Superconducting logic gate |
Non-Patent Citations (4)
Title |
---|
J.TONOTANI ET AL.: "Dry etching characteristics of TiN film using Ar/CHF , Ar/CI , and Ar/BC1 ga chemistries in an inductively coupled plasma", JOURNAL OF VACUUM SCIENCE & TECHNOLOGY B: MICROELECTRONICS AND NANOMETER STRUCTURES PROCESSING, MEASUREMENT, AND PHENOMENA, vol. 21, 2003, pages 2163, XP012010083, DOI: 10.1116/1.1612517 |
S. NAGASAWA ET AL.: "New Nb multi-layer fabrication process for large-scale SFQ circuits", PHYSICA C, vol. 469, 2009, pages 1578 - 1584, XP026447620 |
SERGEY K TOLPYGO ET AL: "Deep sub-micron stud-via technology of superconductor VLSI circuits", SUPERCONDUCTOR SCIENCE AND TECHNOLOGY, IOP PUBLISHING, TECHNO HOUSE, BRISTOL, GB, vol. 27, no. 2, 14 January 2014 (2014-01-14), pages 25016, XP020256985, ISSN: 0953-2048, [retrieved on 20140114], DOI: 10.1088/0953-2048/27/2/025016 * |
SERGEY K. TOLPYGO ET AL.: "Advanced Fabrication Processes for Superconducting Very Large-Scale Integrated Circuits", IEEE TRANSACTIONS ON APPLIED SUPERCONDUCTIVITY, vol. 26, no. 3, April 2016 (2016-04-01), XP055530726, DOI: 10.1109/TASC.2016.2519388 |
Also Published As
Publication number | Publication date |
---|---|
US20230210021A1 (en) | 2023-06-29 |
FR3129249A1 (en) | 2023-05-19 |
FR3129249B1 (en) | 2024-01-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6331481B1 (en) | Damascene etchback for low ε dielectric | |
EP0351001B1 (en) | Method for making a semi-conductor device with at least one level of interconnection with small dimensioned via holes | |
EP1365444B1 (en) | Trench capacitor having two electrodes independent from the substrate | |
WO2021011041A2 (en) | Superconducting nanowire single photon detector and method of fabrication thereof | |
EP1970950B1 (en) | Method of manufacturing an interconnection structure with air gaps for an integrated circuit | |
EP0920036A1 (en) | Integrated circuit transformer | |
US6503827B1 (en) | Method of reducing planarization defects | |
EP2006901A2 (en) | Method of producing an electric connection based on carbon nanotubes | |
EP1243024B1 (en) | Method of making interconnection structure with insulation comprising cavities | |
EP2878002B1 (en) | Method for producing a capacitor | |
FR2911432A1 (en) | Integrated electronic circuit for use in electronic card, has insulating layer including two insulating zones at level of interconnections or level of contacts, where zones are made of different materials | |
FR2957717A1 (en) | METHOD OF FORMING A THREE-DIMENSIONAL METAL-INSULATION-METAL TYPE STRUCTURE | |
EP0892442B1 (en) | Process for manufacturing a metal-metal capacity in an integrated circuit and corresponding integrated circuit | |
EP4185092A1 (en) | Method for forming superconducting interconnects | |
EP0975018B1 (en) | Method of forming a capacitor within an integrated circuit | |
EP0951067B1 (en) | Integrated circuit with etch stop layer and method of fabrication | |
WO2013135999A1 (en) | Method for manufacturing semiconductor wafers | |
EP4222783A1 (en) | Optoelectronic device | |
EP1180790B1 (en) | Fabrication of a capacitor with metal electrodes | |
EP0387143B1 (en) | Method of electrolytic deposition on a semiconductor substrate | |
FR2789803A1 (en) | METHOD OF MAKING A VERTICAL METAL CONNECTION IN AN INTEGRATED CIRCUIT | |
FR3104320A1 (en) | Interconnection structure of an integrated circuit | |
FR2869458A1 (en) | METHOD AND STRUCTURE FOR IMPROVING THE ADHESIVE BETWEEN THE INTERMETALLIC DIELECTRIC LAYER AND THE UPPER LAYER | |
FR3009128A1 (en) | METHOD FOR PRODUCING A CONDUCTIVE PLATE ON A CONDUCTIVE ELEMENT | |
FR2620860A1 (en) | METHOD AND STRUCTURE FOR OBTAINING LOW RESISTANCE OF CONTACT WITH ALUMINUM AND ITS ALLOYS WITH SELECTIVE TUNGSTEN DEPOSITION |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: REQUEST FOR EXAMINATION WAS MADE |
|
17P | Request for examination filed |
Effective date: 20221116 |
|
AK | Designated contracting states |
Kind code of ref document: A1 Designated state(s): AL AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC ME MK MT NL NO PL PT RO RS SE SI SK SM TR |
|
RAP3 | Party data changed (applicant data changed or rights of an application transferred) |
Owner name: COMMISSARIAT A L'ENERGIE ATOMIQUE ET AUX ENERGIESALTERNATIVES |