[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

EP1759398A1 - Multi-layer capacitor and integrated circuit module - Google Patents

Multi-layer capacitor and integrated circuit module

Info

Publication number
EP1759398A1
EP1759398A1 EP04738792A EP04738792A EP1759398A1 EP 1759398 A1 EP1759398 A1 EP 1759398A1 EP 04738792 A EP04738792 A EP 04738792A EP 04738792 A EP04738792 A EP 04738792A EP 1759398 A1 EP1759398 A1 EP 1759398A1
Authority
EP
European Patent Office
Prior art keywords
electrode plates
connecting lines
multilayer capacitor
carrier substrate
lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP04738792A
Other languages
German (de)
French (fr)
Inventor
Johann Heyen
Arne Jacob
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Technische Universitaet Braunschweig
Original Assignee
Technische Universitaet Braunschweig
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Technische Universitaet Braunschweig filed Critical Technische Universitaet Braunschweig
Publication of EP1759398A1 publication Critical patent/EP1759398A1/en
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/35Feed-through capacitors or anti-noise capacitors

Definitions

  • the invention relates to a multilayer capacitor having a plurality of electrically insulating layers stacked on one another, first and second electrode plates arranged parallel to one another between the insulating layers, wherein the first and second electrode plates are arranged alternately one above the other with each one intermediate insulating layer, and with at least one perpendicular a first interconnection line extending through the layers, connected to the first electrode plates and insulated from the second electrode plates, and having second interconnection lines extending perpendicularly through the layers, connected to the second electrode plates, and insulated from the first electrode plates.
  • the invention further relates to an integrated circuit module having a carrier substrate and at least one integrated circuit on the carrier substrate.
  • Multilayer capacitors are used, for example, to avoid or attenuate unwanted high-frequency characteristics of the integrated circuit which impede the removal of further high-frequency signals via the DC voltage supply line when supplying a DC voltage to an active circuit component, in particular an integrated circuit.
  • high-frequency Block capacities used.
  • the blocking capacities are placed as surface mountable devices (SMDs) or bondable components directly next to a semiconductor chip on the surface of a carrier substrate.
  • SMDs surface mountable devices
  • bondable components directly next to a semiconductor chip on the surface of a carrier substrate.
  • JP 2001 196263 A, JP 2003204164 A, DE 198 47 946 A1, JP 2002198655 A and US 2001/0008479 A1 disclose the integration of the high-frequency blocking capacitances into a multilayer carrier substrate for the integrated circuit.
  • the carrier substrate is, for example, the low-sintering multilayer ceramics (low temperature co-fired ceramics LTCC) described in US 2001/0008479 A1, since they have numerous thin electrical layers.
  • Parallel plate arrangements suitable for integration in carrier substrates for multilayer capacitors are in principle sufficiently well known and are described, for example, in DE 100 19 229 A1, US Pat. No. 5,583,359, JP 2002025856 A and JP 1 1251 180 A.
  • the overall dimensions of the devices at high frequencies do not correspond to negligible portions of the wavelength. This leads to unwanted resonances, which severely limit the working frequency range upwards.
  • the object of the invention is therefore to provide an improved multilayer capacitor and an integrated circuit module with a carrier substrate, in which such a multilayer capacitor is integrated, wherein the natural resonances are shifted at unchanged capacitance values to higher frequencies outside the working frequency range.
  • the object is achieved with the generic multilayer capacitor according to the invention in that one of the first connecting line, which is provided for application of a high-frequency signal, extends centrally through the stacked first and second electrode plates.
  • the signal-carrying vertical connecting line which is preferably arranged centrally in the parallel electrode plates, the average current paths are considerably shortened and line inductances are thus reduced. Due to the nested arrangement of the electrode plates and connection of the first and second electrode plates in each case with first and second vertical connecting lines within a compact multilayer arrangement, the resonances are shifted to higher frequencies outside the working frequency range with almost constant capacity.
  • an integrated circuit module having a carrier substrate and at least one integrated circuit on the carrier substrate in that the carrier substrate is multilayered, at least one such multilayer capacitor according to the invention is integrated in the carrier substrate, and the first and second connection lines are connected directly or with wire bonding. or flip-chip connections are wired to the at least one integrated circuit.
  • the capacitances can thus be removed from the surface of the carrier substrate and integrated compactly into the lower layers of the carrier substrate.
  • the second connecting lines for the second electrode plates are distributed around the outer circumference of the first electrode plates. Wherein the second electrode plates protrude beyond the outer periphery of the first electrode plates.
  • first connecting lines are arranged distributed on a circumference symmetrically around the central first connecting line.
  • the contacting of the first electrode plates with the signal-carrying first connecting lines is thus not limited to the central first connecting line.
  • first connecting lines should be offset symmetrically with respect to the second connecting lines, with four first and four second circumferentially distributed connecting lines, for example by 45 ° in circular Elektrodenplatten- arrangements.
  • the multilayer capacitor is preferably terminated at the top and bottom with first electrode plates.
  • first and second connecting lines can be provided. It is crucial that the arrangement of the first and second connecting lines is connected in an ordered or disordered manner.
  • the electrode plate shape is arbitrary: The nested structure of the connecting lines or vias become the parasitic Inductances reduced and there is a resonant shift to higher frequencies. It is particularly advantageous to use circular first and second electrode plates, in particular in connection with low-sintering multilayer ceramics (LTCC).
  • LTCC low-sintering multilayer ceramics
  • Figure 1 perspective cross-sectional view of a multi-layer capacitor according to the invention with circular electrode plates
  • Figure 2 is a plan view of a second embodiment of a multi-layer capacitor according to the invention.
  • FIG. 3 shows a perspective sectional view of the multilayer capacitor from FIG. 2 in section AA ';
  • FIG. 4 is a plan view of a third embodiment of a multilayer capacitor according to the invention.
  • FIG. 5 shows a perspective sectional view of the multilayer capacitor of FIG. 4 in section AA ';
  • FIG. 6 Perspective view of the multilayer capacitor in section BB ';
  • FIG. 7 Diagram of the simulated input reflection via the frequency for the first, second and third embodiment of the multilayer capacitor according to the invention.
  • FIG. 8 Diagram of the simulated transmission over the frequency of the first, second and third embodiment of the multilayer capacitor according to the invention.
  • FIG. 1 shows a perspective cross-sectional view of a first embodiment of the multilayer capacitor 1 according to the invention. It is clear that first circular electrode plates 2a, 2b, 2c, 2d and 2e are stacked alternately with second circular electrode plates 3a, 3b, 3c and 3d. In each case, between the first and second superimposed electrode plates 2, 3, an insulating layer, not shown, is present.
  • first connecting line 4a Centrally through the multi-layer capacitor 1 extends a first connecting line 4a, which is electrically conductively connected to the first electrode plates 2.
  • the second electrode plates 3 have such a large hole in the middle that the central connecting line 4 a can be passed through without short circuit and is insulated from the second electrode plates 3.
  • the diameter of the second electrode plates 3 is larger than the diameter of the first electrode plates 2, so that four second connection lines 5a, 5b, 5c, 5d are distributed around the outer circumference of the first electrode plates 2 and electrically conductively contacted with the second electrode plates 3.
  • the central first connection line 4a is provided for the signal-carrying line and the second connection lines 5 are provided for connection to ground.
  • the diameter of the first and second connecting lines 4, 5 may be uniform and, for example, be 100 // m as usual. Selecting a larger diameter reduces the inductance of such a vias as the diameter increases.
  • the use of connecting lines 4, 5 with a larger diameter is technologically complex.
  • the additional metallized volume would no longer be available as a dielectric of the parallel plate arrangement.
  • a central first connecting line 4a with a larger diameter it is therefore advantageous to realize a plurality of vertical connecting lines 4a to 4e with a uniform diameter of, for example, 100 ⁇ m in a nested construction.
  • FIG. 2 shows a plan view of a second embodiment of a multilayer capacitor 1 according to the invention, in which the first electrode plates 2a, 2b, 2c, 2d and 2e are in contact with further first connecting lines 4b, 4c, 4d and 4e which are symmetrical about a circumference the central first connection line 4a are arranged distributed around.
  • the further first connecting lines 4b, 4c, 4d and 4e are offset symmetrically with respect to the second connecting lines 5a, 5b, 5c and 5d.
  • the offset angle relative to the axis of the respective first and second connecting lines 4, 5 to the central first connecting line 4a is 45 °.
  • FIG. 3 shows a perspective sectional view of the section AA '. It becomes clear that the further first connecting lines 4b, 4c, 4d and 4e are electrically conductively connected to the respective first electrode plates 2.
  • the second electrode plates 3 have such a large bore in the region of the further first connecting lines 4b, 4c, 4d and 4e that the first connecting lines 4 are insulated from the second electrode plates 3.
  • connection lines 4, 5 and the electrode plates 2, 3 allow for other circuit functions.
  • the first and second connecting lines 4, 5 can be connected to the first and second electrode plates 2, 3 in such a way that blocking capacitances connected in series with the signal-carrying first connecting line 4a are formed (DC choke).
  • FIG. 4 shows the top view of a third embodiment of the multilayer capacitor 1 according to the invention. It becomes clear that, in addition to the second embodiment, the second electrode plates 3 are also connected to one another and connected in parallel with further second connecting lines 5e, 5f, 5g, 5h.
  • the other second connecting lines 5e, 5f, 5g and 5h are on the same circumference as the other first Connecting lines 4b, 4c, 4d and 4e arranged symmetrically offset by 45 ° thereto.
  • the further second connecting lines 5e, 5f, 5g and 5h lie on the alignment between the first connecting lines 5a, 5b, 5c and 5d and the central first connecting line 4a.
  • FIG. 5 shows a perspective sectional view of the section AA 'of the third embodiment of the multilayer capacitor 1 according to the invention. It is clear that, as already described with reference to FIG. 3, the first electrode plates 2 are connected to the further first connecting lines 4b, 4c, 4d and 4e and connected in parallel therewith.
  • FIG. 6 shows a perspective sectional view of the section BB '. From this it is clear that the second electrode plates 3 are connected to each other with further connecting lines 5e, 5f, 5g and 5h. In this case, the inner electrode plates 2b, 2c and 2d and such a hole that they are insulated from the other second connecting lines 5e, 5f, 5g and 5h.
  • the second connection lines 5e, 5f, 5g and 5h terminate at the top and bottom second electrode plates 3a, 3b and are not passed through the top and bottom first electrode plates 2a, 2e.
  • FIG. 7 shows a diagram of the simulated input reflection
  • the lowest resonance frequency in the first embodiment according to FIG. 1 is 10 GHz.
  • the lowest natural frequency has already been shifted upwards to approximately 17 GHz.
  • the lowest resonance frequency is 25 GHz.
  • FIG. 8 shows a diagram of the transmission
  • the parasitic resonances can be moved far into the millimeter wave range.
  • the multi-layer capacitor 1 thus reduces parasitic effects. Disturbing natural resonances can be shifted outside the working frequency range.
  • the multilayer capacitor 1 is also compact and offers an increased degree of integration.
  • the bonding or FMp chip connections on the surface of a multi-chip module MCM can be reduced and blocking capacities on the substrate surface can be avoided.
  • the multilayer capacitor 1 is characterized by an improved shielding and can be flexibly integrated into multilayer multichip modules or as a single component.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

The invention relates to a multi-layer capacitor (1) comprising several electrically insulating layers that are stacked on top of one another, in addition to parallel first electrode plates (2) and second electrode plates (3) that are arranged between the insulating layers. The first and second electrode plates (2, 3) are located alternately one on top of the other, separated by an intervening insulating layer. Said capacitor also comprises at least one first connecting line (4a), which extends perpendicularly through the layers, is connected to the first electrode plates (2) and is insulated in relation to the second electrode plates (3) and second connecting lines (5), which extend perpendicularly through the layers, are connected to the second electrode plates (3) and are insulated in relation to the first electrode plates (2). The first connecting line (4a) extends centrally through the stacked first and second electrode plates (2, 3) and is designed to carry a high-frequency signal.

Description

Mehrschichtkondensator und integriertes Schaltungsmodul Multilayer capacitor and integrated circuit module
Die Erfindung betrifft einen Mehrschichtkondensator mit mehreren aufeinander geschichteten elektrisch isolierenden Lagen, parallel zueinander angeordneten ersten und zweiten Elektrodenplatten zwischen den isolierenden Lagen, wobei die ersten und zweiten Elektrodenplatten alternierend mit jeweils einer zwischenliegenden isolierenden Lage voneinander beabstandet übereinander angeordnet sind, und mit mindestens einer sich senkrecht durch die Lagen erstreckenden ersten Verbindungsleitung, die mit den ersten Elektrodenplatten verbunden und isoliert zu den zweiten Elektrodenplatten ist, sowie mit sich senkrecht durch die Lagen erstreckenden zweiten Verbindungsleitungen, die mit den zweiten Elektrodenplatten verbunden, und isoliert zu den ersten Elektrodenplatten sind.The invention relates to a multilayer capacitor having a plurality of electrically insulating layers stacked on one another, first and second electrode plates arranged parallel to one another between the insulating layers, wherein the first and second electrode plates are arranged alternately one above the other with each one intermediate insulating layer, and with at least one perpendicular a first interconnection line extending through the layers, connected to the first electrode plates and insulated from the second electrode plates, and having second interconnection lines extending perpendicularly through the layers, connected to the second electrode plates, and insulated from the first electrode plates.
Die Erfindung betrifft weiterhin ein integriertes Schaltungsmodul mit einem Trägersubstrat und mindestens einer integrierten Schaltung auf dem Trägersubstrat.The invention further relates to an integrated circuit module having a carrier substrate and at least one integrated circuit on the carrier substrate.
Mehrschichtkondensatoren werden beispielsweise genutzt, um bei der Zuführung einer Gleichspannung zu einer aktiven Schaltungs¬ komponente, insbesondere einer integrierten Schaltung, eine unerwünschte und die Hochfrequenzeigenschaften der integrierten Schaltung beeinträchtigende Ableitung von weiteren Hochfrequenz- Signalen über die Gleichspannungsversorgungsleitung zu vermeiden beziehungsweise zu dämpfen. Hierzu werden Hochfrequenz- Blockkapazitäten eingesetzt. Um unerwünschten Resonanzen aus der Blockkapazität und Leitungsinduktivitäten vorzubeugen, müssen die Verbindungswege zwischen diesen Blockkapazitäten und der integrierten Schaltung kurz sein. Zur Realisierung kurzer Wege werden die Blockkapazitäten als oberflächenmontierbare Bauteile (Surface Mountable Device SMD) oder bondbare Komponenten direkt neben einem Halbleiterchip auf der Oberfläche eines Trägersubstrates plaziert. Nachteilig ist der zusätzliche Platzbedarf und die erhöhte Anzahl benötigter Bondverbindungen für die Blockkapazitäten.Multilayer capacitors are used, for example, to avoid or attenuate unwanted high-frequency characteristics of the integrated circuit which impede the removal of further high-frequency signals via the DC voltage supply line when supplying a DC voltage to an active circuit component, in particular an integrated circuit. For this purpose, high-frequency Block capacities used. In order to prevent unwanted resonances from the block capacitance and line inductances, the connection paths between these block capacitances and the integrated circuit must be short. In order to realize short distances, the blocking capacities are placed as surface mountable devices (SMDs) or bondable components directly next to a semiconductor chip on the surface of a carrier substrate. The disadvantage is the additional space required and the increased number of required bonds for the block capacities.
Die beschriebene Anordnung ist beispielsweise in der JP 02185052 A offenbart.The described arrangement is disclosed for example in JP 02185052 A.
Aus den Druckschriften JP 2001 196263 A, JP 2003204164 A, DE 198 47 946 A1 , JP 2002198655 A und US 2001/0008479 A1 ist die Integration der Hochfrequenz-Blockkapazitäten in ein mehrlagiges Trägersubstrat für den integrierten Schaltkreis bekannt. Hierdurch wird Platz an der Oberfläche des Trägersubstrats für andere aktive Komponenten freigegeben und die Anzahl der benötigten Drahtbond- oder auch Flip-Chip- Verbindungen auf der Substratoberläche wird reduziert.JP 2001 196263 A, JP 2003204164 A, DE 198 47 946 A1, JP 2002198655 A and US 2001/0008479 A1 disclose the integration of the high-frequency blocking capacitances into a multilayer carrier substrate for the integrated circuit.
Als Trägersubstrat bieten sich die beispielsweise die in der US 2001/0008479 A1 beschriebenen niedrigsinternden Mehrlagen- keramiken (Low Temperature Co-Fired Ceramics LTCC) an, da sie über zahlreiche dünne elektrische Lagen verfügen. Für die Integration in Trägersubstrate geeignete Parallelplattenanordnungen für Mehrschichtkondensatoren sind prinzipiell hinreichend bekannt und beispielsweise in der DE 100 19 229 A1 , dem US-Patent 5,583,359, der JP 2002025856 A und der JP 1 1251 180 A beschrieben. Die senkrechten durch die Elektrodenplatten führenden Zuleitungen und Verbindungsleitungen führen bei diesem Mehrschichtkondensatoren nachteilig zu parasitären Induktivitäten. Zudem entsprechen die Gesamtabmessungen der Anordnungen bei hohen Frequenzen nicht zu vernachlässigbaren Anteilen der Wellenlänge. Dies führt zu unerwünschten Resonanzen, die den Arbeitsfrequenzbereich nach oben stark einschränken.The carrier substrate is, for example, the low-sintering multilayer ceramics (low temperature co-fired ceramics LTCC) described in US 2001/0008479 A1, since they have numerous thin electrical layers. Parallel plate arrangements suitable for integration in carrier substrates for multilayer capacitors are in principle sufficiently well known and are described, for example, in DE 100 19 229 A1, US Pat. No. 5,583,359, JP 2002025856 A and JP 1 1251 180 A. The vertical through the electrode plates leading leads and Connection lines lead disadvantageously in this multilayer capacitors to parasitic inductances. In addition, the overall dimensions of the devices at high frequencies do not correspond to negligible portions of the wavelength. This leads to unwanted resonances, which severely limit the working frequency range upwards.
So weisen kommerziell erhältliche Mehrschichtkondensatoren, mit denen sich Kapazitätswerte von 10 bis 100 pF erreichen lassen, bereits ab ca. 5 GHz Eigenresonanzfrequenzen auf.For example, commercially available multilayer capacitors with which capacitance values of 10 to 100 pF can be achieved have natural resonant frequencies as low as approximately 5 GHz.
Aufgabe der Erfindung ist es daher, einen verbesserten Mehrschichtkondensator sowie ein integriertes Schaltungsmodul mit einem Trägersubstrat zu schaffen, in das ein solcher Mehrschichtkondensator integriert ist, wobei die Eigenresonanzen bei unveränderten Kapazitätswerten zu höheren Frequenzen außerhalb des Arbeitsfrequenzbereiches verschoben werden.The object of the invention is therefore to provide an improved multilayer capacitor and an integrated circuit module with a carrier substrate, in which such a multilayer capacitor is integrated, wherein the natural resonances are shifted at unchanged capacitance values to higher frequencies outside the working frequency range.
Die Aufgabe wird mit dem gattungsgemäßen Mehrschichtkondensator erfindungsgemäß dadurch gelöst, dass eine der zur Beaufschlagung mit einem Hochfrequenzsignal vorgesehenen ersten Verbindungs¬ leitung sich zentrisch durch die gestapelten ersten und zweiten Elektrodenplatten erstreckt.The object is achieved with the generic multilayer capacitor according to the invention in that one of the first connecting line, which is provided for application of a high-frequency signal, extends centrally through the stacked first and second electrode plates.
Durch die vorzugsweise zentrisch in den parallelen Elektrodenplatten angeordnete signalführende vertikale Verbindungsleitung werden die durchschnittlichen Stromwege erheblich verkürzt und damit Leitungsinduktivitäten reduziert. Durch die verschachtelte Anordnung der Elektrodenplatten und Verbindung der ersten und zweiten Elektrodenplatten jeweils mit ersten und zweiten vertikalen Verbindungsleitungen innerhalb einer kompakten Mehrschicht- anordnung werden bei nahezu gleichbleibender Kapazität die Eigenresonanzen zu höheren Frequenzen außerhalb des Arbeitsfrequenzbereichs verschoben.As a result of the signal-carrying vertical connecting line, which is preferably arranged centrally in the parallel electrode plates, the average current paths are considerably shortened and line inductances are thus reduced. Due to the nested arrangement of the electrode plates and connection of the first and second electrode plates in each case with first and second vertical connecting lines within a compact multilayer arrangement, the resonances are shifted to higher frequencies outside the working frequency range with almost constant capacity.
Die Aufgabe wird weiterhin durch ein integriertes Schaltungsmodul mit einem Trägersubstrat und mindestens einer integrierten Schaltung auf dem Trägersubstrat dadurch gelöst, dass das Trägersubstrat mehrschichtig ist, mindestens ein solcher erfindungsgemäßer Mehrschichtkondensator in dem Trägersubstrat integriert ist, und die ersten und zweiten Verbindungsleitungen unmittelbar oder mit Drahtbond- oder Flipchip-Verbindungen mit der mindestens einen integrierten Schaltung verdrahtet sind.The object is further achieved by an integrated circuit module having a carrier substrate and at least one integrated circuit on the carrier substrate in that the carrier substrate is multilayered, at least one such multilayer capacitor according to the invention is integrated in the carrier substrate, and the first and second connection lines are connected directly or with wire bonding. or flip-chip connections are wired to the at least one integrated circuit.
Bei einem solchen komplexen integrierten Schaltungsmodul mit mehrlagigem Trägersubstrat können so die Kapazitäten von der Oberfläche des Trägersubstrats entfernt und kompakt in die tieferen Lagen des Trägersubstrates integriert werden.In such a complex integrated circuit module with a multilayer carrier substrate, the capacitances can thus be removed from the surface of the carrier substrate and integrated compactly into the lower layers of the carrier substrate.
Besonders vorteilhaft ist es, wenn die zweiten Verbindungsleitungen für die zweiten Elektrodenplatten über den äußeren Umfang der ersten Elektrodenplatten herum verteilt angeordnet sind. Wobei die zweiten Elektrodenplatten über den äußeren Umfang der ersten Elektrodenplatten herausragen.It is particularly advantageous if the second connecting lines for the second electrode plates are distributed around the outer circumference of the first electrode plates. Wherein the second electrode plates protrude beyond the outer periphery of the first electrode plates.
Eine solche Abschirmung durch äußere Via-Zäune, die durch die zweiten Verbindungsleitungen gebildet werden, vermeidet weitere störende Effekte oder Kopplungen zu benachbarten Funktionsblöcken.Such shielding by external via fences formed by the second connection lines avoids further disturbing effects or couplings to adjacent functional blocks.
Dabei wurde erkannt, dass bei den aus dem Stand der Technik bekannten Mehrschichtkondensatoren insbesondere die Via- Verbindungen der vertikalen Leitungsführung und zwischen den einzelnen parallelen Elektrodenplatten zu parasitären Induktivitäten beitragen.It was recognized that in the known from the prior art multilayer capacitors, in particular the via connections of the vertical wiring and between the single parallel electrode plates contribute to parasitic inductances.
Vorteilhafterweise sind weitere erste Verbindungsleitungen auf einem Umfang symmetrisch um die zentrale erste Verbindungsleitung herum verteilt angeordnet. Die Kontaktierung der ersten Elektrodenplatten mit den signalführenden ersten Verbindungsleitungen ist damit nicht auf die zentrale erste Verbindungsleitung beschränkt.Advantageously, further first connecting lines are arranged distributed on a circumference symmetrically around the central first connecting line. The contacting of the first electrode plates with the signal-carrying first connecting lines is thus not limited to the central first connecting line.
Vorteilhaft ist es auch, wenn weitere zweite Verbindungsleitungen auf dem Umfang der weiteren ersten Verbindungsleitungen verteilt angeordnet sind. Durch den äußeren Zaun, der durch die zweiten Verbindungsleitungen am äußeren Umfang der zweiten Elektrodenplatten gebildet ist, werden die zweiten Elektrodenplatten somit durch die weiteren zweiten Verbindungsleitungen parallel geschaltet.It is also advantageous if further second connecting lines are arranged distributed on the circumference of the other first connecting lines. By the outer fence, which is formed by the second connecting lines on the outer periphery of the second electrode plates, the second electrode plates are thus connected in parallel by the further second connecting lines.
Die weiteren ersten Verbindungsleitungen sollten dabei in Bezug auf die zweiten Verbindungsleitungen symmetrisch versetzt sein, bei vier ersten und vier zweiten am Umfang verteilten Verbindungsleitungen beispielsweise um 45° bei kreisrunden Elektrodenplatten- anordnungen.The other first connecting lines should be offset symmetrically with respect to the second connecting lines, with four first and four second circumferentially distributed connecting lines, for example by 45 ° in circular Elektrodenplatten- arrangements.
Der Mehrschichtkondensator ist vorzugsweise oben und unten mit ersten Elektrodenplatten abgeschlossen.The multilayer capacitor is preferably terminated at the top and bottom with first electrode plates.
Optional können auch mehr als zwei Reihen von Verbindungsleitungen vorgesehen sein. Entscheidend ist, dass die Anordnung der ersten und zweiten Verbindungsleitungen geordnet oder ungeordnet verschaltet ist. Die Elektrodenplattenform ist beliebig: Durch den verschachtelten Aufbau der Verbindungsleitungen bzw. Vias werden die parasitären Induktivitäten reduziert und es entsteht eine Resonanzverschiebung zu höheren Frequenzen. Besonders vorteilhaft ist es insbesondere in Verbindung mit niedrigsinternden Mehrlagenkeramiken (LTCC) kreisförmige erste und zweite Elektrodenplatten einzusetzen. Die Erfindung wird nachfolgend anhand der beigefügten Zeichnungen beispielhaft näher erläutert. Es zeigen:Optionally, more than two rows of connecting lines can be provided. It is crucial that the arrangement of the first and second connecting lines is connected in an ordered or disordered manner. The electrode plate shape is arbitrary: The nested structure of the connecting lines or vias become the parasitic Inductances reduced and there is a resonant shift to higher frequencies. It is particularly advantageous to use circular first and second electrode plates, in particular in connection with low-sintering multilayer ceramics (LTCC). The invention will now be described by way of example with reference to the accompanying drawings. Show it:
Figur 1 Perspektivische Querschnittsdarstellung eines erfindungsgemäßen Mehrschichtkondensators mit kreisförmigen Elektrodenplatten;Figure 1 perspective cross-sectional view of a multi-layer capacitor according to the invention with circular electrode plates;
Figur 2 Draufsicht auf eine zweite Ausführungsform eines erfindungsgemäßen Mehrschichtkondensators;Figure 2 is a plan view of a second embodiment of a multi-layer capacitor according to the invention;
Figur 3 Perspektivische Schnittansicht des Mehrschichtkon- densators aus Figur 2 im Schnitt AA';FIG. 3 shows a perspective sectional view of the multilayer capacitor from FIG. 2 in section AA ';
Figur 4 Draufsicht auf eine dritte Ausführungsform eines erfindungsgemäßen Mehrschichtkondensators;FIG. 4 is a plan view of a third embodiment of a multilayer capacitor according to the invention;
Figur 5 Perspektivische Schnittansicht des Mehrschichtkon¬ densators aus Figur 4 im Schnitt AA';FIG. 5 shows a perspective sectional view of the multilayer capacitor of FIG. 4 in section AA ';
Figur 6 Perspektivische Ansicht des Mehrschichtkonden¬ sators im Schnitt BB';FIG. 6 Perspective view of the multilayer capacitor in section BB ';
Figur 7 Diagramm der simulierten Eingangsreflexion über die Frequenz für die erste, zweite und dritte Ausführungsform des erfindungsgemäßen Mehrschichtkondensators;FIG. 7 Diagram of the simulated input reflection via the frequency for the first, second and third embodiment of the multilayer capacitor according to the invention;
Figur 8 Diagramm der simulierten Transmission über die Frequenz der ersten, zweiten und dritten Ausführungsform des erfindungsgemäßen Mehrschichtkondensators. Die Figur 1 lässt eine perspektivische Querschnittsansicht einer ersten Ausführungsform des erfindungsgemäßen Mehrschichtkondensators 1 erkennen. Es wird deutlich, dass erste kreisrunde Elektrodenplatten 2a, 2b, 2c, 2d und 2e alternierend mit zweiten kreisrunden Elektrodenplatten 3a, 3b, 3c und 3d übereinander geschichtet sind. Dabei ist jeweils zwischen den ersten und zweiten übereinanderliegenden Elektrodenplatten 2, 3 eine nicht dargestellte isolierende Lage vorhanden.FIG. 8 Diagram of the simulated transmission over the frequency of the first, second and third embodiment of the multilayer capacitor according to the invention. FIG. 1 shows a perspective cross-sectional view of a first embodiment of the multilayer capacitor 1 according to the invention. It is clear that first circular electrode plates 2a, 2b, 2c, 2d and 2e are stacked alternately with second circular electrode plates 3a, 3b, 3c and 3d. In each case, between the first and second superimposed electrode plates 2, 3, an insulating layer, not shown, is present.
Zentrisch durch den Mehrschichtkondensator 1 erstreckt sich eine erste Verbindungsleitung 4a, die mit den ersten Elektrodenplatten 2 elektrisch leitend verbunden ist. Die zweiten Elektrodenplatten 3 haben in der Mitte ein derart großes Loch, dass die zentrale Verbindungsleitung 4a kurzschlussfrei hindurchgeleitet werden kann und isoliert zu den zweiten Elektrodenplatten 3 ist.Centrally through the multi-layer capacitor 1 extends a first connecting line 4a, which is electrically conductively connected to the first electrode plates 2. The second electrode plates 3 have such a large hole in the middle that the central connecting line 4 a can be passed through without short circuit and is insulated from the second electrode plates 3.
Der Durchmesser der zweiten Elektrodenplatten 3 ist größer als der Durchmesser der ersten Elektrodenplatten 2, sodass sich vier zweite Verbindungsleitungen 5a, 5b, 5c, 5d über den äußeren Umfang der ersten Elektrodenplatten 2 herum verteilt angeordnet und mit den zweiten Elektrodenplatten 3 elektrisch leitend kontaktiert sind.The diameter of the second electrode plates 3 is larger than the diameter of the first electrode plates 2, so that four second connection lines 5a, 5b, 5c, 5d are distributed around the outer circumference of the first electrode plates 2 and electrically conductively contacted with the second electrode plates 3.
Die zentrale erste Verbindungsleitung 4a ist für die signalführende Leitung und die zweiten Verbindungsleitungen 5 sind zum Anschluss an Masse vorgesehen.The central first connection line 4a is provided for the signal-carrying line and the second connection lines 5 are provided for connection to ground.
Der Durchmesser der ersten und zweiten Verbindungsleitung 4, 5 kann einheitlich sein und zum Beispiel wie üblich 100//m betragen. Bei Auswahl eines größeren Durchmessers reduziert sich die Induktivität eines solchen Vias mit steigendem Durchmesser. Der Einsatz von Verbindungsleitungen 4, 5 mit höherem Durchmesser ist allerdings technologisch aufwendig. Zudem würde das zusätzlich metallisierte Volumen nicht mehr als Dielektrikum der Parallelplattenanordnung zur Verfügung stehen. Anstelle insbesondere einer zentralen ersten Verbindungsleitung 4a mit größerem Durchmesser ist es daher vorteilhaft, in einem verschachtelten Aufbau mehrere vertikale Verbindungsleitungen 4a bis 4e mit einheitlichem Durchmesser von zum Beispiel 100//m zu realisieren.The diameter of the first and second connecting lines 4, 5 may be uniform and, for example, be 100 // m as usual. Selecting a larger diameter reduces the inductance of such a vias as the diameter increases. However, the use of connecting lines 4, 5 with a larger diameter is technologically complex. In addition, the additional metallized volume would no longer be available as a dielectric of the parallel plate arrangement. Instead of, in particular, a central first connecting line 4a with a larger diameter, it is therefore advantageous to realize a plurality of vertical connecting lines 4a to 4e with a uniform diameter of, for example, 100 μm in a nested construction.
Solche Ausführungsformen sind in den Figuren 2 und 4 in der Draufsicht dargestellt.Such embodiments are shown in Figures 2 and 4 in plan view.
Andere Formen von Elektrodenplatten 2, 3 und Anzahl von Verbindungsleitungen 4, 5 sind denkbar.Other forms of electrode plates 2, 3 and number of connecting lines 4, 5 are conceivable.
Die Figur 2 lässt eine Draufsicht auf eine zweite Ausführungsform eines erfindungsgemäßen Mehrschichtkondensators 1 erkennen, bei dem die ersten Elektrodenplatten 2a, 2b, 2c, 2d und 2e mit weiteren ersten Verbindungsleitungen 4b, 4c, 4d und 4e kontaktiert sind, die auf einem Umfang symmetrisch um die zentrale erste Verbindungsleitung 4a herum verteilt angeordnet sind.FIG. 2 shows a plan view of a second embodiment of a multilayer capacitor 1 according to the invention, in which the first electrode plates 2a, 2b, 2c, 2d and 2e are in contact with further first connecting lines 4b, 4c, 4d and 4e which are symmetrical about a circumference the central first connection line 4a are arranged distributed around.
Es ist zu erkennen, dass die weiteren ersten Verbindungsleitungen 4b, 4c, 4d und 4e im Bezug auf die zweiten Verbindungsleitungen 5a, 5b, 5c und 5d symmetrisch versetzt sind. Bei den dargestellten vier weiteren Verbindungsleitungen 4b, 4c, 4d und 4e und vier zweiten Verbindungsleitungen 5a, 5b, 5c und 5d beträgt der Versatzwinkel bezogen auf die Achse der jeweiligen ersten und zweiten Verbindungsleitungen 4, 5 zur zentralen ersten Verbindungsleitung 4a 45 ° . Die Figur 3 lässt eine perspektivische Schnittansicht des Schnitts AA' erkennen. Es wird deutlich, dass die weiteren ersten Verbindungsleitungen 4b, 4c, 4d und 4e mit den jeweils ersten Elektrodenplatten 2 elektrisch leitend verbunden sind. Die zweiten Elektrodenplatten 3 haben im Bereich der weiteren ersten Verbindungsleitungen 4b, 4c, 4d und 4e eine derart große Bohrung, dass die ersten Verbindungsleitungen 4 isoliert zu den zweiten Elektrodenplatten 3 sind.It can be seen that the further first connecting lines 4b, 4c, 4d and 4e are offset symmetrically with respect to the second connecting lines 5a, 5b, 5c and 5d. In the illustrated four further connecting lines 4b, 4c, 4d and 4e and four second connecting lines 5a, 5b, 5c and 5d, the offset angle relative to the axis of the respective first and second connecting lines 4, 5 to the central first connecting line 4a is 45 °. FIG. 3 shows a perspective sectional view of the section AA '. It becomes clear that the further first connecting lines 4b, 4c, 4d and 4e are electrically conductively connected to the respective first electrode plates 2. The second electrode plates 3 have such a large bore in the region of the further first connecting lines 4b, 4c, 4d and 4e that the first connecting lines 4 are insulated from the second electrode plates 3.
Bei der Ausführungsform wird allerdings nur die zentrale erste Verbindungsleitung 4a zur Kontaktierung mit der signalführenden Leitung und die äußeren Verbindungsleitungen 5 zur Kontaktierung mit Masse herausgeführt.In the embodiment, however, only the central first connecting line 4 a for contacting with the signal-carrying line and the outer connecting lines 5 for contacting with ground are led out.
Andere Kontaktierungen und Verdrahtungen der Verbindungsleitungen 4, 5 und der Elektrodenplatten 2, 3 lassen andere Schaltungsfunktionen zu. So können beispielsweise die ersten und zweiten Verbindungsleitungen 4, 5 so mit den ersten und zweiten Elektrodenplatten 2, 3 verschaltet sein, dass in Reihe zu der signalführenden ersten Verbindungsleitung 4a geschaltete Blockkapazitäten gebildet werden (DC-Choke).Other contacts and wirings of the connection lines 4, 5 and the electrode plates 2, 3 allow for other circuit functions. Thus, for example, the first and second connecting lines 4, 5 can be connected to the first and second electrode plates 2, 3 in such a way that blocking capacitances connected in series with the signal-carrying first connecting line 4a are formed (DC choke).
Die Figur 4 lässt die Draufsicht auf eine dritte Ausführungsform des erfindungsgemäßen Mehrschichtkondensators 1 erkennen. Es wird deutlich, dass über die zweite Ausführungsform hinaus auch die zweiten Elektrodenplatten 3 mit weiteren zweiten Verbindungsleitungen 5e, 5f, 5g, 5h miteinander verbunden und parallel geschaltet sind.FIG. 4 shows the top view of a third embodiment of the multilayer capacitor 1 according to the invention. It becomes clear that, in addition to the second embodiment, the second electrode plates 3 are also connected to one another and connected in parallel with further second connecting lines 5e, 5f, 5g, 5h.
Die weiteren zweiten Verbindungsleitungen 5e, 5f, 5g und 5h sind dabei auf dem gleichen Umfang wie die weiteren ersten Verbindungsleitungen 4b, 4c, 4d und 4e symmetrisch um 45 ° versetzt hierzu angeordnet. Die weiteren zweiten Verbindungsleitungen 5e, 5f, 5g und 5h liegen dabei auf den Fluchten zwischen den ersten Verbindungsleitungen 5a, 5b, 5c und 5d sowie der zentralen ersten Verbindungsleitung 4a.The other second connecting lines 5e, 5f, 5g and 5h are on the same circumference as the other first Connecting lines 4b, 4c, 4d and 4e arranged symmetrically offset by 45 ° thereto. The further second connecting lines 5e, 5f, 5g and 5h lie on the alignment between the first connecting lines 5a, 5b, 5c and 5d and the central first connecting line 4a.
Die Figur 5 lässt eine perspektivische Schnittansicht des Schnitts AA' der dritten Ausführungsform des erfindungsgemäßen Mehrschichtkondensators 1 erkennen. Es wird deutlich, dass wie bereits im Bezug auf die Figur 3 beschrieben ist, die ersten Elektrodenplatten 2 mit den weiteren ersten Verbindungsleitungen 4b, 4c, 4d und 4e verbunden und damit parallel geschaltet sind.FIG. 5 shows a perspective sectional view of the section AA 'of the third embodiment of the multilayer capacitor 1 according to the invention. It is clear that, as already described with reference to FIG. 3, the first electrode plates 2 are connected to the further first connecting lines 4b, 4c, 4d and 4e and connected in parallel therewith.
Die Figur 6 lässt eine perspektivische Schnittansicht des Schnitts BB' erkennen. Hieraus wird deutlich, dass auch die zweiten Elektrodenplatten 3 mit weiteren Verbindungsleitungen 5e, 5f, 5g und 5h miteinander verbunden sind. Dabei haben die inneren Elektrodenplatten 2b, 2c und 2d und eine solche Bohrung, dass sie isoliert zu den weiteren zweiten Verbindungsleitungen 5e, 5f, 5g und 5h sind. Die zweiten Verbindungsleitungen 5e, 5f, 5g und 5h enden an der obersten und untersten zweiten Elektrodenplatte 3a, 3b und werden nicht durch die oberste und unterste erste Elektrodenplatte 2a, 2e hindurchgeführt.FIG. 6 shows a perspective sectional view of the section BB '. From this it is clear that the second electrode plates 3 are connected to each other with further connecting lines 5e, 5f, 5g and 5h. In this case, the inner electrode plates 2b, 2c and 2d and such a hole that they are insulated from the other second connecting lines 5e, 5f, 5g and 5h. The second connection lines 5e, 5f, 5g and 5h terminate at the top and bottom second electrode plates 3a, 3b and are not passed through the top and bottom first electrode plates 2a, 2e.
Der Platzbedarf eines solchen Mehrschichtkondensators 1 ist bei allen Ausführungsformen gleichbleibend durch den Durchmesser der Elektrodenplatten 2, 3 bestimmt. Dieser beträgt für die zweiten Elektrodenplatten 3 zum Beispiel ein Millimeter. Die Figur 7 lässt ein Diagramm der simulierten Eingangsreflexion | S11 1 in dB über die Frequenz in GHz für die erste, zweite und dritte Ausführungsform der Figuren 1 , 2 und 4 erkennen.The space requirement of such a multilayer capacitor 1 is determined in all embodiments consistently by the diameter of the electrode plates 2, 3. This is for the second electrode plates 3, for example, a millimeter. FIG. 7 shows a diagram of the simulated input reflection | S 11 1 in dB over the frequency in GHz for the first, second and third embodiment of Figures 1, 2 and 4 recognize.
Es wird deutlich, dass die Eigenresonanzen sich mit zunehmend verschachtelter Anordnung durch die zusätzlichen weiteren ersten Verbindungsleitungen des zweiten Ausführungsbeispiels und insbesondere durch die zusätzlichen weiteren zweiten Verbindungsleitungen 5 des dritten Ausführungsbeispiels immer weiter nach oben in einen höheren Frequenzbereich verschieben.It becomes clear that the self-resonances with increasingly nested arrangement by the additional further first connecting lines of the second embodiment and in particular by the additional additional second connecting lines 5 of the third embodiment always move upwards in a higher frequency range.
So beträgt die tiefste Resonanzfrequenz bei der ersten Ausführungsform nach Figur 1 10 GHz. Bei der zweiten Ausführungsform nach Figur 2 ist die tiefste Eigenfrequenz bereits auf etwa 17 GHz nach oben verschoben. Bei der dritten Ausführungsform nach Figur 4 beträgt die tiefste Resonanzfrequenz 25 GHz.Thus, the lowest resonance frequency in the first embodiment according to FIG. 1 is 10 GHz. In the second embodiment according to FIG. 2, the lowest natural frequency has already been shifted upwards to approximately 17 GHz. In the third embodiment according to FIG. 4, the lowest resonance frequency is 25 GHz.
Die Figur 8 lässt ein Diagramm der Transmission | S21 [ in dB über die Frequenz in GHz für die erste Ausführungsform nach Figur 1 , die zweite Ausführungsform nach Figur 2 und die dritte Ausführungsform nach Figur 4 erkennen. Es wird deutlich, dass die Hochfrequenz- Blockeigenschaften der Mehrschichtkondensatoren 1 insbesondere bei tiefen Frequenzen unverändert bleiben. Dies lässt auf eine nahezu unveränderte Kapazität der Mehrschichtkondensatoren 1 gemäß des ersten, zweiten und dritten Ausführungsbeispiels erkennen. Die Verschiebung der Eigenresonanzen ist somit auf eine Reduzierung der parasitären Induktivitäten zurückzuführen.FIG. 8 shows a diagram of the transmission | S 21 [in dB on the frequency in GHz for the first embodiment of Figure 1, the second embodiment of Figure 2 and the third embodiment of Figure 4 recognize. It becomes clear that the high-frequency blocking properties of the multilayer capacitors 1 remain unchanged, especially at low frequencies. This is indicative of an almost unchanged capacitance of the multilayer capacitors 1 according to the first, second and third embodiments. The shift of the natural resonances is thus due to a reduction of the parasitic inductances.
Bei der DC-Choke-Schaltung mit in Reihe zu der signalführenden ersten Verbindungsleitung 4a geschalteten Blockkapazitäten wären im Wesentlichen die in den Figuren 7 und 8 gezeigten Reflexions- und Transmissionsverläufe vertauscht.In the DC choke circuit with blocking capacitors connected in series with the signal-carrying first connection line 4a would be in the Essentially reversed the reflection and transmission profiles shown in Figures 7 and 8.
Nach dem dargestellten Prinzip der über einen mindestens einen gemeinsamen Umfang verteilten weiteren ersten und zweiten Verbindungsleitungen 4, 5 zur Parallelschaltung der ersten und zweiten Elektrodenplatten 2, 3 können die parasitären Resonanzen bis weit in die Millimeterwellenbereich verschoben werden.According to the illustrated principle of further distributed over at least one common circumference further first and second connecting lines 4, 5 for parallel connection of the first and second electrode plates 2, 3, the parasitic resonances can be moved far into the millimeter wave range.
Durch den erfindungsgemäßen Mehrschichtkondensator 1 werden somit parasitäre Effekte reduziert. Dabei können störende Eigenresonanzen außerhalb des Arbeitsfrequenzbereichs verschoben werden. Der Mehrschichtkondensator 1 ist zudem kompakt und bietet einen erhöhten Integrationsgrad. Zudem können die Bond- oder FMp- Chip-Verbindungen auf der Oberfläche eines Multichipmoduls MCM reduziert und Blockkapazitäten auf der Substratoberfläche vermieden werden. Der Mehrschichtkondensator 1 zeichnet sich zum durch eine verbesserte Abschirmung aus und lässt sich flexibel in Mehrlagen- Multichipmodule oder als Einzelkomponente integrieren. The multi-layer capacitor 1 according to the invention thus reduces parasitic effects. Disturbing natural resonances can be shifted outside the working frequency range. The multilayer capacitor 1 is also compact and offers an increased degree of integration. In addition, the bonding or FMp chip connections on the surface of a multi-chip module MCM can be reduced and blocking capacities on the substrate surface can be avoided. The multilayer capacitor 1 is characterized by an improved shielding and can be flexibly integrated into multilayer multichip modules or as a single component.

Claims

Ansprüche claims
1. Mehrschichtkondensator (1 ) mit einer aus mehreren aufeinander geschichteten elektrisch isolierenden Lagen, parallel zueinander angeordneten ersten und zweiten Elektrodenplatten (2, 3) zwischen den isolierenden Lagen, wobei die ersten und zweiten Elektrodenplatten (2, 3) alternierend mit einer zwischenliegenden isolierenden Lage voneinander beabstandet übereinander angeordnet sind, und mit mindestens einer sich senkrecht durch die Lagen erstreckenden ersten Verbindungsleitung (4a), die mit den ersten Elektrodenplatten (2) verbunden und isoliert zu den zweiten Elektrodenplatten (3) ist, sowie mit sich senkrecht durch die Lagen erstreckende zweite Verbindungsleitungen (5), die mit den zweiten Elektrodenplatten (3) verbunden und isoliert zu den ersten Elektrodenplatten (2) sind, dadurch gekennzeichnet, dass sich eine der zur Beaufschlagung mit einem Hochfrequenzsignal vorgesehenen ersten Verbindungsleitung (4a) zentrisch durch die gestapelten ersten und zweiten Elektrodenplatten (2, 3) erstreckt.A multilayer capacitor (1) comprising one of a plurality of electrically insulating layers stacked on each other, first and second electrode plates (2, 3) arranged parallel to each other between the insulating layers, the first and second electrode plates (2, 3) alternating with an intermediate insulating layer spaced apart one above the other, and having at least one first interconnecting line (4a) extending perpendicularly through the plies connected to the first electrode plates (2) and insulated from the second electrode plates (3) and extending perpendicularly through the plies second connecting lines (5) connected to the second electrode plates (3) and insulated from the first electrode plates (2), characterized in that one of the first connecting lines (4a) provided for application with a high-frequency signal is centered through the stacked first and second electrodes second electrode plates (2, 3 ).
2. Mehrschichtkondensator (1 ) nach Anspruch 1 , dadurch gekennzeichnet, dass die zweiten Verbindungsleitungen (5) über den äußeren Umfang der ersten Elektrodenplatten (2) herum verteilt angeordnet sind und die zweiten Elektrodenplatten (3) über den äußeren Umfang der ersten Elektrodenplatten (2) hinausragen. 3. Mehrschichtkondensator (1 ) nach Anspruch 1 oder 2, dadurch gekennzeichnet, dass sich die erste Verbindungsleitung (4a) zentrisch durch die gestapelten ersten und zweiten Elektrodenplatten (2, A multilayer capacitor (1) according to claim 1, characterized in that the second connection lines (5) are distributed around the outer periphery of the first electrode plates (2), and the second electrode plates (3) are formed over the outer periphery of the first electrode plates (2 ) protrude. 3. multilayer capacitor (1) according to claim 1 or 2, characterized in that the first connecting line (4a) centrally through the stacked first and second electrode plates (2,
3) erstreckt.3) extends.
4. Mehrschichtkondensator (1 ) nach Anspruch 3, dadurch gekennzeichnet, dass weitere erste Verbindungsleitungen (4) auf einem Umfang symmetrisch um die zentrale erste Verbindungsleitung (5) herum verteilt angeordnet sind.4. Multi-layer capacitor (1) according to claim 3, characterized in that further first connecting lines (4) are arranged distributed on a circumference symmetrically about the central first connecting line (5) around.
5. Mehrschichtkondensator (1 ) nach Anspruch 4, dadurch gekennzeichnet, dass weitere zweite Verbindungsleitungen (5) auf dem Umfang der weiteren ersten Verbindungsleitungen (4) verteilt angeordnet sind.5. Multilayer capacitor (1) according to claim 4, characterized in that further second connecting lines (5) are arranged distributed on the circumference of the further first connecting lines (4).
6. Mehrschichtkondensator (1 ) nach einem der Ansprüche 4 oder 5, dadurch gekennzeichnet, dass die weiteren ersten Verbindungsleitungen (4) im Bezug auf die zweiten Verbindungsleitungen (5) versetzt sind.6. multilayer capacitor (1) according to one of claims 4 or 5, characterized in that the further first connecting lines (4) are offset with respect to the second connecting lines (5).
7. Mehrschichtkondensator (1 ) nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass der Mehrschichtkondensator (1 ) oben und unten mit ersten Elektrodenplatten (2) abgeschlossen ist.7. Multilayer capacitor (1) according to one of the preceding claims, characterized in that the multilayer capacitor (1) is closed at the top and bottom with first electrode plates (2).
8. Mehrschichtkondensator (1 ) nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass die ersten und zweiten Elektrodenplatten (2, 3) kreisförmig sind.8. multilayer capacitor (1) according to any one of the preceding claims, characterized in that the first and second electrode plates (2, 3) are circular.
9. Mehrschichtkondensator (1 ) nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass sich weitere erste und/oder zweite Verbindungsleitungen (4, 5) durch die gestapelten ersten und zweiten Elektrodenplatten (2, 3) erstrecken und zur Bildung parallel und/oder seriell geschalteter Blockkapazitäten mit zugeordneten Elektrodenplatten (2, 3) •5 elektrisch leitend verbunden sind.9. multilayer capacitor (1) according to one of the preceding claims, characterized in that further first and / or second connecting lines (4, 5) extend through the stacked first and second electrode plates (2, 3) and are electrically connected to associated electrode plates (2, 3) • 5 to form parallel and / or series-connected blocking capacitances.
10. Mehrschichtkondensator (1 ) nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass die weiteren ersten und die zweiten Verbindungsleitungen (4, 5) so mit den ersten 0 und zweiten Elektrodenplatten (2, 3) elektrisch verschaltet sind, dass in Reihe zu der signalfϋhrenden ersten Verbindungsleitung (4a) geschaltete Blockkapazitäten gebildet werden.10. multilayer capacitor (1) according to one of the preceding claims, characterized in that the further first and the second connecting lines (4, 5) are electrically connected to the first 0 and second electrode plates (2, 3) that in series with the signal-conducting first connection line (4a) switched blocking capacitances are formed.
1 1 . Integriertes Schaltungsmodul mit einem Trägersubstrat und 5 mindestens einer integrierten Schaltung auf dem Trägersubstrat, dadurch gekennzeichnet, dass das Trägersubstrat mehrschichtig ist, mindestens ein Mehrschichtkondensator (1 ) nach einem der vorhergehenden Ansprüche in dem Trägersubstrat integriert ist und die ersten und zweiten Verbinduήgsleitungen (4,5) 0 unmittelbar oder mit Drahtbond- oder Flipchipverbindungen mit mindestens einer der integrierten Schaltungen verdrahtet sind.1 1. Integrated circuit module having a carrier substrate and at least one integrated circuit on the carrier substrate, characterized in that the carrier substrate is multi-layered, at least one multilayer capacitor (1) according to one of the preceding claims is integrated in the carrier substrate and the first and second connection lines (4, 5) are integrated ) 0 are wired directly or with wirebond or flip-chip connections to at least one of the integrated circuits.
55
0 0
EP04738792A 2004-06-25 2004-06-25 Multi-layer capacitor and integrated circuit module Withdrawn EP1759398A1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/DE2004/001345 WO2006000168A1 (en) 2004-06-25 2004-06-25 Multi-layer capacitor and integrated circuit module

Publications (1)

Publication Number Publication Date
EP1759398A1 true EP1759398A1 (en) 2007-03-07

Family

ID=34958117

Family Applications (1)

Application Number Title Priority Date Filing Date
EP04738792A Withdrawn EP1759398A1 (en) 2004-06-25 2004-06-25 Multi-layer capacitor and integrated circuit module

Country Status (5)

Country Link
US (1) US7684170B2 (en)
EP (1) EP1759398A1 (en)
CN (1) CN101031987B (en)
DE (1) DE112004002962A5 (en)
WO (1) WO2006000168A1 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9398683B2 (en) 2013-03-26 2016-07-19 Apple Inc. Packaged capacitor component with multiple self-resonance frequencies
DE102014008990B4 (en) 2014-06-13 2016-11-10 Dietmar Dreyer Semiconductor amplifier for storing electrical energy based on a generated resonant circuit
US10199172B2 (en) 2016-01-18 2019-02-05 Apple Inc. Self shielding coaxial capacitor structures
CN112838162B (en) * 2019-11-25 2024-05-17 上海川土微电子有限公司 Circular on-chip high-voltage isolation capacitor
US11631541B2 (en) * 2020-03-24 2023-04-18 Tdk Corporation Multilayer capacitor

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5583359A (en) * 1995-03-03 1996-12-10 Northern Telecom Limited Capacitor structure for an integrated circuit
EP0776016B1 (en) 1995-11-27 2004-03-03 Greatbatch-Sierra, Inc. Feedthrough capacitor assembly
JP3511569B2 (en) 1998-03-03 2004-03-29 Tdk株式会社 Multilayer capacitors
DE19847946A1 (en) 1998-10-09 2000-04-27 Siemens Ag Multilayer circuit board, with an integrated capacitor, comprises a first planar aluminum insert electrode bearing an aluminum oxide layer as an insulating interlayer
JP3476127B2 (en) 1999-05-10 2003-12-10 株式会社村田製作所 Multilayer capacitors
US6252761B1 (en) 1999-09-15 2001-06-26 National Semiconductor Corporation Embedded multi-layer ceramic capacitor in a low-temperature con-fired ceramic (LTCC) substrate
JP2001196263A (en) 2000-01-07 2001-07-19 Philips Japan Ltd Multilayer dielectric feed-through capacitor
JP2002025856A (en) 2000-07-06 2002-01-25 Nec Corp Multilayer capacitor, semiconductor device and electronic circuit board
US20020140081A1 (en) 2000-12-07 2002-10-03 Young-Huang Chou Highly integrated multi-layer circuit module having ceramic substrates with embedded passive devices
US20030081370A1 (en) 2001-10-15 2003-05-01 Haskell Donald K. Apparatus and process for the control of electromagnetic fields on the surface of EMI filter capacitors
JP2003204164A (en) 2002-01-07 2003-07-18 Kyocera Corp Multilayer wiring board

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See references of WO2006000168A1 *

Also Published As

Publication number Publication date
US20080019074A1 (en) 2008-01-24
US7684170B2 (en) 2010-03-23
CN101031987A (en) 2007-09-05
WO2006000168A1 (en) 2006-01-05
CN101031987B (en) 2011-06-08
DE112004002962A5 (en) 2007-07-12

Similar Documents

Publication Publication Date Title
DE10197124B4 (en) Multi-stage electrical capacitor and suitable manufacturing process
DE69430829T2 (en) Multi-chip module and manufacturing process therefor
DE69637165T2 (en) Multilayer printed circuit board and its use as a contact grid package
WO2007016909A1 (en) Electrical component
DE60217762T2 (en) Laminated filter, integrated device and communication device
WO2004001963A1 (en) Electronic component comprising a multilayer substrate and corresponding method of production
DE102006007381A1 (en) Ultra-wide-band semiconductor component for ultra-wide-band standard in communication, comprises semiconductor component, ultra-wide-band semiconductor chip and multilevel circuit substrate with lower and upper metal layer
DE10133660A1 (en) Multilayer circuit module for wireless communication system has passive high frequency components and passive base component layer
DE10019839A1 (en) Laminate capacitor for high frequency circuit has penetration conduction bodies connected internal electrodes and peripheral conduction bodies connected to peripheries of internal electrodes
WO2008009281A2 (en) Electric module
WO2015128008A1 (en) Package for a tunable filter
DE102005009163B4 (en) Semiconductor device having a semiconductor chip having signal contact surfaces and supply contact surfaces, and method for producing the semiconductor device
WO2008089725A2 (en) Electrical component with a carrier substrate and a semiconductor chip
DE10300956B3 (en) Device with high frequency connections in a substrate
EP1759398A1 (en) Multi-layer capacitor and integrated circuit module
DE102004032928B4 (en) RF module with improved integration
WO2009071142A2 (en) Electrical circuit arrangement having concentrated elements in multi-layer substrates
DE102019109200B4 (en) SEMICONDUCTOR DEVICES WITH NON-GALVANIC CONNECTION
DE102004037826B4 (en) Semiconductor device with interconnected semiconductor devices
DE102017109515B4 (en) Semiconductor device and method for its manufacture
EP0673067A2 (en) High-frequency circuit with integrated logic circuit
WO2006133775A1 (en) Low-loss electrical component with an amplifier
DE102007046728B4 (en) Electrical component
WO2006007803A1 (en) Cooled integrated circuit
DE102006031342B4 (en) Electrical circuit and component with the circuit

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

17P Request for examination filed

Effective date: 20061214

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LI LU MC NL PL PT RO SE SI SK TR

DAX Request for extension of the european patent (deleted)
17Q First examination report despatched

Effective date: 20080411

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

18D Application deemed to be withdrawn

Effective date: 20130103