DE4131061C1 - Switching procedure for external reference pulse signal in telephone exchange - conducting external reference signals to module delivering reference pulse series for synchronising central pulse generator or clock - Google Patents
Switching procedure for external reference pulse signal in telephone exchange - conducting external reference signals to module delivering reference pulse series for synchronising central pulse generator or clockInfo
- Publication number
- DE4131061C1 DE4131061C1 DE19914131061 DE4131061A DE4131061C1 DE 4131061 C1 DE4131061 C1 DE 4131061C1 DE 19914131061 DE19914131061 DE 19914131061 DE 4131061 A DE4131061 A DE 4131061A DE 4131061 C1 DE4131061 C1 DE 4131061C1
- Authority
- DE
- Germany
- Prior art keywords
- ccg
- ltu4
- iocg
- iocc
- reference clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0407—Selecting arrangements for multiplex systems for time-division multiplexing using a stored programme control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
- H04J3/0688—Change of the master or reference, e.g. take-over or failure of the master
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Monitoring And Testing Of Exchanges (AREA)
Abstract
Description
Die Erfindung betrifft ein Verfahren nach dem Oberbegriff des Patentanspruchs 1.The invention relates to a method according to the preamble of Claim 1.
In synchronen digitalen Fernmeldenetzen werden zentrale Takt einrichtungen der einzelnen digitalen Vermittlungssysteme hier archisch nach dem Master/Slave-Prinzip synchronisiert. Dabei wird für das gesamte Netz ein einziger frequenzbestimmender Taktgenerator (Master Clock) vorgesehen. Auf seine Taktfrequenz werden die zentralen Takteinrichtungen der vernetzten Vermitt lungssysteme synchronisiert. Einem Vermittlungssystem kann ei ne Mehrzahl externer Referenztaktsignale zugeführt werden, wo bei das Vermittlungssystem genau ein externes Referenztaktsi gnal zur Synchronisation seiner zentralen Takteinrichtung aus wählt. Ein solches Vermittlungssystem ist in einer Sonderaus gabe "telcom report" und Siemens-Magazin COM, 1985, Seiten 58 bis 66, ISBN 3-8009-3846-4, beschrieben.In synchronous digital telecommunications networks are central clock facilities of the individual digital switching systems here archived synchronized according to the master / slave principle. Here is a single frequency determining for the entire network Clock generator (master clock) provided. On its clock frequency become the central clock devices of the networked operator systems synchronized. A switching system can ne plurality of external reference clock signals are supplied where in the switching system exactly one external reference clock i gnal to synchronize its central clock device chooses. Such a switching system is in a special way "telcom report" and Siemens magazine COM, 1985, pages 58 to 66, ISBN 3-8009-3846-4.
Nach der Auswahl genau eines externen Referenztaktsignals ist dieses an die zentrale Takteinrichtung des jeweiligen Vermitt lungssystems anzuschalten. Auf der Verbindungsleitung zwischen der Eingangsbaugruppe des Vermittlungssystems, der das externe Referenztaktsignal zugeführt wird, und dem zentralen Taktgene rator können jedoch Störungen auftreten, wie beispielsweise Nebensprechen oder ein nicht ausgewähltes Referenztaktsignal, das z. B. bei einer fehlerhaft geschlossenen Schalteinrichtung auf der referenztaktliefernden Baugruppe des Vermittlungssy stems zum zentralen Taktgenerator durchgeschaltet wird. Eine Anschaltung des ausgewählten externen Referenztaktsignals über eine derart störungsbehaftete Verbindungsleitung schließt die Synchronisation der zentralen Takteinrichtung aus. After selecting exactly one external reference clock signal this to the central clock facility of the respective operator switch system. On the connecting line between the input module of the switching system, which the external Reference clock signal is supplied, and the central clock genes However, malfunctions can occur, for example Crosstalk or an unselected reference clock signal, the Z. B. with an incorrectly closed switching device on the module of the switching system that supplies the reference clock is switched through to the central clock generator. A Connection of the selected external reference clock signal via closes such a faulty connecting line the synchronization of the central clock device.
Aus der deutschen Offenlegungsschrift DE 39 32 700 A1 ist bereits ein Verfahren zur Durchschalteprüfung eines Koppelnetzes be kannt. Bei dem bekannten Verfahren werden verbindungsindividu ell am Eingang des Koppelnetzes Prüfinformationen eingespeist, die eine den betreffenden Koppelfeldeingang und Zeitkanal kenn zeichnende Absenderadresse und eine den betreffenden Koppel feldausgang und Zeitkanal bezeichnende Zieladresse umfassen. Die Übertragung der Prüfinformationen erfolgt entweder vor Inbetriebnahme einer Verbindung einmalig oder während der bestehenden Verbindung in periodischen Abständen in nor malerweise für Signalisierungsinformationen ausgenutzten Zeitspannen.From the German patent application DE 39 32 700 A1 is already be a procedure for the interconnection test of a switching network knows. In the known method, individual connections Test information fed in at the entrance of the switching network, who know the relevant switching matrix input and time channel drawing sender address and a coupling include field output and time channel designating destination address. The test information is either transmitted before Commissioning of a connection once or during the existing connection at periodic intervals in nor sometimes used for signaling information Time spans.
Der Erfindung liegt die Aufgabe zugrunde, ein Verfahren der eingangs genannten Art anzugeben, das Störungen bei der Synchronisation der zentralen Takteinrichtung eines Vermitt lungssystems eliminiert.The invention has for its object a method of the type mentioned at the outset to indicate disruptions in the Synchronization of the central clock facility of an operator system eliminated.
Diese Aufgabe wird bei einem Verfahren der eingangs genannten Art durch die Merkmale des Anspruchs 1 gelöst.This task is carried out in a method of the type mentioned at the beginning Art solved by the features of claim 1.
Als wesentlich für die Erfindung ist anzusehen, daß die auch als Referenztaktstrecke bezeichnete Verbindungsleitung zwi schen einer referenztaktliefernden Baugruppe und der zentra len Takteinrichtung auf Störungen überprüft wird. Dabei wird die zentrale Takteinrichtung als Prüf- bzw. Meßeinrichtung verwendet.It is to be regarded as essential for the invention that the also connecting line referred to as reference clock path between a module supplying the reference clock and the zentra len clock device is checked for malfunctions. Doing so the central clock device as a test or measuring device used.
Nach einer vorteilhaften Ausführungsform der Erfindung ist vorgesehen, daß, sofern die Verbindungsleitung aus miteinander verbindbaren Leitungsabschnitten besteht, die Leitungsabschnit te ausgehend von der Takteinrichtung abschnittsweise in Rich tung der Schalteinrichtung auf Abwesenheit von Störungen über prüft werden. Hierdurch lassen sich etwaige Störungen auf ein zelnen Leitungsabschnitten eindeutig lokalisieren und damit gezielt beheben. According to an advantageous embodiment of the invention provided that, provided that the connecting line from each other connectable line sections, the line section based on the clock device in sections in Rich tion of the switching device for the absence of faults be checked. In this way, any malfunctions localize individual line sections and thus fix specifically.
Weitere vorteilhafte Ausführungsformen der Erfindung sind in den Unteransprüchen gekennzeichnet und werden im folgenden an hand der Figuren beschrieben.Further advantageous embodiments of the invention are in the subclaims and are referred to below described by hand of the figures.
Es zeigtIt shows
Fig. 1 ein Vermittlungssystem mit einer zentralen Takteinrich tung, an die nach dem erfindungsgemäßen Verfahren ein externes Referenztaktsignal angeschaltet wird; Figure 1 shows a switching system with a central Taktinrich device to which an external reference clock signal is switched on according to the inventive method.
Fig. 2 ausgewählte, an der Durchführung des erfindungsgemäßen Verfahrens unmittelbar beteiligte Komponenten des Ver mittlungssystems nach Fig. 1; und Fig. 2 is selected, directly involved in the conduct of the process of the invention components of the Ver averaging system of Fig. 1; and
Fig. 3 ein Blockschaltbild einer zentralen Takteinrichtung. Fig. 3 is a block diagram of a central clock device.
Das in Fig. 1 dargestellte Vermittlungssystem ist lediglich in einem zum Verständnis der Erfindung erforderlichen Umfang dar gestellt. Es besteht aus einem Durchschalteteil SWU und einer an dem Verfahren gemäß der Erfindung nicht beteiligten betriebs technischen Einheit ADS (Administration and Data Server). Das Durchschalteteil SWU besteht aus mehreren Anschlußgruppen LTG1 . . . LTG8 (Line Trunk Group), einem zentralen Koppelfeld CSN (Central Switching Network), einer Steuerung CC (Common Control) sowie einer zentralen Takteinrichtung CCG (Central Clock Gene rator).The switching system shown in Fig. 1 is only to the extent necessary to understand the invention. It consists of a switching part SWU and an operational technical unit ADS (Administration and Data Server) not involved in the method according to the invention. The switching part SWU consists of several connection groups LTG1. . . LTG8 (Line Trunk Group), a central switching network CSN (Central Switching Network), a control CC (Common Control) and a central clock device CCG (Central Clock Generator).
Die Anschlußgruppen LTG1 . . . LTG8 bestehen jeweils aus Anschluß einheiten LTU1 . . . LTU4, einem Gruppenkoppelfeld GSN (Group Switching Network), einer Serviceeinheit SU (Service Unit) und einer Gruppensteuerung GC (Group Control).The LTG1 connection groups. . . LTG8 consist of connection units LTU1. . . LTU4, a group switching network GSN (Group Switching Network), a service unit SU (Service Unit) and a group control GC (Group Control).
Die Anschlußeinheiten LTU1 . . . LTU4 bestehen aus Peripheriemodu len, die die Schnittstellenanpassungen zwischen dem Vermitt lungssystem und der digitalen bzw. analogen Umwelt bilden. Als teilnehmerorientierte Geräteanschlüsse kommen beispielsweise zum Einsatz: digitale Teilnehmeranschlußbaugruppen, das sind ISDN-Basisanschlüsse für digitale mono- und multifunktionale Terminals oder 1-Kanal-Anschlußmodule für Endgeräte, wie beispielsweise digi tale Sprachterminals und Vermittlungsterminals und analoge Teil nehmeranschlußbaugruppen für analoge Sprachterminals.The connection units LTU1. . . LTU4 consist of peripheral modules len, the interface adjustments between the mediator system and the digital or analog environment. As subscriber-oriented device connections come for example to use: digital subscriber line modules, that are ISDN basic connections for digital mono- and multifunctional Terminals or 1-channel connection modules for end devices, such as digi tal voice terminals and operator terminals and analog part slave connection modules for analog voice terminals.
Zu den Peripheriemodulen gehören weiterhin Leitungsanschluß module, die der Verbindung mit öffentlichen und privaten Netzen bzw. Sondereinrichtungen dienen. Hierzu gehören beispielsweise digitale Leitungssatzbaugruppen, d. h. ISDN-Basisanschlüsse für ISDN-Amts- und -Querverkehr, digitale Schnittstellenein heiten, d. h. Multiplexanschlüsse (30 Kanäle zu je 64 kBit/s), analoge Leitungssatzbaugruppen, d. h. Leitungsanschlußmodule für analoge Leitungen und X.21-Teilnehmer- oder -Amtssatzbau gruppen, d. h. Anschlußmodule für digitale Leitungen gemäß dem IDN-Standard X.21. The peripheral modules also include line connections modules that connect to public and private networks or special facilities. These include, for example digital wiring harness assemblies, d. H. ISDN basic connections for ISDN public and cross traffic, digital interfaces units, d. H. Multiplex connections (30 channels each 64 kbit / s), analog wiring harness assemblies, d. H. Line connection modules for analog lines and X.21 subscriber or exchange rate construction groups, d. H. Connection modules for digital lines according to the IDN standard X.21.
Externe Referenztaktsignale werden dem Vermittlungssystem über die Leitungsanschlußmodule zugeführt, die im folgenden als re ferenztaktliefernde Baugruppen bezeichnet werden.External reference clock signals are sent to the switching system the line connection modules supplied, which in the following as re modules supplying the reference clock.
Mehrere Peripheriemodule werden funktional und konstruktiv zu einer Anschlußeinheit LTU zusammengefaßt.Several peripheral modules become functional and constructive a connection unit LTU summarized.
Eine Serviceeinheit SU ist mehreren Anschlußeinheiten LTU1 . . . LTU4 gemeinsam zugeordnet. Die Serviceeinheit SU besteht aus einer Signalisierungseinheit, einem Hörtongenerator und gege benenfalls einer Konferenzeinrichtung.A service unit SU is a plurality of line units LTU1. . . LTU4 assigned together. The service unit SU consists of a signaling unit, an audio tone generator and gege also a conference facility.
Die Signalisierungseinheit übernimmt die Zeichenversorgung des Systems mit Hörtönen, Ansagen sowie den Empfang von MFV-Tast wahlzeichen und Amtswahltönen. Diese Funktion wird mit Signal prozessoren realisiert.The signaling unit takes over the character supply of the Systems with audible tones, announcements and the reception of DTMF keys Dialing signs and dialing tones. This function comes with a signal processors realized.
Jede Anschlußgruppe verfügt über eine Gruppensteuerung GC die die Koppelstufe GSN einstellt. Eine Koppelstufe GSN ver bindet die vier Anschlußeinheiten LTU1 . . . LTU4 und die Service einheit SU untereinander. Sie ist über acht Multiplexkanäle mit der Koppelstufe CSN sowie über deren Verbindungen mit an deren Koppelstufen GSN ebenfalls wieder mit anderen Koppel stufen GSN verbunden.Each connection group has a group control GC which sets the coupling stage GSN. A coupling stage GSN ver binds the four connection units LTU1. . . LTU4 and the service unit SU with each other. It is over eight multiplex channels with the coupling stage CSN and via their connections with whose switching stages GSN again with other switching networks stages connected to GSN.
Die Koppelstufe CSN wird aus Einheiten mit zwei Zeitstufen MTS (Memory Time Switch) 64 aufgebaut. Jede Zeitstufe MTS 64 ver bindet von den je 64 ankommenden und abgehenden Multiplexkanä len für Sprache oder Daten jeweils zwei beliebige der 64 Zeit lagen miteinander. Die Koppelstufen GSN und CSN sind ebenso wie ihre zugehörigen Steuerungen GC und CC zweifach vorhanden. Gruppensteuerungen GC und zentrale Steuerungen CC haben die selbe Struktur. Kernstück jeder Steuerung ist ein einheitlicher Datenprozessor mit Standardbetriebssystem. Die Basis dafür ist die Prozessorfamilie SAB8086/80286 der Firma Siemens und ein beispielsweise bis auf 32 Mbyte erweiterbarer Arbeitsspeicher. The coupling stage CSN is built up from units with two time stages MTS (Memory Time Switch) 64 . Each time stage MTS 64 connects any of the 64 incoming and outgoing multiplex channels for voice or data, any two of the 64 times were with each other. The coupling stages GSN and CSN are duplicated, as are their associated controls GC and CC. Group controls GC and central controls CC have the same structure. The heart of every controller is a uniform data processor with a standard operating system. The basis for this is the processor family SAB8086 / 80286 from Siemens and a working memory that can be expanded up to 32 Mbytes, for example.
Die Speichermodule enthalten hochintegrierte dynamische RAM- Bausteine und Fehlerkorrekturschaltungen. Datenprozessor und Speichermodule werden durch einen standardisierten Multibus verbunden. Über diese Schnittstellen erfolgen die Einstellungen zum direkt zugeordneten Koppelnetz.The memory modules contain highly integrated dynamic RAM Devices and error correction circuits. Data processor and Memory modules are made by a standardized multibus connected. The settings are made via these interfaces to the directly assigned switching network.
Für das Abwickeln des HDLC-Protokolls zu den Anschlußeinheiten LTU und der Serviceeinheit SU ist ein Prozessor für Signali sierungssteuerung am Multibus vorgeschaltet. Der Meldungsaus tausch mit der Protokollsteuerung in diesem Modul erfolgt über einen Speicherbereich am Multibus, der sowohl von der Daten prozessor-Software als auch von der Signalisierungssteuerung- Software angesteuert werden kann.For handling the HDLC protocol to the connection units LTU and the service unit SU is a processor for Signali upstream control on the multibus. The message out Exchange with the protocol control in this module takes place via a memory area on the multibus, which is both from the data processor software as well as signaling control Software can be controlled.
Das Vermittlungssystem kann in der Weise ausgebildet sein, daß die zentrale Takteinrichtung CCG alle erforderlichen System takte ("CLOCK") erzeugt. Diese werden bei dem in Fig. 1 darge stellten Vermittlungssystem den Einheiten IOCG und IOCC, die noch beschrieben werden, zugeführt, die über eigene Taktwieder hol("Clockrepeater"-)einrichtungen verfügen. Diese Einrichtungen leiten den Systemtakt "CLOCK" an die Koppelfeldstufen GSN bzw. CSN weiter.The switching system can be designed in such a way that the central clock device CCG generates all the necessary system clocks ("CLOCK"). In the switching system shown in FIG. 1, these are supplied to the units IOCG and IOCC, which will be described later, which have their own clock repeater ("clock repeater") devices. These devices forward the "CLOCK" system clock to the switching network stages GSN or CSN.
Die gestrichelte Linie in dem Blockschaltbild der Fig. 1 stellt eine Referenztaktstrecke, also die Verbindungsleitung von ei ner referenztaktliefernden Baugruppe LTU4 zu der zentralen Takteinrichtung CCG dar. Die Referenztaktstrecke ist in mehre re Leitungsabschnitte aufgeteilt, wobei ein erster Leitungsab schnitt von der zentralen Takteinrichtung CCG zu der Einheit IOCC führt; ein zweiter Leitungsabschnitt führt von dieser letztgenannten Einrichtung IOCC zu der Einrichtung IOCG und ein dritter Leitungsabschnitt führt von der Einrichtung IOCG zu der referenztaktliefernden Baugruppe LTU4. Diese Komponen ten sind in Fig. 2 dargestellt.The dashed line in the block diagram of FIG. 1 represents a reference clock path, that is to say the connecting line from a module LTU4 supplying the reference clock to the central clock device CCG. The reference clock path is divided into a plurality of line sections, a first line section from the central clock device CCG the unit leads IOCC; a second line section leads from this latter device IOCC to the device IOCG and a third line section leads from the device IOCG to the reference clock supplying module LTU4. These components are shown in Fig. 2.
Das erfindungsgemäße Verfahren wird nun anhand Fig. 2 näher be schrieben, die ein Blockschaltbild derjenigen Baugruppen des Vermittlungssystems zeigt, die unmittelbar in das Verfahren zur Anschaltung eines externen Referenztaktsignals eingebun den sind, sowie die eigentliche Referenztaktstrecke. Diese Baugruppen sind ein Peripheriemodul, im vorliegenden Fall eine digitale Leitungssatzbaugruppe TMD41 (Trunk Module Digital), die beispielsweise in die in Fig. 1 dargestellte Anschlußeinheit LTU4 integriert ist, eine Anschlußeinheitssteuerung LTUC, eine Eingabe/Ausgabe-Steuereinrichtung IOCG (Input/Output-Controller) der Anschlußeinheit LTG1, die in der Gruppensteuerung GC inte griert ist, eine Eingabe/Ausgabe-Steuereinrichtung IOCC, die das zentrale Koppelfeld CSN ausgelöst durch Steuerbefehle der zentralen Steuerung CC einstellt sowie die zentrale Taktein richtung CCG.The method according to the invention is now described in more detail with reference to FIG. 2, which shows a block diagram of those modules of the switching system that are directly involved in the method for connecting an external reference clock signal, and the actual reference clock path. These modules are a peripheral module, in the present case a digital trunk set module TMD41 (Trunk Module Digital), which is integrated, for example, in the connection unit LTU4 shown in FIG. 1, a connection unit control LTUC, an input / output control device IOCG (input / output controller) ) of the connection unit LTG1, which is integrated in the group control GC, an input / output control device IOCC, which sets the central switching network CSN triggered by control commands from the central control CC and the central clock device CCG.
In der Leitungssatzbaugruppe TMD41 bzw. TMD42 ist jeweils die schon erwähnte Schalteinrichtung S integriert, die von der Steuerung CCGC angesteuert wird.In the TMD41 or TMD42 wiring harness assembly there is the already mentioned switching device S integrated by the Control CCGC is controlled.
Auch die Anschlußeinheitssteuerung LTUC enthält eine Schalt einrichtung LTUCS, die in Systemen mit redundanten Einheiten stets die aktive Einheit anschaltet, im vorliegenden Fall IOCG, nicht also IOCG*.The connection unit control LTUC also contains a switch Establishment of LTUCS in systems with redundant units always turns on the active unit, in this case IOCG, not IOCG *.
Die Einrichtungen IOCG, IOCG* enthalten einen Schalter IOCGS, IOCGS*, der der Zusammenschaltung benachbarter Leitungsab schnitte IOCC - IOCG und IOCG - TMD41 dient.The devices IOCG, IOCG * contain a switch IOCGS, IOCGS *, the interconnection of neighboring lines cuts IOCC - IOCG and IOCG - TMD41 serves.
Die Einrichtungen IOCC, IOCC* enthalten Vielfachschalter (Mul tiplexer) IOCCS, IOCCS*, die der Zusammenschaltung des Lei tungsabschnitts CCG - IOCC mit einem der Leitungsabschnitte IOCC - LTG1 . . . IOCC - LTG8 dienen. Sie wählen also den Lei tungsabschnitt derjenigen Anschlußgruppe LTG1 . . . LTG8 aus, die die referenztaktliefernde Baugruppe enthält. Dies ist hier LTG1. Die Einrichtung IOCC ist mit der zentralen Takteinrich tung CCG verbunden. The IOCC, IOCC * devices contain multiple switches (Mul tiplexer) IOCCS, IOCCS *, which interconnect the Lei CCG - IOCC with one of the line sections IOCC - LTG1. . . IOCC - LTG8 serve. So you choose the lei tion section of that connection group LTG1. . . LTG8 from that contains the module supplying the reference clock. This is here LTG1. The IOCC facility is with the central clock facility CCG connected.
Es wird zunächst davon ausgegangen, daß dem Vermittlungssystem zur Synchronisation der zentralen Takteinrichtung CCG von ex ternen Referenztaktquellen externe Referenztaktsignale auf min destens eine referenztaktliefernde Baugruppe, beispielsweise TMD41 und TMD42 zugeführt wird. Im folgenden wird nach vorge gebenen Kriterien eines von gegebenenfalls mehreren zugeführ ten Referenztaktsignalen ausgewählt. Das erfindungsgemäße Ver fahren setzt nach der Auswahl eines externen Referenztaktsi gnals ein. Als Ergebnis der Taktauswahl liegt die Adresse der zugehörigen referenztaktliefernden Baugruppe, hier beispiels weise TMD41, vor, über die das externe Referenztaktsignal be zogen werden soll. Ausgehend von dieser Adresse schaltet ei ne der zentralen Takteinrichtung CCG zugeordnete Steuerung CCGC die Referenztaktstrecke an, die sich zwischen der zentra len Takteinrichtung CCG und einer zunächst geöffneten Schalt einrichtung S in der referenztaktliefernden Baugruppe TMD41 befindet. Dabei überprüft die zentrale Takteinrichtung CCG die angeschaltete Referenztaktstrecke CCG - LTU4 auf mögliche Stö rungen. Solche Störungen können beispielsweise durch Neben sprechen oder durch ein irrtümlich angeschaltetes Referenz taktsignal gebildet werden, das wegen der geöffneten Schalt einrichtung S ungleich dem ausgewählten externen und noch an zuschaltenden Referenztaktsignal ist.It is initially assumed that the switching system to synchronize the central clock device CCG from ex external reference clock sources to min at least a module providing the reference clock, for example TMD41 and TMD42 is supplied. In the following is pre given criteria one of possibly added selected reference clock signals. The Ver drive setsi after selecting an external reference clock gnals one. As a result of the clock selection, the address of the associated module providing the reference clock, here for example show TMD41, over which the external reference clock signal be to be pulled. Starting from this address, ei control assigned to the central clock device CCG CCGC the reference clock distance that is between the zentra len clock device CCG and an initially open switch device S in the reference clock supplying module TMD41 located. The central clock facility CCG checks the connected reference clock path CCG - LTU4 for possible faults stanchions. Such disturbances can be caused, for example, by secondary speak or by mistakenly turned on reference clock signal are formed because of the open switching device S not equal to the selected external and still on reference clock signal to be switched.
Die zentrale Takteinrichtung CCG fungiert dabei als Prüf- bzw. Meßeinrichtung, wie noch anhand Fig. 3 beschrieben wird.The central clock device CCG acts as a testing or measuring device, as will be described with reference to FIG. 3.
Ergibt die Überprüfung, daß auf der Verbindungsleitung zwischen zentraler Takteinrichtung und referenztaktliefernder Baugrup pe keine Störungen vorliegen, wird die ursprünglich geöffnete Schalteinrichtung S in der referenztaktliefernden Baugruppe TMD41 geschlossen und damit das ausgewählte externe Referenz taktsignal an die zentrale Takteinrichtung CCG angeschaltet. Im vorliegenden Fall besteht die Verbindungsleitung aus zwei miteinander verbindbaren Leitungsabschnitten LTU4 - IOCG, IOCG - (IOCC) - CCG. Es kann vorgesehen sein, daß die Ein richtung IOCC eine entsprechende Schaltungseinrichtung auf weist, so daß in diesem Fell die Verbindungsleitung aus drei miteinander verbindbaren Leitungsabschnitten LTU4 - IOCG, IOCG - IOCC und IOCC - CCG besteht. Bei der in Fig. 2 dar gestellten Struktur des Fernmeldevermittlungssystems wird in einem ersten Verfahrensschritt der Leitungsabschnitt CCG - (IOCC) - IOCG und im Anschluß daran der Leitungsabschnitt IOCG - LTU4 auf Abwesenheit von Störungen überprüft. Enthält dagegen die Einrichtung IOCC - wie bereits erwähnt - eine ent sprechende Schalteinrichtung, so daß die Referenztaktstrecke aus drei miteinander verbindbaren Leitungsabschnitten besteht, so wird in einem ersten Verfahrensschritt der erste Leitungs abschnitt CCG - IOCC, in einem zweiten Verfahrensschritt der erste Leitungsabschnitt CCG - IOCC zusammen mit dem dem ersten Leitungsabschnitt CCG - IOCC unmittelbar benachbarten zweiten Leitungsabschnitt IOCC - IOCG auf mögliche Störungen überprüft. Dabei ist der Schalter IOCGS bis zum Abschluß der Prüfung ge öffnet und wird bei Abwesenheit von Störungen geschlossen. In einem dritten Verfahrensschritt werden die bereits geprüften Leitungsabschnitte CCG - IOCC - IOCG zusammen mit dem unmit telbar benachbarten Leitungsabschnitt IOCG - TMD41 (LTU4, Fig. 1) auf mögliche Störungen überprüft. Dabei ist der Schal ter S bis zum Abschluß der Prüfung geöffnet und wird bei einem positiven Prüfungsergebnis geschlossen.If the check shows that there are no faults on the connecting line between the central clock device and the reference clock supplying module, the originally opened switching device S in the reference clock supplying module TMD41 is closed and the selected external reference clock signal is thus switched on to the central clock device CCG. In the present case, the connecting line consists of two interconnectable line sections LTU4 - IOCG, IOCG - (IOCC) - CCG. It can be provided that the device IOCC has a corresponding circuit device, so that in this skin the connecting line consists of three interconnectable line sections LTU4-IOCG, IOCG-IOCC and IOCC-CCG. In the structure of the telecommunications switching system shown in FIG. 2, the line section CCG - (IOCC) - IOCG is checked in a first method step and then the line section IOCG - LTU4 is checked for the absence of faults. If, on the other hand, the IOCC device contains - as already mentioned - a corresponding switching device, so that the reference clock path consists of three interconnectable line sections, the first line section CCG - IOCC is used in a first step, the first line section CCG - IOCC in a second step checked for possible faults together with the second line section IOCC-IOCG, which is immediately adjacent to the first line section CCG-IOCC. The IOCGS switch is open until the test is completed and is closed in the absence of faults. In a third method step, the already tested line sections CCG-IOCC-IOCG are checked for possible faults together with the immediately adjacent line section IOCG-TMD41 (LTU4, FIG. 1). The switch ter S is open until the end of the test and is closed with a positive test result.
Ergibt diese abschnittsweise Überprüfung der Referenztakt strecken keine Störungen, so wird also die in der referenztakt liefernden Baugruppe TMD41 angeordnete Schalteinrichtung ge schlossen und damit das ausgewählte externe Referenztaktsi gnal an die zentrale Takteinrichtung CCG angeschaltet. Die Richtung der Überprüfung ist damit der Anschaltungsrichtung entgegengesetzt.This section-by-section check of the reference clock results Do not stretch faults, so that is in the reference clock delivering module TMD41 arranged switching device ge closed and thus the selected external reference clock gnal switched to the central clock device CCG. The The direction of the check is therefore the direction of connection opposite.
Das Fernmeldevermittlungssystem kann in der Weise ausgebildet sein, daß mindestens ein Teil der Leitungsabschnitte redundant ausgebildet ist. Ergibt sich bei der abschnittsweisen Überprü fung der Leitungsabschnitte, daß ein Leitungsabschnitt gestört ist, so wird der korrespondierende redundante Leitungsabschnitt auf Abwesenheit von Störungen überprüft. Bei der in Fig. 2 dar gestellten Struktur des Vermittlungssystems ist beispielswei se der Leitungsabschnitt CCG - IOCC gedoppelt ausgeführt. Er gibt sich bei einer Überprüfung des Leitungsabschnitts CCG - IOCC, daß dieser gestört ist, wird auf den gedoppelten Lei tungsabschnitt CCG* - IOCC* umgeschaltet, der dann auf Abwe senheit von Störungen überprüft wird.The telecommunications switching system can be designed in such a way that at least some of the line sections are designed redundantly. If the line sections are checked in sections that a line section is faulty, the corresponding redundant line section is checked for the absence of faults. In the structure of the switching system shown in FIG. 2, the line section CCG-IOCC is implemented in duplicate, for example. He gives himself when checking the line section CCG - IOCC that this is disturbed, is switched to the double line section CCG * - IOCC *, which is then checked for absence of faults.
Die beschriebenen Vorgänge können durch eine der zentralen Takteinrichtung CCG zugeordnete Steuerung durchgeführt wer den. Dies kann die zentrale Steuerung CC des Systems sein oder eine separate Steuerung der zentralen Takteinrichtung CCG. Es können auch Teilsteuerungen vorgesehen sein, von denen eine Teilsteuerung CCGC der zentralen Takteinrichtung CCG und wei tere Teilsteuerungen IOCC, IOCG, LTUC den Schnittstellen un mittelbar benachbarter Leitungsabschnitte zugeordnet sind.The processes described can be carried out by one of the central Control device assigned to the clock device CCG the. This can be the central control CC of the system or a separate control of the central clock device CCG. It can also be provided partial controls, one of which CCGC partial control of the central clock device CCG and white Other sub-controls IOCC, IOCG, LTUC and the interfaces are indirectly assigned to adjacent line sections.
Fig. 3 zeigt eine zentrale Takteinrichtung CCG, an die in einem Vermittlungssystem nach Fig. 1 referenztaktliefernde Baugruppen BG angeschaltet sind. Die in Fig. 3 beispielhaft dargestellte Baugruppe BG entspricht dabei der Anschlußeinheit LTU4 in Fig. 1. Jede Baugruppe BG weist einen baugruppenindividuellen Prozes sor MPB auf, der die auf der jeweiligen Baugruppe vorzunehmen den Steuervorgänge in Verbindung mit der Steuerung CCGC und einem Prozessor MPC der zentralen Takteinrichtung CCG durch führt. Jede Baugruppe kann mehrere Sätze aufweisen, beispiels weise die Sätze SA und SB. Dabei kann der Satz SA der Schalt einrichtung S in Fig. 2 entsprechen. Zu den Sätzen führen An schlußleitungen, über die externe Referenztaktsignale, z. B. fRA und fRB zugeführt werden. Die Sätze sind systemeingangs seitig mit einer Einheit PEB verbunden; an ihrem Ausgang sind sie mit einer Einheit PEC verbunden. Die Einheiten PEB und PEC sind mit dem baugruppenindividuellen Mikroprozessor MPB bzw. mit dem Mikroprozessor MPC der zentralen Takteinrichtung CCG ver bunden. Die Einrichtungen PEB und PEC überprüfen, wie noch be schrieben wird, die zugeführten Referenztaktsignale auf Takt fehler und ordnen diesen individuelle Fehlerwerte zu. Diese Fehlerwerte werden in einem Tabellenspeicher TS individuell für jedes externe Referenztaktsignal verwaltet. FIG. 3 shows a central clock device CCG to which modules BG providing reference clock are connected in a switching system according to FIG. 1. The assembly BG shown as an example in FIG. 3 corresponds to the connection unit LTU4 in FIG. 1. Each assembly BG has an assembly-specific processor MPB which carries out the control processes on the respective assembly in connection with the control CCGC and a processor MPC central clock device CCG performs. Each assembly can have several sets, for example sets S A and S B. The set S A can correspond to the switching device S in FIG. 2. To the sentences lead to connection lines, via the external reference clock signals, for. B. f RA and f RB are supplied. The sets are connected on the system input side to a PEB unit; at their output they are connected to a PEC unit. The units PEB and PEC are connected to the module-specific microprocessor MPB or to the microprocessor MPC of the central clock device CCG. The devices PEB and PEC, as will be described, check the supplied reference clock signals for clock errors and assign individual error values to them. These error values are individually managed in a table memory TS for each external reference clock signal.
Der Mikroprozessor MPC steuert die Regelung des Phasenregel kreises, der im weiteren aus einem Phasendiskriminator PD, ei nem Digital/Analog-Wandler DAC, einem spannungsgesteuerten Oszillator VCO und einer Rückführungsschleife FD besteht, die die Ausgangsfrequenz des spannungsgesteuerten Oszillators VCO auf einen Eingang des Phasendiskriminators PD zurückführt.The microprocessor MPC controls the regulation of the phase rule circle, which further consists of a phase discriminator PD, ei digital / analog converter DAC, a voltage controlled Oscillator VCO and a feedback loop FD, which the output frequency of the voltage controlled oscillator VCO leads back to an input of the phase discriminator PD.
Die Einrichtungen PEB und PEC ermitteln in an sich bekannter Weise die Taktfehler "Takt nicht anschaltbar", "Bitschlupf (bitslip)", "Bitfehlerrate < 10-6", "Bitfehlerrate < 10-3", "Rahmenverlust (lost frame)" und "Kein Signal (no signal)". Die Bitfehlerraten werden mit Hilfe der CRC4-Prozedur nach CCITT G.704 bestimmt. Die Mikroprozessoren MPC bzw. MPB er kennen die Fehler "Takt nicht erkannt", "Regelung nicht mög lich" und "Wird nicht synchron". Die entsprechenden Prozedu ren zur Erkennung dieser Fehler verlaufen dabei in mehreren Stufen: In einer ersten Stufe klassifiziert der Regelkreis der Takteinrichtung CCG ein vorliegendes Signal auf Frequenz und Phase und prüft, ob dieses in Abhängigkeit der erkannten Fre quenz und Phase ein externes Referenztaktsignal darstellen kann. In einer zweiten Stufe wird geprüft, ob die zentrale Takteinrichtung CCG auf das vorliegende Signal, das ein ex ternes Referenztaktsignal darstellen kann, synchronisiert wer den kann. In einer dritten Stufe wird geprüft, ob die Taktein richtung CCG zu dem vorliegenden Signal synchron ist.The devices PEB and PEC determine the clock errors "clock not switchable", "bit slip", "bit error rate <10 -6 ", "bit error rate <10 -3 ", "lost frame" and "No signal". The bit error rates are determined using the CRC4 procedure according to CCITT G.704. The microprocessors MPC and MPB recognize the errors "clock not recognized", "regulation not possible" and "becomes out of sync". The corresponding procedures for the detection of these errors run in several stages: In a first stage, the control circuit of the clock device CCG classifies an existing signal for frequency and phase and checks whether it can represent an external reference clock signal depending on the frequency and phase detected. In a second stage it is checked whether the central clock device CCG can be synchronized with the present signal, which can represent an external reference clock signal, who can. In a third stage it is checked whether the clock device CCG is synchronous with the present signal.
Eine Störung auf der Referenztaktstrecke, welche darin besteht, daß ein nicht ausgewähltes Referenztaktsignal der zentralen Takteinrichtung CCG zugeführt wird, wird durch die Steuerung CCGC dadurch erkannt, daß einerseits die Schaltzustände der in den referenztaktliefernden Baugruppen angeordneten Schaltein richtungen S (Fig. 2) und andererseits der Mikroprozessor MPC auf das Erkennen eines Taktsignals abgefragt werden. Ergibt sich dabei, daß bei einer in der Baugruppe TMD41 geöffneten Schalteinrichtung vom zentralen Taktgenerator ein externes Taktsignal erkannt wird, so deutet dies darauf hin, daß andere parallelgeschaltete Schalteinrichtungen S in der referenztakt liefernden Baugruppe fehlerhaft geschlossen sind. Eine Anschal tung eines ausgewählten externen Referenztaktsignals über die Baugruppe TMD41 kann erst erfolgen, wenn der im Zusammenhang mit der oder den fehlerhaften Schalteinrichtung(en) stehende Defekt behoben ist. Wenn also bei einer ersten Überprüfung der Referenztaktstrecke bei geöffneter Schalteinrichtung S eine Störung erkannt wird, werden zu der Schalteinrichtung S paral lelgeschaltete Schalteinrichtungen derselben referenztaktlie fernden Baugruppe geöffnet. Im Anschluß daran wird im Rahmen einer zweiten Überprüfung die Referenztaktstrecke erneut auf Abwesenheit von Störungen überprüft. Werden nun im Rahmen der zweiten Überprüfung keine Störungen mehr erkannt, wird die Schalteinrichtung S geschlossen und damit das ausgewählte ex terne Referenztaktsignal an die zentrale Takteinrichtung CCG angeschaltet. Wird dagegen im Rahmen der zweiten Überprüfung wiederum eine Störung erkannt, werden alle Sätze des Vermitt lungssystems, also nicht nur der referenztaktliefernden Bau gruppe, freigeschaltet, und das Vermittlungssystem wird neu hochgefahren.A fault on the reference clock path, which consists in the fact that an unselected reference clock signal is supplied to the central clock device CCG, is recognized by the control CCGC in that, on the one hand, the switching states of the switching devices S ( FIG. 2) arranged in the modules providing the reference clock, and on the other hand the microprocessor MPC can be queried for the detection of a clock signal. If it is found that an external clock signal is recognized by the central clock generator when the switching device is open in the TMD41 module, this indicates that other switching devices S connected in parallel in the module supplying the reference clock are incorrectly closed. A selected external reference clock signal can only be switched on via the TMD41 module when the defect in connection with the faulty switching device (s) has been eliminated. Thus, if a fault is detected during a first check of the reference clock distance with the switching device S open, switching devices connected in parallel to the switching device S of the same reference clock supplying module are opened. Subsequently, the reference clock path is checked again for the absence of faults as part of a second check. If no faults are detected in the course of the second check, the switching device S is closed and the selected external reference clock signal is thus connected to the central clock device CCG. If, on the other hand, a malfunction is detected again as part of the second check, all records of the switching system, not just the module supplying the reference clock, are activated and the switching system is restarted.
Claims (8)
daß eine der zentralen Takteinrichtung (CCG) zugeordnete Steue rung (CCGC) eine zwischen der zentralen Takteinrichtung (CCG) und einer in der referenztaktliefernden Baugruppe (LTU4, TMD41) angeordneten zunächst geöffneten Schalteinrichtung (S) anschalt baren Verbindungsleitung (LTU4 - CCG) an die zentrale Taktein richtung (CCG) anschaltet,
daß die zentrale Takteinrichtung (CCG) die angeschaltete Verbindungsleitung (LTU4 - CCG) auf Abwesenheit von Störungen überprüft,
daß die der zentralen Takteinrichtung (CCG) zugeordnete Steuerung (CCGC) in Abhän gigkeit des Überprüfungsergebnisses bei Abwesenheit von Stö rungen die Schalteinrichtung (S) in der referenztaktliefernden Baugruppe (LTU4, TMD41) schließt und damit das aus gewählte externe Referenztaktsignal an die zentrale Taktein richtung (CCG) anschaltet.1. A method for connecting an external reference clock signal in a switching system, the switching system for synchronization of a central clock device (CCG) from external reference clock sources with at least two external reference clock signals to at least one reference clock supplying module (LTU4, TMD41) of the switching system being supplied by which exactly an external reference clock signal is selected for connection to the central clock device (CCG) and switched on, characterized in that
that a controller (CCGC) assigned to the central clock device (CCGC) connects a connecting line (LTU4 - CCG) to the connecting switch (LTU4 - CCG) between the central clock device (CCG) and an initially open switching device (S) arranged in the module providing the reference clock (LTU4, TMD41) central clock device (CCG) switches on,
that the central clock device (CCG) checks the connected connecting line (LTU4 - CCG) for the absence of faults,
that the controller (CCGC) assigned to the central clock device (CCGC) closes the switching device (S) in the module supplying the reference clock (LTU4, TMD41) in dependence on the check result in the absence of faults and thus closes the selected external reference clock signal to the central clock device (CCG) turns on.
daß die Verbindungsleitung (LTU4 - CCG) ausgehend von dem der der zentralen Takteinrichtung (CCG) unmittelbar benachbarten ersten Leitungsabschnitt (CCG - IOCG) die Leitungsabschnitte (LTU4 - IOCG; IOCG - IOCC; IOCC - CCG) in der Weise auf Abwe senheit von Störungen überprüft wird,
daß in einem ersten Ver fahrensschritt der erste Leitungsabschnitt (CCG - IOCG), in einem zweiten Verfahrensschritt der erste Leitungsabschnitt (CCG - IOCC) zusammen mit einem dem ersten Leitungsabschnitt (CCG - IOCC) unmittelbar benachbarten zweiten Leitungsab schnitt (IOCC - IOCG) auf Abwesenheit von Störungen überprüft wird,
daß in gegebenenfalls folgenden weiteren Verfahrens schritten ein jeweils um einen weiteren, an die bereits ge prüften Leitungsabschnltte (CCG - IOCC - IOCG) unmittelbar be nachbarter Leitungsabschnitt (IOCG - LTU4) überprüft wird.3. The method according to claim 2, characterized in
that the connecting line (LTU4 - CCG), starting from the first line section (CCG - IOCG) immediately adjacent to the central clock device (CCG), the line sections (LTU4 - IOCG; IOCG - IOCC; IOCC - CCG) in the manner of absence of faults is checked
that in a first procedural step the first line section (CCG - IOCG), in a second step the first line section (CCG - IOCC) together with a second line section (IOCC - IOCG) immediately adjacent to the first line section (CCG - IOCC) in the absence is checked by malfunctions,
that in any further steps that follow, a further line section (IOCG - LTU4) immediately adjacent to the line section already tested (CCG - IOCC - IOCG) is checked.
daß, sofern zu der Schalteinrichtung (S, SA) mindestens eine weitere Schalteinrichtung (SB) in der referenztaktliefernden Baugruppe (LTU4) parallelgeschaltet ist und, sofern bei einer ersten Überprüfung der Verbindungsleitung (LTU4 - CCG) bei ge öffneter Schalteinrichtung (S) eine Störung erkannt wird, alle Schalteinrichtungen der referenztaktliefernden Baugruppe (LTU4) geöffnet werden,
daß im Anschluß daran im Rahmen einer zweiten Überprüfung die Verbindungsleitung (LTU4 - CCG) erneut auf Ab wesenheit von Störungen überprüft wird, und
daß in Abhängig keit des Ergebnisses der zweiten Überprüfung bei Abwesenheit von Störungen die Schalteinrichtung (S, SA) geschlossen und damit das ausgewählte externe Referenztaktsignal an die zentrale Takt einrichtung (CCG) angeschaltet wird.5. The method according to any one of the preceding claims, characterized in
that if at least one additional switching device (SB) in the reference clock supplying module (LTU4) is connected in parallel with the switching device (S, SA) and, if a fault occurs during a first check of the connecting line (LTU4 - CCG) when the switching device (S) is open is recognized, all switching devices of the module supplying the reference clock (LTU4) are opened,
that the connection line (LTU4 - CCG) is then checked again in the course of a second check for the presence of faults, and
that depending on the result of the second check in the absence of interference, the switching device (S, SA) closed and thus the selected external reference clock signal to the central clock device (CCG) is switched on.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19914131061 DE4131061C1 (en) | 1991-09-18 | 1991-09-18 | Switching procedure for external reference pulse signal in telephone exchange - conducting external reference signals to module delivering reference pulse series for synchronising central pulse generator or clock |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19914131061 DE4131061C1 (en) | 1991-09-18 | 1991-09-18 | Switching procedure for external reference pulse signal in telephone exchange - conducting external reference signals to module delivering reference pulse series for synchronising central pulse generator or clock |
Publications (1)
Publication Number | Publication Date |
---|---|
DE4131061C1 true DE4131061C1 (en) | 1992-09-10 |
Family
ID=6440902
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19914131061 Expired - Fee Related DE4131061C1 (en) | 1991-09-18 | 1991-09-18 | Switching procedure for external reference pulse signal in telephone exchange - conducting external reference signals to module delivering reference pulse series for synchronising central pulse generator or clock |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE4131061C1 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4442506A1 (en) * | 1994-11-30 | 1996-06-05 | Sel Alcatel Ag | Synchronization monitoring in a network |
EP0975113A2 (en) * | 1998-07-24 | 2000-01-26 | Robert Bosch Gmbh | Method for synchronising interconnected switching devices |
EP0975112A2 (en) * | 1998-07-24 | 2000-01-26 | Robert Bosch Gmbh | Method for synchronising external elements of a switching device using clock outputs |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3932700A1 (en) * | 1989-09-29 | 1990-02-08 | Siemens Ag | Connection testing in communication network - has test signals with time channel addresses, if network is of TDM type |
-
1991
- 1991-09-18 DE DE19914131061 patent/DE4131061C1/en not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3932700A1 (en) * | 1989-09-29 | 1990-02-08 | Siemens Ag | Connection testing in communication network - has test signals with time channel addresses, if network is of TDM type |
Non-Patent Citations (1)
Title |
---|
BECKINGER, Günther u. SPATH, Rainer: Hardware- Struktur des Hicom-Kommunikationscomputers. In: Sonderausgabee telcom report und Siemens- Magazin COM, Herausgeber und Verlag: Siemens AG, Berlin u. München, 1985, S.58-66, ISBN 3-8009-3846-4 * |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4442506A1 (en) * | 1994-11-30 | 1996-06-05 | Sel Alcatel Ag | Synchronization monitoring in a network |
EP0715428A3 (en) * | 1994-11-30 | 1998-05-20 | Alcatel SEL Aktiengesellschaft | Synchronisation monitoring in a network element |
EP0975113A2 (en) * | 1998-07-24 | 2000-01-26 | Robert Bosch Gmbh | Method for synchronising interconnected switching devices |
EP0975112A2 (en) * | 1998-07-24 | 2000-01-26 | Robert Bosch Gmbh | Method for synchronising external elements of a switching device using clock outputs |
EP0975113A3 (en) * | 1998-07-24 | 2004-05-12 | Tenovis GmbH & Co. KG | Method for synchronising interconnected switching devices |
EP0975112A3 (en) * | 1998-07-24 | 2004-05-12 | Tenovis GmbH & Co. KG | Method for synchronising external elements of a switching device using clock outputs |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3750967T2 (en) | Control of distributed clock pulses in a distributed digital switching system. | |
DE2626838C3 (en) | Test circuit arrangement for a duplicated telecommunications installation | |
EP1217771A2 (en) | Method, clock supply device and receiver module for synchronization | |
DE2832855C3 (en) | Method of transferring data | |
EP1021009A2 (en) | Synchronisation of a network element in a synchronous digital communication network | |
DE68908844T2 (en) | Synchronization arrangement for a digital private branch exchange connected to an ISDN network. | |
EP0021290A1 (en) | Method and circuit arrangement for synchronisation of the transmission of digital information signals | |
EP0017835B1 (en) | Circuitry for controlling the transmission of digital signals, especially pcm signals, between connection points of a time division multiplexing telecommunication network, especially a pcm network | |
EP0530749A1 (en) | Method and apparatus for synchronising a clock-circuit of a switching communication system | |
DE4131061C1 (en) | Switching procedure for external reference pulse signal in telephone exchange - conducting external reference signals to module delivering reference pulse series for synchronising central pulse generator or clock | |
DE2718317A1 (en) | Telephony digital switching network - has error-code generator at each receive interface responding to received data packets and connected to two TDM switching matrices | |
EP0530393B1 (en) | Method and apparatus for synchronising a clockcircuit of a switching communication system | |
DE60104465T2 (en) | Method and device for distributing a synchronization signal in a communications network | |
DE102008037610A1 (en) | Device and method for the selective switching of two masters for assigned slaves | |
CH662458A5 (en) | DIGITAL MULTIPLEX SETUP. | |
DE2316478C3 (en) | Method for testing and maintaining the functionality of a time division multiplex switching network | |
EP0553610A1 (en) | Synchronisation method for circuits elements in a telecommunication exchange | |
DE2849744C2 (en) | Circuit arrangement for monitoring the connections in a time division multiple switch | |
WO2002093749A2 (en) | Method for generating an internal clock pulse in an electric circuit and a corresponding electric circuit comprising a central clock-pulse generator | |
DE1466185A1 (en) | PCM time division multiplexed messaging system | |
DE4139265C2 (en) | Telecommunications data access device | |
DE19623480C1 (en) | Method for generating an output clock signal that can be used to control a data output as a function of one of a plurality of input clock signals | |
DE4408852C1 (en) | Method for providing a frame clock and an arrangement and use | |
DE3037419C2 (en) | Circuit arrangement for monitoring impermissible connections in a switching network for switching systems, in particular telephone switching systems | |
EP0617862B1 (en) | Isdn branch exchange |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8100 | Publication of the examined application without publication of unexamined application | ||
D1 | Grant (no unexamined application published) patent law 81 | ||
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |