DE2062236C3 - Einrichtung für die Übertragung eines redundanzverringerten Signals - Google Patents
Einrichtung für die Übertragung eines redundanzverringerten SignalsInfo
- Publication number
- DE2062236C3 DE2062236C3 DE2062236A DE2062236A DE2062236C3 DE 2062236 C3 DE2062236 C3 DE 2062236C3 DE 2062236 A DE2062236 A DE 2062236A DE 2062236 A DE2062236 A DE 2062236A DE 2062236 C3 DE2062236 C3 DE 2062236C3
- Authority
- DE
- Germany
- Prior art keywords
- word
- address
- sample
- bits
- arrangement
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/134—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
- H04N19/146—Data rate or code amount at the encoder output
- H04N19/152—Data rate or code amount at the encoder output by measuring the fullness of the transmission buffer
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/50—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
- H04N19/503—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/50—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Communication Control (AREA)
- Time-Division Multiplex Systems (AREA)
- Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
Description
Die Erfindung betrifft eine Einrichtung für die Übertragung eines redundanzverringerten Signals mit
einer Anordnung für die Auswahl von nichtredundanten Abtastwerten aus einem Eingangssignal und einer
Anordnung für die Abgabe eines Adressenwortes für jeden ausgewählten Abtastwert in einer vorbestimmten
Gruppe von Abtastwerten des Eingangssignals, sowie eine Einrichtung zum Empfang von Abtastwerten, die
von einer solchen Übertragungseinrichtung ausgehen.
Bei Redundanzverringerungssystemen wird ein Eingangssignal mit einer konstanten Geschwindigkeit
abgetastet und die Abtastwerte dann abhängig von einem Vergleich jedes Abtastwertes mit einem vorher
gespeicherten Abtastwert oder einem Bezugssignal für die Übertragung ausgewählt. Solche Systeme arbeiten
sonders gut bei Eingangssignalen, deren Redundanz zwischen benachbarten Rahmenintervallen sehr groß
ist. Jeder neue Abtastwert wird mit einem vorher
gespeicherten Abtastwert verglichen, der die gleiche zeitliche Lage im Rahmenintervall besitzt. Der neue
Abtastwert wird für die Übertragung ausgewählt, wenn er eine signifikante Amplitudenänderung besitzt. Ein
Rahmenspeicher, der für alle Abtastpunkte in einem Rahmenintervall die repräsentativen Amplituden speichert,
liefert die früher gespeicherten Abtastwerte in der Sendestelle. Ein anderer Rahmenspeicher liefert ein
tortlaufendes Signal in der Empfangsstelle. Der Empfangsrahmenspeicher wird bei jedem für c'ie
Übertragung ausgewählten Abtastwert auf den neuesten Stand gebracht
Derartige Systeme werden in der Telemetrie verwendet, bei der ein Eingangssignal durch die
Abtastung einer Vielzahl von Telemetrie-Sensoren 1-5
abgeleitet wird und bei dem jeder neue Abtastwert mit dem Wert verglichen wird, den sein Sensor während der
vorhergehenden Abtastung besaß (vgl. »Proceedings of the National Telemetering Conference«, Mai 1962,
Aufsatz 3-2, Seiten ! -14). Da die Abtastwerte, die bei 2»
diesem System für die Übertragung ausgewählt werden, rein zufällig erscheinen, muß die Lage des übertragenen
Abtastwertes innerhalb des Rahmenintervalls identifiziert werden. Dazu wird jedem Telemetrie-Sensor eine
Adresse zugeteilt und die entsprechende Adresse mit 2> jedem ausgewählten Abtastwert übertragen, um dem
Empfänger anzugeben, welches der Telemetrie-Ausgangssignale sich geändert hat und daher auf den
neuesten Stand gebracht werden sollte.
In der älteren deutschen Patentanmeldung jo
P 19 39 108.3 ist ein System vorgeschlagen, bei dem Abtastwerte mit konstanter Rate von einem Eingangsvideosignal abgeleitet werden. Zur Speicherung der
Amplitudenwerte für jeden räumlichen Punkt innerhalb eines gesamten Videorahmens (Rasters) ist sowohl ein J3
Rahmenspeicher an der Sendestelle als auch an der Empfangsstelle vorgesehen. Die Amplitude jedes
Abtastwertes wird mit der gespeicherten Amplitude des vorhergehenden Abtastwertes verglichen, der dem
gleichen räumlichen Punkt entspricht, d. h. dem gleichen Zeitpunkt innerhalb des Videorahmenintervalls, um
festzustellen, ob der neue Abtastwert übertragen werden sollte oder nicht. Nur wenn der neue Abtastwert
eine signifikante Veränderung der Amplitude des ihm zugeordneten räumlichen Punktes darstellt, wird dieser
Abtastwert zur Empfangsstelle übertragen. Die Zahl der für die Adressierung notwendigen Bits wird beträchtlich
dadurch reduziert, indem als Adresse nur der Zeilenort des übertragenenen Videoabtastwerts übertragen wird.
Die Zeilensynchronisation wird zwischen Sender und r>o
Empfänger durch die erzwungene Übertragung des ersten Abtastwertes in jeder Videozeile aufrechterhalten,
wobei die Übertragung unabhängig davon erfolgt, ob dieser Abtastwert eine signifikante Amplitudenänderung
darstellt oder nicht.
Es sind auch bereits Verfahren zur Verringerung der Zahl der für eine Adressierung erforderlichen Bits
vorgeschlagen worden (DE-PS 20 20 906 und 20 20 907), bei denen mit Vorteil von der Tatsache Gebrauch
gemacht wird, daß Veränderungen im Videosignal von en
einem Rahmen zum nächsten dazu neigen, in Bündeln aufzutreten. Daher werden bei den vorgeschlagenen
Verfahren die Abtastwerte in Gruppen zusammen mit einem einzigen Adressenwort und Code- oder Kennzeichenwort
übertragen, um dem Empfänger die Länge hi oder das Ende der übertragenen Gruppe anzugeben.
Der vorliegenden Erfindung liegt die Aufgabe zugrunde, eine Einrichtung für die Übertragung eines
redundanzverringerten Signals sowie auch eine zugehörige Empfangseinrichtung anzugeben, bei der die Zahl
der für die Adressierung erforderlichen Bits verringert ist.
Die Aufgabe wird gemäß der Erfindung für eine Übertragungseinrichtung gelöst durch eine Anordnung,
welche die Anzahl der Bits in jedem Adressenwort variabel so erzeugt, daß sie die Mindestzahl ist. die
ausreicht, um die Lage seines Abtastwertes zwischen der Lage des vorhergehenden, ausgewählten Abtastwertes
(wenn vorhanden) in der Gruppe und dem Ende der Gruppe zu identifizieren.
Weiterbildungen sind Gegenstand von Unteransprüchen.
Eine bevorzugte Weiterbildung der Erfindung ist gerichtet auf eine Einrichtung zum Empfang von
Abtastwerten, die von einer solchen Übertragungseinrichtung ausgehen, wobei sich die Abtastwerte in einem
seriellen Bitstrom befinden und jeder Abtastwert ein digitales Adressenwort mit einer variablen Anzahl von
Bits besitzt, und ist gekennzeichnet durch einen Pufferspeicher für die Speicherung des seriellen
Bitstromes, ein Datenschieberegister für den Empfang digitaler Bits vom Pufferspeicher, einen Datenspeicher
für die Speicherung von Bits, die im Datenschieberegister vorliegen, in Abhängigkeit von einem Steuersignal,
eine Anordnung für die Erzeugung eines Steuersignals in Abhängigkeit eines Wortes, das in einem vorgegebenen
Speicherbereich m Datenspeicher gespeichert ist. eine Anordnung, die auf das Steuersignal für die
Rückstellung des Datenschieberegisters anspricht und durch eine Anordnung, die auf die Rückstellung des
Datenschieberegisters für das Auslesen einer Anzahl von Bits aus dem Pufferspeicher anspricht, wobei die
ausgelesene Zahl eine Funktion des Digitalwortes ist, das im vorgegebenen Speicherbereich des Datenspeichers
gespeichert ist.
Im Folgenden wird die Erfindung anhand eines durch Zeichnungen erläuterten Ausführungsbeispiels beschrieben.
Es zeigt
Fig. 1, 2 und 3, angeordnet nach Fig.b, ein
schematisches Blockschaltbild eines Ausführungsbeispiels der Empfangseinrichtung gemäß der Erfindung
und
Fig.4 und 5 angeordnet nach Fig. 7, ein schematisches
Blockschaltbild eines Ausführungsbeispiels der Empfangseinrichtung gemäß der Erfindung.
In der Anordnung nach F i g. 1 werden jeweils vier Bits umfassende Digitalwörter sequentiell auf einer
Sammelleitung 101 am Ausgang einer Signalquelle 100 bereitgestellt, die durch ihre Werte die Amplituden von
Abtastwerten angeben, die mit einer konstanten Abtastgeschwindigkeit von einem Eingangssignal in der
Signalquelle 100 abgeleitet werden. Das Eingangssignal in der Signalquelle 100 ist ein Signal, das zeitlich in
Rahmenintervalle eingeteilt werden kann, von denen jedes im allgemeinen redundante Information bezüglich
des vorhergehenden Rahmenintervalls enthält.
Gleichzeitig mit dem Erscheinen eines Digitalwortes auf der Sammelleitung 101 wird von einem Adressengenerator
102 ein Digitalwort an die Sammelleitung 103 abgegeben. Der Wert jedes Digitalwortes auf der
Sammelleitung 103 entspricht der Größe des Intervalls zwischen korrespondierenden Abtastwerten auf der
Sammelleitung 101 und dem Ende einer Adressengruppe von Abtastwerten. Die Sammelleitungen 101 und 103
bestehen in Wirklichkeit, wie alle anderen Leitungen in den Figuren, die als Sammelleitungen bezeichnet sind.
aus einer Anzahl von Übertragungspfaden, wobei jeweils einer für ein Bit in dem Digitalwort vorgesehen
ist, das über die Sammelleitung übertragen wird. Die Adressengruppe oder Gruppe von allen möglichen
Adressen kann in einigen Fällen allen Abtaslpunkten innerhalb des Rahmenintervalls entsprechen, jedoch
kann sie in aru.eren Fällen auch allen Abtastpunkten
innerhalb eines Unterintervalls (beispielsweise einer Videozeile) des Rahmenintervalls entsprechen. Im
letzteren Falle muß die Unterintervallsynchronisation zwischen Sender und Empfänger aufrechterhalten
werden. Im Falle eines Telemetriesystems gibt jede Adresse in der Adressengruppe im allgemeinen einen
einzigen Telemetne-Sensor am Eingang der Quelle 100 an. Im Falle eines Videosystems kann jede Adresse in
einer Adressengruppe den räumlichen Lagepunkt ihres entsprechenden Abtastwertes innerhalb des Videorahmenintervalls
oder alternativ den räumlichen Lagepunkt ihres entsprechenden Abtastwertes innerhalb
einer einzigen Videozeile angeben. Im letzteren Falle muß ebenfalls eine bestimmte Form von Zeilensynchronisation
zwischen Sender und Empfänger aufrechterhalten werden.
Um sicherzustellen, daß ein gegebenes Digitalwort auf der Sammelleitung 103 stets die gleiche Zeitlage
innerhalb des Rahmenintervalls des Signals der Quelle 100 angibt, ist zwischen der Quelle 100 und dem
Adreßgenerator 102 eine Synchronisationsleitung 104 vorgesehen. Die Synchronisationsschaltung kann sich
entweder in der Quelle 100 oder im Adreßgenerator 102 befinden.
Jedes Digitalwort auf der Sammelleitung 101, das die Amplitude eines einzelnen Abtastwertes angibt, ist mit
dem Eingang einer Selektoreinrichtung 108 verbunden. Ein zweites Digitalwort, dessen Wert die Amplitude des
gleichen räumlichen Punktes innerhalb eines vorhergehenden Rahmenintervalls darstellt, wird über die
Sammelleitung 107 vom Rahmenspeicher 106 zu einem zweiten Eingang der Selektoreinrichtung 108 übertragen.
Um sicherzustellen, daß das entsprechende Digitalwort, das den gleichen räumlichen Punkt
innerhalb des Rahmenintervalls darstellt, vom Rahmen speicher 106 zur Verfugung gestellt wird, ist eine
Synchronisation vom Adreßgenerator 102 über die Leitung 105 vorgesehen.
Die Selektoreinrichtung 108 vergleicht die beiden Digitalwörter, die an ihren Eingängen an den Sammelleitungen
101 und 107 anliegen, um zu bestimmen, ob ein signifikanter Unterschied zwischen den Amplituden
besteht, die von den beiden Digitalwörtern repräsentiert werden. Im allgemeinen wird der Vergleich
beiden Digitalwörtern ermittelt und die absolute Größe dieser Differenz mit einem Schwellwert verglichen wird.
Wenn die absolute Größe der Differenz den Schwellenwert überschreitet wird die Differenz als signifikant
betrachtet und auf der Leitung 109 ein Steuersignal erzeugt Wenn jedoch die absolute Größe der Differenz
kleiner ist als der Schwellenwert, dann wird die Differenz als nicht signifikant betrachtet und die
Abgabe eines Steuersignals auf die Leitung 109 unterbleibt. Der Schwellenwert kann variabel sein,
wobei sich seine Größe mit dem Digitalwort auf der Sammelleitung 137 in einer noch zu erläuternden Weise
verändert
Wenn der Unterschied zwischen den beiden Amplituden signifikant ist dann wird das Digitalwort auf der
Sammelleitung 101, das die neue Amplitude dieses räumlichen Punktes innerhalb der Adressengruppe
darstellt, über die Sammelleitung 110 in den Speicher 106 übertragen. Wenn jedoch der Unterschied nicht
signifikant ist, wird das Digitalwort auf der Sammelleitung 107, das eine frühere Amplitude dieses räumlichen
Punktes innerhalb des Rahmenintervalls darstellt, über die Sammelleitung 110 in den Rahmenspeicher 106
übertragen. Auf diese Weise werden die Amplituden für jeden räumlichen Punkt innerhalb des Rahmenintervalls
ίο konstant am Ausgang des Rahmenspeichers 106 zur
Verfügung gehalten und der Amplitudenwert eines räumlichen Punktes innerhalb des Speichers 106 mit
einer neuen Amplitude nur dann auf den neuesten Stand gebracht, wenn die neue Amplitude eine signifikante
Veränderung darstellt und daher für die Übertragung zur Einpfängsseiie ausgewählt wurde.
Wie Fig. 1 zeigt, besteht die Sammelleitung 101 aus vier Übertragungswegen oder Leitungen 121, 122, 123
und 124, die die Digitalbits A 1, A 2, A 3 und A 4 jeweils
2» übertragen, wobei A 1 das am meisten kennzeichnende
Bit und A 4 das am wenigstens kennzeichnende Bit eines Digitalwortes darstellen. In ähnlicher Weise besteht die
Sammelleitung 103 aus vier Übertragungswegen, 131, 132, 133 und 134, die jeweils die digitalen Bits Pl, P2,
2") P3 und P 4 übertragen, wobei P\ das am meisten
kennzeichnende Bit und P4 das am wenigsten kennzeichnende Bit darstellen. Jede der Leitungen 131
bis 134 ist mit dem Eingang eines Null-Detektors 135 verbunden, der feststellt, wenn alle Leitungen ein
so Null-Signal führen. Wenn das Adressenwort auf der Sammelleitung 103 angibt, daß der Abtastwert, der von
der Selektoreinrichtung 108 betrachtet wird, der letzte Abtastwert innerhalb einer Adressengruppe ist, das ist,
wenn alle Bits des Adressenwortes identisch gleich der
r> logischen »0« sind, dann erzeugt der Null-Detektor 135 ein Steuersignal auf der Leitung 138, die mit einem
Eingang des ODER-Tores 136 verbunden ist, dessen anderer Eingang an die Leitung 109 führt. Daher wird
ein Steuersignal auf der Leitung 150 am Ausgang des ODER-Tores erzeugt, wenn entweder ein Adressenwort,
bestehend aus lauter Nullen, auf der Sammelleitung 103 vorliegt, oder wenn ein Abtastwert für die
Übertragung ausgewählt wurde, aufgrund der Tatsache, daß er eine signifikante Amplitudenänderung darstellt.
j Dieses Steuersignal auf der Leitung 150 gibt der übrigen
Einrichtung an, daß der gegenwärtig auf der Sammelleitung 101 vorliegende Abtastwert zu der Ernpfangsstelle
übertragen werden sollte. Das Steuersignal auf der Leitung 150 und das Steuersignal auf der Leitung 138
(das angibt, daß der letzte Abtastwert innerhalb einer Adressengruppe gegenwärtig betrachtet wird) und die
Digitalwörter der Adresse und des Ampütudenwertes
auf den Sammelleitungen 103 und 101 werden zu der in den F i g. 2 und 3 dargestellten Einrichtung übertragen.
In den F i g. 2 und 3 werden die Bits des Adressenwortes auf den Leitungen 131 bis 134 zu den Eingängen von
Daten-Flip-Flops 301 bis 304 übertragen und die Bits des Amplitudenwortes auf den Leitungen 121 bis 124 zu
den Eingängen der Daten-Flip-Flops 305 bis 308 übertragen. Alle Daten-Flip-Flops im vorliegenden
Ausführungsbeispiel sind bekannt D-Flip-Flops.
Wenn ein Steuersignal auf der Leitung 150 vorliegt wird ein Eingang des UND-Tores 240 erregt Der
andere Engang dieses UND-Tores 240 ist über die
b5 Leitung 151 mit der Signalquelle 100 verbunden. Em
Steuersignal wird während jedes Abtastintervalls, d. h.
während jedes Intervalls, während dem ein Amplitudenwort auf der Sammelleitung 101 vorliegt auf die Leitung
151 übertragen. Der Impuls auf der Leitung 151 muß nur
bezüglich der Anfangsdarstellung eines Amplitudenwortes auf der Leitung 101 um eine Zeitperiode
verzögert werden, die lang genug ist, um sicherzustellen, daß ein Steuersignal auf der Leitung 150 genügend Zeit
hat, um sich aufzubauen.
Während jedes Abtastintervalls wird, wenn das UND-Tor 240 von einem Steuersignal auf der Leitung
150 erregt wird, der Steuerimpuls auf der Leitung 151 über das UND-Tor 240 mit Hilfe einer Leitung 250 zu
den Takteingängen der Daten-Flip-Flops 301 bis 308 übertragen. Wenn die Takteingänge der Daten-Flip-Flops
301 bis 308 erregt werden, wird das auf jeder der Leitungen 131 bis 134 und den Leitungen 121 bis 124
vorliegende Bit in seinen entsprechenden Daten-Flip-Flop eingegeben. Auf diese Weise wird das Adressenwort
in den Daten-Flip-Flops 301 bis 304 und das Amplitudenwort in den Daten-Flip-Flops 305 bis 308
gespeichert. Der Rest der in Fig.2 dargestellten Einrichtung kann am besten beschrieben werden, wenn
zuerst die Information betrachtet wird, die in der folgenden Tabelle dargestellt ist:
Adressenwort | Zahl der in der | Steuerwort für | 111 | 111 |
nächsten Adresse | die nächste | 111 | ||
benötigten Bits | Adresse | 111 | ||
1111 | 4 | 111 | ||
1110 | 4 | 111 | ||
!101 | 4 | 111 | ||
1100 | 4 | 111 | ||
1011 | 4 | Olli | ||
1010 | 4 | Olli | ||
1001 | 4 | 1 | Olli | |
1000 | 3 | Olli | ||
Olli | 3 | 0011 | ||
0110 | 3 | 0011 | ||
ülül | 3 | 0001 | ||
0100 | 2 | 0000 | ||
0011 | 2 | 1 | ||
0010 | 1 | |||
0001 | 0 | |||
0000 | 4 |
Die linke Spalte der Tabelle führt alle möglichen Adressen in einem System auf, das vier Bit-Adressen,
wie im vorliegenden Fall, besitzt. Die Adreßwörter sind in der Spalte von oben nach unten in einer Reihenfolge
angeordnet, in der sie am Ausgang des Adreßgenerators 103 erscheinen. Der höchste Wert eines Adressenwortes
ist »1111« und erscheint auf der Sammelleitung 103,
wenn der erste Abtastwert einer Adressengruppe seinen Amplitudenwert am Ausgang der Signalquelle
100 auf der Sammelleitung 101 präsentiert hat, und der
niedrigste Adressenwert »0000« erscheint auf der Sammelleitung 103, wenn der letzte Abtastwert einer
Adressengruppe seinen Amplitudenwert auf der Sammelleitung 101 vorgelegt hat Der erste zu übertragende
Abtastwert einer Adressengruppe erfordert, daß alle vier Bits des Adressenworts übertragen werden. Der
nächste zu_übertragende Abtastwert erfordert nur noch dann die Übertragung von vier Bits des Adressenwortes, wenn der erste Abtastwert einer der ersten sieben
Abtastwerte war, wie es in der mittleren Spalte der Tabelle dargestellt ist Wenn der erste Abtastwert das
Adressenwort »1000« oder ein späteres Adressenwort (d. h. eines niedrigeren Wertes) ist dann sind weniger als
vier Bits notwendig, um dem Empfänger die Lage des nächsten Abtastwertes in der Adressengruppe anzugeben.
Wie oben schon angedeutet, wird der letzte Abtastwert in einer Adressengruppe, das ist ein
Abtastwert mit der Adresse »0000« in erzwungener Form übertragen, um dem Empfänger anzugeben, daß
der nächste Abtastwert zu einer anderen Adressengruppe gehört. Daher ist die Zahl der für die nächste Adresse
benötigten Bits, wenn das Adressenwort »0000« ist, gleich vier, wie es auch aus der mittleren Spalte der
Tabelle zu sehen ist.
Nur diejenigen Bits der Adresse, die zur Lokalisierung des Abtastwertes innerhalb einer Adressengruppierung
von Abtastwerten erforderlich sind, werden zu der Empfangsseite übertragen. Die Lage der notwendigen
Bits kann durch ein Steuerwort gegeben werden, das eine logische »1« in den Bit-Positionen der Adresse
besitzt, die übertragen werden müssen, und eine logische »0« in den Bit-Positionen der Adresse besitzt,
die nicht zu übertragen werden brauchen. Das Steuerwort für jedes der Adressenwörter in der
vorstehenden Tabelle ist in der rechten Spalte der Tabelle dargestellt. Beispielsweise in dem Fall, in dem
das Adressenwort zwischen »1000« und »0101« liegt, sind nur drei Bits in der nächsten Adresse erforderlich,
um die Lage des übertragenen Abtastwertes innerhalb des Intervalls anzugeben, das zwischen »1000« und dem
Ende der Adressengruppe liegt.
Daher ist für die Adressen »1000«, »0101« und alle Adressen, die hierzwischen liegen, das Steuerwort
»0111«. In ähnlicher Weise sind, wenn das Adressenwort eines übertragenen Abtastwertes »0100« oder »0011«
ist, nur die beiden am wenigsten kennzeichnenden Bits der nächsten Adresse notwendig, um die Lage des
nächsten Abtastwertes im verbleibenden Intervall der Adressengruppe anzugeben. Daher ist das Steuerwort
für diese beiden Adressenwörter »0011«. Wie in der Tabelle weiter angegeben ist, zeigt das Adressenwort
»0010« dem Empfänger an, daß nur ein Bit notwendig ist. um den nächsten übertragenen Abtastwert innerhalb
des verbleibenden Intervalls in der Adressengruppe anzugeben, so daß daher das Steuerwort für diese
Adresse »0001« ist.
Wenn schließlich die Adresse des übertragenen Abtastwertes »0001« ist, dann sind keine Bits notwendig,
um die Adresse des übrig gebliebenen Abtastwertes anzugeben, rla nur ein einziger Abtastwert in der
Abtastgruppe übrig bleibt, und dieser Abtastwert stets übertragen wird.
In Fig. 2 wird das von einem beliebigen gegebenen
Adressenwort abgeleitete Steuerwort in den Daten-Flip-Flops 221 bis 224 gespeichert, wobei das kennzeichnende
Bit des Steuerwortes in dem Daten-Flip-Flop 221
und das am wenigsten kennzeichnende Bit des Steuerwortes in dem Daten-Flip-Flop 224 untergebracht ist Die Daten-Flip-Flops 221 bis 224 sind so
bezeichnet daß jedes anfänglich eine logische »1« an ihrem Ausgang abgibt wenn die Einrichtung für die
Benutzung aktiviert wurde. Der erste Impuls auf der Leitung 151 beispielsweise kann dazu dienen, diese
Flip-Flops in den logischen »1 «-Zustand einzustellen. Daher wird der erste Abtastwert, damit seine Adressen-
und Amplitudenwörter in die Daten-Flip-Flops 301 bis 308 übertragen werden, von einem Steuerwort »1111«
begleitet das angibt daß alle Bits des Adressenwortes für diesen ersten Abtastwert übertragen werden
müssen.
Übertragung ausgewählte Abtastwert aus einer Adressengruppe in manchen Fällen nicht das volle Kompliment
von vier Bits in seinem Adressenwort benötigen. Die Zahl und Lage der zu übertragenden Bits sind durch
die Lage der logischen »Einsen« in einem Steuerwort gegeben, das von dem Wert der letzten übertragenen
Adresse her gebildet wird. Um das Steuerwori, das in
den Daten-Flip-Flops 221 bis 224 für die Verwendung im Zusammenhang mit der Adresse des nächsten für die
Übertragung ausgewählten Abtastwertes gespeichert werden soll, zu bilden, subtrahiert eine Subtrahierschaltung
201 »0001« von dem digitalen Adressenwort, das auf den Leitungen 131 bis 134 vorliegt. Wie in der
vorstehenden Tabelle angegeben ist, gibt das Adressenwort, das eine Wertstufe niedriger ist als das
übertragene Adressenwort, eine Anzeige mit Hilfe seiner am meisten kennzeichnenden logischen »1«
darüber, daß die Bitposition der am meisten kennzeichnenden logischen »1« im Steuerwort für die nächste
Adresse gespeichert werden soll. Daher gibt das Wort am Ausgang der Subtrahierschaltung 201 auf den
Leitungen 211 bis 214 eine Anzeige über die Lage der
am meisten kennzeichnenden logischen »1« im Steuerwort, das im Zusammenhang mit der nächsten Adresse
verwendet werden soll. Insbesondere ist die Bit-Position c'er am meisten kennzeichnenden logischen »1« in dem
Wort mit dem um eins niedrigeren Wert als das übertragene Adressenwort, identisch mit der Bit-Position
der am meisten kennzeichnenden logischen »1« im Steuerwort für die nächste Adresse.
Wenn eine logische »1« auf der Ausgangsleitung 211
der Subtrahierschaltung 201 erscheint, wird dieses über ein ODER-Tor 215 zu dem Eingang des Daten-Flip-Flop
221 übertragen. Es wird ferner vom Ausgang des ODER-Tores 215 über die ODER-Tore 216,217 und 218
zu den Eingängen der Daten-Flip-Flops 222, 223 und 224 übertragen. Der andere Eingang des ODER-Tores
215 ist mit der Leitung 138 verbunden, um das Steuersignal zu empfangen, wenn dieses Signal von dem
Null-Detektor 135 abgegeben wird. Deshalb wird entweder das Auftreten einer logischen »I« auf der
Leitung 211 oder die Anwesenheit eines Steuersignals auf der Leitung 138 bewirken, daß logische »Einsen« an
jedem der Eingänge der Daten-Flip-Flops 221 bis 224 erscheinen. Diese logischen »Einsen« werden zur
Speicherung in die Daten-Flip-Flops 221 bis 224 übertragen, wenn ein Steuerimpuls an ihre Takteingänge
über die Leitung 250 vom Ausgang des UN D-Tores 240 angelegt wird.
Wenn die von der Subtrahierschaltung 201 durchgeführte Subtraktion ein Digitalwort als Ergebnis liefert, in
dem die am meisten kennzeichnende logische »1« in einer Bit-Position erscheint, die von der am meisten
kennzeichnenden Bit-Position an sich abweicht, werden weniger als alle vier der Daten-Flip-Flops 221 bis 224
eine logische »1« an ihren Eingängen empfangen, vorausgesetzt, daß nicht gleichzeitig ein Steuersignal
auf der Leitung 138 vom Null-Detektor 135 vorliegt Wenn die Leitung 212 die am meisten kennzeichnende
logische »1« führt, dann werden nur die Daten-Flip-Flops 222,223 und 224 mit einer logischen »1« an ihren
Eingängen beaufschlagt Wenn die Leitung 213 dagegen die am meisten kennzeichnende logische »1« am
Ausgang der Subtrahierschaltung 201 führt, dann werden nur die Daten-Flip-Flops 223 und 224 mit einer
logischen »1« an ihren Eingängen beschickt Wenn schließlich die Leitung 214 die einzige Ausgangsleitung
der Subtrahierschaltung 201 ist, die eine logische »1«
führt, dann empfängt nur der Daten-Flip-Flop 224 eine logische »1« an seinem Eingang. Wenn das Digitalwort
»0000« auf den Ausgangsleitungen 211 bis 214 vorliegt,
wird keiner der Daten-Flip-Flops 221 bis 224 an seinem Eingang eine logische »1« empfangen. Aul diese Weise
wird ein Steuerwort, das »Nullen« und »Einsen« in den Positionen besitzt, die in der vorstehenden Tabelle
angegeben sind, innerhalb der Daten-Flip-Flops 221 bis 224 für jedes Adressenwort auf den Leitungen 131 bis
134 erzeugt, das begleitet wird von der gleichzeitigen Anwesenheit eines Übertragungssignals auf der Leitung
150. Wie oben angegeben ist, wird dann dieses in den Daten-Flip-Flops 221 bis 224 gespeicherte Steuerwort
in Verbindung mit dem nächsten Adressenwort verwendet, das auf den Leitungen 131 bis 134
präsentiert wird, um zu steuern, welches der Bits in diesem Adressenwort aus den Daten-Flip-Flops 301 bis
304 ausgelesen werden soll.
Die Leitung 250, die den Steuerimpuls überträgt, ist ebenfalls mit einem Eingang der UND-Tore 310 bis 314
in F i g. 3 verbunden, deren Ausgänge jeweils mit einer Stufe eines Kennzeichen-Schieberegisters 320 verbunden
sind. Während des Augenblicks, wenn ein Übertragungssignal über die Leitung 150 übertragen
wird, wird nur eins der UND-Tore 310 bis 314 eine logische »1« an seine zugeordnete Stufe im Kennzeichen-Schieberegister
320 abgeben. Das betreffende UND-Tor, das die logische »1« an das Kennzeichen-Schieberegister
abgibt, wird auf der Basis des Steuerwortes gewählt, das in den Daten-Flip-Flops 221
bis 224 gespeichert ist. Wenn eine logische »1« am Ausgang des Daten-Flip-Flops 221 vorliegt, steuert
diese logische »1« einen zweiten Eingang des UN D-Tores 310 über die Leitung 321 und der Steuerimpuls auf
der Leitung 250 bewirkt, daß eine logische »1« von dem UND-Tor in die erste Stufe des Kennzeichen-Schieberegisters
320 eingegeben wird.
Der Steuerimpuls auf der Leitung 250 wird auch über ein Verzögerungsnetzwerk 333 zu dem Auslöseeingang
eines Impulsgenerators 332 übertragen. Die von dem Verzögerungsnetzwerk 333 vorgenommene Verzögerung
muß nur lang genug sein, um die Eingabe der logischen »1« in die ersten fünf Stufen des Schieberegisters
320 über das UND-Tor zu erlauben, das von dem Steuerwort für die Erregung ausgewählt wurde. In
Abhängigkeit von dem Empfang eines Steuerimpulses am Auslöseeingang erzeugt der Impulsgenerator 332
eine Folge von acht Spannungsimpulsen am Verschiebe-Eingang des Kennzeichen-Schieberegisters 320. Diese
acht Spannungsimpulse werden von dem Generator 320 mit einer genügend schnellen Impulsfolge abgegeben, so
daß die in der ersten Stufe des Schieberegisters 320 gespeicherte Information durch alle acht Stufen
hindurchgeschoben wird, bevor der nächste Steuerimpuls auf der Leitung 151 auftritt Wenn daher d&s
UND-Tor 310 eine logische »1« in die erste Stufe des Schieberegisters 320 eingibt, dann verschieben die
Spannungsimpulse vom Ausgang des Impulsgenerators 332 diese »1« durch alle Stufen eins bis acht des
Kennzeichen-Schieberegisters 320, bevor der nächste Steuerimpuls auf der Leitung 151 auftritt
Der Ausgang jeder der Stufen eins bis acht des Kennzeichen-Schieberegisters 320 ist mit einem Eingang eines der UND-Tore 341 bis 348 verbunden, deren
andere Eingänge mit dem Ausgang eines bestimmten der Daten-Flip-Flops 301 bis 308 verbunden ist Die
Ausgänge der UND-Tore 341 bis 348 sind über ein ODER-Tor 350 mit dem Eingang eines Pufferspeichers
351 verbunden. Wenn von einer Stufe des Kennzeichen-Schieberegisters
320 am Eingang ihres entsprechenden UND-Tores eine logische »1« bereitgestellt wird, wird
der Ausgang des Daten-Flip-Flops, der diesem UND-Tor entspricht, über dieses UND-Tor und das
ODER-Tor 350 in den Pufferspeicher 351 übertragen. Wenn daher die logische »1« in der Stufe 1 des
Kennzeichen-Schieberegisters 320 durch alle Stufen 1 bis 8 verschoben wird, werden die Ausgangssignale der
Daten-Flip-Flops 301 bis 308 in zeitlicher Folge über das ODER-Tor 350 in den Pufferspeicher 351 eingegeben.
In dem Falle, in dem das in den Daten-Flip-Flops 221
bis 224 gespeicherte Steuerwort angibt, daß weniger als alle Bits des Adressenwortes aus den Daten-Flip-Flops
301 bis 304 ausgelesen werden sollten, dann werden einer oder mehrere der Daten-Flin-Flnns 301 bis 304
Information enthalten, die nicht in den Pufferspeicher 351 eingespeichert werden soll. Wenn beispielsweise
keine logische »1« im Daten-Flip-Flop 221 vorliegt, dann soll auch der Daten-Flip-Flop 301 nicht in den
Pufferspeicher 351 ausgelesen werden. Um diese Betriebsart zu ermöglichen, erzeugt ein EXKLlJSIV-ODER-Tor,
dessen einer Eingang mit dem Ausgang des Flip-Flops 221 und dessen anderer Eingang mit dem
Ausgang des Daten-Flip-Flops 222 verbunden ist, eine logische »1« an seinem Ausgang, wenn eine logische »0«
am Ausgang des Daten-Flip-Flops 221 und eine logische »1« am Ausgang des Daten-Flip-Flops 222 vorliegt. In
ähnlicher Weise sind die EXKLUSIV-ODER-Tore 226 und 227 mit den Ausgängen der Daten-Flip-Flops 222,
223 und 224 verbunden, um ihre jeweiligen logischen Ausgangssignale »1« abzugeben, wenn ihre Eingänge
mit unterschiedlichen logischen Signalen beaufschlagt werden.
Der Ausgang des EXKLUSIV-ODER-Tores 225 ist
über die Leitung 322 mit einem Eingangdes UND-Tores 311 verbunden. Wenn dieses EXKLUSl V-ODER-Tor
225 ein logisches »1 «-Ausgangssigna! gleichzeitig mit dem Auftreten eines Steuerimpulses auf der Leitung 250
erzeugt, dann überträgt das UND-Tor 311 eine logische »1« in die zweite Stufe des Kennzeichen-Schieberegisters
320. Diese in die zweite Stufe des Kennzeichen-Schieberegisters 320 eingegebene logische »1« wird
dann durch die Stufen 2 bis 8 mit Hilfe der Spannungsimpulse am Ausgang des Impulsgenerators
332 verschoben. Auf diese Weise wird nur die in den Daten-Fiip-Fiops 302 bis 308 gespeicherte Information
über das ODER-Tor 350 in den Pufferspeicher 351 eingegeben. Die in dem Daten-Flip-Flop 301 gespeicherte
Information wird nicht benötigt und daher nicht zu dem Pufferspeicher 351 übertragen, da eine logische
»1« in diesem Falle nie in der ersten Stufe des Kennzeichen-Schieberegisters 320 enthalten ist.
In ähnlicher Weise wirkt ein logisches »!«-Ausgangssignal von entweder dem EXKLUSIV-ODER-Tor 226
oder 227, daß eine logische »1« entweder in die Stufe 3 oder Stufe 4 des Kennzeichen-Schieberegisters 320
eingegeben wird, wenn ein Steuerimpuls über die Leitung 250 übertragen wird. Wenn eine logische »1« in
die Stufe 3 eingegeben wird, dann wird die in den Daten-Flip-Flops 301 und 302 gespeicherte Information
nicht in den Pufferspeicher 351 übertragen. Das gleiche gilt für den Daten-Flip-Flop 303, wenn sich eine logische
»1« in der Stufe 4 befindet
Wenn schließlich das in den Daten-Flip-Flops 221 bis
224 gespeicherte Steuerwort lauter logische »Nullen« in seinen Bit-Positionen enthält, bewirkt die logische »0«
am Ausgang des Daten-Flip-Flops 224, daß ein Sperreingangssignal d;s UND-Tores 314 über die
Leitung 325 übertragen wird. Die Folge hiervon ist, daß das UND-Tor 314 in diesem Falle bewirkt, daß das
Steuersignal von einem Steuerimpuls auf der Leitung
-, 250 in die Stufe 5 des Kennzeichen-Schieberegisters 320 eingegeben wird. Die Folge hiervon wiederum ist, daß
nur die in den Daten-Flip-Flopr. 305 bis 308 gespeicherte
Amplitudeninformation über das ODER-Tor 350 in den Pufferspeicher 351 übertragen wird. Diese Amplituden-
Hi information ist die Amplitude des letzten Abtastwertes
in einer Abtastgruppe und, wie oben schon erwähnt wurde, wird keine Adresse benötigt, um diesen
Abtastwert innerhalb der Abtastwertgruppierung /u
lokalisieren, vorausgesetzt daß der Abtastwert mit dem
i) Adressenwort »0001« übertragen wurde. Es sei erwähnt,
daß der letzte Wert in der Adressengruppe vorzugswei
se gezwungen übertragen wird, um die Gruppensynchronisation zwischen Sender und Empfänger aufrechtzuerhalten,
da dieser besondere Abtastwert im Mittel
.μ weniger Adressenbits erfordert als andere Abtastwerte
in der Gruppe, so daß es effizienter ist, diesen Abtastwert als Synchronisationswon /u verwenden
anstelle eines anderen.
Die im Pufferspeicher 351 gespeicherten Digitalwor-
j-, ter werden ausgelesen und mit Hilfe eines Digitalsenders
352 über einen Übertragungskanal 360 übertragen. Eine Zählung der im Pufferspeicher 351 gespeicherten
Bits wird von einem Zähler 353 durchgeführt. Der Wert dieser Zahlung wird mit Hilfe der Sammelleitung 137 zu
in einem Eingang der Selektoreinriehiung 108 übertragen.
Wie oben schon angedeutet wurde, dient der über die Sammelleitung 137 übertragene Wert des Digitalwortes
zur Steuerung de» Schwellwertes innerhalb der Selekioreinrichtung 108. Wenn eine große Anzahl von
r, Bits im Pufferspeiche~ 351 gespeichert sind, dann
bewirkt der große Wen des Digitalwortes, aas vom Zähler 353 über die Sammelleitung 137 übertragen wird,
die Bildung eines größeren Schwellwerts innerhalb der Selektoreinrichtung 108. Als Folge hiervon wird
4Ii angenommen, daß weniger Abtastwerte signifikante
Änderungen darstellen und daher wird die Geschwindigkeit, mit der die Bits am Eingang des Pufferspeichers
351 zur Verfügung gestellt werden, gesenkt. Andererseits, wenn die Zahl der im Pufferspeicher 351
•n gespeicherten Bits und die vom Zähler 353 angegeben
wird, sehr klein ist, dann wird der Schwellwert innerhalb der Selektoreinrichtung 108 erniedrigt, wodurch bewirkt
wird, daß eine geringere Amplitudenänderung als signifikante Änderung bewertet wird. Auf diese Weise
wird ein Speicherüberlauf und eine Unterbelegung dadurch gesteuert, daß der Schwellwert innerhalb der
Selektoreinrichtung 108 variiert wird.
Der Digitalsender 352 ist mit der Abtastgeschwindigkeit synchronisiert, die von der Signalquelle 100 über die
ϊ5 Leitung 152 zur Verfügung gestellt wird, so daß der
Bitstrom auf dem Übertragungskanal 316 mit einer Geschwindigkeit erscheint die eine funktionelle Beziehung
zu der Abtastgeschwindigkeit der Signaiquelle 100 aufweist Hier handelt es sich um eine Standardtechnik,
die in Impulsccde-Modulationssystemen für die Aufrechterhaltung
der Synchronisation zwischen Sender und Empfänger bereits verwendet wird.
Der Strom der Datenbits auf dem Übertragungskanal 316 wird zu dem Eingang eines Digitalempfängers 401
in F i g. 4 übertragen, der den Bitstrom verarbeitet um ein Digitalsignal an seinem Ausgang zu erzeugen, das
mit dem digitalen Bitstrom identisch ist der am Eingang des Digitalsenders 352 vorliegt Um der Emofanesein-
richtung anzugeben, daß Information oder Daten über den Übertragungskanal 360 ankommen, erzeugt der
Digitalempfänger 352 zeitlich vor der Übertragung des Datenbitstroms ein einziges Synchronisationswort. Das
Erscheinen dieses Synchronisationsworts am Eingang des Empfängers 401 wird von einem Detektor 403
ermittelt, der auf dieses Synchronisationswort derart reagiert, daß er an seinem Ausgang ein Steuersignal
abgibt Dieses Steuersignal aktiviert den Steuereingang eines Übertragungstores 405. Das aktivierte Übertragungstor
405 überträgt den Digital-Bitstrom vom Ausgang des Empfängers 401 zu dem Pufferspeicher
406. Darüber hinaus wird der Einschwinganstieg, der auftritt, wenn der Detektor 403 ein Steuersignal erzeugt,
dazu benutzt, um die Löscheingänge der Flip-Flops 407 und 408 zu erregen.
Ein Taktgenerator 409 erzeugt Steuerimpulse auf der Leitung 410 mit einer Geschwindigkeit (Folgefrequenz),
die mit derjenigen identisch ist, mit der die Abtastwerte am Ausgang der Signalquelle 100 in F i g. 1 zur
Verfügung gestellt werden.
Diese Identität der Abtastgeschwindigkeit wird über eine Synchronisationsverbindung 411 aufrechterhalten,
die den Digitalempfänger 401 mit dem Taktgenerator 409 verbindet. Wenn der Flip-Flop 407 sich im
gelöschten Zustand befindet, liefert dieser kein Steuersignal an einen der Eingänge des UND-Tores 412 und
daher werden die Steuerimpulse am anderen Eingang dieses UND-Tores von dem Taktgenerator 409 zu
Beginn nicht zu dem Eingang des Adreßgenerators 436 übertragen.
Der Pufferspeicher 406 überträgt einen Steuerimpuls zum Eingang des Übertragungstores 416 nach dem
Empfang jedes Digitalbits. Wenn sich der Flip-Flop 408 im gelöschten Zustand befindet, wird von ihm kein
Steuersignal zu dem Sperreingang des Übertragungstores 416 übertragen, und daher gelangen die Steuerimpulse
vom Pufferspeicher 406 über das Übertragungstor 416 zum Eingang des Zählers 417. Da der Zähler 417
vorher in einer noch zu erläuternden Weise in den Null-Zustand zurückgestellt wurde, liefert die in ihm
registrierte Größe eine Angabe über die Zahl der empfangenen und im Pufferspeicher 406 gespeicherten
Bits. Wenn die Zahl der im Pufferspeicher 406 gespeicherten Bits der maximalen Speicherkapazität
des Pufferspeichers 351 in F i g. 3 entspricht, erzeugt der Zähler 417 ein Steuersignal auf seiner Ausgangsleitung
419. Dieses Steuersignal erregt den Eingang des UND-Tores 413, dessen zweites Eingangssignal mit der
Leitung 410 zum Empfang der Steuersignale des Taktgenerators 409 verbunden ist. Ein dritter Eingang
des UND-Tores 413 ist mit dem Flip-Flop 408 verbunden. Dieser Eingang empfängt über die Leitung
420 immer dann ein Steuersignal, wenn sich der genannte Flip-Flop im gelöschten Zustand befindet.
Hierdurch wird, wenn der erste Taktimpuls am Ausgang des Taktgenerators 409, nachdem ein Ausgangssignal
des Zählers 417 auf der Leitung 419 vorliegt, von dem
UND-Tor 413 ein Ausgangssignal erzeugt und dieses zu dem Eingang der Verzögerungsschaltung 423 und über
die Leitung 421 durch das ODER-Tor 501 in F i g. 5 in die erste Stufe des Schieberegisters 502 übertragen.
Wenn ein Steuersignal in irgendeiner der Stufen des Schieberegisters 502 vorliegt, wird dieses Signal über
ein ODER-Tor 503 zu einem Eingang des UND-Tores
504 und zu dem Auslöseeingang eines Impulsgenerators
505 übertragen. In Abhängigkeit vom Empfang eines Steuersignals am Auslöseeingang erzeugt der Impulsgenerator
505 eine Reihe von acht Spannungsimpulsei an seinem Ausgang. Der andere Eingang des UND-To
res 504 empfängt die Spannungsimpulse des Impuls
generators 505. Wenn daher ein Steuerimpuls ir irgendeiner der Stufen des Schieberegisters 5Oi
vorliegt, werden die Spannungsimpulse aus den Impulsgenerator 505 über das UND-Tor 504 zu den:
Verschiebeeingang des Schieberegisters 502 über die Leitung 506 übertragen. Diese Impulse des Impulsgene
ίο rators 505 werden so lange über das UND-Tor 50<
übertragen, bis das Steuersignal aus der achten Stufe de; Schieberegisters 502 hinausgeschoben wurde. Wenr
daher der Steuerimpuls vom UND-Tor 613 über da; ODER-Tor 501 in die erste Stufe übertragen wird
können alle acht Spannungsimpulse vom Impulsgenerator 505 über das UND-Tor 504 zu dem Verschiebe-Ein
gang des Schieberegisters 502 gelangen.
Die Leitung 506 am Ausgang des UND-Tores 504 isi
ferner mit dem Leseeingang des Pufferspeichers 40t und auch mit dem Verschiebe-Eirigang des Datenschieberegisters
507 verbunden. Daher bewirken die acht Spannungsimpulseauf der Leitung 506, daß acht Bitsaus
dem Pufferspeicher 406 in die acht Stufen des Datenschieberegisters 507 über die Leitung 422
eingegeben werden. Diese acht Bits enthalten die Amplituden- und Adresseninformation für den ersten
für die Übertragung im Sender ausgewählten Abtastwert. Wie oben schon angegeben wurde, besitzt dieser
Abtastwert stets vier Bits Adresseninformation, die mit vier Bits Amplitudeninformation gekoppelt sind.
Nach einer Verzögerungszeit, die so groß ist wie das Intervall zwischen zwei benachbarten Taktimpulsen des
Taktgenerators 409, erscheint der Ausgangsimpuls des UND-Tores 413 am Ausgang der Verzögerungsschal·
i"; tung 423. Dieser verzögerte Taktimpuls wird über ein
ODER-Tor 425 zu den Takteingängen der Daten-Flip-Flops 511 bis 518 über die Leitung 426 übertragen. Jede
Stufe im Datenschieberegister 507 besitzt einen Ausgang, der mit dem Eingang eines entsprechenden
4i! Daten-Flip-Flops aus der Gruppe 511 bis 518 verbunden
ist. Das Auftreten des verzögerten Impulses auf der Leitung 426 an den Takteingängen dieser Daten-Flip-Flops
bewirkt, daß die in dem Datenschieberegistcr 504 gespeicherte Information in die Daten-Flip-Flops 511
■)"> bis 518 übertragen wird. Daher stellen die Ausgangssignale
der Daten-Flip-Flops 511 bis 514 das Digitalworl
dar, das die Amplitudeninformation des ersten übertragenen Abtastwertes angibt, dessen am meisten kennzcichendes
Bit A 1 am Ausgang des Daten-Flip-Flops 514
■ίο vorliegt, wohingegen das Digitalwort am Ausgang der
Daten-Flip-Flops 515 bis 518 dem Adressenwort des ersten übertragenen Abtastwertes entspricht, dessen am
meisten kennzeichnende Bit Pi am Ausgang des Daten-Flip-Flops 518 vorliegt.
5> Der Steuerimpuls am Ausgang des ODER-Tores 425
wird auch zu dem Eingang der Verzögerungsschaltung 519 übertragen, die eine vorgegebene Verzögerungszeil
besitzt, die im wesentlichen kleiner ist als das Intervall zwischen zwei benachbarten Taktimpulsen des Takt-
bo generators 409. Die Verzögerungszeit der Schaltung
519 muß nur genügend lang sein, um die Subtraktion des Wortes »0001« von dem Digitalwert am Ausgang der
Daten-Flip-Flops 515 bis 518 in der Subtrahierschaltung
520 zu ermöglichen. Der verzögerte Ausgangsimpuli tvi der Verzögerungsschaltung 519 wird zu den Rückstell·
eingängen aller acht Stufen des Datenschieberegister! 507 übertragen, wodurch diese Stufen in den Zustanc
der logischen »0« zurückgestellt werden. Darüber
hinaus wird der verzögerte Ausgangsimpuls der Verzögerungsschaltung 519 noch zu einem Eingang der
UND-Tore 521 bis 525 übertragen. Der andere Eingang dieser UND-Tore 521 bis 524 ist mit dem Ausgang der
Subtrahierschaltung 520 zum Empfang eines Bits des Digitalwortes, das diese Schaltung an ihrem Ausgang
bereitstellt Daher bewirkt das Auftreten eines Impulses am Ausgang der Verzögerungsschaltung 519 normalerweise,
daß das Ausgangswort der Subtrahierschaltung 520 über die UND-Tore 521 bis 524 in die Stufen 1 bis 4
eines Kennzeichen-Schieberegisters 502 übertragen wird.
Wie oben angegeben wurde, ist die Stelle der am kennzeichnendsten logischen »1« in einem Digitalwort
um eins niedriger als die übertragene Adresse. Nur mit der Ausnahme des letzten Abtastwertes einer Abtastgruppierung
und sie liefert eine Angabe über die Zahl der Bits, die in der nächsten übertragenen Adresse
erforderlich sind. Daher führt in allen Fällen, mit Ausnahme des Falles des letzten Abtast wertes in einer
Abtastgruppierung, das von der Subtrahierschaltung 520 über die UND-Tore 521 bis 524 in die Stufen 1 bis 4
des Kennzeichen-Schieberegisters 502 übertragene digitale Wort zur Erzeugung von Spannungsimpulsen
auf der Leitung 506, deren Anzahl der Gesamtzahl von Bits entspricht, die im nächsten Abtastwert erwartet
werden. Diese Spannungsimpulse auf der Leitung 506 steuern sowohl den Leseeingang des Pufferspeichers
406 als auch den Verschiebe-Eingang des Datenschieberegisters 507, wodurch bewirkt wird, daß die Digitalbits,
die dem nächsten Abtastwert entsprechen, aus dem Pufferspeicher in das Schieberegister 507 eingelesen
werden.
Der verzögerte Impuls am Ausgang der Verzögerungsschaltung
423 wird auch zu der Verzögerungsschaltung 427 übertragen, die eine Verzögerungszeit
besitzt, die im wesentlichen gleich der Verzögerungszeit der Verzögerungsschaltung 519 ist. Die Verzögerungszeit der Verzögerungsschaltung 427 muß nur lang genug
sein, um die Übertragung der im Datenschieberegister 507 gespeicherten Information in die Daten-Flip-Flops
511 bis 518 über die ODER-Schaltung 425 zu gestatten. Die Bits, die dem Adressenwort entsprechen, das sind
die Ausgangssignale der Daten-Flip-Flops 515 bis 518 werden zum Eingang eines Übertragungstores 428
übertragen. Die verzögerten Impulse am Ausgang der Verzögerungsschaltung 427 öffnen das Übertragungstor 428, um die Adreßbits über das Tor 428 zu dem
Voreinstelleingang des Adreßgenerators 436 zu übertragen.
In Abhängigkeit vom Empfang dieser Bits wird der Adressengenerator auf den Punkt in seinem Zyklus
voreingestellt, an dem er die diesen Bits entsprechende Adresse an seinem Ausgang bereitstellt Nachdem er
voreingestellt ist, spricht der Adreßgenerator 436 auf jeden Impuls an, der über das UND-Tor 412 zu einem
Eingang übertragen wurde, indem er das Wort an seinem Ausgang verändert, um eine Folge von Wörtern
zur Verfügung zu stellen, die der Folge identisch ist, die von dem Adressengenerator 102 in F i g. 1 abgegeben
wird. b0
Das Adressenwort von den Flip-Flops 515 bis 518 wird auch zu dem Eingang einer Vergleichsschaltung
429 übertragen, deren anderer Eingang mit dem Ausgang des Adreßgenerators 436 verbunden ist. Da in
diesem Falle, das ist der Fall für den ersten Abtastwert, to
diese beiden Adreßworte erzwungenermaßen identisch sind, erzeugt die Vergleichsschaltung 429 sofort ein
Steuersignal an ihrer Ausgangsleitung 430.
Der verzögerte Ausgangsimpuls der Verzögerungsschaltung 427 wird auch zu einem Eingang eines
UND-Tores 431 übertragen, dessen anderer Eingang mit den! »1 «-Ausgang des Flip-Flops 4U8 verbunden ist
In diesem Augenblick, in dem der Impuls am Ausgang der Verzögerungsschaltung 427 erscheint wird dieser
andere Eingang des UND-Tores 431 von einem Signal erregt das am »1«-Ausgang des Flip-Flops 408 erzeugt
wird, da diese Schaltung zuvor von einem Steuerimpuls am Ausgang des UND-Tores 413 gesetzt wurde. Daher
gelangt der Ausgangsimpuls der Verzögerungsschaltung 427 durch das UND-Tor 431, um den Eingang des
Flip-Flops 407 einzustellen. Wenn der Flip-Flop 407 sich in seiner Einstellage befindet, ist das UND-Tor 420 für
eine Öffnung durch den nächsten Ausgangsimpuls des Taktgenerators 409 vorbereitet. Dieser nächste Ausgangsimpuls
des Generators 409 wird über das UND-Tor 412 zu einem Eingang eines UND-Tores 432
übertragen, dessen anderer Eingang mit der Leitung 430, also dem Ausgang der Vergleichsschaltung 429,
verbunden ist. In diesem Anfangszeitpunkt wird, wenn der Vergleichsschaltung 429 identische Wörter an ihren
beiden Eingängen zugeleitet wurden, der Taktimpuls des Generators 409 an einem Eingang des UND-Tores
432 sofort über dieses UND-Tor zu dem Steuereingang eines Übertragungstores 433 und auch zu einem
Eingang des ODER-Tores 425 übertragen. Wenn das Übertragungstor 433 geöffnet ist, wird das Amplitudenwort
an den Ausgängen der Daten-Flip-Flops 511 bis 514 über das Tor 433 zu dem Eingang eines
Rahmenspeichers 434 übertragen. Die geeignete Lage dieses Amplitudenwortes innerhalb des Rahmenspeichers
434 wird von einer Synchronisationsverbindung 435 zwischen dem Adreßgenerator und dem Rahmenspeicher
434 sichergestellt.
Der oben bereits erwähnte Taktimpuls, der über das UND-Tor 432 übertragen wird, wird ebenfalls über das
ODER-Tor 425 zu den Takteingängen der Daten-Flip-Flops 511 bis 518 übertragen, wodurch bewirkt wird,
daß die Information des nächsten Abtastwertes, die schon in dem Datenschieberegister 507 gespeichert
wurde, in die Daten-Flip-Flops 511 bis 518 übertragen wird. Ein kurzes, vorgegebenes Zeitintervall später, das
durch die Verzögerungszeit der Verzögerungsschaltung 519 bestimmt ist, werden die Bits des nächsten
Abtastwertes aus dem Pufferspeicher 406 in die Stufen des Datenschieberegisters 507 eingegeben. Die Zahl der
übertragenen Bits wird von dem Wort bestimmt, das an dem Ausgang der Subtrahierschaltung 520 bereitgestellt
wird.
Nachdem der Flip-Flop 408 durch ein Steuersignal am Ausgang des UND-Tores 413 eingestellt wurde, liefert
er an seinem »O«-Ausgang kein Steuersignal mehr an den Eingang des UND-Tores 413. Daher kann nur ein
Taktimpuls des Taktgenerators 409 über das UND-Tor 413 zu der Verzögerungsschaltung 433 übertragen
werden. Deshalb liefert dieser Pfad, nach der anfänglichen Synchronisationsphase, keinen Impuls mehr am
Ausgang der Verzögerungsschaltung 432 über das ODER-Tor 425 zu den Takteingängen der Daten-Flip-Flops
511 bis 518. Nach der Anfangssynchronisationsphase kann ein Taktimpuls nur noch über das UND-Tor
432 an diese Takteingänge übertragen werden.
Die Vergleichsschaltung 429 liefert nur ein Ausgangssignal an die Leitung 430, wenn die an ihren beiden
Eingängen vorliegenden Wörter identisch sind. Wenn daher der zweite Abtastwert, der in den Daten-Flip-Flops
511 bis 518 gespeichert ist, dem Abtastwert in der
Adressenstelle, die unmittelbar benachbart zu diesem ersten Abtastwert liegt, dann liefert die Vergleichsschaltung
429 unmittelbar ein Steuersignal an ihrem Ausgang, wodurch der nächste Taktimpuls des Taktgenerators
409 über das UND-Tor 432 zu den Takteingängen der Daten-Flip-Flops 511 bis 518 übertragen wird. Wenn jedoch der zweite Abtastwert,
der in den Daten-Flip-Flops 511 bis 518 gespeichert ist, nicht dem nächsten benachbarten Abtastwert in der
Adressengruppierung entspricht, dann wartet die Vergleichsschaltung 429, bis der Adressengenerator 436
das Adreßwort liefert, das der Adresse entspricht, die in den Daten-Flip-Flops 515—518 gespeichert ist, bevor er
ein Steuersignal an die UND-Schaltung 432 liefert Auf diese Weise bleibt die in den Daten-Flip-Flops 511 bis
514 gespeicherte Amplitudeninformation in diesen Daten-Flip-Flops gespeichert, bis die geeignete Adresse
am Ausgang des Avlreßgenerators 436 vorliegt. Daher werden die Amplituden in die entsprechenden Stellen
innerhalb des Rahmenspeichers 434 eingegeben.
Γη den Fällen, in denen das Adreßwort der Daten-Flip-Flops 515 bis 518 gleich »0001« ist, liefert die
Subtrahierschaltung 520 eine logische »0« in allen Bit-Positionen an ihrem Ausgang. Jedes der Ausgangsbits
der Subtrahierschaltung 520 wird über ein ODER-Tor 527 zu dem Sperreingang des UND-Tores
525 übertragen. In diesem Falle wird keines der UND-Tore .521 bis 524 von einem Ausgangssignal der
Subtrahierschaltung 520 geöffnet und daher wird der verzögerte Ausgangsimpuls der Verzögerungsschaltung
519 über das UND-Tor 525 in die fünfte Stufe des Kennzeichen-Schieberegisters 502 übertragen. Eine
logische »1« in der fünften Stufe bewirkt die Erzeugung von vier Spannungsimpulsen auf der Leitung 506.
Dadurch werden nur vier Bits vom Pufferspeicher 406 in das Datenscliieberegister 507 übertragen. Nur diese vier
Bits sind erforderlich, da der nächste Abtastwert nach der »0001 «-Adresse, der aus dem Speicher 406
ausgelesen werden soll, der Amplitude des letzten Abtastwertes in einer Adressengruppe entspricht. Wie
schon vorher angegeben wurde, wird dieser Abtastwert erzwungen während jeder Adressengruppierung übertragen
und es sind keine Adreßbits notwendig, um diesen Abtastwert innerhalb der Adressengruppe zu
lokalisieren, wenn der Abtastwert, der der Adresse »0001« entspricht, übertragen wurde.
Wenn dieser letzte Abtastwert einer Adressengruppierung
vom Datenschieberegisier 507 in die Daten-Flip-Flops
511 bis 518 übertragen wird, dann enthalten alte Daten-Flip-Flops 511 bis 518 eine logische »0«.
Dieser Zustand wird von dem Null-Detektor 528 übertragen, dessen Eingänge mit den Ausgängen der
Daten-Flip-Flops 515 bis 518 verbunden sind. Wenn an
den Ausgängen aller Daten-Flip-Flops 515 bis 518 logische »Nullen« vorliegen, dann erzeugt der Null-Detektor
528 ein Steuersignal und liefert dieses an einen der Eingänge des ODER-Tores 526. Dieses Steuersignal
wird über diesss ODER-Tor zu einem Eingang des UND-Torss 528 übertragen. Wenn daher der verzögerte
Impuls am Ausgang der Verzögerungsschaltung 519 erscheint, gestattet das Steuersignal am Ausgang des
Null-Detektors 528, daß dieser Impuls eine logische »1« in die erste Stufe des Kennzeichen-Schieberegisters 502
eingibt. Wie vorher schon angegeben wurde, führt eine logische »1« in der ersten Stufe zur Übertragung von
acht Bits aus dem Pufferspeicher 406 in das Datenschieberegister 507. Dieses entspricht genau der Bitzahl, die
im nächsten Abtastwert für den Fall erforderlich ist, in dem der letzte übertragene Abtastwert dem letzten
Abtastwert in einer Adressengruppierung entspricht
Die im Rahm.inspeicher 434 gespeicherte Information wird dann in Übereinstimmung mit der Amplitudeninformation,
die über das Tor 433 in den Rahmenspeicher 434 übertragen wird, auf den neuesten
Stand gebracht Diese Information wird aus dem Rahmenspeicher 434 ausgelesen und zu der Benutzereinrichtung
437 übertragen. Im Falle eines Videosy-
j5 stems würde diese Benutzereinrichtung aus einem
Digital-Analog-Wandler und einer Anzeigeapparatur, wie beispielsweise einer Bildwiedergabeeinrichtung,
bestehen. Im Falle eines Telemetrie-Systems kann die Benutzereinrichtung ein einfacher Digital-Analog-Wandler,
ein Multiplex-Demodulator und irgendeine Anzeigeeinrichtung sein, die Analoginformation von
den telemetrischen Sensoren auf der Sendeseite bildlich wiedergibt.
Hierzu 5 Blatt Zeichnungen
Claims (8)
1. Einrichtung für die Übertragung eines redundanzverringerten
Signals mit einer Anordnung für die Auswahl von nichtredundanten Abtastwerten aus einem Eingangssignal und einer Anordnung für
die Abgabe eines Adressenwortes für jeden ausgewählten Abtastwert in einer vorbestimmten
Gruppe von Abtastwerten des Eingangssignals, gekennzeichnet durch eine Anordnung
(201,221 bis 224,310 bis 314,320), welche die Anzahl
der Bits in jedem Adressenwort variabel so erzeugt, daß sie die Mindestanzahl ist, die ausreicht, um die
Lage seines Abtastwertes zwischen der Lage des ι "> vorhergehenden ausgewählten Abtastwertes (wenn
vorhanden) in der Gruppe und dem Ende der Gruope zu identifizieren.
2. Einrichtung nach Anspruch 1, dadurch gekennzeichnet,
daß die Anordnung zur Erzeugung eines Adressenwortes für die Übertragung einen Adressengenerator
(102) zur Erzeugung eines Adressenwortes für jeden ausgewählten Abtastwert aufweist,
das für die Lage seines Abtastwertes in der Gruppe repräsentativ ist, daß eine Anordnung (201) für die ->">
Sicherstellung der Zahl der von jedem Adressenwort für die Identifizierung der Lage des nachfolgenden
ausgewählten Abtastwertes (wenn vorhanden) und daß eine Anordnung (221—224, 310—314,
320) zur Verringerung, falls erforderlich, der Zahl jo der Bits im Adressenwort des nachfolgenden
Abtastwertes auf die sichergestellte Zahl vorgesehen sind.
3. Einrichtung nach Anspruch 2, dadurch gekennzeichnet, daß die Anordnung zur Sicherstellung aus J >
einer Subtrahierschaltung (201) für die Subtraktion eines vorgegebenen Wertes von jedem erzeugten
Adressenwort zur Erzeugung eines niedrigeren Adressenwortes und einer Anordnung (215—218,
221—224) für die Ableitung eines Steuerwortes aus 4»
dem niedrigeren Adressenwort, das ein Bit eines ersten Wertes in der gleichen Bit-Position aufweist
wie das am meisten kennzeichnende Bit in dem niedrigeren Adressenwort und in allen niedrigeren
Bit-Positionen (wenn vorhanden) und ein Bit eines ή zweiten Wertes in den übrigen Bit-Positionen
besitzt, besteht.
4. Einrichtung nach Anspruch 3, dadurch gekennzeichnet, daß die Reduzierungsanordnung aus einer
Anordnung (225-227, 310-314, 320, 341 -348) für w die Auswahl zur Übertragung nur des Bits (der Bits)
des erzeugten Adressenwortes, das (die) für die Lage des folgenden Abtastwertes in der Gruppe repräsentativ
ist (sind) und das (die) in einer Bit-Position (Bit-Positionen) ist (sind), die der Bit-Position
(Bit-Positionen) in dem Steuerwort entspricht (entsprechen), das ein Bit (Bits) des ersten Wertes
besitzt, besteht.
5. Einrichtung nach ei.iem der Ansprüche 1 bis 4,
dadurch gekennzeichnet, daß sie einen vorbestimmten Abtastwert in der Gruppe für eine zwangsläufige
Übertragung auswählt unabhängig davon, ob der Abtastwert nichtredundant ist oder nicht.
6. Einrichtung nach Anspruch 5, dadurch gekennzeichnet, daß der vorgegebene Abtastwert der letzte (>
> in der Gruppe ist.
7. Einrichtung zum Empfang von Abtastwerten, die von einer Einrichtung zur Übertragung nach
einem der Ansprüche 1 bis 6, ausgehen, wobei sich die Abtastwerte in einem seriellen Bitstrom befinden
und jeder Abtastwert ein digitales Adressenwort mit einer variablen Anzahl von Bits besitzt, gekennzeichnet
durch einen Pufferspeicher (406) für die Speicherung des seriellen Bitstromes, ein Datenschieberegister
(507) für den Empfang digitaler Bits vom Pufferspeicher, einen Datenspeicher (511—518)
für die Speicherung von Bits, die im Datenschieberegister vorliegen, in Abhängigkeit von einem
Steuersignal, eine Anordnung (413, 423) für die Erzeugung eines Steuersignals in Abhängigkeit eines
Wortes, das in einem vorgegebenen Speicherbereich im Datenspeicher gespeichert ist, eine Anordnung
(519), die auf das Steuersignal für die Rückstellung des. Datenschieberegisters anspricht und durch eine
Anordnung (520, 52t-525, 502, 506), die auf die Rückstellung des Datenschieberegisters für das
Auslesen einer Anzahl von Bits aus dem Pufferspeicher anspricht, wobei die ausgelesene Zahl eine
Funktion des Digitalwortes ist, das in dem vorgegebenen Speicherbereich des Datenspeichers
gespeichert ist.
8. Einrichtung nach Anspruch 7, gekennzeichnet durch einen Rahmenspeicher (434) für die Auffüllung
mit Abtastwerten aus dem serialen Bitstrom, einen Adressengenerator (436) für die periodische Erzeugung
eines Adressenwortes, das für eine Speicherposition im Rahmenspeicher repräsentativ ist, die für
das Auffüllen zur Verfügung steht und durch Anordnungen (520, 521—525, 502), die auf das
gespeicherte Wort in den vorgegebenen Speicherpositionen des Datenspeichers ansprechen, für die
Erzeugung eines Steuerwortes, das für die Zahl von Bits im nächsten Abtastwert, der aus dem Pufferspeicher
übertragen werden soll, repräsentativ ist, wobei die Anordnung für die Erzeugung des Steuerwortes
zur Erzeugung dieses Steuersignals vorgesehen ist, wenn eine Anpassung zwischen einem erzeugten
Adressenwort und dem in den vorgegebenen Speicherpositionen im Datenspeicher gespeicherten
Wort vorliegt und wobei die Anordnungen auf die Rückstellung des Datenschieberegisters ansprechen,
um aus dem Pufferspeicher die Anzahl von Bits auszulesen, die von dem Steuerwort repräsentiert
werden.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US88632469A | 1969-12-18 | 1969-12-18 |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2062236A1 DE2062236A1 (de) | 1971-06-24 |
DE2062236B2 DE2062236B2 (de) | 1981-05-14 |
DE2062236C3 true DE2062236C3 (de) | 1982-01-21 |
Family
ID=25388856
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2062236A Expired DE2062236C3 (de) | 1969-12-18 | 1970-12-17 | Einrichtung für die Übertragung eines redundanzverringerten Signals |
Country Status (7)
Country | Link |
---|---|
US (1) | US3609244A (de) |
JP (1) | JPS5117245B1 (de) |
BE (1) | BE760352A (de) |
DE (1) | DE2062236C3 (de) |
FR (1) | FR2091952B1 (de) |
GB (1) | GB1318657A (de) |
SE (1) | SE368133B (de) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3927268A (en) * | 1971-04-30 | 1975-12-16 | Communications Satellite Corp | Speech predictive encoding communication system |
US3838420A (en) * | 1972-08-29 | 1974-09-24 | Hughes Aircraft Co | Coordinate store digital scan converter |
US4384170A (en) * | 1977-01-21 | 1983-05-17 | Forrest S. Mozer | Method and apparatus for speech synthesizing |
US4551766A (en) * | 1982-03-08 | 1985-11-05 | Halliburton Company | Optical reader |
US4531189A (en) * | 1982-03-08 | 1985-07-23 | Halliburton Company | Data conversion, communication and analysis system |
US4495639A (en) * | 1982-03-08 | 1985-01-22 | Halliburton Company | Electronic data compressor |
GB8416496D0 (en) * | 1984-06-28 | 1984-08-01 | King R A | Encoding method |
US4816901A (en) * | 1988-04-27 | 1989-03-28 | Universal Video Communications Corp. | Method and system for compressing color video data |
US4843466A (en) * | 1988-04-27 | 1989-06-27 | Universal Video Communications Corp. | Method and system for decompressing color video slope encoded data |
US4849807A (en) * | 1988-04-27 | 1989-07-18 | Universal Video Communications Corp. | Method and system for compressing color video feature encoded data |
US4857993A (en) * | 1988-04-27 | 1989-08-15 | Universal Video Communications Corp. | Method and system for decompressing digital color video statistically encoded data |
US4847677A (en) * | 1988-04-27 | 1989-07-11 | Universal Video Communications Corp. | Video telecommunication system and method for compressing and decompressing digital color video data |
US4857991A (en) * | 1988-04-27 | 1989-08-15 | Universal Video Communications Corp. | Method and system for decompressing color video feature encoded data |
US4914508A (en) * | 1988-04-27 | 1990-04-03 | Universal Video Communications Corp. | Method and system for compressing and statistically encoding color video data |
US5140412A (en) * | 1990-11-09 | 1992-08-18 | Uvc Corporation | Method for color encoding and pixelization for image reconstruction |
US5561688A (en) * | 1993-12-29 | 1996-10-01 | International Business Machines Corporation | Real-time digital audio compression/decompression system |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3403226A (en) * | 1965-09-30 | 1968-09-24 | Bell Telephone Labor Inc | Reduced bandwidth dual mode encoding of video signals |
FR1543276A (fr) * | 1966-08-01 | 1968-10-25 | Xerox Corp | Système de réduction de données |
US3553361A (en) * | 1969-04-30 | 1971-01-05 | Bell Telephone Labor Inc | Conditional replenishment video system with sample grouping |
-
1969
- 1969-12-18 US US886324A patent/US3609244A/en not_active Expired - Lifetime
-
1970
- 1970-12-10 SE SE16730/70A patent/SE368133B/xx unknown
- 1970-12-15 GB GB5947070A patent/GB1318657A/en not_active Expired
- 1970-12-15 BE BE760352A patent/BE760352A/xx not_active IP Right Cessation
- 1970-12-17 FR FR707045687A patent/FR2091952B1/fr not_active Expired
- 1970-12-17 DE DE2062236A patent/DE2062236C3/de not_active Expired
- 1970-12-18 JP JP45113530A patent/JPS5117245B1/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
BE760352A (fr) | 1971-05-17 |
FR2091952A1 (de) | 1971-01-21 |
US3609244A (en) | 1971-09-28 |
DE2062236A1 (de) | 1971-06-24 |
JPS5117245B1 (de) | 1976-06-01 |
FR2091952B1 (de) | 1974-06-21 |
SE368133B (de) | 1974-06-17 |
DE2062236B2 (de) | 1981-05-14 |
GB1318657A (en) | 1973-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2062236C3 (de) | Einrichtung für die Übertragung eines redundanzverringerten Signals | |
DE3785780T2 (de) | Verfahren und Schaltungsanordnung zur Taktsynchronisation in einem lokalen Netzwerk mit Bus-Struktur. | |
DE2011353C3 (de) | Verfahren zur Informationsübertragung und Informationsübertragungssystem zum Durchführen desselben | |
DE69829088T2 (de) | Verfahren und Vorrichtung zur Übertragung von Datenrahmen | |
DE2614086B2 (de) | Schaltungsanordnung zum Übertragen digitaler Nachrichten über mehrere Vermittlungsstellen | |
DE2020907B2 (de) | Redundanzverringerungssystem fuer die signaluebertragung | |
DE2315598B2 (de) | Verfahren und anordnung zur uebertragung von datensignalen | |
EP0035731A2 (de) | Verfahren und Anordnung zum Übertragen von Datensignalen | |
DE3148099C2 (de) | Anordnung zum Erkennen einer Digitalfolge | |
DE1956843A1 (de) | Redundanzverringerungssystem | |
DE1474021C3 (de) | Datenverarbeitungsanlage | |
DE1271191B (de) | Einrichtung zur UEbertragung von Informationseinheiten in die Binaerstellen eines Umlaufspeichers | |
EP0017835B1 (de) | Schaltungsanordnung zur Steuerung der Übertragung von Digital-Signalen, insbesondere PCM-Signalen, zwischen Anschlussstellen eines Zeitmultiplex-Fernmeldenetzes, insbesondere PCM-Zeitmultiplex-Fernmeldenetzes | |
DE2125528A1 (de) | ||
DE2048240A1 (de) | Einrichtung und Verfahren zum Erfas sen und Identifizieren von Daten aus men reren Signalquellen | |
DE1942235A1 (de) | Einrichtung zum UEbertragen digitaler Informationen | |
DE3039306C2 (de) | Einrichtung für den Empfang von asynchron und bitweise seriell übertragenen Daten | |
DE2442673C2 (de) | Einrichtung zur Einfügung von Kontrolldaten in den Sprachspeicher einer Zeitvielfachvermittlungsstelle | |
DE3806428C2 (de) | Verfahren und Schaltungsanordnung zum Ermitteln einer in einem Serienbitstrom enthaltenen Bitkombination | |
DE3540774C2 (de) | ||
DE2437392C3 (de) | Schaltungsanordnung zum Übertragen von asynchronen Datensignalen | |
DE3786052T2 (de) | Mehrfachknoten-Datenverarbeitungssystem. | |
DE2734113C2 (de) | Schaltungsanordnung zum Bereitstellen von an Verbindungen zu beteiligenden Teilnehmerstellen in einem Zeitmultiplex- Vermittlungssystem, insbesondere PCM-Zeitmultiplex-Vermittlungssystem, zuzuteilenden freien Pulsen | |
DE1537819C3 (de) | Schaltungsanordnung zum Abfragen von Teilnehmerstellen auf ihren Betriebszustand, insbesondere für Zeitmultiplex -Vermittlungsanlagen | |
DE2305592C3 (de) | Radar-Anzeigesystem mit Speichern für die digitalisierten Videosignale |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) |