DE102009032854B4 - Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess - Google Patents
Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess Download PDFInfo
- Publication number
- DE102009032854B4 DE102009032854B4 DE102009032854.8A DE102009032854A DE102009032854B4 DE 102009032854 B4 DE102009032854 B4 DE 102009032854B4 DE 102009032854 A DE102009032854 A DE 102009032854A DE 102009032854 B4 DE102009032854 B4 DE 102009032854B4
- Authority
- DE
- Germany
- Prior art keywords
- bipolar transistor
- steps
- base window
- semiconductor process
- plasma etching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 24
- 239000004065 semiconductor Substances 0.000 title claims abstract description 9
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 7
- VEDJZFSRVVQBIL-UHFFFAOYSA-N trisilane Chemical compound [SiH3][SiH2][SiH3] VEDJZFSRVVQBIL-UHFFFAOYSA-N 0.000 claims abstract description 11
- 238000001020 plasma etching Methods 0.000 claims abstract description 10
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 5
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 5
- 239000010703 silicon Substances 0.000 claims abstract description 5
- 238000004380 ashing Methods 0.000 claims abstract description 4
- 230000000295 complement effect Effects 0.000 claims abstract description 3
- 238000000059 patterning Methods 0.000 abstract description 3
- 239000004642 Polyimide Substances 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 6
- 238000000407 epitaxy Methods 0.000 description 6
- 229920001721 polyimide Polymers 0.000 description 6
- 238000005530 etching Methods 0.000 description 4
- 239000003989 dielectric material Substances 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02658—Pretreatments
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66234—Bipolar junction transistors [BJT]
- H01L29/66272—Silicon vertical transistors
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Drying Of Semiconductors (AREA)
- Bipolar Transistors (AREA)
- Element Separation (AREA)
Abstract
Verfahren zur Herstellung von Bipolartransistorstrukturen in einem komplementären Halbleiterprozess, das die Schritte umfasst, bei denen durch Plasmaätzen ein Bipolartransistor-Basisfenster in einer polykristallinen Siliziumschicht, die mit einer Oxidschicht bedeckt ist, strukturiert wird, ausgehend von Trisilan eine Siliziumschicht in dem Bipolartransistor-Basisfenster epitaktisch aufgewachsen wird, wobei das Plasmaätzen in einer Abfolge von anisotropen Ätzschritten und isotropen Veraschungsschritten durchgeführt wird, wodurch gestufte und nach innen geneigte Bipolartransistor-Basisfensterränder gebildet werden.
Description
- GEBIET DER ERFINDUNG
- Die Erfindung betrifft ein Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess, insbesondere von Transistorstrukturen in BICOM-Technik (bipolarer Komplementärtechnik).
- HINTERGRUND
- Bei einer üblichen Abfolge eines BICOM-Herstellungsprozesses wird das Fenster für eine Transistorbasis üblicherweise mittels eines anisotropen Plasmaätzschritts strukturiert. Das Fenster, das durch eine strukturierte Resistschicht definiert ist, wird somit mit geraden Seitenwänden strukturiert, die sich durch eine polykristalline Siliziumschicht (nachfolgend „Poly”) erstrecken, welche mit einer Oxidschicht bedeckt ist. Für das epitaktische („EPI”) Aufwachsen einer Siliziumschicht in dem Basisfenster ist aufgrund der geringen Kosten und des hohen Ertrags dieses Prozesses ein verbessertes Trisilan-(Si3H8-)Epitaxieverfahren eine bevorzugte Option. Mit sinkenden Komponentenabmessungen und zunehmender Dicke der polykristallinen Siliziumschicht ist jedoch das Trisilan-Epitaxieverfahren aufgrund der Bildung von verbleibenden Polyeinlagerungen nach dem Strukturieren dieser Epitaxialschicht durch Ätzen nicht anwendbar, wie anhand der beigefügten Zeichnungen näher erläutert ist. Diese Einlagerungen beeinträchtigen den Betrieb der resultierenden Schaltungskomponente.
- Die
US 5 663 091 A offenbart eine elektrisch programmierbare Zelle (antifuse), allerdings keinen Bipolartransistor. Auch das Trisilan-Epitaxieverfahren wird nicht erwähnt. DieUS 2004/0178171 A1 US 4 902 377 A betrifft die Bildung von Kontakten. Auch hier besteht kein Zusammenhang zur Problematik bei Bipolartransistoren und dem Trisilan-Epitaxiverfahren. Ferner betrifft auch dieUS 4 698 128 A einen Ätzprozess zur Bildung von Kontakten. Die Problematik der Herstellung von Bipolartransistoren bleibt insofern im vorgenannten Stand der Technik unberührt. - ZUSAMMENFASSUNG
- Bei einem Aspekt der Erfindung wird ein Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess bereitgestellt, wobei ein verbessertes Trisilan-Epitaxieverfahren angewendet werden kann, ohne Gefahr, dass Polyeinlagerungen gebildet werden. Gemäß der Erfindung umfasst das Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess den Schritt des Strukturierens eines Basisfensters in einer polykristallinen Siliziumschicht, die mit einer Oxidschicht bedeckt ist, durch Plasmaätzen und den weiteren Schritt des epitaktischen Aufwachsens einer Siliziumschicht in dem Basisfenster ausgehend von Trisilan. Das Plasmaätzen wird in einer Abfolge von anisotropen Ätzschritten und isotropen Veraschungsschritten durchgeführt, wodurch gestufte und nach innen geneigte Fensterränder gebildet werden. Aufgrund der nach innen geneigten Seitenwände des Fensters wird die epitaktisch aufgewachsene Siliziumschicht ohne nach innen vorstehende Strukturen gebildet, und die Ursache für die Bildung von Polyeinlagerungen wird dadurch eliminiert.
- KURZE BESCHREIBUNG DER ZEICHNUNGEN
- Die
1a bis1e sind schematische Schnittansichten eines erläuternden Beispiels, die aufeinanderfolgende Schritte eines Halbleiterprozesses bei der Bildung eines Bipolartransistor-Basisfensters veranschaulichen, die zum Auftreten von Polyeinlagerungen führen würden, und -
2a und2b sind schematische Schnittansichten, die alternative Schritte eines Halbleiterprozesses bei der Bildung eines Bipolartransistor-Basisfensters veranschaulichen, bei denen das Auftreten von Polyeinlagerungen vermieden wird. - AUSFÜHRLICHE BESCHREIBUNG EINER BEISPIELHAFTEN AUSFÜHRUNGSFORM
- In
1a ist ein Bipolar-Basisfenster10 gezeigt, wie durch ein strukturiertes Resist12 definiert, das sich durch eine polykristalline Siliziumschicht14 erstreckt, welche mit einer Oxidschicht16 bedeckt ist. Das Fenster wird unter Anwendung eines anisotropen Plasmaätzschritts strukturiert. Als Ergebnis hat das Fenster gerade Seitenwände, die sich vollständig durch die Oxidschicht16 und die Polyschicht14 nach unten zu einer darunter liegenden Oxidschicht18 erstrecken. - Wenn anschließend, wie in
1b veranschaulicht, eine EPI-Schicht20 in dem freiliegendem Fenster und über der angrenzenden Oxidschicht16 unter Anwendung eines verbesserten Trisilan-Epitaxieverfahrens aufgewachsen wird, wird die EPI-Schicht20 mit nach innen gewölbten, vorstehenden Vorsprüngen20a gebildet. Unter den Vorsprüngen20a werden nach außen gerichtete Ausnehmungen20b gebildet. - Bei einem nachfolgenden Verfahrensschritt, wie in
1c veranschaulicht, werden dielektrische Schichten22 (Oxid, Nitrid, usw.) über die EPI-Schicht20 abgeschieden. Die dielektrischen Schichten22 füllen die Ausnehmungen20b , die durch die EPI-Schicht20 verbleiben, vollständig aus. - Bei einem weiteren nachfolgenden Verfahrensschritt, wie in
1d veranschaulicht, kann mit dem anisotropen Plasmaätzen das dielektrische Material nicht aus den Ausnehmungen20b entfernt werden. Ein alternativer Nassätzschritt ist aus verfahrenstechnischen Gründen nicht möglich. - Wenn die EPI-Schicht
20 dann strukturiert wird, wie in1e veranschaulicht, wirkt das verbleibende dielektrische Material aus den Ausnehmungen20b wie eine Abschirmung für das anisotrope Ätzen, und jegliches Material von der EPI-Schicht, das unmittelbar darunter liegt, wird nicht entfernt, wodurch „Polyeinlagerungen”26 neben dem strukturierten Teil der EPI-Schicht verbleiben. Diese Polyeinlagerungen können dazu führen, dass die Halbleiterkomponente keine Funktion hat. - Betrachtet man nun
2a , so umfasst das erfindungsgemäße Verfahren das Formen des Basisfensters mit Seitenwänden, die, wie gezeigt, gestuft und zum Inneren des Fensters geneigt sind. Dies wird mit einem Plasmaätzverfahren erreicht, das aus aufeinanderfolgenden anisotropen Ätzschritten und isotropen Veraschungsschritten besteht. Die aufeinanderfolgenden anisotropen Ätzschritte und isotropen Veraschungsschritte müssen so eingestellt werden, dass die gewünschte Form der Fensterseitenwände erreicht wird. - Wenn die EPI-Schicht dann über dem Basisfenster unter Verwendung eines Trisilan-Epitaxieverfahrens, wie in
2b gezeigt, aufgewachsen wird, wird eine EPI-Schicht28 erhalten, die keine vorstehenden Vorsprünge aufweist, und die EPI-Schicht kann ohne Gefahr der Bildung von Polyeinlagerungen strukturiert werden.
Claims (1)
- Verfahren zur Herstellung von Bipolartransistorstrukturen in einem komplementären Halbleiterprozess, das die Schritte umfasst, bei denen durch Plasmaätzen ein Bipolartransistor-Basisfenster in einer polykristallinen Siliziumschicht, die mit einer Oxidschicht bedeckt ist, strukturiert wird, ausgehend von Trisilan eine Siliziumschicht in dem Bipolartransistor-Basisfenster epitaktisch aufgewachsen wird, wobei das Plasmaätzen in einer Abfolge von anisotropen Ätzschritten und isotropen Veraschungsschritten durchgeführt wird, wodurch gestufte und nach innen geneigte Bipolartransistor-Basisfensterränder gebildet werden.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102009032854.8A DE102009032854B4 (de) | 2009-07-13 | 2009-07-13 | Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess |
US12/833,573 US8129248B2 (en) | 2009-07-13 | 2010-07-09 | Method of producing bipolar transistor structures in a semiconductor process |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102009032854.8A DE102009032854B4 (de) | 2009-07-13 | 2009-07-13 | Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102009032854A1 DE102009032854A1 (de) | 2011-01-27 |
DE102009032854B4 true DE102009032854B4 (de) | 2015-07-23 |
Family
ID=43383815
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102009032854.8A Active DE102009032854B4 (de) | 2009-07-13 | 2009-07-13 | Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess |
Country Status (2)
Country | Link |
---|---|
US (1) | US8129248B2 (de) |
DE (1) | DE102009032854B4 (de) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102009032854B4 (de) | 2009-07-13 | 2015-07-23 | Texas Instruments Deutschland Gmbh | Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess |
CN102693911A (zh) * | 2011-03-23 | 2012-09-26 | 上海华虹Nec电子有限公司 | 干法刻蚀方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4698128A (en) * | 1986-11-17 | 1987-10-06 | Motorola, Inc. | Sloped contact etch process |
US4902377A (en) * | 1989-05-23 | 1990-02-20 | Motorola, Inc. | Sloped contact etch process |
US5663091A (en) * | 1993-05-20 | 1997-09-02 | Actel Corporation | Method for fabricating an electrically programmable antifuse |
DE10053463A1 (de) * | 1999-10-28 | 2001-05-03 | Denso Corp | Halbleitersubstrat und Verfahren zu dessen Herstellung |
US20040178171A1 (en) * | 2001-05-10 | 2004-09-16 | Ranganathan Nagarajan | Sloped trench etching process |
DE69729927T2 (de) * | 1996-11-19 | 2005-08-25 | Stmicroelectronics S.A. | Bipolartransistor mit einem nicht homogenen Emitter in einer BICMOS integrierter Schaltung |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3615519A1 (de) * | 1986-05-07 | 1987-11-12 | Siemens Ag | Verfahren zum erzeugen von kontaktloechern mit abgeschraegten flanken in zwischenoxidschichten |
US4999318A (en) * | 1986-11-12 | 1991-03-12 | Hitachi, Ltd. | Method for forming metal layer interconnects using stepped via walls |
JPH05114577A (ja) * | 1991-04-09 | 1993-05-07 | Sgs Thomson Microelectron Inc | 独特のエツチング形成したスロープを有するサブミクロンコンタクトの製造方法 |
JP3086747B2 (ja) * | 1992-05-07 | 2000-09-11 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
US6040247A (en) * | 1995-01-10 | 2000-03-21 | Lg Semicon Co., Ltd. | Method for etching contact |
JP3342412B2 (ja) * | 1997-08-08 | 2002-11-11 | 三洋電機株式会社 | 半導体装置およびその製造方法 |
US6313019B1 (en) * | 2000-08-22 | 2001-11-06 | Advanced Micro Devices | Y-gate formation using damascene processing |
AU2002306436A1 (en) * | 2001-02-12 | 2002-10-15 | Asm America, Inc. | Improved process for deposition of semiconductor films |
US20030052088A1 (en) * | 2001-09-19 | 2003-03-20 | Anisul Khan | Method for increasing capacitance in stacked and trench capacitors |
DE10302625B4 (de) * | 2003-01-23 | 2005-09-29 | Infineon Technologies Ag | Bipolartransistor und Verfahren zum Herstellen desselben |
DE102005006280B4 (de) * | 2005-02-10 | 2006-11-16 | Infineon Technologies Ag | Halbleiterbauteil mit einem Durchkontakt durch eine Gehäusemasse und Verfahren zur Herstellung desselben |
DE102005014724B3 (de) * | 2005-03-31 | 2006-07-06 | Infineon Technologies Ag | Verfahren zum Herstellen einer Struktur mit Öffnungen |
US7285807B2 (en) * | 2005-08-25 | 2007-10-23 | Coldwatt, Inc. | Semiconductor device having substrate-driven field-effect transistor and Schottky diode and method of forming the same |
US7999174B2 (en) * | 2006-10-09 | 2011-08-16 | Solexel, Inc. | Solar module structures and assembly methods for three-dimensional thin-film solar cells |
JP2009218364A (ja) * | 2008-03-10 | 2009-09-24 | Panasonic Corp | 半導体装置及びその製造方法 |
US8049327B2 (en) * | 2009-01-05 | 2011-11-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Through-silicon via with scalloped sidewalls |
DE102009032854B4 (de) | 2009-07-13 | 2015-07-23 | Texas Instruments Deutschland Gmbh | Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess |
-
2009
- 2009-07-13 DE DE102009032854.8A patent/DE102009032854B4/de active Active
-
2010
- 2010-07-09 US US12/833,573 patent/US8129248B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4698128A (en) * | 1986-11-17 | 1987-10-06 | Motorola, Inc. | Sloped contact etch process |
US4902377A (en) * | 1989-05-23 | 1990-02-20 | Motorola, Inc. | Sloped contact etch process |
US5663091A (en) * | 1993-05-20 | 1997-09-02 | Actel Corporation | Method for fabricating an electrically programmable antifuse |
DE69729927T2 (de) * | 1996-11-19 | 2005-08-25 | Stmicroelectronics S.A. | Bipolartransistor mit einem nicht homogenen Emitter in einer BICMOS integrierter Schaltung |
DE10053463A1 (de) * | 1999-10-28 | 2001-05-03 | Denso Corp | Halbleitersubstrat und Verfahren zu dessen Herstellung |
US20040178171A1 (en) * | 2001-05-10 | 2004-09-16 | Ranganathan Nagarajan | Sloped trench etching process |
Non-Patent Citations (1)
Title |
---|
Widmann, D.; Mader, H.; Friedrich, H.: Technologie hochintegrierter Schaltungen. 2. Auflage. Berlin : Springer, 1996. 13-17. - ISBN 3-540-59357-8 * |
Also Published As
Publication number | Publication date |
---|---|
US20110165760A1 (en) | 2011-07-07 |
DE102009032854A1 (de) | 2011-01-27 |
US8129248B2 (en) | 2012-03-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE112012000510B4 (de) | Verfahren zum Herstellen eines FET mit verspanntem Kanal mit Source/Drain-Puffern und FET | |
DE112008000636B4 (de) | Verfahren zum Bilden von verbesserten EPI-Füllungen auf schmalen durch Isolierung begrenzten Source/Drain-Regionen und dadurch gebildete Strukturen | |
DE102009045385B4 (de) | Verfahren zum Herstellen eines Durchkontaktes und entsprechendes mikromechanisches Bauelement | |
DE602004006782T2 (de) | Verfahren zur herstellung eines verformten finfet-kanals | |
DE112007003116B4 (de) | Verfahren zur Herstellung eines verspannten Transistors und Transistor | |
DE102012217073A1 (de) | Vertikales mikroelektronisches Bauelement und entsprechendes Herstellungsverfahren | |
DE4212829A1 (de) | Verfahren zur herstellung von metall-oxid-halbleiter-feldeffekttransistoren | |
DE102011082289A1 (de) | SiC-Halbleitervorrichtung und Herstellungsverfahren hierfür | |
DE102015101692B4 (de) | Verfahren zum erzeugen eines grabens unter verwendung von epitaktischem lateralem überwachsen und tiefe vertikale grabenstruktur | |
DE102004039981B4 (de) | MOS-Gatterverknüpfte Vorrichtung vom Grabentyp mit einer verspannten Schicht an der Grabenseitenwand | |
DE112007002739B4 (de) | Verfahren zur Herstellung eines Halbleiterbauelements mit Isolationsgraben und Kontaktgraben | |
DE102017124226A1 (de) | Halbleitervorrichtung und ihr herstellungsverfahren | |
DE102015204411B4 (de) | Transistor und Verfahren zur Herstellung eines Transistors | |
WO2015104084A1 (de) | Trench-mosfet-transistorvorrichtung und entsprechendes herstellungsverfahren | |
DE102009032854B4 (de) | Verfahren zur Herstellung von Bipolartransistorstrukturen in einem Halbleiterprozess | |
DE112015003603T5 (de) | Split-Gate-Halbleitervorrichtung mit L-förmigem Gate | |
DE102011088732A1 (de) | Verfahren zum Herstellen eines Stöpsels in einem Halbleiterkörper | |
EP1869711A2 (de) | Herstellung von vdmos-transistoren mit optimierter gatekontaktierung | |
DE102009031114B4 (de) | Halbleiterelement, das in einem kristallinen Substratmaterial hergestellt ist und ein eingebettetes in-situ n-dotiertes Halbleitermaterial aufweist, und Verfahren zur Herstellung desselben | |
DE102008034789A1 (de) | Verfahren zum Herstellen einer Halbleitervorrichtung, Verfahren zum Herstellen einer SOI-Vorrichtung, Halbleitervorrichtung und SOI-Vorrichtung | |
DE10241397A1 (de) | Halbleiterelement mit T-förmiger Gate-Struktur mit Seitenwandabstandselementen, die in-situ hergestellt sind, und ein Verfahren zur Herstellung des Halbleiterelements | |
DE102009014507B4 (de) | Verfahren zur Bildung eines elektrischen Kontakts zwischen einem Trägerwafer und der Oberfläche einer oberen Siliziumschicht eines Silizium-auf-Isolator-Wafers und elektrische Vorrichtung mit einem solchen elektrischen Kontakt | |
DE102010034116B3 (de) | Verfahren zum Erzeugen einer Isolationsschicht zwischen zwei Elektroden | |
WO2015032577A1 (de) | Verfahren zur herstellung eines substrats, substrat, metall-oxid-halbleiter-feldeffekttransistor mit einem substrat, mikroelektromechanisches system mit einem substrat, und kraftfahrzeug | |
DE112011106034T5 (de) | Verfahren zum Herstellen eines Halbleiterbauelementes |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
R016 | Response to examination communication | ||
R016 | Response to examination communication | ||
R016 | Response to examination communication | ||
R016 | Response to examination communication | ||
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final | ||
R082 | Change of representative |
Representative=s name: ZELLER, ANDREAS, DE |