[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN215526036U - 测试电路和测试设备 - Google Patents

测试电路和测试设备 Download PDF

Info

Publication number
CN215526036U
CN215526036U CN202121113133.1U CN202121113133U CN215526036U CN 215526036 U CN215526036 U CN 215526036U CN 202121113133 U CN202121113133 U CN 202121113133U CN 215526036 U CN215526036 U CN 215526036U
Authority
CN
China
Prior art keywords
signal
conversion circuit
signal conversion
waveform
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202121113133.1U
Other languages
English (en)
Inventor
石培杰
陈良
郭宪超
姚健
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huafeng Test & Control Technology Tianjin Co ltd
Beijing Huafeng Test & Control Technology Co ltd
Original Assignee
Huafeng Test & Control Technology Tianjin Co ltd
Beijing Huafeng Test & Control Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huafeng Test & Control Technology Tianjin Co ltd, Beijing Huafeng Test & Control Technology Co ltd filed Critical Huafeng Test & Control Technology Tianjin Co ltd
Priority to CN202121113133.1U priority Critical patent/CN215526036U/zh
Application granted granted Critical
Publication of CN215526036U publication Critical patent/CN215526036U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本申请涉及一种测试电路,包括控制装置、第一信号转换电路、传输线路、第二信号转换电路和波形驱动装置。所述控制装置用于接收波形数据。所述第一信号转换电路与所述控制装置连接。所述第一信号转换电路用于将承载波形数据的单端信号转换成差分信号。所述传输线路的第一端与所述第一信号转换电路连接。所述第二信号转换电路与所述传输线路的第二端连接。所述第二信号转换电路用于将所述差分信号转换为单端驱动信号。所述波形驱动装置与所述第二信号转换电路连接。所述波形驱动装置用于根据所述单端驱动信号输出激励信号。当信号在所述第一信号转换电路和所述第二信号转换电路之间通过差分信号的形式传输时,减小信号损耗。

Description

测试电路和测试设备
技术领域
本申请涉及测试领域,特别是涉及一种测试电路和测试设备。
背景技术
随着半导体技术的发展,模拟IC数字化成为一种趋势,意味着IC的集成度越来越高,同时对测试设备的要求日益严格。数字IC的测试主要依赖数字波形的激励。但是,现有的测试方式失效率高,这影响了工作效率。
实用新型内容
基于此,有必要针对上述问题,提供一种测试电路和测试设备。
一种测试电路,包括:
控制装置,用于接收波形数据;
第一信号转换电路,与所述控制装置连接,所述第一信号转换电路用于将承载波形数据的单端信号转换成差分信号;
传输线路,所述传输线路的第一端与所述第一信号转换电路连接;
第二信号转换电路,与所述传输线路的第二端连接,所述第二信号转换电路用于将所述差分信号转换为单端驱动信号;以及
波形驱动装置,与所述第二信号转换电路连接,所述波形驱动装置用于根据所述单端驱动信号输出激励信号。
在一个实施例中,还包括:
静电释放电路,所述静电释放电路的一端与所述第一信号转换电路连接,所述静电释放电路的另一端与所述第二信号转换电路连接。
在一个实施例中,还包括波形发生检测装置,所述波形发生检测装置与所述控制装置连接,所述波形发生检测装置用于监测所述控制装置和所述波形驱动装置的连接状态。
在一个实施例中,还包括储存装置,所述储存装置与所述控制装置连接,所述储存装置用于储存所述波形数据。
在一个实施例中,所述储存装置包括RAM存储芯片。
在一个实施例中,还包括通信总线,所述通信总线与所述控制装置连接。
在一个实施例中,所述传输线路为差分电缆。
一种测试电路,包括:
储存装置,用于储存波形数据;
控制装置,与所述储存装置连接,用于接收所述波形数据;
第一信号转换电路,与所述控制装置连接,所述第一信号转换电路用于将承载波形数据的单端信号转换成差分信号;
传输线路,所述传输线路的第一端与所述第一信号转换电路连接;
第二信号转换电路,与所述传输线路的第二端连接,所述第二信号转换电路用于将所述差分信号转换为单端驱动信号;以及
波形驱动装置,与所述第二信号转换电路连接,所述波形驱动装置用于根据所述单端驱动信号输出激励信号;以及
波形发生检测装置,所述波形检测装置与所述控制装置连接,所述波形发生检测装置用于检测所述检测装置和所述波形驱动装置之间的连接状态。
一种测试电路,包括:
依次连接的控制装置、转换电路和波形驱动装置,所述转换电路用于将所述控制装置输出的单端信号转换成差分信号,并经过传输后再转换成单端信号发送至所述波形驱动装置。
一种测试设备,包括所述的测试电路。
本申请实施例提供的所述测试电路包括控制装置、第一信号转换电路、传输线路、第二信号转换电路和波形驱动装置。所述控制装置用于接收波形数据。所述第一信号转换电路与所述控制装置连接。所述第一信号转换电路用于将承载波形数据的单端信号转换成差分信号。所述传输线路的第一端与所述第一信号转换电路连接。所述第二信号转换电路与所述传输线路的第二端连接。所述第二信号转换电路用于将所述差分信号转换为单端驱动信号。所述波形驱动装置与所述第二信号转换电路连接。所述波形驱动装置用于根据所述单端驱动信号输出激励信号。
当信号在所述第一信号转换电路和所述第二信号转换电路之间通过差分信号的形式传输时,信号受干扰程度最小。所述第一信号转换电路和所述第二信号转换电路之间通过传输线路连接,所述波形驱动装置的位置可以更靠近所述被测试器件。因此所述第二信号转换电路到所述被测试器件之间的距离减小。由所述第二信号转换电路转换成的单端驱动信号可以直接发送到被测试器件,进一步缩小了信号到所述被测试器件的之间的距离,减小信号损耗。
附图说明
为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传统技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的测试电路示意图;
图2为本申请另一个实施例提供的测试电路示意图;
图3为本申请一个实施例提供的波形驱动装置示意图;
图4为本申请一个实施例提供的第一信号转换电路示意图;
图5为本申请一个实施例提供的第二信号转换电路示意图。
附图标记说明
测试电路10、控制装置100、第一信号转换电路110、第二信号转换电路120、静电释放电路130、波形发生检测装置140、储存装置150、通信总线160、波形驱动装置170。
具体实施方式
为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图对本申请的具体实施方式做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本申请。但是本申请能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本申请内涵的情况下做类似改进,因此本申请不受下面公开的具体实施的限制。
本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本申请所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。在本申请的描述中,需要理解的是,术语“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
目前在数字IC测试设备中,数字波形激励信号往往是通过电缆输出至被测IC端。因此激励信号的质量主要依赖于电缆的内阻及电缆的抗干扰能力。在实际测试中,激励信号在电缆中传输时,势必会造成信号的衰减,降低被测试芯片的测试失效率。
请参见图1,本申请实施例提供一种测试电路10。所述测试电路10包括控制装置100、第一信号转换电路110、传输线路、第二信号转换电路120和波形驱动装置170。所述控制装置100用于接收波形数据。所述第一信号转换电路110与所述控制装置100连接。所述第一信号转换电路110用于将承载波形数据的单端信号转换成差分信号。所述传输线路的第一端与所述第一信号转换电路110连接。所述第二信号转换电路120与所述传输线路的第二端连接。所述第二信号转换电路120用于将所述差分信号转换为单端驱动信号。所述波形驱动装置170与所述第二信号转换电路120连接。所述波形驱动装置170用于根据所述单端驱动信号输出激励信号。
所述控制装置100接收的波形数据经过所述测试电路10可以输出不同波形的激励信号。所述第一信号转换电路110和所述第二信号转换电路120的电路类型可以相同。
所述第一信号转换电路110将承载波形数据的单端信号转换成差分信号。干扰噪声一般会等值、同时地被加载到传输线路的两根信号线上,其差值为0。也就是说,噪声对信号的逻辑意义不产生影响。所述第二信号转换电路120将所述差分信号转换为单端驱动信号。在所述第一信号转换电路110和所述第二信号转换电路120之间可以通过传输线路连接。所述传输线路可以为传输线缆。承载所述波形数据的信号以差分信号的形式在所述传输线路中传输。因此能够增强信号的抗干扰能力,并且能够减少信号的干扰。
在一个实施例中,所述传输线路可以为差分线缆。所述差分线缆具有传输效率高、延时及延时差小的优点,因此可以进一步保证信号传输的精度。
所述第一信号转换电路110和所述第二信号转换电路120之间通过所述差分线缆连接。因此所述第二信号转换电路120和所述波形驱动装置170的位置可以根据需要调整。所述第二信号转换电路120和所述波形驱动装置170的位置可以更靠近所述被测试器件。因此,所述波形驱动装置170到所述被测试器件之间的距离可以调节的很小,由所述第二信号转换电路120转换成的单端驱动信号可以经过很小的距离直接发送到被测试器件,进一步缩小了信号到所述被测试器件的之间的距离,减小信号损耗。
请参见图2,在一个实施例中,所述测试电路10还包括静电释放电路130。所述静电释放电路130的一端与所述第一信号转换电路110连接。所述静电释放电路130的另一端与所述第二信号转换电路120连接。所述静电释放电路130可以连接于所述传输线路靠近所述第一信号转换电路110的一端。所述静电释放电路130可以用于释放所述测试电路10中的静电。因此所述静电释放电路130能够确保信号传输过程的准确性。
在一个实施例中,所述测试电路10还包括波形发生检测装置140。所述波形发生检测装置140与所述控制装置100连接。所述波形发生检测装置140用于监测所述控制装置100和所述波形驱动装置170的连接状态。所述控制装置100和所述波形驱动装置170之间可以通过标准的线缆插接接头对接。当所述控制装置100和所述波形驱动装置170连接后,所述波形发生检测装置140可以判断所述控制装置100和所述波形驱动装置170是否连接正常。当所述控制装置100和所述波形驱动装置170连接正常时,所述波形发生检测装置140可以发出连接正常的信号。当所述控制装置100和所述波形驱动装置170连接异常时,所述波形发生检测装置140可以发出连接异常的信号。所述波形发生检测装置140可以保证信号传输链路的完整性。
在一个实施例中,所述测试电路10还包括储存装置150。所述储存装置150与所述控制装置100连接。所述储存装置150用于储存所述波形数据。所述控制装置100可以用于读取所述波形数据。并将所述波形数据转换为单端信号。所述单端信号通过所述第一信号转换电路110转换为差分信号。
在一个实施例中,所述储存装置150包括RAM存储芯片。所述RAM存储芯片作为操作系统或其他正在运行中的程序的临时数据存储介质。RAM存储芯片具有随时读写、速度快等优点。
在一个实施例中,所述测试电路10还包括通信总线160。所述通信总线与所述控制装置100连接。所述波形数据或者相应的控制指令可以通过所述通信总线160发送给所述控制装置100。所述控制装置100可以将波形数据储存于所述储存装置150。所述控制装置100还可以在需要时随时调取所述储存装置150中的波形数据。在一个实施例中,所述系统总线可以为PCI总线。
所述被测试器件在所述激励信号的激励下产生的反馈信号可以通过所述第二信号转换电路120、所述传输线路和所述第一信号转换电路110发送到所述控制装置100。所述控制装置100可以通过通信总线将数据上传的上位机,以检测被测试器件的性能。
在一个实施例中,所述控制装置100可以包括可编程门阵列(FPGA)。
请参见图3,在一个实施例中,所述波形驱动装置170可以包括波形驱动IC。所述波形驱动装置170可以具有数字波形的输出、输入波形的检测两个作用。图中SDO、SCK、STB为波形驱动IC的串行通信总线160。所述串行通信总线160主要实现片内寄存器的读写操作。当所述波形驱动IC处于波形输出模式时,输出使能信号EN置1。FPGA输出波形数据内容至Data端,DOUT输出波形至所述被测试器件。当单元处于输入模式时,FPGA通过串行总线设置比较电平的阈值,输出使能信号EN置0,从所述被测试器件引入的波形信号通过DIN至波形驱动IC。输入信号与设置阈值比较,结果通过CMPA,CMPB输出至FPGA。
请参见图4,为所述第一信号转换电路110的示意图。所述第一信号转换电路110包括信号转换IC。所述信号转换IC的一端用于输入单端信号。所述信号转换IC的另一端用于输出差分信号。
请参见图5,为所述第二信号转换电路120的示意图。所述第二信号转换电路120也包括信号转换IC。所述第二信号转换电路120的一端用于输入差分信号。所述第二信号转换电路120的另一端用于输出单端信号。
当由FPGA向波形驱动IC写数据时,承载所述波形数据的信号由单端信号转换成差分信号。当FPGA读取驱动IC的数据时,差分信号转换为单端信号。
本申请实施例还提供一种测试电路。所述测试电路包括储存装置、控制装置、第一信号转换电路、传输线路、第二信号转换电路、波形驱动装置和波形发生检测装置。所述储存装置用于储存波形数据。所述控制装置与所述储存装置连接。所述控制装置用于接收所述波形数据。所述第一信号转换电路与所述控制装置连接。所述第一信号转换电路用于将承载波形数据的单端信号转换成差分信号。所述传输线路的第一端与所述第一信号转换电路连接。所述第二信号转换电路与所述传输线路的第二端连接。所述第二信号转换电路用于将所述差分信号转换为单端驱动信号。所述波形驱动装置与所述第二信号转换电路连接。所述波形驱动装置用于根据所述单端驱动信号输出激励信号。所述波形检测装置与所述控制装置连接。所述波形发生检测装置用于检测所述检测装置和所述波形驱动装置之间的连接状态。
本申请实施例还提供一种测试电路。所述测试电路包括依次连接的控制装置、转换电路和波形驱动装置。所述转换电路用于将所述控制装置输出的单端信号转换成差分信号,并经过传输后再转换成单端信号发送至所述波形驱动装置。
可以理解,所述转换电路可以包括所述第一信号转换电路110和所述第二信号转换电路。所述第一信号转换电路110将承载波形数据的单端信号转换成差分信号。干扰噪声一般会等值、同时地被加载到传输线路的两根信号线上,其差值为0。也就是说,噪声对信号的逻辑意义不产生影响。所述第二信号转换电路120将所述差分信号转换为单端驱动信号。在所述第一信号转换电路110和所述第二信号转换电路120之间可以通过传输线路连接。所述传输线路可以为传输线缆。承载所述波形数据的信号以差分信号的形式在所述传输线路中传输。因此能够增强信号的抗干扰能力,并且能够减少信号的衰减。
本申请实施例还提供一种测试设备。所述测试设备包括所述的测试电路10。所述测试设备可以包括壳体,以及设置在所述壳体内的电路板。所述电路板可以承载所述测试电路。所述测试设备可以包括第一模块和第二模块。所述第一模块可以用于承载所述控制装置100、第一信号转换电路110和所述静电释放电路130。所述第二模块可以用于承载所述波形驱动装置170和所述第二信号转换电路120。所述第二模块和所述第一模块之间可以通过传输线路连接。因此,所述第一模块和所述第二模块的位置摆放可以更为灵活。所述第二模块的位置可以根据所述被测试器件的位置调整。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种测试电路,其特征在于,包括:
控制装置,用于接收波形数据;
第一信号转换电路,与所述控制装置连接,所述第一信号转换电路用于将承载波形数据的单端信号转换成差分信号;
传输线路,所述传输线路的第一端与所述第一信号转换电路连接;
第二信号转换电路,与所述传输线路的第二端连接,所述第二信号转换电路用于将所述差分信号转换为单端驱动信号;以及
波形驱动装置,与所述第二信号转换电路连接,所述波形驱动装置用于根据所述单端驱动信号输出激励信号。
2.如权利要求1所述的测试电路,其特征在于,还包括:
静电释放电路,所述静电释放电路的一端与所述第一信号转换电路连接,所述静电释放电路的另一端与所述第二信号转换电路连接。
3.如权利要求1所述的测试电路,其特征在于,还包括波形发生检测装置,所述波形发生检测装置与所述控制装置连接,所述波形发生检测装置用于监测所述控制装置和所述波形驱动装置的连接状态。
4.如权利要求1所述的测试电路,其特征在于,还包括储存装置,所述储存装置与所述控制装置连接,所述储存装置用于储存所述波形数据。
5.如权利要求4所述的测试电路,其特征在于,所述储存装置包括RAM存储芯片。
6.如权利要求1所述的测试电路,其特征在于,还包括通信总线,所述通信总线与所述控制装置连接。
7.如权利要求1所述的测试电路,其特征在于,所述传输线路为差分电缆。
8.一种测试电路,其特征在于,包括:
储存装置,用于储存波形数据;
控制装置,与所述储存装置连接,用于接收所述波形数据;
第一信号转换电路,与所述控制装置连接,所述第一信号转换电路用于将承载波形数据的单端信号转换成差分信号;
传输线路,所述传输线路的第一端与所述第一信号转换电路连接;
第二信号转换电路,与所述传输线路的第二端连接,所述第二信号转换电路用于将所述差分信号转换为单端驱动信号;以及
波形驱动装置,与所述第二信号转换电路连接,所述波形驱动装置用于根据所述单端驱动信号输出激励信号;以及
波形发生检测装置,所述波形检测装置与所述控制装置连接,所述波形发生检测装置用于检测所述检测装置和所述波形驱动装置之间的连接状态。
9.一种测试电路,其特征在于,包括:
依次连接的控制装置、转换电路和波形驱动装置,所述转换电路用于将所述控制装置输出的单端信号转换成差分信号,并经过传输后再转换成单端信号发送至所述波形驱动装置。
10.一种测试设备,其特征在于,包括权利要求1-9任一项所述的测试电路。
CN202121113133.1U 2021-05-21 2021-05-21 测试电路和测试设备 Active CN215526036U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202121113133.1U CN215526036U (zh) 2021-05-21 2021-05-21 测试电路和测试设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202121113133.1U CN215526036U (zh) 2021-05-21 2021-05-21 测试电路和测试设备

Publications (1)

Publication Number Publication Date
CN215526036U true CN215526036U (zh) 2022-01-14

Family

ID=79805072

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202121113133.1U Active CN215526036U (zh) 2021-05-21 2021-05-21 测试电路和测试设备

Country Status (1)

Country Link
CN (1) CN215526036U (zh)

Similar Documents

Publication Publication Date Title
US7516363B2 (en) System and method for on-board diagnostics of memory modules
CN101996121B (zh) Usb端口测试装置及测试方法
CN102207899B (zh) 通用序列总线端口测试装置
US7049839B1 (en) Method and related apparatus for chip testing
CN101770416B (zh) 新一代周边连接接口的总线测试方法
US8619883B2 (en) Low speed access to DRAM
CN215526036U (zh) 测试电路和测试设备
US20040133834A1 (en) Lsi inspection method and apparatus, and ls1 tester
US20070094558A1 (en) Apparatus and method for testing an IEEE1394 port
TWI502338B (zh) 測試介面卡及測試方法
CN111707966A (zh) 一种cpld的漏电检测方法及装置
CN101752013B (zh) 测试装置
TWI413905B (zh) 通用序列匯流排埠測試裝置
CN201060250Y (zh) 数字式交直流局部放电检测装置
CN110907857B (zh) 一种基于fpga的连接器自动检测方法
CN101071394A (zh) 一种板间透传总线的测试装置及方法
CN114660383A (zh) 一种通用载荷管理器地检测试板卡
US20050210170A1 (en) Measuring apparatus with plural modules
TWI828439B (zh) 無jtag串接測試電路板的dimm插槽測試系統及其方法
TWI546551B (zh) Multi-analysis system and its multi-analyzer
CN111896865A (zh) 信号采集系统故障部位检测方法
CN114143228B (zh) 一种镜像检修平台背板总线自诊断装置及方法
CN118050613A (zh) 无jtag串接测试电路板的dimm插槽测试系统及其方法
US11953549B1 (en) Detection system for SlimSAS slot and method thereof
US11927632B1 (en) DIMM slot test system without series connection of test board through JTAG and method thereof

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant