CN205509980U - 一种前馈补偿式跨导运算放大器 - Google Patents
一种前馈补偿式跨导运算放大器 Download PDFInfo
- Publication number
- CN205509980U CN205509980U CN201620334245.2U CN201620334245U CN205509980U CN 205509980 U CN205509980 U CN 205509980U CN 201620334245 U CN201620334245 U CN 201620334245U CN 205509980 U CN205509980 U CN 205509980U
- Authority
- CN
- China
- Prior art keywords
- nmos tube
- pmos
- difference
- circuit
- gain stage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
Landscapes
- Amplifiers (AREA)
Abstract
本实用新型公开一种前馈补偿式跨导运算放大器,包括差分第一增益级电路、差分第二增益级电路和前馈频率补偿电路,差分第一增益级电路与差分第二增益级电路串接后与前馈频率补偿电路并联。前馈频率补偿电路为折叠式共源共栅结构前馈频率补偿电路,该前馈频率补偿电路包括:共源共栅结构的PMOS管M3、NMOS管M1;共源共栅结构的PMOS管M6、NMOS管M4;PMOS管M2、M5以及提供尾电流的NMOS管M7、M8、M9。由于本实用新型采用折叠式共源共栅结构前馈频率补偿电路,来取代传统极点分离密勒补偿技术,保证了电路系统稳定的同时,大大提高了系统的带宽,没有使用电容,芯片的面积也大大缩小。
Description
技术领域
本实用新型涉及一种跨导运算放大器。
背景技术
随着集成电路集成制作工艺的不断发展,便捷式产品飞速发展,而对产品中芯片的要求也越来越高,如面积更小、功耗更低、性能更强等。运算放大器作为模拟集成电路中最主要的组成单元,其各方面的性能也受到越来越多的重视。高的直流增益和大的单位增益带宽会降低运算放大器闭环工作时的增益误差和线性建立时间引起的误差。跨导运算放大器内部电路中通常包含许多极点,导致相位发生偏移,也即是在相频曲线接近-180°之前幅频曲线并不下降至1。因此,为达高性能的跨导运算放大器对其稳定性和频率补偿具有重要意义。
目前已有的频率补偿技术主要是密勒电容补偿技术,使两极点分离,来改变相位裕度曲线。在此基础上新的补偿技术不断出现,如控制零点的密勒电容补偿,增加零点来抵消极点;增加源跟随器来消除零点等。随着电源电压的不断下降、芯片面积的不断缩小以及各方面性能指标的提高,以往的运放频率补偿技术将无法满足集成电路设计的要求,因此,要提高电路的信噪比、增大带宽、获得稳定的工作区域,新的补偿技术是关键之一。
传统的运算放大器的密勒电容补偿电路如图1所示,其补偿基本原理是在第一增益输出级与第二增益输出级之间并上一个密勒电容和电阻,使主次极点分离。由于密勒电容电路中包含一个右半平面的零点,右半平面的零点在波特图中将提升增益曲线,增大相位变化。因此右半平面零点消弱了系统的稳定性。通过与密勒电容串联的电阻可以使右半平面的零点移动到左半平面,来改善系统稳定性。
现有的频率补偿技术缺点在于:(1)使用密勒电容补偿,计算零极点分布情况,能够对主极点频率进行较准确的预测,但它不能有效的预测电路零点频率和次极点频率,也即很难保证在零极点完全抵消,尤其是负载电容未知或变化的情况下。(2)涉及到电阻的具体实现,电阻一般由工作在线性区的MOS晶体管等效电阻来实现,但晶体管不仅与工艺有关,而且使用它的前提条件是假定晶体管服从平方律特性,因此该方案将会有很大误差,不能准确使系统稳定。(3)由于引入电容,将大大增加了芯片面积和功耗,同时由于电容把主极点推向更低,降低了单位增益带宽积。
实用新型内容
为了解决现有技术存在的不足,本实用新型的目的是提供一种前馈补偿式跨导运算放大器。该跨导运算放大器中的前馈补偿电路提高了系统的稳定性,解决了传统技术中使用电容而造成增加功耗、面积以及限制带宽的问题。
为实现上述目的,本实用新型所采用的技术方案是:
一种前馈补偿式跨导运算放大器,包括差分第一增益级电路、差分第二增益级电路和前馈频率补偿电路,所述的差分第一增益级电路与差分第二增益级电路串接后与前馈频率补偿电路并联。
进一步地,所述前馈频率补偿电路为折叠式共源共栅结构前馈频率补偿电路。
进一步地,所述的折叠式共源共栅结构前馈频率补偿电路,包括:共源共栅结构的PMOS管M3、NMOS管M1;共源共栅结构的PMOS管M6、NMOS管M4;PMOS管M2、M5以及提供尾电流的NMOS管M7、M8、M9,NMOS管M1的栅极与PMOS管M2的栅极都与差分第一增益级电路的输入端Vin+电连接,NMOS管M1的漏极与PMOS管M3的漏极都与PMOS管M2的源极相连,NMOS管M4的栅极与PMOS管M5的栅极都与差分第一增益级电路的输入端Vin-电连接,NMOS管M4的漏极与PMOS管M6的漏极都与PMOS管M5的源极相连,PMOS管M2的漏极与NMOS管M8的漏极都与差分第二增益级电路的输入端Vo1电连接, PMOS管M5的漏极与NMOS管M9的漏极都与差分第二增益级电路的输入端Vo2电连接, NMOS管M4 的源极与NMOS管M1的源极都与NMOS管M7的漏极电连接,NMOS管M7、M8、M9的源极相连,由外部共同提供偏置电流。
本实用新型的有益效果:
由于本实用新型采用折叠式共源共栅结构前馈频率补偿电路,来取代传统极点分离密勒补偿技术,保证了电路系统稳定的同时,大大提高了系统的带宽,没有使用电容,芯片的面积也大大缩小。
附图说明
下面结合附图和具体实施方式对本实用新型作进一步详细说明:
图1为现有技术中采用密勒电容补偿的运算放大器的结构示意图;
图2为本发明的结构示意图;
图3为图2所示前馈频率补偿电路的电原理图。
具体实施方式
如图2所示,一种前馈补偿式跨导运算放大器,包括差分第一增益级电路A1、差分第二增益级电路A2和前馈频率补偿电路A3,所述的差分第一增益级电路A1与差分第二增益级电路A2串接后与前馈频率补偿电路A3并联。
如图3所示,所述前馈频率补偿电路A3为折叠式共源共栅结构前馈频率补偿电路,所述的折叠式共源共栅结构前馈频率补偿电路,包括:共源共栅结构的PMOS管M3、NMOS管M1;共源共栅结构的PMOS管M6、NMOS管M4;PMOS管M2、M5以及提供尾电流的NMOS管M7、M8、M9,NMOS管M1的栅极与PMOS管M2的栅极都与差分第一增益级电路的输入端Vin+电连接,NMOS管M1的漏极与PMOS管M3的漏极都与PMOS管M2的源极相连,NMOS管M4的栅极与PMOS管M5的栅极都与差分第一增益级电路的输入端Vin-电连接,NMOS管M4的漏极与PMOS管M6的漏极都与PMOS管M5的源极相连,PMOS管M2的漏极与NMOS管M8的漏极都与差分第二增益级电路的输入端Vo1电连接, PMOS管M5的漏极与NMOS管M9的漏极都与差分第二增益级电路的输入端Vo2电连接, NMOS管M4 的源极与NMOS管M1的源极都与NMOS管M7的漏极电连接,NMOS管M7、M8、M9的源极相连,由外部共同提供偏置电流,另外,PMOS管M3的栅极与PMOS管M6的栅极电连接,NMOS管M7、M8、M9的栅极相连。
折叠式共源共栅结构前馈频率补偿电路是利用在前馈路径中引入左半平面零点,用零点的正相移抵消极点的负相移。该补偿是在高频段对零极点调整,进而不会降低3dB带宽,不影响其单位增益带宽。
仿真验证:在本专利的跨导运算放大器的电路中,通过仿真验证了本发明的前馈频率补偿技术,使用Cadence
spectre仿真表明:在使用密勒电容补偿时其单位带宽积仅为24.61MHz,相位裕度为59.9°;采用本发明的前馈补偿技术其单位带宽积为1.138GHz,相位裕度为75.21°。
以上所述是本实用新型的优选实施方式而已,当然不能以此来限定本实用新型之权利范围,应当指出,对于本技术领域的普通技术人员来说,对本实用新型的技术方案进行修改或者等同替换,都不脱离本实用新型技术方案的保护范围。
Claims (3)
1.一种前馈补偿式跨导运算放大器,其特征在于:包括差分第一增益级电路、差分第二增益级电路和前馈频率补偿电路,所述的差分第一增益级电路与差分第二增益级电路串接后与前馈频率补偿电路并联。
2.根据权利要求1所述的前馈补偿式跨导运算放大器,其特征在于:所述前馈频率补偿电路为折叠式共源共栅结构前馈频率补偿电路。
3.根据权利要求2所述的前馈补偿式跨导运算放大器,其特征在于:所述的折叠式共源共栅结构前馈频率补偿电路,包括:共源共栅结构的PMOS管M3、NMOS管M1;共源共栅结构的PMOS管M6、NMOS管M4;PMOS管M2、M5以及提供尾电流的NMOS管M7、M8、M9,NMOS管M1的栅极与PMOS管M2的栅极都与差分第一增益级电路的输入端Vin+电连接,NMOS管M1的漏极与PMOS管M3的漏极都与PMOS管M2的源极相连,NMOS管M4的栅极与PMOS管M5的栅极都与差分第一增益级电路的输入端Vin-电连接,NMOS管M4的漏极与PMOS管M6的漏极都与PMOS管M5的源极相连,PMOS管M2的漏极与NMOS管M8的漏极都与差分第二增益级电路的输入端Vo1电连接, PMOS管M5的漏极与NMOS管M9的漏极都与差分第二增益级电路的输入端Vo2电连接, NMOS管M4 的源极与NMOS管M1的源极都与NMOS管M7的漏极电连接,NMOS管M7、M8、M9的源极相连,由外部共同提供偏置电流。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620334245.2U CN205509980U (zh) | 2016-04-20 | 2016-04-20 | 一种前馈补偿式跨导运算放大器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620334245.2U CN205509980U (zh) | 2016-04-20 | 2016-04-20 | 一种前馈补偿式跨导运算放大器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN205509980U true CN205509980U (zh) | 2016-08-24 |
Family
ID=56705988
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201620334245.2U Withdrawn - After Issue CN205509980U (zh) | 2016-04-20 | 2016-04-20 | 一种前馈补偿式跨导运算放大器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN205509980U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105811889A (zh) * | 2016-04-20 | 2016-07-27 | 佛山臻智微芯科技有限公司 | 一种前馈补偿式跨导运算放大器 |
CN107370461A (zh) * | 2017-07-17 | 2017-11-21 | 电子科技大学 | 一种应用于跨阻放大器的补偿结构 |
CN114326520A (zh) * | 2021-12-31 | 2022-04-12 | 杭州长川科技股份有限公司 | 外部补偿方法、系统及计算机可读存储介质 |
-
2016
- 2016-04-20 CN CN201620334245.2U patent/CN205509980U/zh not_active Withdrawn - After Issue
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105811889A (zh) * | 2016-04-20 | 2016-07-27 | 佛山臻智微芯科技有限公司 | 一种前馈补偿式跨导运算放大器 |
CN105811889B (zh) * | 2016-04-20 | 2019-03-05 | 佛山臻智微芯科技有限公司 | 一种前馈补偿式跨导运算放大器 |
CN107370461A (zh) * | 2017-07-17 | 2017-11-21 | 电子科技大学 | 一种应用于跨阻放大器的补偿结构 |
CN107370461B (zh) * | 2017-07-17 | 2020-07-10 | 电子科技大学 | 一种应用于跨阻放大器的补偿结构 |
CN114326520A (zh) * | 2021-12-31 | 2022-04-12 | 杭州长川科技股份有限公司 | 外部补偿方法、系统及计算机可读存储介质 |
CN114326520B (zh) * | 2021-12-31 | 2024-05-10 | 杭州长川科技股份有限公司 | 外部补偿方法、系统及计算机可读存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105811889B (zh) | 一种前馈补偿式跨导运算放大器 | |
US9973198B2 (en) | Telescopic amplifier with improved common mode settling | |
CN104793672B (zh) | 一种高电源抑制比的低压差线性稳压器 | |
US8872587B2 (en) | Generating negative impedance compensation | |
Lai et al. | A fully on-chip area-efficient CMOS low-dropout regulator with fast load regulation | |
CN105897196B (zh) | 一种前馈补偿推挽式运算放大器 | |
CN205509980U (zh) | 一种前馈补偿式跨导运算放大器 | |
CN103760943B (zh) | 一种应用于ldo的摆率增强电路 | |
CN103414438B (zh) | 一种误差放大器电路 | |
CN106385239A (zh) | 一种增益可调的cmos宽带低噪声放大器 | |
CN109510612A (zh) | 基于wilson电流源的低功耗低延迟电流比较器及电路模块 | |
Liu et al. | Design of single-stage folded-cascode gain boost amplifier for 14bit 12.5 Ms/S pipelined analog-to digital converter | |
Safari et al. | A simple low voltage, high output impedance resistor based current mirror with extremely low input and output voltage requirements | |
CN103107791B (zh) | 带宽恒定的增益线性可变增益放大器 | |
CN104811189A (zh) | 一种电荷泵锁相环中的电荷泵电路 | |
Carrillo et al. | 1-V rail-to-rail bulk-driven CMOS OTA with enhanced gain and gain-bandwidth product | |
CN104980112B (zh) | 低功耗高增益的循环型折叠式共源共栅放大器 | |
CN205509986U (zh) | 一种前馈补偿推挽式运算放大器 | |
CN104320105B (zh) | 一种混合模式电容倍增器电路 | |
CN115237193B (zh) | 一种适用于低压输入大电流输出的ldo系统 | |
CN105867504B (zh) | 一种高电源抑制比基准电压源 | |
CN208063145U (zh) | 8-12g宽带低噪声放大器 | |
CN109672418A (zh) | 一种采用前馈补偿的高增益运算放大器 | |
CN110247645A (zh) | 一种电压比较器 | |
CN210864452U (zh) | 一种直流失调消除电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20160824 Effective date of abandoning: 20190305 |
|
AV01 | Patent right actively abandoned |