CN111103717A - 一种阵列基板、显示面板 - Google Patents
一种阵列基板、显示面板 Download PDFInfo
- Publication number
- CN111103717A CN111103717A CN202010028432.9A CN202010028432A CN111103717A CN 111103717 A CN111103717 A CN 111103717A CN 202010028432 A CN202010028432 A CN 202010028432A CN 111103717 A CN111103717 A CN 111103717A
- Authority
- CN
- China
- Prior art keywords
- auxiliary line
- row
- scanning
- touch electrodes
- lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/13338—Input devices, e.g. touch panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0412—Digitisers structurally integrated in a display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- Geometry (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请提供一种阵列基板、显示面板,可改善触控显示面板在触控电极的边缘,容易出现显示横纹的问题。阵列基板包括:衬底、扫描线、触控电极、第一辅助线组。触控电极呈n行m列排布,复用为公共电极。沿扫描线延伸方向,同一行触控电极与t根扫描线在衬底上正投影重叠。第i行触控电极与两个第一辅助线组在衬底上的正投影重叠。与第i行触控电极对应的其中一个第一辅助线组中,至少一根第一辅助线与第i‑1行触控电极对应的第t‑k根至第t根扫描线中的至少一根一一对应且电连接。与第i行触控电极对应的另一个第一辅助线组中,至少一根第一辅助线与第i+1行触控电极对应的第1根至第k+1根扫描线中的至少一根一一对应且电连接。
Description
技术领域
本申请涉及显示技术领域,尤其涉及一种阵列基板、显示面板。
背景技术
随着显示技术的不断进步,触摸显示技术越来越多地应用于各个领域。在触控显示面板中,将公共电极层划分为多个触控电极,通过分时复用,即在显示时段用作公共电极,提供公共电压信号,在触控时段用作触控电极,提供触控信号,以达到触控与显示集成的效果。
但是目前的触控显示面板,显示画面在每个触控电极的边缘,容易出现横纹的问题。
发明内容
本申请的实施例提供一种阵列基板、显示面板,用于改善触控显示面板的显示画面在每个触控电极的边缘,容易出现横纹的问题。
为达到上述目的,本申请的实施例采用如下技术方案:
本申请实施例的第一方面提供一种阵列基板。阵列基板,具有显示区和周边区。阵列基板包括:衬底、设置于衬底上且位于显示区的多根扫描线、多个触控电极以及多个第一辅助线组。扫描线延伸至周边区,与栅极驱动电路连接。多个触控电极呈n行m列排布,且触控电极复用为公共电极。触控电极与扫描线异层设置,且沿扫描线的延伸方向,位于同一行的触控电极与t根扫描线在衬底上的正投影重叠。n、m、t均为正整数。第一辅助线组包括至少一根第一辅助线,且第i行触控电极与两个第一辅助线组在衬底上的正投影重叠。2≤i≤n-1,且i为正整数。与第i行触控电极对应的其中一个第一辅助线组中,至少一根第一辅助线与第i-1行触控电极对应的第t-k根至第t根扫描线中的至少一根一一对应且电连接。与第i行触控电极对应的另一个第一辅助线组中,至少一根第一辅助线与第i+1行触控电极对应的第1根至第k+1根扫描线中的至少一根一一对应且电连接。至少一根第一辅助线的数量小于等于k+1,且k为正整数。其中,任意依次相邻的k+2根数量的扫描线依次接收的栅极驱动电路输出的扫描信号,在时间上具有重叠阶段。
可选的,第一辅助线组包括k+1根第一辅助线。与第i行触控电极对应的其中一个第一辅助线组中,k+1根第一辅助线与第i-1行触控电极对应的第t-k根至第t根扫描线一一对应且电连接。与第i行触控电极对应的另一个第一辅助线组中,k+1根第一辅助线与第i+1行触控电极对应的第1根至第k+1根扫描线一一对应且电连接。
可选的,第1行触控电极与两个第一辅助线组在衬底上的正投影重叠,且其中一个第一辅助线组的k+1根第一辅助线与第2行触控电极对应的第1根至第k+1根扫描线一一对应且电连接。另一个第一辅助线组中的k+1根辅助线与低电压端连接。第n行触控电极与两个第一辅助线组在衬底上的正投影重叠,且其中一个第一辅助线组的k+1根第一辅助线与第n-1行触控电极对应的第t-k根至第t根扫描线一一对应且电连接。另一个第一辅助线组中的k+1根第一辅助线与低电压端连接。
可选的,显示区包括多个呈阵列分布的亚像素区,亚像素区设置有像素电路和像素电极。每根扫描线分别与一行亚像素区中的像素电路电连接,每根第一辅助线分别与一行亚像素区中的像素电路连接。针对与扫描线和第一辅助线均连接的像素电路,该像素电路包括第一开关子电路和第二开关子电路。第一开关子电路与扫描线、数据线以及像素电极电连接,第一开关子电路配置为在来自扫描线的扫描信号的控制下开启,将数据线上的数据信号传输至像素电极。第二开关子电路与扫描线、第一辅助线、数据线以及像素电极电连接,第二开关子电路配置为在来自扫描线上的扫描信号和第一辅助线上的扫描信号的控制下开启或关闭。
可选的,针对其他像素电路,该像素电路包括第一开关子电路和第三开关子电路。第三开关子电路与扫描线、数据线、第二辅助线以及像素电极电连接,第三开关子电路配置为在来自扫描线上的扫描信号和第二辅助线上的低电压信号的控制下保持关闭状态。每根第二辅助线分别与一行亚像素区中的像素电路连接。
可选的,第一开关子电路包括第一晶体管。第一晶体管的栅极与扫描线电连接,第一晶体管的第一极与数据线电连接,第一晶体管的第二极与像素电极电连接。
可选的,第二开关子电路和第三开关子电路均包括第二晶体管和第三晶体管。第二晶体管的栅极与扫描线电连接,第二晶体管的第一极与数据线电连接,第二晶体管的第二极与第三晶体管的第一极电连接。第三晶体管的第二极与像素电极电连接。在第二开关子电路中,第三晶体管的栅极与第一辅助线电连接。在第三开关子电路中,第三晶体管的栅极与第二辅助线电连接。
可选的,阵列基板包括设置于周边区的栅极驱动电路。栅极驱动电路包括多个依次级联的GOA单元。GOA单元包括信号输出端,多个GOA单元与多根扫描线一一对应,且一一对应的扫描线与GOA单元的信号输出端电连接。
可选的,阵列基板还包括设置于周边区且与栅极驱动电路连接的x条时钟控制线,时钟控制线用于将时钟信号传输至栅极驱动电路。k+1=x/2-1。
可选的,对于与第i行触控电极对应的其中一个第一辅助线组,该第一辅助线组中的第一辅助线与第i-1行触控电极对应的扫描线电连接,该第一辅助线组中k+1根第一辅助线分别与第i行触控电极对应的第1根至第k+1根扫描线一一对应同一行亚像素中的像素电路连接。对于与第i行触控电极对应的另一个第一辅助线组,该第一辅助线组中k+1根第一辅助线分别与第i行触控电极对应的第t-k根至第t根扫描线一一对应同一行亚像素中的像素电路连接。
本申请实施例的第二方面提供一种显示面板,包括第一方面提供的阵列基板。
本申请提供一种阵列基板、显示面板。当依次接收的扫描信号在时间上具有重叠阶段的k+2根扫描线位于相邻两行触控电极覆盖的区域内时,由于前一行触控电极对应的最后k+1根扫描线进行扫描时,可使下一行触控电极对应的至少一根第一辅助线上具有扫描信号。同理,后一行触控电极对应的前k+1根扫描线进行扫描时,可使前一行触控电极对应的至少一根第一辅助线上具有扫描信号。这样一来,通过第一辅助线上的扫描信号补偿,使得触控电极边缘处与公共电极耦合的信号线的数量增加,减弱了边缘与中心被耦合的程度的差异,从而可改善触控电极边缘横纹现象。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种液晶显示装置的示意图;
图2a为现有技术中的一种阵列基板的示意图;
图2b为现有技术中的一种触控电极的示意图;
图3为现有技术中的一种触控显示面板的扫描信号时序图;
图4为本申请实施例提供的一种阵列基板的示意图;
图5a为本申请实施例提供的一种像素电路的示意图;
图5b为本申请实施例提供的一种像素电路的具体结构示意图;
图5c为本申请实施例提供的另一种像素电路的示意图;
图5d为本申请实施例提供的另一种像素电路的具体结构示意图;
图6a为本申请实施例提供的一种阵列基板的第一辅助线的设置方式示意图;
图6b为本申请实施例提供的另一种阵列基板的第一辅助线的设置方式示意图;
图7a为本申请实施例提供的一种阵列基板的示意图;
图7b为图7a所示的阵列基板的扫描信号的时序图;
图8a为本申请实施例提供的另一种阵列基板的示意图;
图8b为图8a所示的阵列基板的扫描信号的时序图;
图9a为现有技术中公共电极的Vcom曲线;
图9b为本申请提供的显示面板公共电极的Vcom曲线。
附图标记:
01-显示面板;02-背光模组;10-阵列基板;20-对盒基板;30-液晶层;101-亚像素区;1011-驱动晶体管;1012-像素电极;102-公共电极层;103-触控信号线;11-显示区;12-周边区;100-衬底;121-栅极驱动电路;13-第一辅助线组;131-第一辅助线;Tx-触控电极;110-像素电路;111-第一开关子电路;112-第二开关子电路;113-第三开关子电路;132-第二辅助线。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
以下,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,除非另有说明,“多个”的含义是两个或两个以上。
此外,本申请中,“上”、“下”等方位术语可以包括但不限于相对附图中的部件示意置放的方位来定义的,应当理解到,这些方向性术语可以是相对的概念,它们用于相对于的描述和澄清,其可以根据附图中部件附图所放置的方位的变化而相应地发生变化。
在本申请中,除非另有明确的规定和限定,术语“连接”应做广义理解,例如,“连接”可以是直接相连,也可以通过中间媒介间接相连。
本申请的一些实施例提供一种显示装置。该显示装置例如可以是手机、平板电脑、电视、台式电脑、智能穿戴产品(智能手表、手环)、个人数字助理(personal digitalassistant,PDA)、车载电脑等。本申请实施例对上述显示装置的具体形式不做特殊限制。
在本申请的一些实施例中,上述显示装置可以为液晶显示装置(liquid crystaldisplay,LCD)。示例的,如图1所示,LCD的结构主要包括显示面板01和背光模组(backlight unit,BLU)02。其中,显示面板01包括相对设置的阵列基板10和对盒基板20,以及位于阵列基板10和对盒基板20之间的液晶层30。其中,阵列基板10中设置有公共电极层。
相关技术中,如图2a所示,阵列基板10包括:多根扫描线GL、多根数据线DL,以及由扫描线GL和数据线DL交叉限定的多个亚像素区101。每个亚像素区101设置有:驱动晶体管1011、像素电极1012,驱动晶体管1011中的漏极和像素电极1012连接。此外,阵列基板10中还设置有公共电极层102,公共电极层102与扫描线GL异层设置。
相关技术中,为了实现触控功能,如图2b所示,需要将公共电极层102分割为多个公共电极,每个公共电极复用为触控电极Tx。同时,为了实现触摸与显示的分时控制,每个触控电极Tx需要通过单独的触控信号线103提供电压信号。触控信号线103在触控检测阶段为对应触控电极Tx提供触摸感测信号,在显示阶段为对应触控电极Tx提供公共电压信号。
示例的,在正常显示时,触控信号线103向公共电极输出公共电压(Vcom),在行与行之间或帧与帧之间的blank时间,输出触控检测方波来检测触摸。分时进行触摸控制与显示控制,可以既实现触摸又实现显示功能。这样,将触控电极Tx直接集成在显示面板内,大大降低了制作成本,提高了生产效率,并降低了面板厚度。
如图2b所示,将公共电极复用为触控电极Tx时,由于每个触控电极Tx与多根扫描线GL存在交叠,因而导致触控电极Tx与对应的每根扫描线GL之间存在寄生电容。在显示阶段,触控电极Tx接收公共电压,扫描线GL依次被输入扫描信号,而由于上述寄生电容的存在,会对公共电极的公共电压造成干扰,使公共电极的电压易被扫描线GL上的扫描信号拉动。公共电极被扫描线GL耦合的程度,与该公共电极所覆盖的扫描线GL中同时加载有扫描信号的扫描线GL的数量成正比。
各扫描线GL输入的扫描信号的时序例如如图3所示,图中Gsum为每一时刻被输入扫描信号的扫描线GL的数量。如图3所示,最多有依次相邻的4根扫描线GL接收的扫描信号在时间上具有重叠阶段。但是对于每个触控电极Tx而言,当与该触控电极Tx对应的这些扫描线GL中,第1~3根扫描线GL进行扫描以及倒数第4根扫描已结束,倒数第3~1根扫描线GL进行扫描时,只有1~3根扫描线GL接收的扫描信号在时间上具有重叠阶段(例如如图3中T1、T3阶段),这样就会导致对于单个触控电极Tx,在沿数据线DL方向的边缘和中间处公共电压被耦合的程度不同(如图3中的Txc)。而公共电压被拉高的程度不同,会导致在触控电极Tx的边缘处出现横纹现象。
基于此,本申请的一些实施例提供一种阵列基板10,如图4所示,阵列基板10具有显示区11和周边区12。
阵列基板10包括衬底100,设置于衬底100上且位于显示区11的多根扫描线GL,扫描线GL延伸至周边区12,与栅极驱动电路121连接。在显示阶段,栅极驱动电路121用于向多根扫描线GL依次输出扫描信号。以高电平信号为有效信号为例,每根扫描线GL接收的高电平有效信号会持续第一固定时间,按多根扫描线GL接收扫描信号的先后顺序(例如以扫描线沿水平方向延伸为例,按从上到下的顺序),相邻两根扫描线GL中后接收扫描信号的扫描线GL在时间上会延后第二固定时间接收到该扫描信号,且相邻两根扫描线GL上的扫描信号在时间上会重叠。
阵列基板10还包括多个触控电极Tx,如图4所示,多个触控电极Tx呈n行m列排布,且触控电极Tx可以复用为公共电极。触控电极Tx与扫描线GL异层设置,且沿扫描线GL的延伸方向,位于同一行的触控电极Tx与t根扫描线GL在衬底100上的正投影重叠。可以理解的是,与每行触控电极Tx对应的t根扫描线GL依次被输入扫描信号,上一行触控电极Tx的最后一根(第t根)扫描线GL被输入扫描信号后,接着下一行触控电极Tx的第一根扫描线GL被输入扫描信号,以此类推。
示例的,如图4所示,位于第一行的触控电极Tx11~Tx1m与t根扫描线GL11~GL1t在衬底100上的正投影重叠,位于第i行的触控电极与t根扫描线GLi1~GLit在衬底100上的正投影重叠,位于第n行的触控电极与t根扫描线GLn1~GLnt在衬底100上的正投影重叠。第一行的触控电极对应的t根扫描线GL11~GL1t,从第1根扫描线GL11开始依次接收扫描信号,当第一行的触控电极对应的第t根扫描线GL1t接收到扫描信号后,接着与第二行的触控电极对应的t根扫描线,从第1根扫描线开始依次接收扫描信号,以此类推。
其中,上述n、m、t、i均为正整数,2≤i≤n-1。
在此情况下,在一些实施例中,可以采用触控与显示驱动器集成(touch anddisplay driver integration,TDDI)技术,将控制触控感测信号的触控芯片与控制显示信号的显示芯片整合进单一芯片中,可以节省成本。
此外,阵列基板10还包括多个第一辅助线组13。如图4所示,第一辅助线组13包括至少一根第一辅助线131。第i行触控电极Tx与两个第一辅助线组13在衬底100上的正投影重叠。
在此基础上,如图4所示,与第i行触控电极Tx对应的其中一个第一辅助线组13中,至少一根第一辅助线131与第i-1行触控电极Tx对应的第t-k根至第t根扫描线GL中的至少一根一一对应且电连接。即,第i行触控电极Tx对应的两个第一辅助线组13中的一个第一辅助线组13,包括至少一根第一辅助线131,这至少一根第一辅助线131与前一行触控电极Tx覆盖的扫描线GL中的最后k+1根扫描线GL中的至少一根一一对应且电连接。
与第i行触控电极Tx对应的另一个第一辅助线组13中,至少一根第一辅助线131与第i+1行触控电极Tx对应的第1根至第k+1根扫描线GL中的至少一根一一对应且电连接。即第i行触控电极Tx对应的另一个第一辅助线组13,包括至少一根第一辅助线131,这至少一根第一辅助线131与后一行触控电极Tx覆盖的扫描线GL中的前k+1根扫描线GL中的至少一根一一对应且电连接。
上述第一辅助线组13中第一辅助线131的数量小于等于k+1,且k为正整数。
需要说明的是,图4中是以每个第一辅助线组13包括2根第一辅助线131为例进行说明的,在另一些实施例中可以包括1根或多根,本申请对此不作限定,只要第一辅助线131的数量满足:大于等于1,且小于等于k+1即可。
其中,任意依次相邻的k+2根数量的所述扫描线依次接收的栅极驱动电路输出的扫描信号,在时间上具有重叠阶段。
以k=2为例,任意依次相邻的4根扫描线GL中,第1根扫描线GL接收的扫描信号持续时间为t1-t2(t2-t1=t0),第2根扫描线GL接收的扫描信号持续时间为t3-t4(t3位于t1-t2之间,t4-t3=t0),第3根扫描线GL接收的扫描信号持续时间为t5-t6(t5位于t3-t2之间,t5-t6=t0),第4根扫描线GL接收的扫描信号持续时间为t7-t8(t7位于t5-t2之间,t8-t7=t0)。
当接收的扫描信号在时间上具有重叠阶段的k+2根扫描线GL位于相邻两行触控电极Tx覆盖的区域内时,由于与第i行触控电极Tx对应的其中一个第一辅助线组13中,至少一根第一辅助线131与第i-1行触控电极Tx对应的第t-k根至第t根扫描线GL中的至少一根一一对应且电连接,与第i行触控电极Tx对应的另一个第一辅助线组13中,至少一根第一辅助线131与第i+1行触控电极Tx对应的第1根至第k+1根扫描线GL中的至少一根一一对应且电连接。这样当第i-1行触控电极Tx对应的第t-k根至第t根扫描线GL进行扫描时,可使第i行触控电极Tx对应的其中一个第一辅助线组13中的第一辅助线131上具有扫描信号,当第i+1行触控电极Tx对应的第1根至第k+1根扫描线GL进行扫描时,可使第i行触控电极Tx对应的另一个第一辅助线组13中的第一辅助线131上具有扫描信号。从而通过第一辅助线131的信号补偿,使得当触控电极Tx边缘处扫描线GL接收扫描信号时,与公共电极耦合的信号线的数量增加,减弱了边缘与中心Vcom被耦合的程度的差异,从而改善边缘横纹现象。
在此基础上,在本申请的一些实施例中,第一辅助线组13包括k+1根第一辅助线131。
与第i行触控电极Tx对应的其中一个第一辅助线组13中,k+1根第一辅助线131与第i-1行触控电极Tx对应的第t-k根至第t根扫描线GL一一对应且电连接。即第i行触控电极Tx对应的两个第一辅助线组13中的一个第一辅助线组13,包括k+1根第一辅助线131,这k+1根第一辅助线131与前一行触控电极Tx覆盖的扫描线GL中的第t-k根至第t根扫描线GL一一对应且电连接。
此外,与第i行触控电极Tx对应的另一个第一辅助线组13中,k+1根第一辅助线131与第i+1行触控电极Tx对应的第1根至第k+1根扫描线GL一一对应且电连接。即第i行触控电极Tx对应的另一个第一辅助线组13,包括k+1根第一辅助线131,这k+1根第一辅助线131与后一行触控电极Tx覆盖的扫描线GL中的第1根至第k+1根扫描线GL一一对应且电连接。
与第i行触控电极Tx对应的其中一个第一辅助线组13中,k+1根第一辅助线131与第i-1行触控电极Tx对应的第t-k根至第t根扫描线GL一一对应且电连接,与第i行触控电极Tx对应的另一个第一辅助线组13中,k+1根第一辅助线131与第i+1行触控电极Tx对应的第1根至第k+1根扫描线GL一一对应且电连接。这样一来,当接收的扫描信号在时间上具有重叠阶段的k+2根扫描线GL位于相邻两行触控电极Tx覆盖的区域内时,当第i-1行触控电极Tx对应的第t-k根至第t根扫描线GL进行扫描时,可使第i行触控电极Tx对应的其中一个第一辅助线组13中的第一辅助线131上具有扫描信号,当第i+1行触控电极Tx对应的第1根至第k+1根扫描线GL进行扫描时,可使第i行触控电极Tx对应的另一个第一辅助线组13中的第一辅助线131上具有扫描信号。从而通过第一辅助线131的信号补偿,使得当触控电极Tx边缘处扫描线GL接收扫描信号时,与公共电极耦合的信号线的数量与触控电极Tx中心处相同,进一步减小了边缘与中心Vcom被耦合的程度的差异,提升了对边缘横纹的改善效果。
在本申请的一些实施例中,对于第一行触控电极Tx,也可以与两个第一辅助线组13在衬底100上的正投影重叠。且其中一个第一辅助线组13的k+1根第一辅助线131与第2行触控电极Tx对应的第1根至第k+1根扫描线GL一一对应且电连接。
由于第一行触控电极Tx,没有对应的前一行触控电极Tx,因此,另一个第一辅助线组13中的k+1根第一辅助线131可与低电压端(如Vgl)连接。
此外,对于最后一行(第n行)触控电极Tx,也可以与两个第一辅助线组13在衬底100上的正投影重叠。且其中一个第一辅助线组13的k+1根第一辅助线131与第n-1行触控电极Tx对应的第t-k根至第t根扫描线GL一一对应且电连接。
由于最后一行触控电极Tx,没有与之对应的后一行触控电极Tx,因此另一个第一辅助线组13中的k+1根第一辅助线131与低电压端(如Vgl)连接。
在本申请的一些实施例中,上述栅极驱动电路121可以为阵列栅极驱动(gatedriver on array,GOA)电路。GOA电路是将栅极驱动电路121直接制作在阵列基板10的周边区12,可降低生产成本、实现窄边框设计。GOA电路包括多个依次级联的GOA单元,GOA单元包括信号输出端,多个GOA单元与多根扫描线GL一一对应,且一一对应的扫描线GL与GOA单元的信号输出端电连接。在此情况下,上述与各扫描线GL电连接的第一辅助线131,可以和与扫描线GL对应的GOA单元的输出端电连接,或者第一辅助线131在周边区12与对应的扫描线GL电连接。
此外,阵列基板10的周边区12上还设置有与GOA电路连接的x条时钟控制线(clock,CLK),时钟控制线用于将时钟信号传输至栅极驱动电路,以控制扫描信号的输出时序。x条时钟控制线可提供x/2对相位相反的时钟信号,最多可使x/2根扫描线GL中的扫描信号在时间上具有重叠阶段。在此情况下,k满足如下关系式k+1=x/2-1。
示例的,当与GOA电路连接有8条时钟信号线,提供8个不同相位的时钟信号,则满足k+1=3,相应的,任意依次相邻的4根扫描线GL依次接收的栅极驱动电路输出的扫描信号,在时间上具有重叠阶段。
考虑到除扫描线GL与触控电极Tx之间寄生电容的影响外,驱动晶体管1011的栅极与源极之间存在的寄生电容Cgs对扫描线GL和公共电极之间的电压拉动也存在影响。
基于此,在本申请的一些实施例中,每根扫描线GL分别与一行亚像素区101中的像素电路电连接。
在扫描线GL上施加电压,会使得电连接至该条扫描线GL上的像素电路打开,从而数据线DL上的信号电压能够写入像素电极1012,像素电极1012和公共电极形成的电场控制液晶的偏转,实现不同灰阶的效果。在此基础上,当对盒基板20上设置有彩膜时,由液晶层30出射的光线经过彩膜的滤色作用后,可以实现彩色显示。
此外,每根第一辅助线131也分别与一行亚像素区101中的像素电路连接。
在此基础上,针对与扫描线GL和第一辅助线131均连接的像素电路110,如图5a所示,该像素电路110包括第一开关子电路111和第二开关子电路112。
如图5a所示,其中,第一开关子电路111与扫描线GL、数据线DL以及像素电极1012电连接,第一开关子电路111配置为在来自扫描线GL的扫描信号的控制下开启,将数据线DL上的数据信号传输至像素电极1012。
第二开关子电路112与扫描线GL、第一辅助线131、数据线DL以及像素电极1012电连接,第二开关子电路112配置为在来自扫描线GL上的扫描信号和第一辅助线131上的扫描信号的控制下开启或关闭。
在一些实施例中,如图5b所示,第一开关子电路111包括第一晶体管M1,第一晶体管M1的栅极与扫描线GL电连接,第一晶体管M1的第一极与数据线DL电连接,第一晶体管M1的第二极与像素电极1012电连接。
第二开关子电路112包括第二晶体管M2和第三晶体管M3。
第二晶体管M2的栅极与扫描线GL电连接,第二晶体管M2的第一极与数据线DL电连接,第二晶体管M2的第二极与第三晶体管M3的第一极电连接。
第三晶体管M3的栅极与第一辅助线131电连接,第三晶体管M3的第二极与像素电极1012电连接。
这样一来,本申请实施例提供的第一辅助线131也连接位于一行亚像素区101内的第三晶体管M3,在对触控电极Tx边缘的扫描线GL与触控电极Tx之间的寄生电容进行补偿时,使驱动晶体管1011的栅极与源极之间的寄生电容Cgs的影响也得到补偿。
在此基础上,为了使每个亚像素区101的开口率以及驱动晶体管1011的关态电流(Ioff)等保持一致,避免由于部分亚像素区101增加上述第二晶体管M2和第三晶体管M3而导致整个显示面板的显示不均匀。因此,针对与扫描线GL连接而没有与第一辅助线131连接的像素电路110,如图5c所示,该像素电路110包括第一开关子电路111和第三开关子电路113。
第三开关子电路113与扫描线GL、数据线DL、第二辅助线132以及像素电极1012电连接,第三开关子电路113配置为在来自扫描线GL上的扫描信号和第二辅助线132上的低电压信号的控制下保持关闭状态。
其中,每根第二辅助线132分别与一行亚像素区101中的像素电路连接。此外,第二辅助线132也与低电压端(如Vgl)连接。
在一些实施例中,如图5d所示,第三开关子电路113包括第二晶体管M2和第三晶体管M3。
第二晶体管M2的栅极与扫描线GL电连接,第二晶体管M2的第一极与数据线DL电连接,第二晶体管M2的第二极与第三晶体管M3的第一极电连接。
第三晶体管M3的栅极与第二辅助线132电连接,第三晶体管M3的第二极与像素电极1012电连接。
这样一来,阵列基板10上的每个亚像素区101中均对应三个晶体管,使显示面板的显示参数更均匀。
此外,由上述可知,扫描线GL同时与第一晶体管M1和第二晶体管M2连接,因此在制作扫描线GL时,相对扫描线GL仅连接第一晶体管M1,需要增加与扫描线GL连接的第二晶体管M2的栅极,导致扫描线GL的走线面积会增大。在此情况下,为了使第一辅助线131与触控电极Tx的交叠面积和扫描线GL与触控电极Tx的交叠面积保持一致,使补偿更准确,可以增大第三晶体管M3的尺寸或者增大第一辅助线131的线宽。
如图6a所示,在本申请的一些实施例中,对于与第i行触控电极Tx对应的其中一个第一辅助线组13,该第一辅助线组13中的第一辅助线131与第i-1行触控电极Tx对应的扫描线GL电连接,该第一辅助线组13中k+1根第一辅助线131分别与第i行触控电极Tx对应的第1根至第k+1根扫描线GL一一对应同一行亚像素中的像素电路110连接。
对于与第i行触控电极Tx对应的另一个第一辅助线组13,该第一辅助线组13中k+1根第一辅助线131分别与第i行触控电极Tx对应的第t-k根至第t根扫描线GL一一对应同一行亚像素中的像素电路110连接。
这样一来,第i行触控电极Tx对应的第一辅助线组13中,与前一行(i-1行)触控电极Tx对应的k+1根扫描线GL连接的k+1根第一辅助线131,分别连接第i行触控电极Tx对应的前k+1根扫描线GL所连接的k+1行亚像素的像素电路110。第i行触控电极Tx对应的另一个第一辅助线组13中,与后一行(i+1行)触控电极Tx对应的k+1根扫描线GL连接的第一辅助线131,连接第i行触控电极Tx对应的最后k+1根扫描线GL所电连接的k+1行亚像素的像素电路110。这样避免第一辅助线131的走线较长,使制作工艺简单。
此外,在本申请的另一些实施例中,如图6b所示,第i行触控电极Tx对应的第一辅助线组13中,与前一行(i-1行)触控电极Tx对应的k+1根扫描线GL连接的第一辅助线131,连接第i行触控电极Tx对应的最后k+1根扫描线GL所连接的k+1行亚像素的像素电路110。第i行触控电极Tx对应的另一第一辅助线组13中,与后一行(i+1行)触控电极Tx对应的k+1根扫描线GL连接的第一辅助线131,连接第i行触控电极Tx对应的前k+1根扫描线GL所电连接的k+1行亚像素的像素电路110。这样一来,方便阵列基板的布线设计。
或者,在另一些实施例中,第i行触控电极Tx对应的每个第一辅助线组13中,k+1根第一辅助线131可连接第i行触控电极Tx对应的任意k+1根扫描线GL所连接的k+1行亚像素的像素电路110。
需要说明的是,为了方便说明,图6a和图6b中仅示出了第i行触控电极Tx所对应的第一辅助线131的连接方式。可以理解的是,对于任一行触控电极Tx,所对应的第一辅助线131,均按上述方式进行连接。
以下以阵列基板10包括8CLK GOA为例,对本申请提供的阵列基板10对触控电极Tx边缘横纹改善原理及效果做进一步举例说明。
8CLK GOA提供8个不同相位的时钟信号,任意依次相邻的4根扫描线GL依次接收的栅极驱动电路输出的扫描信号,在时间上具有重叠阶段。
在本申请的一些实施例中,如图7a所示,触控电极Tx2内,与前三根扫描线GL对应的像素电路110分别连接的第一辅助线131(G21’、G22’、G23’),分别连接触控电极Tx3对应的前三根扫描线GL(GL31、GL32、GL33)。触控电极Tx2内,与后三根扫描线GL对应的像素电路110分别连接的第一辅助线131(G2(t-2)’、G2(t-1)’、G2t’),分别连接触控电极Tx1对应的最后三根扫描线GL(GL1(t-2)、GL1(t-1)、GL1t)。
需要说明的是,此处Tx1、Tx2、Tx3可以为n行触控电极中的任意相邻三行。
在此情况下,当与触控电极Tx2对应的t根扫描线GL中,第1根扫描线GL(GL21)开始接收扫描信号时(如图7b中的t1阶段),触控电极Tx1对应的最后三根扫描线GL(GL1(t-2)、GL1(t-1)、GL1t)上也同时具有扫描信号。由于触控电极Tx1对应的最后三根扫描线GL与触控电极Tx2对应的一个第一辅助线组13连接,因而,同时触控电极Tx2对应的第一辅助线131(G2(t-2)’、G2(t-1)’、G2t’)也接收扫描信号。当与触控电极Tx2对应的第1根和第2根扫描线GL(GL21、GL22)接收的扫描信号具有重叠阶段时(如图7b中的t2阶段),触控电极Tx1对应的最后两根扫描线GL(GL1(t-1)、GL1t)也同时具有扫描信号,并向触控电极Tx2对应的第一辅助线131(G2(t-1)’、G2t’)提供补偿信号。当与触控电极Tx2对应的第1根、第2根、第3根扫描线GL(GL21、GL22、GL23)接收的扫描信号具有重叠阶段时(如图7b中的t3阶段),触控电极Tx1对应的最后一根扫描线GL(GL1t)也同时具有扫描信号,并向触控电极Tx2对应的第一辅助线131(G2t’)提供补偿信号。
当处于图7b中的T2阶段时,触控电极Tx2对应的扫描线GL,任意依次相邻的4根扫描线GL依次接收的扫描信号,在时间上具有重叠阶段。触控电极Tx1和触控电极Tx3对应的扫描线GL均无扫描信号,触控电极Tx2对应的第一辅助线131上无补偿信号。
当与触控电极Tx2对应的最后三根扫描线GL(GL2(t-2)、GL2(t-1)、GL2t)接收的扫描信号具有重叠阶段时(如图7b中的t4阶段),触控电极Tx3对应的第一根扫描线GL(GL31)也同时具有扫描信号,并向触控电极Tx2对应的第一辅助线131(G21’)提供补偿信号。当与触控电极Tx2对应的最后两根扫描线GL(GL2(t-1)、GL2t)接收的扫描信号具有重叠阶段时(如图7b中的t5阶段),触控电极Tx3对应的第1根、第2根扫描线GL(GL31、GL32)也同时具有扫描信号,并向触控电极Tx2对应的第一辅助线131(G21’、G22’)提供补偿信号。当与触控电极Tx2对应的最后一根扫描线GL(GL2t)接收扫描信号时(如图7b中的t6阶段),触控电极Tx3对应的第1根、第2根、第3根扫描线GL(GL31、GL32、GL33)也同时具有扫描信号,并向触控电极Tx2对应的第一辅助线131(G21’、G22’、G23’、)提供补偿信号。
这样一来,当对触控电极Tx2对应的每一根扫描线GL进行扫描时,均同时有4根信号线的扫描信号与触控电极Tx2耦合。
在本申请的另一些实施例中,如图8a所示,触控电极Tx2内,与前三根扫描线GL对应的像素电路110分别连接的第一辅助线131(G21’、G22’、G23’),分别连接触控电极Tx1对应的最后三根扫描线GL(GL1(t-2)、GL1(t-1)、GL1t)。触控电极Tx2内,与后三根扫描线GL对应的像素电路110分别连接的第一辅助线131(G2(t-2)’、G2(t-1)’、G2t’),分别连接触控电极Tx3对应的前三根扫描线GL(GL31、GL32、GL33)。
在此情况下,当与触控电极Tx2对应的t根扫描线GL中,第1根扫描线GL(GL21)开始接收扫描信号时(如图8b中的t1阶段),触控电极Tx1对应的最后三根扫描线GL(GL1(t-2)、GL1(t-1)、GL1t)上也同时具有扫描信号。由于触控电极Tx1对应的最后三根扫描线GL与触控电极Tx2对应的一个第一辅助线组13连接,因而,同时触控电极Tx2对应的第一辅助线131(G21’、G22’、G23’)也接收扫描信号。当与触控电极Tx2对应的第1根和第2根扫描线GL(GL21、GL22)接收的扫描信号具有重叠阶段时(如图8b中的t2阶段),触控电极Tx1对应的最后两根扫描线GL(GL1(t-1)、GL1t)也同时具有扫描信号,并向触控电极Tx2对应的第一辅助线131(G22’、G23’)提供补偿信号。当与触控电极Tx2对应的第1根、第2根、第3根扫描线GL(GL21、GL22、GL23)接收的扫描信号具有重叠阶段时(如图8b中的t3阶段),触控电极Tx1对应的最后一根扫描线GL(GL1t)也同时具有扫描信号,并向触控电极Tx2对应的第一辅助线131(G23’)提供补偿信号。
当处于图8b中的T2阶段时,触控电极Tx2对应的扫描线GL,任意依次相邻的4根扫描线GL依次接收的扫描信号,在时间上具有重叠阶段。触控电极Tx1和触控电极Tx3对应的扫描线GL均无扫描信号,触控电极Tx2对应的第一辅助线131上无补偿信号。
当与触控电极Tx2对应的最后三根扫描线GL(GL2(t-2)、GL2(t-1)、GL2t)接收的扫描信号具有重叠阶段时(如图8b中的t4阶段),触控电极Tx3对应的第1根扫描线GL(GL31)也同时具有扫描信号,并向触控电极Tx2对应的第一辅助线131(G2(t-2)’)提供补偿信号。当与触控电极Tx2对应的最后两根扫描线GL(GL2(t-1)、GL2t)接收的扫描信号具有重叠阶段时(如图8b中的t5阶段),触控电极Tx3对应的第1根、第2根扫描线GL(GL31、GL32)也同时具有扫描信号,并向触控电极Tx2对应的第一辅助线131(G2(t-2)’、G2(t-1)’)提供补偿信号。当与触控电极Tx2对应的最后一根扫描线GL(GL2t)接收扫描信号时(如图8b中的t6阶段),触控电极Tx3对应的第1根、第2根、第3根扫描线GL(GL31、GL32、GL33)也同时具有扫描信号,并向触控电极Tx2对应的第一辅助线131(G2(t-2)’、G2(t-1)’、G2t’)提供补偿信号。
这样一来,当对触控电极Tx2对应的每一根扫描线GL进行扫描时,均同时有4根信号线的扫描信号与触控电极Tx2耦合。
在一些相关技术中,如图9a所示,一帧内触控电极Tx的公共电压波形在相邻触控电极Tx交界处较低(如图9a中虚线框A所示),与触控电极Tx的中心区域存在差异,这样会导致触控电极Tx边缘横纹。
采用本申请技术方案所提供的显示面板,一帧内触控电极Tx的公共电压波形如图9b所示,每个触控电极Tx的公共电压基本一致,因此可改善Tx边缘横纹现象。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。
Claims (11)
1.一种阵列基板,其特征在于,具有显示区和周边区;
所述阵列基板包括:衬底、设置于所述衬底上且位于所述显示区的多根扫描线、多个触控电极以及多个第一辅助线组;
所述扫描线延伸至所述周边区,与栅极驱动电路连接;
多个所述触控电极呈n行m列排布,且所述触控电极复用为公共电极;所述触控电极与所述扫描线异层设置,且沿所述扫描线的延伸方向,位于同一行的所述触控电极与t根所述扫描线在所述衬底上的正投影重叠;n、m、t均为正整数;
所述第一辅助线组包括至少一根第一辅助线,且第i行所述触控电极与两个所述第一辅助线组在所述衬底上的正投影重叠;2≤i≤n-1,且i为正整数;
与第i行所述触控电极对应的其中一个所述第一辅助线组中,所述至少一根第一辅助线与第i-1行所述触控电极对应的第t-k根至第t根所述扫描线中的至少一根一一对应且电连接;与第i行所述触控电极对应的另一个所述第一辅助线组中,所述至少一根第一辅助线与第i+1行所述触控电极对应的第1根至第k+1根所述扫描线中的至少一根一一对应且电连接;所述至少一根第一辅助线的数量小于等于k+1,且k为正整数;
其中,任意依次相邻的k+2根数量的所述扫描线依次接收的栅极驱动电路输出的扫描信号,在时间上具有重叠阶段。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一辅助线组包括k+1根第一辅助线;
与第i行所述触控电极对应的其中一个所述第一辅助线组中,k+1根第一辅助线与第i-1行所述触控电极对应的第t-k根至第t根所述扫描线一一对应且电连接;与第i行所述触控电极对应的另一个所述第一辅助线组中,k+1根第一辅助线与第i+1行所述触控电极对应的第1根至第k+1根所述扫描线一一对应且电连接。
3.根据权利要求2所述的阵列基板,其特征在于,第1行所述触控电极与两个所述第一辅助线组在所述衬底上的正投影重叠,且其中一个所述第一辅助线组的k+1根所述第一辅助线与第2行所述触控电极对应的第1根至第k+1根所述扫描线一一对应且电连接;另一个所述第一辅助线组中的k+1根所述辅助线与低电压端连接;
第n行所述触控电极与两个所述第一辅助线组在所述衬底上的正投影重叠,且其中一个所述第一辅助线组的k+1根所述第一辅助线与第n-1行所述触控电极对应的第t-k根至第t根所述扫描线一一对应且电连接;另一个所述第一辅助线组中的k+1根所述第一辅助线与低电压端连接。
4.根据权利要求1所述的阵列基板,其特征在于,所述显示区包括多个呈阵列分布的亚像素区,所述亚像素区设置有像素电路和像素电极;
每根所述扫描线分别与一行亚像素区中的所述像素电路电连接,每根所述第一辅助线分别与一行亚像素区中的所述像素电路连接;针对与所述扫描线和所述第一辅助线均连接的所述像素电路,该像素电路包括第一开关子电路和第二开关子电路;
所述第一开关子电路与所述扫描线、数据线以及所述像素电极电连接,所述第一开关子电路配置为在来自所述扫描线的扫描信号的控制下开启,将所述数据线上的数据信号传输至所述像素电极;
所述第二开关子电路与所述扫描线、所述第一辅助线、所述数据线以及所述像素电极电连接,所述第二开关子电路配置为在来自所述扫描线上的扫描信号和所述第一辅助线上的扫描信号的控制下开启或关闭。
5.根据权利要求4所述的阵列基板,其特征在于,针对其他所述像素电路,该像素电路包括所述第一开关子电路和第三开关子电路;
所述第三开关子电路与所述扫描线、所述数据线、第二辅助线以及所述像素电极电连接,所述第三开关子电路配置为在来自所述扫描线上的扫描信号和所述第二辅助线上的低电压信号的控制下保持关闭状态;每根所述第二辅助线分别与一行亚像素区中的所述像素电路连接。
6.根据权利要求4或5所述的阵列基板,其特征在于,所述第一开关子电路包括第一晶体管;
所述第一晶体管的栅极与所述扫描线电连接,所述第一晶体管的第一极与所述数据线电连接,所述第一晶体管的第二极与所述像素电极电连接。
7.根据权利要求5所述的阵列基板,其特征在于,所述第二开关子电路和所述第三开关子电路均包括第二晶体管和第三晶体管;
所述第二晶体管的栅极与所述扫描线电连接,所述第二晶体管的第一极与所述数据线电连接,所述第二晶体管的第二极与所述第三晶体管的第一极电连接;
所述第三晶体管的第二极与所述像素电极电连接;在所述第二开关子电路中,所述第三晶体管的栅极与所述第一辅助线电连接;在所述第三开关子电路中,所述第三晶体管的栅极与所述第二辅助线电连接。
8.根据权利要求2所述的阵列基板,其特征在于,所述阵列基板包括设置于所述周边区的所述栅极驱动电路;
所述栅极驱动电路包括多个依次级联的GOA单元;所述GOA单元包括信号输出端,多个所述GOA单元与多根所述扫描线一一对应,且一一对应的所述扫描线与所述GOA单元的所述信号输出端电连接。
9.根据权利要求8所述的阵列基板,其特征在于,还包括设置于所述周边区且与所述栅极驱动电路连接的x条时钟控制线,所述时钟控制线用于将时钟信号传输至所述栅极驱动电路;
k+1=x/2-1。
10.根据权利要求2所述的阵列基板,其特征在于,对于与第i行所述触控电极对应的其中一个所述第一辅助线组,该第一辅助线组中的第一辅助线与第i-1行所述触控电极对应的所述扫描线电连接,该第一辅助线组中k+1根第一辅助线分别与第i行所述触控电极对应的第1根至第k+1根所述扫描线一一对应同一行亚像素中的像素电路连接;
对于与第i行所述触控电极对应的另一个所述第一辅助线组,该第一辅助线组中k+1根第一辅助线分别与第i行所述触控电极对应的第t-k根至第t根所述扫描线一一对应同一行亚像素中的像素电路连接。
11.一种显示面板,其特征在于,包括如权利要求1~10任一项所述的阵列基板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010028432.9A CN111103717A (zh) | 2020-01-10 | 2020-01-10 | 一种阵列基板、显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010028432.9A CN111103717A (zh) | 2020-01-10 | 2020-01-10 | 一种阵列基板、显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111103717A true CN111103717A (zh) | 2020-05-05 |
Family
ID=70426274
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010028432.9A Pending CN111103717A (zh) | 2020-01-10 | 2020-01-10 | 一种阵列基板、显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111103717A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113934317A (zh) * | 2020-07-14 | 2022-01-14 | 华为技术有限公司 | 触控面板及电子设备、触控识别方法 |
CN113986053A (zh) * | 2021-10-29 | 2022-01-28 | 福建华佳彩有限公司 | 一种高刷新内嵌式触控面板 |
CN114610177A (zh) * | 2022-03-17 | 2022-06-10 | 厦门天马微电子有限公司 | 显示面板及其驱动方法、显示装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106406612A (zh) * | 2016-09-14 | 2017-02-15 | 厦门天马微电子有限公司 | 阵列基板、包含其的显示面板及显示装置 |
CN108153017A (zh) * | 2016-12-06 | 2018-06-12 | 三星显示有限公司 | 显示装置 |
CN109976013A (zh) * | 2018-11-28 | 2019-07-05 | 南京中电熊猫平板显示科技有限公司 | 一种显示面板 |
-
2020
- 2020-01-10 CN CN202010028432.9A patent/CN111103717A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106406612A (zh) * | 2016-09-14 | 2017-02-15 | 厦门天马微电子有限公司 | 阵列基板、包含其的显示面板及显示装置 |
CN108153017A (zh) * | 2016-12-06 | 2018-06-12 | 三星显示有限公司 | 显示装置 |
CN109976013A (zh) * | 2018-11-28 | 2019-07-05 | 南京中电熊猫平板显示科技有限公司 | 一种显示面板 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113934317A (zh) * | 2020-07-14 | 2022-01-14 | 华为技术有限公司 | 触控面板及电子设备、触控识别方法 |
CN113986053A (zh) * | 2021-10-29 | 2022-01-28 | 福建华佳彩有限公司 | 一种高刷新内嵌式触控面板 |
CN114610177A (zh) * | 2022-03-17 | 2022-06-10 | 厦门天马微电子有限公司 | 显示面板及其驱动方法、显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106406612B (zh) | 阵列基板、包含其的显示面板及显示装置 | |
US7508479B2 (en) | Liquid crystal display | |
CN104934005B (zh) | 显示面板及显示装置 | |
US6845140B2 (en) | Method of driving a shift register, a shift register, a liquid crystal display device having the shift register | |
US7839374B2 (en) | Liquid crystal display device and method of driving the same | |
US10535318B2 (en) | Array substrate and display apparatus | |
US20140192039A1 (en) | Shift register unit, shift register circuit, array substrate and display device | |
US20090179875A1 (en) | Flat display and driving method thereof | |
US20170316730A1 (en) | Display panels with a gate driver circuit disposed in the active area thereof | |
US20150077319A1 (en) | Shift register unit and driving method, shift register circuit and display apparatus | |
CN107527599B (zh) | 扫描驱动电路、阵列基板与显示面板 | |
US9563300B2 (en) | Liquid crystal display touch screen array substrate and the corresponding liquid crystal display touch screen | |
US9317151B2 (en) | Low complexity gate line driver circuitry | |
KR101904277B1 (ko) | 액정 디스플레이 장치 | |
CN111883074A (zh) | 栅极驱动电路、显示模组及显示装置 | |
US11662865B2 (en) | Array substrate and driving method, display panel and touch display device | |
KR20160017390A (ko) | 디스플레이 장치의 게이트 드라이버 | |
CN111103717A (zh) | 一种阵列基板、显示面板 | |
WO2023024169A1 (zh) | 显示面板、显示面板的驱动方法及电子装置 | |
CN107331295B (zh) | 显示器面板 | |
CN108847179B (zh) | 一种显示面板及其驱动方法、显示装置 | |
CN112014986B (zh) | 电路基板和显示面板 | |
US11816291B2 (en) | Timing controller, display apparatus and display control method thereof | |
US20220020313A1 (en) | Driving method of a display panel | |
US10580509B2 (en) | Array substrate, display panel and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |