CN116529822A - 用于更快存储器存取区的设备及方法 - Google Patents
用于更快存储器存取区的设备及方法 Download PDFInfo
- Publication number
- CN116529822A CN116529822A CN202180077045.7A CN202180077045A CN116529822A CN 116529822 A CN116529822 A CN 116529822A CN 202180077045 A CN202180077045 A CN 202180077045A CN 116529822 A CN116529822 A CN 116529822A
- Authority
- CN
- China
- Prior art keywords
- bank
- data
- memory
- gio
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 title claims abstract description 289
- 238000000034 method Methods 0.000 title claims abstract description 26
- 230000004044 response Effects 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 20
- 239000004065 semiconductor Substances 0.000 description 9
- 230000000630 rising effect Effects 0.000 description 6
- 230000000295 complement effect Effects 0.000 description 5
- 230000008878 coupling Effects 0.000 description 5
- 238000010168 coupling process Methods 0.000 description 5
- 238000005859 coupling reaction Methods 0.000 description 5
- 230000004913 activation Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000001360 synchronised effect Effects 0.000 description 3
- 238000012545 processing Methods 0.000 description 2
- 229910000679 solder Inorganic materials 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 102100038191 Double-stranded RNA-specific editase 1 Human genes 0.000 description 1
- 101000742223 Homo sapiens Double-stranded RNA-specific editase 1 Proteins 0.000 description 1
- 101000686491 Platymeris rhadamanthus Venom redulysin 1 Proteins 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000000135 prohibitive effect Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/025—Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4097—Bit-line organisation, e.g. bit-line layout, folded bit lines
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4091—Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4093—Input/output [I/O] data interface arrangements, e.g. data buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/063—Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
- G11C7/1042—Read-write modes for single port memories, i.e. having either a random port or a serial port using interleaving techniques, i.e. read-write of one part of the memory while preparing another part
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1048—Data bus control circuits, e.g. precharging, presetting, equalising
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1069—I/O lines read out arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4087—Address decoders, e.g. bit - or word line decoders; Multiple line decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/10—Aspects relating to interfaces of memory device to external buses
- G11C2207/105—Aspects related to pads, pins or terminals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/10—Aspects relating to interfaces of memory device to external buses
- G11C2207/108—Wide data ports
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/22—Control and timing of internal memory operations
- G11C2207/2272—Latency related aspects
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/12—Group selection circuits, e.g. for memory block selection, chip selection, array selection
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Databases & Information Systems (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Dram (AREA)
Abstract
本发明涉及用于更快存储器存取区的设备、系统及方法。存储器阵列可具有第一存储体,其具有比第二存储体大的存取速度。举例来说,所述第一存储体可具有比所述第二存储体减少的读取延时。所述第一存储体可具有结构差异,例如减小字线及/或减小全局输入/输出(GIO)线长度。在一些实施例中,所述第一及第二存储体可具有单独存储体垫、数据总线及数据端子。在一些实施例中,其可共享所述存储体垫、数据总线及数据端子。在一些实施例中,当接收到对所述第一(更快)存储体的存取命令同时对所述第二(更慢)存储体的存取命令仍在处理时,对所述更快存储体的存取可中断对所述更慢存储体的存取。
Description
相关申请案的交叉参考
本申请案主张2020年11月19日申请的第16/953,214号美国非临时申请案的申请权益。此申请案以全文引用方式并入到本文中用于所有目的。
背景技术
本公开大体上涉及半导体装置,且更明确来说,涉及半导体存储器装置。特定来说,本公开涉及易失性存储器,例如动态随机存取存储器(DRAM)。信息可作为物理信号(例如电容元件上的电荷)存储于存储器的个别存储器单元上。存储器装置可具有各种性能特性用于将信息写入到存储器单元及/或从存储器单元读取信息。举例来说,读取/写入所需的时间、存储于存储器单元中的信息可靠性、用于读取/写入的功耗等。改进存储器的性能可涉及各种权衡。举例来说,减少读取/写入时间可涉及增加存储器的成本。因为提高整个存储器阵列的性能可能不太实际,所以需要使存储器阵列的某些区的性能相对于存储器阵列的其它区提高。
附图说明
图1是根据本公开的实施例的半导体装置的框图。
图2是根据本公开的一些实施例的存储器系统的框图。
图3是根据本公开的一些实施例的实例存储器装置布局的示意图。
图4是根据本公开的一些实施例的实例读取操作的时序图。
图5是根据本公开的一些实施例的存储器的数据路径的一部分的框图。
图6是根据本公开的一些实施例的实例存储器装置布局的示意图。
图7是描绘根据本公开的一些实施例的中断数据的方法的流程图。
发明内容
在至少一个方面中,本公开涉及一种设备,其包含:多个数据端子;第一存储体,其在第一字线与第一位线的相交点处具有存储器单元;第二存储体,其在第二字线与第二位线的相交点处具有存储器单元;第一全局输入/输出(GIO)线,其将所述第一位线耦合到所述多个数据端子,所述第一GIO线具有第一长度;及第二GIO线,其将所述第二位线耦合到所述多个数据端子,所述第二GIO线具有与所述第一长度不同的第二长度。
所述数据端子可将数据发送到控制器及从控制器接收数据。所述第一字线可与第一数目个存储器单元相交,所述第二字线可与第二数目个存储器单元相交,所述第一数目可小于所述第二数目,且所述第一字线可比所述第二字线短。
所述设备还可包含仲裁器电路,其可基于在与所述第二存储体相关联的第一存取命令在被处理时接收到与所述第一存储体相关联的第二存取命令来提供中断信号。响应于所述中断信号,所述第一GIO线可电连接到所述多个数据端子。所述设备还可包含全局总线,其将所述第一GIO线及所述第二GIO线耦合到所述多个数据端子。所述设备还可包含一组存储体垫,其接收与第一存储体及所述第二存储体相关联的命令及地址。
所述多个数据端子可包含:第一数据端子,其与所述第一存储体而非所述第二存储体相关联;及第二数据端子,其与所述第二存储体而非所述第一存储体相关联。所述设备还可包含:第一组存储体垫,其接收与所述第一存储体而非所述第二存储体相关联的命令及地址;及第二组存储体垫,其经配置以接收与所述第二存储体而非所述第一存储体相关联的命令及地址。
所述设备还可包含:反相器电路,其耦合到所述第一GIO线,所述反相器电路驱动所述第一GIO线的电压;及数据感测放大器(DSA),其耦合到所述第二GIO线,所述DSA电路驱动所述第二GIO线的电压。所述第一GIO线可不耦合到DSA。所述第一GIO线的所述第一长度可比所述第二GIO线的所述第二长度短。
在至少一个方面中,本公开涉及一种存储器裸片,其包含存储器阵列,所述存储器阵列包含:第一存储体,其包含具有第一长度的第一字线;及第二存储体,其包含具有与所述第一长度不同的第二长度的第二字线。所述存储器裸片还包含:第一数据端子,其与所述第一存储体相关联;及第二数据端子,其与所述第二存储体相关联。
所述第一数据端子可不与所述第二存储体相关联,且所述第二数据端子可不与所述第一存储体相关联。所述存储器裸片还可包含:第一全局数据总线,其耦合于所述第一GIO线与所述第一数据端子之间;及第二全局数据总线,其耦合于所述第二GIO线与所述第二数据端子之间。
在至少一个方面中,本公开涉及一种方法,其包含:接收与存储器阵列的第一存储体相关联的第一存取命令,所述第一存取命令与第一组数据相关联;接收与存储器阵列的第二存储体相关联的第二存取命令,所述第二存取命令与第二组数据相关联;将所述第一组数据的第一部分提供到数据端子;在提供所述第一组数据的所述第一部分之后将所述第二组数据提供到所述数据端子;及在提供所述第二组数据之后将所述第一组数据的第二部分提供到所述数据端子。
所述第一存储体可与第一存取速度相关联,且所述第二存储体可与比所述第一存取速度快的第二存取速度相关联。所述方法可包含:沿着第一全局输入/输出(GIO)线将所述第一组数据提供到数据总线;及沿着第二GIO线将所述第二组数据提供到所述数据总线。所述方法可包含:当所述第一存取命令在被处理时,响应于接收到所述第二存取命令而产生中断信号。所述第二组数据可响应于所述中断信号而提供。
所述第一组数据可包含比所述第二组数据多的位。所述方法还可包含:在接收到所述第一存取命令之后的第一时间长度内提供所述第一组数据的所述第一部分;及在接收到所述第二存取命令之后的第二时间长度内提供所述第二组数据。所述第二时间长度可比所述第一时间长度短。
具体实施方式
某些实施例的以下描述仅具示范性且绝不希望限制本公开的范围或其应用或用途。在本发明系统及方法的实施例的以下详细描述中,参考形成本公开的一部分且通过说明其中可实践所描述系统及方法的特定实施例来展示的附图。足够详细描述这些实施例以使所属领域的技术人员能够实践目前公开的系统及方法,且应理解,可利用其它实施例且可在不背离本公开的精神及范围的情况下进行结构及逻辑改变。此外,为清楚起见,在某些特征对所属领域的技术人员来说是显而易见时将不论述其详细描述以免模糊本公开的实施例的描述。因此,以下详细描述不应被视为意在限制,且本公开的范围仅由所附权利要求书界定。
存储器装置可包含存储器阵列,其包含数个存储器单元,每一存储器单元可存储信息。举例来说,每一存储器单元可存储单个信息位。存储器单元可定位于字线(行)与数字线(位线/列)的相交点处。每一字线可与行地址相关联,且每一数字线可与列地址相关联。因此,存储器单元可由其行及列地址指定。
存储器装置可具有某些性能特性用于对装置的存储器单元进行存取操作。举例来说,特性可包含将信息写入到给定存储器单元所花的时间、从给定存储器单元读取信息所花的时间、从存储器单元读取的信息的可靠性、在写入或读取信息时消耗的功率等。包含存储器阵列的装置可具有指定特性,其可部分基于阵列中存储器单元的最低性能特性。举例来说,如果将数据写入/读取到一些存储器单元比其它花更长时间,那么存储器的整体性能可基于具有最慢读取/写入时间的存储器单元,使得总体性能指标是基于对阵列的任何存储器单元进行存取操作所花的最大时间。虽然通常期望提高性能特性,但提高存储器装置的所有存储器单元的性能以便提高整个装置的整体性能可能不太实际(例如,成本过高)。
本公开涉及用于更快存储器存取区的设备、系统及方法。存储器阵列可组织成存储体。存储器阵列的第一存储体可具有第一存取时间,而第二存储体具有第二存取时间。第一存储体可在字线与数字线的相交点处具有存储器单元,字线具有第一长度。第二存储体可在字线与数字线的相交点处具有存储器单元,字线具有与第一长度不同(例如,更长)的第二长度。第一存储体可通过具有第一长度的一或多个全局输入/输出(GIO)线耦合到数据总线,而第二存储体可通过具有与第一长度不同(例如,更长)的第二长度的一或多个GIO线耦合。不同长度的字线及/或GIO线可致使第一存储体的存储器单元具有比第二存储体的存储器单元快的存取速度。在一些实施例中,存储器阵列可具有含不同长度的字线、不同长度的GIO线或两者的存储体。
在一些实施例中,存储器阵列的第一存储体及第二存储体可具有单独存储体垫(用于接收命令/地址)及单独数据端子(例如DQ垫)。因此,存储器可沿着不同数据端子单独发送及接收信息。存储体通常可单独操作,但可共享裸片以及各种组件,例如电压产生器等。
在一些实施例中,第一存储体及第二存储体可共享沿着数据路径的一或多个组件。举例来说,第一存储体可通过第一GIO线耦合到全局数据总线,且第二存储体可通过第二GIO线耦合到相同全局数据总线。当数据从第一(更快)存储体存取时,其可中断来自第二(更慢)存储体的数据。举例来说,存储器可接收对第二存储体的存储器单元的存取命令且接着接收对第一存储体的存储器单元的存取命令。存储器可沿着数据端子提供与第二存储体相关联的数据的第一部分,接着提供与第一存储体相关联的数据,且接着提供与第二存储体相关联的数据的剩余部分。
如本文中使用,应理解,例如‘快’、‘慢’、‘更快’、‘更慢’、‘高速’及‘一般’的术语仅用于比较目的。举例来说,描述为‘慢’的存储体仅意味着指示所述存储体以比描述为‘快’的存储体慢的速度操作,而非慢存储体是绝对意义上的慢。描述为‘慢’的存储体仍可以快速方式操作。
图1是根据本公开的实施例的半导体装置的框图。半导体装置100可为半导体存储器装置,例如集成于单个半导体芯片上的DRAM装置。
半导体装置100包含存储器阵列118。存储器阵列118被展示为包含多个存储体。在图1的实施例中,存储器阵列118被展示为包含8个存储体BANK0到BANK7。在其它实施例的存储器阵列118中可包含更多或更少存储体。每一存储体包含多个字线WL、多个位线BLT及BLB及布置于多个字线WL与多个位线BLT及BLB的相交点处的多个存储器单元MC。字线WL的选择由行解码器108执行且位线BLT及BLB的选择由列解码器110执行。在图1的实施例中,行解码器108包含用于每一存储体的相应行解码器且列解码器110包含用于每一存储体的相应列解码器。位线BLT及BLB耦合到相应感测放大器(SAMP)。来自位线BLT或BLB的读取数据由感测放大器SAMP放大且经由互补局部数据线(LIOT/B)、传送门(TG)及互补主数据线(MIOT/B)传送到读取/写入放大器120。相反地,从读取/写入放大器120输出的写入数据经由互补主数据线MIOT/B、传送门TG及互补局部数据线LIOT/B传送到感测放大器SAMP且写入于耦合到位线BLT或BLB的存储器单元MC中。
半导体装置100可采用例如焊料垫的多个外部端子,其包含耦合到命令及地址总线以接收命令及地址及CS信号的命令及地址(C/A)端子、用于接收时钟CK及/CK的时钟端子、耦合到数据总线以提供数据的数据端子DQ及用于接收电力供应电势VDD、VSS、VDDQ及VSSQ的电力供应端子。
时钟端子经供应有提供到输入电路112的外部时钟CK及/CK。外部时钟可为互补的。输入电路112基于CK及/CK时钟产生内部时钟ICLK。ICLK时钟提供到命令解码器106及内部时钟产生器114。内部时钟产生器114基于ICLK时钟提供各种内部时钟LCLK。LCLK时钟可用于各个内部电路的定时操作。内部数据时钟LCLK提供到输入/输出电路122以对包含于输入/输出电路122中的电路的操作进行定时,例如提供到数据接收器以对写入数据的接收进行定时。输入/输出电路122可包含数个接口连接,其中每一者可耦合到DQ垫(例如可充当到装置100的外部连接的焊料垫)中的一者。
C/A端子可经供应有存储器地址。供应到C/A端子的存储器地址经由命令/地址输入电路102传送到地址解码器104。地址解码器104接收地址且将经解码行地址XADD供应到行解码器108且将经解码列地址YADD供应到列解码器110。列解码器110可提供列选择信号CS,其可激活感测放大器SAMP中的选定者。地址解码器104还可供应经解码存储体地址BADD,其可指示含有经解码行地址XADD及列地址YADD的存储器阵列118的存储体。C/A端子可经供应有命令。命令的实例包含用于控制各种操作的时序的定时命令、用于存取存储器的存取命令(例如用于执行读取操作的读取命令及用于执行写入操作的写入命令)以及其它命令及操作。存取命令可与一或多个行地址XADD、列地址YADD及存储体地址BADD相关联以指示待存取的存储器单元。
命令可作为内部命令信号经由命令/地址输入电路102提供到命令解码器106。命令解码器106包含用于解码内部命令信号以产生用于执行操作的各种内部信号及命令的电路。举例来说,命令解码器106可提供用于选择字线的行命令信号及用于选择位线的列命令信号。
装置100可接收作为读取命令的存取命令。当接收到读取命令且随着读取命令一起及时供应存储体地址、行地址及列地址时,从存储器阵列118中对应于行地址及列地址的存储器单元读取读取数据。读取命令由命令解码器106接收,命令解码器106提供内部命令,使得来自存储器阵列118的读取数据提供到读取/写入放大器120。读取数据沿着数据总线提供且经由输入/输出电路122从数据端子DQ输出到外部。
装置100可接收作为写入命令的存取命令。当接收到写入命令且随着写入命令一起及时供应存储体地址、行地址及列地址时,供应到数据端子DQ的写入数据沿着数据总线提供且写入到存储器阵列118中对应于行地址及列地址的存储器单元。写入命令由命令解码器106接收,命令解码器106提供内部命令,使得写入数据由输入/输出电路122中的数据接收器接收。写入时钟也可提供到外部时钟端子用于对由输入/输出电路122的数据接收器接收写入数据进行定时。写入数据经由输入/输出电路122供应到读取/写入放大器120,且由读取/写入放大器120供应到存储器阵列118以写入到存储器单元MC中。
装置100也可接收致使其实施一或多个刷新操作的命令作为自刷新模式的部分。在一些实施例中,自刷新模式命令可从外部发出到存储器装置100。在一些实施例中,自刷新模式命令可由装置的组件周期性产生。在一些实施例中,当外部信号指示自刷新进入命令时,刷新信号AREF也可被激活。刷新信号AREF可为脉冲信号,其在命令解码器106接收到指示进入自刷新模式的信号时激活。刷新信号AREF可在命令输入之后立即激活一次,且此后可以期望内部时序循环激活。刷新信号AREF可用于在自刷新模式期间控制刷新操作的时序。因此,刷新操作可自动持续。自刷新退出命令可致使刷新信号AREF的自动激活停止且返回到空闲状态。
刷新信号AREF供应到刷新控制电路116。刷新控制电路116将刷新行地址RXADD供应到行解码器108,其可刷新由刷新行地址RXADD指示的一或多个字线WL。在一些实施例中,刷新地址RXADD可表示单个字线。在一些实施例中,刷新地址RXADD可表示多个字线,其可由行解码器108循序或同时刷新。在一些实施例中,由刷新地址RXADD表示的字线数可因刷新地址而不同。刷新控制电路116可控制刷新操作的时序且可产生及提供刷新地址RXADD。刷新控制电路116可经控制以改变刷新地址RXADD的细节(例如刷新地址如何计算、刷新地址的时序、由地址表示的字线数),或可基于内部逻辑操作。
电力供应端子经供应有电力供应电势VDD及VSS。电力供应电势VDD及VSS供应到内部电压产生器电路124。内部电压产生器电路124基于供应到电力供应端子的电力供应电势VDD及VSS来产生各种内部电势VPP、VOD、VARY、VPERI等。内部电势VPP主要用于行解码器108中,内部电势VOD及VARY主要用于包含于存储器阵列118中的感测放大器SAMP中,且内部电势VPERI用于许多外围电路块中。
电力供应端子还经供应有电力供应电势VDDQ及VSSQ。电力供应电势VDDQ及VSSQ被供应到输入/输出电路122。在本公开的实施例中,供应到电力供应端子的电力供应电势VDDQ及VSSQ可为与供应到电力供应端子的电力供应电势VDD及VSS相同的电势。在本公开的另一实施例中,供应到电力供应端子的电力供应电势VDDQ及VSSQ可为与供应到电力供应端子的电力供应电势VDD及VSS不同的电势。供应到电力供应端子的电力供应电势VDDQ及VSSQ用于输入/输出电路122,使得由输入/输出电路122产生的电力供应噪声不传播到其它电路块。
图2是根据本公开的一些实施例的存储器系统的框图。存储器系统包含控制器201及存储器装置202。在一些实施例中,存储器装置202可包含于图1的存储器装置100中。存储器装置202可表示存储器装置的简化图,且关于图2可不再展示或论述例如图1中展示的组件的各种组件。
存储器装置202包含存储器逻辑204,其可用于处理从控制器接收的命令及/或对存储器阵列206执行各种操作(例如刷新)。举例来说,存储器逻辑204可包含例如刷新控制电路(例如图1的116)、行及列解码器(例如图1的108/110)及/或命令及地址输入电路/解码器(例如图1的102、104及106)的组件。存储器逻辑204可通过存储体逻辑210与存储器阵列206通信。存储体逻辑210可包含与特定存储体相关联的各种电路(例如存储体垫),其可为可接收与存储体相关联的各种命令信号的端子。
存储器阵列206包含第一存储体220及第二存储体230。每一存储体可包含相应组件。举例来说,第一存储体220可具有与数个字线(WL)相交的位线(BL)。信息可沿着位线BL读出到感测放大器222且接着沿着全局输入/输出(GIO)线224读出。GIO驱动器226可控制沿着GIO线224的电压。GIO线224可将数据发送及接收到数据端子208(例如图1的DQ垫)。类似地,第二存储体230可具有其自身字线及位线、感测放大器232、GIO 234及GIO驱动器236。在其它实施例中,其它组件可特定于每一存储体(例如,可存在两组存储体垫及/或两组数据端子)及/或不同组件可共享于存储体之间。为简洁及清楚起见,已从图2的视图省略某些组件(例如全局数据总线)。
存储体220及230中的每一者包含安置于所述存储体的位线与字线的相交点处的数个存储器单元。为简洁起见,图2仅展示每一存储体中的单个位线。在其它实施例中,可使用更多位线。在一些实施例中,不同存储体可具有不同数目个存储器单元。举例来说,存储体220可具有比存储体230少的存储器单元。举例来说,存储体220可具有更少数字线、更少字线、更短数字线、更短字线或其组合。
存储体220可具有比存储体230快的存取速度。不同速度可至少部分基于存储体220与230之间的物理差异。举例来说,第一存储体220的字线可在物理上比第二存储体230的字线短。第一存储体220的更短字线可具有比第二存储体230的更长字线减小的RC特性。因此,在读取操作期间,其可更快改变字线的电压(例如,当打开或关闭字线时)。不同存储体220及230还可(或替代地)分别与不同长度的GIO线224及234相关联。第一存储体220的更短GIO线224可具有比第二存储体230的更长GIO线234减小的RC特性且因此具有比第二存储体230的更长GIO线234低的延时。在一些实施例中,更短GIO线224可具有比更长GIO线234的GIO驱动器236更不强大/更不复杂的GIO驱动器226。
虽然仅展示了一对存储体220及230,但在一些实施例中,存储器阵列206可具有更多存储体。举例来说,存储器阵列220可具有第一数目个类似于第一存储体220的存储体(例如,具有第一存取速度)且可具有第二数目个类似于第二存储体230的存储体(例如,具有第二存取速度)。在一些实施例中,存储器阵列220可具有第一存储体220及类似于第二存储体230的大量存储体。存储体、行及列地址可用于确定给定存储器单元是在更快存储体(例如存储体220)还是更慢存储体(例如存储体230)中。因此,控制器201可基于其供应的地址以及存取命令来了解检索信息的速度。
举例来说,控制器201可发送具有与第一存储体220相关联的存储体地址(例如BADD0)以及行及列地址的读取命令。来自第一存储体220中的指定存储器单元的数据将沿着位线BL读取到感测放大器222,沿着GIO线224读出到数据端子208。基于第一存储体220的读取延时,控制器将预期在经过第一数目个时钟循环之后数据来自第一存储体220。类似地,如果控制器201发送具有与第二存储体230相关联的存储体地址BADD1的读取命令,那么控制器201将预期数据端子208处的数据在第二不同数目个时钟循环(例如比存取第一存储体220时多的时钟循环)之后到达。
在一些实施例中,控制器201可基于预期检索速度管理信息存储。举例来说,被视为更重要及/或更频繁存取的信息可存储于第一存储体220中以提高检索所述信息的速度。在一些实施例中,控制器201可例如基于数据的使用模式将信息从第二存储体230移动到第一存储体220,且反之亦然。在一些实施例中,控制器201可包含关于存储器202的不同存储体的延时的知识。在一些实施例中,存储器202可包含包括关于存储体220及230的信息的存储装置(例如模式寄存器),信息可由控制器201读取,使得控制器201可使用所述信息来管理存储器202的操作。
在一些实施例中,来自第一存储体220的信息可中断从更慢第二存储体230检索数据。举例来说,控制器可将存取命令发送到第二存储体230且接着将存取命令发送到第一存储体220。控制器201可接收与对第二存储体230的存取命令相关联的数据的第一部分,接收与对第一存储体220的存取命令相关联的数据,且接着接收与对第二存储体230的存取命令相关联的数据的剩余部分。存储器逻辑204可包含可管理在中断来自第一存取命令的数据时涉及的信号的一或多个仲裁器电路(例如,在命令解码器102中)。
应理解,图2仅是实例框图,且部件的布局及布置不一定表示物理布局。举例来说,存储体逻辑210可跨芯片分散,且在一些实例布局中,可包含可定位于数据端子208附近的组件。
图3是根据本公开的一些实施例的实例存储器装置布局的示意图。在一些实施例中,存储器装置300可包含于图1的存储器100及/或图2的存储器202中。图3的视图可表示包含存储器阵列的存储器裸片的一部分的实例布局。图3的实例实施例包含16个存储体304及1个高速存储体302。在其它实例实施例中,可使用每一类型的不同数目个存储体。
存储器装置包含1个高速存储体302(例如图2的存储体220)及数个‘一般’存储体304(例如图2的存储体230)。存储器装置300的存储体共享一组存储体垫308、全局数据总线310及数据端子(DQ)312。存储体垫308可接收基于接收到的行、列及存储体地址来指导对一或多个存储器单元的存取的命令及地址。如果命令是写入命令,那么在数据端子312上接收到的数据沿着全局数据总线310提供且分布到指定存储体。如果命令是读取命令,那么数据可从指定存储体检索,提供到全局数据总线310,其中数据接着可沿着DQ垫312读出。
高速存储体302可具有比一般存储体304快的速度。举例来说,高速存储体302可具有减少读取延时。因此,当在存储体垫308处接收到包含与高速存储体302相关联的存储体地址的读取命令时,数据可在比读取命令与一般存储体304相关联时短的时间(例如更少时钟循环)内到达数据端子310。
在一些实施例中,存储器装置300可以从高速存储体302接收的数据中断数据端子312处从一般存储体304中的一者接收的数据。举例来说,可接收与一般存储体304中的一者相关联的第一读取命令。来自一般存储体304的数据可沿着GIO线309传输到全局数据总线310及DQ垫312。给定读取命令可与每一DQ垫312的数个数据位相关联。举例来说,针对一般存储体304的读取命令可与在给定DQ垫312处串行提供的8个数据位相关联。存储器300可接收与高速存储体302相关联的第二读取命令,同时其仍在处理第一读取命令。因为高速存储体302的读取延时低于一般存储体304,所以与第二读取命令相关联的数据可在来自第一读取命令的数据仍发送到DQ垫312时准备好。存储器300可中断来自第一读取命令的数据以提供来自第二读取命令的数据且接着完成提供来自第一读取命令的数据。实例中断操作的时序在图4中更详细论述。
高速存储体302可由于存储体的结构及存储体相对于DQ垫312的布局的差异而具有比一般存储体304提高的存取速度(例如更少读取延时)。图3包含更详细展示高速存储体302(以及数据路径中的某些其它组件)的第一插图300a及更详细展示实例一般存储体304的一部分的第二插图300b。
插图300b展示一般存储体304中的一者的一部分。特定来说,展示存储体304的一个区段307。区段可邻近于行解码器(XDEC)306(例如图1的108)。区段307可具有字线WL及位线BL。展示实例轴来说明WL及BL布局上的方向。每一区段307可具有数个子核心305。举例来说,可存在在WL方向上沿着区段307并排对准的四个子核心305。因此,每一子核心305可具有是总字线的长度的1/4的字线的一部分。
区段307的位线BL可耦合到感测放大器区(未展示)。在存取操作期间,行解码器306可打开一或多个字线WL,且接着所述存储器单元上的数据可由耦合到与经打开字线相交的位线的感测放大器存取。来自感测放大器的数据可沿着与所述存储体相关联的GIO线309发送到全局数据总线310及从全局数据总线310接收。
插图300a展示数据路径的高速存储体302及各种其它组件。高速存储体302包含数个区段320。每一区段包含布置于沿着标记为WL的方向伸长的数个字线与沿着标记为BL的方向伸长的数个位线的相交点处的数个存储器单元。字线可耦合到行解码器324,且位线可耦合到感测放大器(SA)区322中的感测放大器。在存储体302的实例布局中,两个区段320可经布置于行解码器324的相对侧上,且SA区322可分离邻近对的区段320。
在一些实施例中,每一区段320可(例如,在大小、形状及/或布局上)大体上类似于一般存储体304的子核心305。举例来说,区段320可具有与一般存储体304的区段307相同的字线数目,然而,区段320可具有长度比区段307的字线短的字线。更短字线可比区段307的字线减小字线的RC特性。因此,区段320的字线可具有比区段307的字线低的延时。举例来说,区段320的字线可与子核心305中的字线长度相同(例如区段307中的全部字线的长度的1/4)。因此,区段320可包含比一般存储体304的区段307少的存储器单元(例如1/4)。在其它实例实施例中,可使用区段320及307的其它布置。高速存储体302的区段320可有利地模仿一般存储体304的一或多个组件(例如,模仿子核心305)以使布局及设计考虑更容易。
在存取操作期间,数据可沿着全局数据总线310来回传输于与存取命令相关联的SA区322相关联的GIO线326。将高速存储体302耦合到全局数据总线310的GIO线326可比将一般存储体304耦合到全局数据总线310的GIO线309短。以类似于前述更短字线的方式,更短GIO线326也可具有比GIO线309减小的RC特性且因此具有减少延时。
在图3的实例中,高速存储体302具有与一般存储体304中的一者短的字线长度及减小GIO线长度两者。减小字线及GIO线长度可协同工作以减少存储体的整体延时。举例来说,当执行读取操作时,更短字线可用于提高新数据用于GIO线的速度,而更短GIO线可使GIO驱动器更容易检测到所述数据且将其提供到数据总线。
各种开关及放大器可确定GIO线309及326中的哪些者耦合到全局数据总线310。举例来说,每一GIO线309或326可与GIO驱动器相关联。如插图300a中展示,每一GIO线326可与GIO驱动器328(例如图2的226)相关联。类似地,每一GIO线309与GIO驱动器(例如图2的236)相关联,但这些未在图3中展示。GIO驱动器可由可例如由命令解码器(例如图1的106)提供的各种控制信号操作。GIO驱动器可用作开关以基于从命令解码器接收的信号来控制哪一GIO线耦合到全局数据总线。GIO驱动器还可控制沿着GIO线的电压。
在一些实施例中,耦合到GIO线326的GIO驱动器328可比耦合到GIO线309的GIO驱动器更不复杂、更小、功率更低或其组合。因为GIO线326短得多,所以可相对容易地驱动GIO线326的电压。举例来说,在一些实施例中,GIO驱动器328可包含反相器电路,而GIO线309的GIO驱动器可包含数据感测放大器(DSA)。实例GIO驱动器在图5中更详细论述。
图4是根据本公开的一些实施例的实例读取操作的时序图。时序图400展示包含中断操作的实例读取操作,其可例如由图1到3的存储器中的一或多者实施。
特定来说,时序图400可表示存储器(例如图3的存储器300)的操作,其中数据端子及全局数据总线共享于快存储体(例如图3的存储体302)与慢存储体(例如图3的存储体304中的一者)之间。时序图400表示中断操作,其中对高速(例如,快)存储体的读取操作在存储器在处理针对一般存储体的先前读取操作时接收。
时序图400展示沿着水平轴延伸的时间及由不同迹线表示的各种信号及命令。第一迹线是可用于管理各种操作的时序的时钟信号ck_t。下一迹线表示(例如,在存储体垫处)接收到的命令。虽然在时序图400中未展示地址,但命令(及数据)已被加阴影及标记以指示其与哪些存储体相关联。标记为快(或F)的命令及数据与高速存储体相关联。
第三及第四迹线分别表示沿着与一般存储体相关联的GIO(例如图3的GIO线309)的数据及沿着与快存储体相关联的GIO(例如图3的GIO线326)的数据。第五、第六及第七迹线表示可用于操作GIO驱动器的控制信号。第五迹线表示用于发信号通知与一般存储体相关联的GIO驱动器将读取数据的第一部分(例如前半部)提供到全局数据总线的信号DRWen1st,且下一迹线DRWen2nd发信号通知GIO驱动器提供读取数据的第二部分(例如后半部)。信号DRWen_int发信号通知与高速存储体相关联的GIO驱动器将其数据提供到全局数据总线。信号DRWen1st、DRWen2nd及DRWen_int可由仲裁器电路产生,仲裁器电路可例如定位于命令解码器中。时序图400的最后迹线表示沿着全局读取写入总线DRW的数据及数据端子DQ上的数据。
在初始时间t0,存储器在命令总线上(例如,在存储体垫处)接收与一般存储体中的一者相关联的激活命令ACT(例如,因为其与一般存储体相关联的存储体地址相关联)。在存储器提供与在t0接收的激活命令相关联的数据之前的时间t1,存储器可接收与高速存储体相关联的第二激活命令。在第二时间t2,存储器可接收指示存储器单元将从一般存储体读取的读取命令(RED0)。这会致使数据从指定存储器单元读出。在图4的实例实施例中,对一般存储体的读取命令可与8个信息位(及/或每DQ端子的8个位)相关联。在由感测放大器从存储器单元读取之后,在时间t3,来自一般存储体的读取信息可沿着与一般存储体相关联的GIO线传输。
在时间t4,命令总线可接收与高速存储体相关联的读取命令RED(fast)(例如与在t1接收的激活相关联的读取命令)。仲裁器电路(例如,在命令解码器中)可确定对高速存储体的读取命令是否应中断对一般存储体的读取命令。在一些实施例中,对高速存储体的读取命令可总是中断对一般存储体的读取命令。仲裁器电路可准备发出中断信号DRWen_int,如本文中进一步描述。
返回到关于对一般存储体的读取命令,在t4,信号DRWen1st可变成有效,这会致使来自一般存储体的数据的第一部分提供于全局数据总线上。来自一般存储体的数据的前4个位RED0 0到3可沿着全局数据总线提供。
在时间t5,从高速存储体读取的数据开始沿着与高速存储体相关联的GIO线传输。
在时间t6,与对一般存储体的读取命令相关联的数据的前4个位开始在DQ垫处串行传输(例如0-0到0-3)。应注意,虽然其它命令同步到时钟信号ck_t的下降边缘,但数据端子处的数据同步到时钟信号ck_t的上升及下降边缘两者。在对一般存储体的读取命令RED0之后的第一上升时钟边缘(例如t2之后的第一上升时钟)与数据开始被传输的时间t6之间的时间可表示读取延时RL。在图4的实例中,一般存储体的RL可为4个时钟循环。
在时间t7,仲裁器电路以有效电平发出中断信号DRWen_int。这致使来自高速存储体的读取数据RED(fast)0到3沿着全局数据总线提供。与高速存储体相关联的读取命令可具有比与一般存储体相关联的读取命令少的位数。在图4的实例实施例中,与高速存储体相关联的读取命令可致使4个位从高速存储体读取(与作为发出到一般存储体的读取命令的部分读出的8个位相比)。在时间t8,来自高速存储体(F-0到F-3)的数据开始在DQ端子上串行传输。高速存储体的读取延时RL(fast)可比一般存储体的RL短。举例来说,RL(fast)可为3个时钟循环(从t4之后的第一上升时钟边缘到t8处的上升时钟边缘),而一般存储体的RL可为4个时钟循环。
在时间t9,在数据RED(fast)0到3沿着全局数据总线DRW提供之后,仲裁器电路可激活第二突发信号DRWen2nd,这会致使与一般就绪命令RED0相关联的数据的后半部RED0 4到7沿着全局数据总线DRW提供。在沿着全局数据总线提供之后,与RED0命令相关联的数据的剩余部分可在DQ端子处提供(例如0-4到07)。因此,鉴于沿着DQ端子的输出,所提供的位可为0-0到0-3、F-0到F-3及接着0-4到0-7,其中来自高速存储体的数据(F-0到F-3)中断与对一般存储体的读取命令相关联的位0-0到0-7。可看出,当存储器接收对一般存储体的下一读取命令(例如在约时间t8的命令RED1)且对高速存储体的存取不中断其时,可无中断地循序提供来自一般存储体的位(例如1-0到1-7)。
图5是根据本公开的一些实施例的存储器的数据路径的一部分的框图。在一些实施例中,存储器500表示存储器(例如图1的存储器100、图2的202及/或图3的300)的一部分。存储器500包含第一存储体510,其是高速存储体(例如图2的220或图3的302)及一般存储体520(例如图2的230或图3的304)。每一存储体通过相应GIO线分别耦合到相应GIO驱动器512及522。GIO驱动器沿着其相应GIO线控制电压,且选择性将所述电压耦合到全局数据总线DRW 504。已从图5的视图省略例如开关、控制信号等的各种组件。
GIO驱动器的功能之一是感测沿着GIO的电压(例如与位相关联的电压电平)及将沿着GIO线的所述电压驱动到DRW总线504。举例来说,存储体中的感测放大器可将电压驱动到GIO线(以及传送门及其它组件)上,但GIO线可相对较长,且感测放大器无法在‘轨道’电压(例如表示逻辑高的电压与表示逻辑低的电压)之间完全驱动GIO线的电平。GIO驱动器可检测沿着GIO线的电压变化且接着将GIO线的电压完全驱动到一个轨道或另一轨道。
因为与高速存储体510相关联的GIO线比与一般存储体520相关联的GIO线短,所以与高速存储体510相关联的GIO线可具有减小RC特性。在轨道电压之间驱动GIO线上的电压所需的功率量可部分基于GIO线的RC特性。因此,更低功率GIO驱动器可与高速存储体510一起使用。
与高速存储体510相关联的GIO驱动器可为反相器电路512。与一般存储体520相关联的GIO驱动器可为数据感测放大器(DSA)522。反相器512可具有比DSA 522小的大小(例如,包括更少晶体管)且汲取比DSA522低的功率。
虽然图5的视图展示其中全局数据总线DRW 504共享于高速存储体510与一般存储体520之间的实施例,但在其中DRW总线不共享的实施例中还可使用不同GIO驱动器。
图6是根据本公开的一些实施例的实例存储器装置布局的示意图。在一些实施例中,存储器装置600可包含于图1的存储器装置100及/或图2的202中。存储器装置600可大体上类似于图3的存储器装置300,只是存储器装置600具有用于高速存储体的单独全局数据总线、存储体垫及数据垫。为简洁起见,关于图6将不再重复先前关于图3描述的组件及操作。
存储器600包含经由GIO线609耦合到全局数据总线610且通过全局数据总线610耦合到DQ垫612的数个‘一般’存储体604。一般存储体604可沿着存储体垫608接收命令信号。
存储器600包含经由GIO线及驱动器(未展示)耦合到其自身全局数据总线620及数据端子DQ 622的高速存储体602。高速存储体602还具有其自身存储体垫618。高速存储体602可有效操作来自一般存储体604的单独存储器,即使其可共享物理裸片。存取命令可通过将所述命令分别提供到不同组存储体垫608及618及将数据发送及接收到沿着不同组DQ垫612及622的不同存储体来单独引导到不同存储体604及602。命令解码器可例如基于与不同命令相关联的存储体地址将命令发送到不同存储体垫608及618。虽然其在数据路径中可具有单独组件,但存储体602及604仍可共享例如电压供应器、时钟信号、命令地址解码器的其它组件。
图7是描绘根据本公开的一些实施例的中断数据的方法的流程图。在一些实施例中,方法700可由图1到5中描述的设备或系统中的一或多者实施。方法700描述其中对高速存储体的数据存取中断对一般存储体的存取的操作(例如,类似于图4中描绘的操作)。
方法700通常可开始于框710,其描述接收与存储器阵列的第一存储体相关联的第一存取命令,第一存取命令与第一组数据相关联。第一存储体可为一般存储体(例如图2的存储体230)。第一组数据可为与读取命令相关联的数个位(例如8个数据位)。
框710可后跟框720,其描述接收与存储器阵列的第二存储体相关联的第二存取命令,第二存取命令与第二组数据相关联。第二存储体可为高速存储体(例如图2的存储体220)。第二组数据可为与读取命令相关联的位。在一些实施例中,在第二组数据中可存在比第一组数据少的位。举例来说,第二组数据可包含4个位。
框720通常可后跟框730,其描述将第一组数据的第一部分提供到数据端子。第一部分可与由仲裁器电路(例如,在命令解码器中)发出的第一全局总线启用信号(例如图3的DRWen1st)相关联。在一些实施例中,第一部分可表示第一组位的数据位的一半。位可以串行方式提供到数据端子,同步到时钟信号的上升及下降边缘。
框730通常可后跟框740,其描述在提供第一组数据的第一部分之后将第二组数据提供到数据端子。第二组数据可中断数据端子上的第一组数据。第二组数据可部分由于由仲裁器电路发出的中断信号(图3的DRWen_int)激活而提供。
框740通常可后跟框750,其描述在提供第二组数据之后将第一组数据的第二部分提供到数据端子。举例来说,第二部分可表示第一组数据的剩余部分(例如后半部)。提供第二部分可与由仲裁器电路发出的第二全局总线启用信号(例如图3的DRWen2nd)相关联。
当然,应了解,本文中描述的实例、实施例或过程中的任一者可与一或多个其它实例、实施例及/或过程组合或在根据本发明系统、装置及方法的单独装置或装置部分中分离及/或执行。
最后,以上论述仅希望说明本发明系统且不应被解释为将所附权利要求书限于任何特定实施例或实施例群组。因此,虽然已参考示范性实施例特别详细描述本发明系统,但也应了解,所属领域的一般技术人员可在不背离所附权利要求书中陈述的本发明系统的更广泛及预期精神及范围的情况下想出众多修改及替代实施例。因此,说明书及图式应以说明性方式看待且不希望限制所附权利要求书的范围。
Claims (22)
1.一种设备,其包括:
多个数据端子;
第一存储体,其在第一字线与第一位线的相交点处具有存储器单元;
第二存储体,其在第二字线与第二位线的相交点处具有存储器单元;
第一全局输入/输出(GIO)线,其经配置以将所述第一位线耦合到所述多个数据端子,所述第一GIO线具有第一长度;及
第二GIO线,其经配置以将所述第二位线耦合到所述多个数据端子,所述第二GIO线具有与所述第一长度不同的第二长度。
2.根据权利要求1所述的设备,其中所述数据端子经配置以将数据发送到控制器及从控制器接收数据。
3.根据权利要求1所述的设备,其中所述第一字线与第一数目个存储器单元相交,其中所述第二字线与第二数目个存储器单元相交,其中所述第一数目小于所述第二数目,且其中所述第一字线比所述第二字线短。
4.根据权利要求1所述的设备,其进一步包括:仲裁器电路,其经配置以基于在与所述第二存储体相关联的第一存取命令在被处理时接收到与所述第一存储体相关联的第二存取命令来提供中断信号。
5.根据权利要求1所述的设备,其中响应于所述中断信号,所述第一GIO线电连接到所述多个数据端子。
6.根据权利要求1所述的设备,其进一步包括:全局总线,其经配置以将所述第一GIO线及所述第二GIO线耦合到所述多个数据端子。
7.根据权利要求1所述的设备,其进一步包括:一组存储体垫,其经配置以接收与第一存储体及所述第二存储体相关联的命令及地址。
8.根据权利要求1所述的设备,其中所述多个数据端子包括:
第一数据端子,其与所述第一存储体而非所述第二存储体相关联;及
第二数据端子,其与所述第二存储体而非所述第一存储体相关联。
9.根据权利要求8所述的设备,其进一步包括:
第一组存储体垫,其经配置以接收与所述第一存储体而非所述第二存储体相关联的命令及地址;及
第二组存储体垫,其经配置以接收与所述第二存储体而非所述第一存储体相关联的命令及地址。
10.根据权利要求1所述的设备,其进一步包括:
反相器电路,其耦合到所述第一GIO线,所述反相器电路经配置以驱动所述第一GIO线的电压;
数据感测放大器(DSA),其耦合到所述第二GIO线,所述DSA电路经配置以驱动所述第二GIO线的电压,其中所述第一GIO线未耦合到DSA。
11.根据权利要求1所述的设备,其中所述第一GIO线的所述第一长度比所述第二GIO线的所述第二长度短。
12.一种存储器裸片,其包括:
存储器阵列,其包括:
第一存储体,其包含具有第一长度的第一字线,
第二存储体,其包含具有与所述第一长度不同的第二长度的第二字线;
第一数据端子,其与所述第一存储体相关联;及
第二数据端子,其与所述第二存储体相关联。
13.根据权利要求12所述的存储器裸片,其中所述第一数据端子不与所述第二存储体相关联,且其中所述第二数据端子不与所述第一存储体相关联。
14.根据权利要求12所述的存储器裸片,其进一步包括:
第一组存储体垫,其经配置以接收与所述第一存储体相关联的命令及地址;及
第二组存储体垫,其经配置以接收与所述第二存储体相关联的命令及地址。
15.根据权利要求12所述的存储器裸片,其进一步包括:第一全局输入/输出线(GIO),其耦合到所述第一存储体;及第二GIO线,其耦合到所述第二存储体,其中所述第一GIO线比所述第二GIO线短。
16.根据权利要求15所述的存储器裸片,其进一步包括:
第一全局数据总线,其耦合于所述第一GIO线与所述第一数据端子之间;及
第二全局数据总线,其耦合于所述第二GIO线与所述第二数据端子之间。
17.一种方法,其包括:
接收与存储器阵列的第一存储体相关联的第一存取命令,所述第一存取命令与第一组数据相关联;
接收与存储器阵列的第二存储体相关联的第二存取命令,所述第二存取命令与第二组数据相关联;
将所述第一组数据的第一部分提供到数据端子;
在提供所述第一组数据的所述第一部分之后将所述第二组数据提供到所述数据端子;及
在提供所述第二组数据之后将所述第一组数据的第二部分提供到所述数据端子。
18.根据权利要求17所述的方法,其中所述第一存储体与第一存取速度相关联,且其中所述第二存储体与比所述第一存取速度快的第二存取速度相关联。
19.根据权利要求17所述的方法,其进一步包括:
沿着第一全局输入/输出(GIO)线将所述第一组数据提供到数据总线;
沿着第二GIO线将所述第二组数据提供到所述数据总线。
20.根据权利要求17所述的方法,其进一步包括:当所述第一存取命令在被处理时,响应于接收到所述第二存取命令而产生中断信号,其中所述第二组数据响应于所述中断信号而提供。
21.根据权利要求17所述的方法,其中所述第一组数据包含比所述第二组数据多的位。
22.根据权利要求17所述的方法,其进一步包括:
在接收到所述第一存取命令之后的第一时间长度内提供所述第一组数据的所述第一部分;及
在接收到所述第二存取命令之后的第二时间长度内提供所述第二组数据,其中所述第二时间长度比所述第一时间长度短。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/953,214 | 2020-11-19 | ||
US16/953,214 US11551746B2 (en) | 2020-11-19 | 2020-11-19 | Apparatuses including memory regions having different access speeds and methods for using the same |
PCT/US2021/057756 WO2022108752A1 (en) | 2020-11-19 | 2021-11-02 | Apparatuses and methods for faster memory access regions |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116529822A true CN116529822A (zh) | 2023-08-01 |
Family
ID=81586786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202180077045.7A Pending CN116529822A (zh) | 2020-11-19 | 2021-11-02 | 用于更快存储器存取区的设备及方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11551746B2 (zh) |
CN (1) | CN116529822A (zh) |
WO (1) | WO2022108752A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115428078A (zh) | 2020-02-27 | 2022-12-02 | 美光科技公司 | 用于基于地址的存储器性能的设备和方法 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100546321B1 (ko) | 2003-03-15 | 2006-01-26 | 삼성전자주식회사 | 데이터 라인 상에 전압 감지 증폭기와 전류 감지 증폭기를갖는 멀티 뱅크 메모리 장치 |
KR100605603B1 (ko) * | 2004-03-30 | 2006-07-31 | 주식회사 하이닉스반도체 | 데이터라인의 스큐를 줄인 반도체 메모리 소자 |
KR100790446B1 (ko) * | 2006-06-30 | 2008-01-02 | 주식회사 하이닉스반도체 | 스택뱅크 구조를 갖는 반도체 메모리 장치 |
WO2008072354A1 (ja) | 2006-12-15 | 2008-06-19 | Fujitsu Microelectronics Limited | コンパイルドメモリ、asicチップおよびコンパイルドメモリのレイアウト方法 |
KR20100083626A (ko) * | 2009-01-14 | 2010-07-22 | 삼성전자주식회사 | 반도체 메모리 장치 |
JP5396169B2 (ja) * | 2009-06-22 | 2014-01-22 | オリンパス株式会社 | データアクセス制御装置 |
US8305834B2 (en) * | 2010-02-23 | 2012-11-06 | Qimonda Ag | Semiconductor memory with memory cell portions having different access speeds |
KR101180405B1 (ko) | 2010-09-03 | 2012-09-10 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 이의 테스트 방법 |
US8645637B2 (en) | 2010-11-16 | 2014-02-04 | Micron Technology, Inc. | Interruption of write memory operations to provide faster read access in a serial interface memory |
JP2013182635A (ja) * | 2012-02-29 | 2013-09-12 | Elpida Memory Inc | 半導体装置及びこれを備える情報処理システム並びに半導体装置の制御方法 |
US9747230B2 (en) | 2012-10-15 | 2017-08-29 | Rambus Inc. | Memory rank and ODT configuration in a memory system |
US8792267B1 (en) | 2013-01-23 | 2014-07-29 | Lsi Corporation | Memory having sense amplifier for output tracking by controlled feedback latch |
US8885416B2 (en) | 2013-01-30 | 2014-11-11 | Sandisk Technologies Inc. | Bit line current trip point modulation for reading nonvolatile storage elements |
KR20160148344A (ko) * | 2015-06-16 | 2016-12-26 | 에스케이하이닉스 주식회사 | 입출력 회로 및 이를 포함하는 입출력 장치 |
US9805786B1 (en) * | 2017-01-06 | 2017-10-31 | Micron Technology, Inc. | Apparatuses and methods for a memory device with dual common data I/O lines |
US10268389B2 (en) * | 2017-02-22 | 2019-04-23 | Micron Technology, Inc. | Apparatuses and methods for in-memory operations |
US10366743B1 (en) * | 2018-05-10 | 2019-07-30 | Micron Technology, Inc. | Memory with a reduced array data bus footprint |
US11152050B2 (en) | 2018-06-19 | 2021-10-19 | Micron Technology, Inc. | Apparatuses and methods for multiple row hammer refresh address sequences |
US10372330B1 (en) * | 2018-06-28 | 2019-08-06 | Micron Technology, Inc. | Apparatuses and methods for configurable memory array bank architectures |
CN115428078A (zh) * | 2020-02-27 | 2022-12-02 | 美光科技公司 | 用于基于地址的存储器性能的设备和方法 |
-
2020
- 2020-11-19 US US16/953,214 patent/US11551746B2/en active Active
-
2021
- 2021-11-02 CN CN202180077045.7A patent/CN116529822A/zh active Pending
- 2021-11-02 WO PCT/US2021/057756 patent/WO2022108752A1/en active Application Filing
Also Published As
Publication number | Publication date |
---|---|
US20220157372A1 (en) | 2022-05-19 |
WO2022108752A1 (en) | 2022-05-27 |
US11551746B2 (en) | 2023-01-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5471430A (en) | Test circuit for refresh counter of clock synchronous type semiconductor memory device | |
US5680363A (en) | Semiconductor memory capable of transferring data at a high speed between an SRAM and a DRAM array | |
JPH08129882A (ja) | 半導体記憶装置 | |
US20090083479A1 (en) | Multiport semiconductor memory device and associated refresh method | |
KR20000006546A (ko) | 로우디코더를갖는메모리장치 | |
JP2008108417A (ja) | 低電力dram及びその駆動方法 | |
CN113808631A (zh) | 用于数据选通写入定时的设备、系统和方法 | |
EP0847058B1 (en) | Improvements in or relating to integrated circuits | |
US6456563B1 (en) | Semiconductor memory device that operates in sychronization with a clock signal | |
US5715209A (en) | Integrated circuit memory devices including a dual transistor column selection switch and related methods | |
US20020054530A1 (en) | Method and apparatus for refreshing semiconductor memory | |
US9653151B1 (en) | Memory array having segmented row addressed page registers | |
US11386949B2 (en) | Apparatuses, systems, and methods for latch reset logic | |
US11551746B2 (en) | Apparatuses including memory regions having different access speeds and methods for using the same | |
CN107527649B (zh) | 具有提高的延迟的存储器器件及其操作方法 | |
US11727980B2 (en) | Apparatuses and methods for single-ended global and local input/output architecture | |
CN116264090A (zh) | 用于1t和2t存储器单元架构的设备和方法 | |
US11043255B2 (en) | Memory device with improved writing features | |
JPH1145570A (ja) | 半導体記憶装置 | |
JP3966506B2 (ja) | 半導体記憶装置 | |
US11887659B2 (en) | Apparatuses and methods for driving data lines in memory arrays | |
US11881256B2 (en) | Semiconductor memory device and method of controlling load of global input-output lines of the same | |
US20240192874A1 (en) | Apparatuses and methods for shared row and column address buses | |
US20240071469A1 (en) | Memory with single transistor sub-word line drivers, and associated systems, devices, and methods | |
JP3540199B2 (ja) | 記憶手段の消費電力低減装置及び記憶手段の消費電力低減方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |