[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN1156938A - 多视频输入箝位装置和方法 - Google Patents

多视频输入箝位装置和方法 Download PDF

Info

Publication number
CN1156938A
CN1156938A CN96117920A CN96117920A CN1156938A CN 1156938 A CN1156938 A CN 1156938A CN 96117920 A CN96117920 A CN 96117920A CN 96117920 A CN96117920 A CN 96117920A CN 1156938 A CN1156938 A CN 1156938A
Authority
CN
China
Prior art keywords
signal
level
clamp
reference level
mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN96117920A
Other languages
English (en)
Other versions
CN1125560C (zh
Inventor
马克·F·拉姆雷克
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Technicolor USA Inc
Original Assignee
Thomson Consumer Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Consumer Electronics Inc filed Critical Thomson Consumer Electronics Inc
Publication of CN1156938A publication Critical patent/CN1156938A/zh
Application granted granted Critical
Publication of CN1125560C publication Critical patent/CN1125560C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

一种箝位装置和方法,具有用于将输入信号箝位到第一参考电平的可选择的第一工作模式,和用于将从所述输入信号导出的信号箝位到第二参考电平的可选择的第二工作模式。该装置包含:将第一信号(102;202)与第一参考电平(箝位基准1;箝位基准2)比较和将第二信号(A/D310的输出)与第二参考电平(-40IRE)比较的装置(120;220;360),第二信号是从第一信号导出的;响应比较装置调节第一信号(102;202)的装置(150;250);以及选择所述工作模式的装置(140;240)。

Description

多视频输入箝位装置和方法
本发明一般涉及视频处理系统,尤其涉及用在视频处理系统中的视频信号箝位电路。
在彩色视频信号的情况下,由复合电视信号表示的图像信息用亮度分量外加色度分量来定义。亮度基准电平包含在亮度分量的黑电平中,该直流电平的任何变化导致不希望的图像亮度变化。
在具有多视频输入信号的视频信号处理系统中,如果旧输入信号和新输入信号的黑电平不同,改变所选的输入视频信号将导致一不希望的图像亮度变化(例如,画面闪烁)。此外,在诸如电视系统一类具有显示辅助图像以及主图像的能力(比如在画中画(PIP)系统中)的视频信号处理系统中,要求主图像和辅助图像的亮度电平近似相同。能够显示主图像和辅助图像的视频处理系统可能允许单独选择许多不同的视频输入信号,或者显示为主图像,或者显示为辅助图像,使图像亮度的平衡更为困难。
为防止在多个输入系统中的黑电平不同,已知将参考电平比如黑电平或所有视频输入信号的同步时间间隔的同步脉冲的峰值(“同步脉冲顶部”)箝位到一公共参考电平。
即使将视频输入信号均箝位到一公共参考信号,仍可能出现信号处理误差。例如,如果用包括电平比较器(“同步限幅器”)的同步信号分离器提取同步分量,输入选择开关与同步分离器之间的信号处理通道中的偏移将引入误差。不管信号处理通道是模拟的还是数字的这种误差均会出现。
从信号处理通道输出端到箝位电路的反馈可用于减少箝位误差。在美国专利第4,197,557号(Tuma等人)中描述了一种模拟反馈箝位。图2中示出了现有技术的数字反馈箝位电路。这一数字反馈箝位将A/D变换器输出的直流电平箝位到由数字比较器确定的电平。
不幸的是,这种公知的反馈箝位装置仅对单个视频输入信号操作。因此,在多输入视频信号处理系统中,未被选的视频输入信号将不被箝位到与被选视频输入信号相同的直流电平上。这样,如前所述,在输入再选择期间和同时显示主图像和PIP图像的过程中,这种电路装置易受不希望的图像亮度变化的影响。
本发明的目的是提供一种视频信号箝位装置,该装置具有用于箝位输入信号到第一参考电平的第一工作模式,用于将从输入信号导出的信号箝位到第二参考信号的第二工作模式,以及提供一种用于选择工作模式的装置。
直观地说,本发明允许一视频信号处理系统具有多个视频输入,一个视频处理通道有选择地利用一预定直流电平或从信号处理通道的输出信号导出的直流参考电平箝位视频输入信号。因此,可把所选的视频信号箝位到从信号处理通道的输出导出的直流参考电平,而未被选的信号可箝位到预定直流参考电平。由于被选和未被选的视频输入信号均被箝位到直流参考电平,所以减小了亮度变化。
下面参照附图描述本发明,附图中:
图1示出了包括实施本发明的信号箝位装置的多视频输入电视系统;
图2示出了一种现有技术的信号箝位装置,它用作按照本发明另一方面的本发明实施例的一部分;
图3示出了包括实施本发明的信号箝位装置的多视频输入电视系统;以及
图4示出了适用于图1和3的电视系统的A/D变换电路。
在所有附图中相同标号涉及相同或类似的单元。
参见图1,虽然仅示出了N个输入中的两个101和201,但是举例说明为一个电视系统的视频信号处理系统包括N个视频输入。第一复合视频输入信号CV1和第二复合视频输入信号CV2分别由电容器C1和C2耦合到开关300和开关400。电容器C1和C2包括相应的输出节点102和202。电容器输出节点102和202耦合到用于控制出现在相应电容器输出节点的信号的直流电平的相应箝位电路。单元100和200包含CV1和CV2的箝位电路部分。
用于控制CV2输入信号的直流电平的箝位电路的一部分在图1中示为200。
图1的电视系统包括主画面处理通道和画中画处理通道。当视频输入信号被选来进行PIP处理时,在所选视频信号已由PIP处理通道处理以后,箝位装置将它箝位到从所选输入信号导出的参考电平,以减小因处理带来的偏移。然而,即使在未被选视频输入信号由PIP处理通道来进行处理时,也把未被选视频信号的直流电平箝位到直流参考电平,以使视频信号的后续选择不会导致不希望的图像亮度变化。
主处理通道包括响应控制器350的开关400,用于有选择地将N个视频输入信号之一耦合到模-数变换器410。A/D变换器410将被选输入视频信号转换为8位数据流,然后提供给梳状滤波器420处理为分离的数字亮度DYM和色度DCM数据流。数字亮度DYM和色度DCM数据流用相应的数-模变换器430和440转换为相应的模拟亮度AYM和色度ACM信号。然后将主模拟亮度AYM和色度ACM信号耦合到开关500的第一对输入端。
PIP处理通道包括响应控制器350的开关300,用于有选择地将N个视频输入信号之一耦合到模-数变换器310。A/D变换器310将输入视频信号转换为8位数据流,然后提供给数字信号处理器(DSP)320和数字比较器360。DSP320响应控制器350处理数字视频数据流,以产生代表辅助或小图像的数字亮度数据流DYP和数字色度数据流DCP。通过删去这些分量的像素和扫描线,DSP320减小了辅助亮度和色度视频信号所代表图像的尺寸。用相应的数-模变换器330和340将数字亮度DYP和色度DCP数据流转换为相应的模拟亮度AYP和色度ACP信号。然后将PIP模拟亮度AYP和色度ACP信号耦合到开关500的第二对输入端。
响应控制器350以“主”模式工作的开关500仅将主模拟亮度AYM和色度ACM信号耦合到亮度和色度处理器600。处理亮度信号以控制画面的对比度、清晰度和亮度特性。将色度信号解调以产生红R-Y、绿G-Y和蓝B-Y色差信号,并对其进行处理以控制画面的饱和度和色调特性。将处理后的亮度信号Y和色差信号R-Y、G-Y、B-Y耦合到输出放大器和矩阵或“驱动器”700,其将高电平的红R、绿G和蓝B信号提供到显示器800。
此外,响应控制器350以“PIP”模式工作的开关500在主图像的预定部分期间将PIP模拟亮度AYP和色度ACP信号耦合到亮度和色度处理器600,致使显示器800将经PIP处理通道处理以后的视频信号显示为一个在较大主画面内的小画面。
箝位电路100接收参考信号“箝位基准1”、开关控制信号ADC_FB和选择信号“应用_ADC_FB1”。类似地,箝位电路200接收参考信号“箝位基准2”、与ADC_FB相同的开关控制信号和选择信号“应用_ADC_FB2”。因为箝位电路100和200是类似的,以下的描述主要针对于箝位电路100。
各个参考信号“箝位基准1”和“箝位基准2”是直流电压电平。这些电压电平可来自于不同的电压源或公共电压源。相应参考信号“箝位基准1”和“箝位基准2”用途是建立未被选择用PIP视频处理通道处理的各视频信号的箝位电平。
在示范实施例中,开关控制信号ADC_FB是由PIP视频处理通道产生的。该开关控制信号例如是通过将A/D变换器310的输出与表示例如对应于同步脉冲顶部电平的直流信号参考电平的数字字相比较而导出的。开关控制信号ADC_FB的作用是建立被选择来用PIP视频处理通道处理的视频信号的箝位电平。
控制器350产生选择信号“应用_ADC_FB”。控制器350的结构对本发明而言不是关键性的;它可包含微处理器或微控制器电路、状态机、组合逻辑电路或模拟控制电路。控制器350还可结合使用一用户输入,例如遥控输入。
箝位电路100和200具有两种工作模式;第一(未被选)模式用于箝位未被选择用PIP视频处理通道进行处理的输入,第二(被选)模式用于箝位被选来作PIP处理的输入。未被选模式和被选模式分别由“应用_ADC_FB”参考选择信号的逻辑低电平和逻辑高电平确定。
在所示实施例中,箝位电路100是同步脉冲顶部箝位。同步脉冲顶部箝位电路100包括耦合电容器C1、比较器120、开关140、开并150、电流源160和170。同步脉冲顶部箝位电路100还可包括一可选低通滤波器(未示出),其作用将在描述同步脉冲顶部箝位电路100的基本操作之后说明。
将待箝位的视频信号施加到耦合电容器C1的输入端101。在所说明的实例中,水平同步脉冲是负向脉冲并且有效视频的正向偏移表示图像的白色区域。在电容器C1的输出端102提供直流恢复的或箝位的视频输出信号。
在电容器C1的输出端102的视频信号耦合到比较器120的反相输入端。参考电位“箝位基准1”施加到比较器120的正相输入端。比较器120产生双电平输出信号,当视频信号的幅度小于“箝位基准1”时它是相对正的电平,当视频信号的幅度大于“箝位基准1”时它是相对负的电平。
在非被选模式下(应用_ADC_FB=0),比较器120的双电平输出经开关140耦合到开关150。开关150响应从比较器120输出的相对正电平关闭。当开关150关闭时,来自电流源160的恒定电流被耦合到电容器C1的102端。该电流开始对电容器C1充电致使102端信号的直流电压上升。由于102端信号的直流电压上升,施加到比较器120反相输入端的视频信号的直流电平也上升。当比较器120反相输入端的视频信号超过比较器120正相输入端的“箝位基准”信号时,比较器120产生的双电平输出信号将变为相对负的。该相对负的电平导致开关150断开,因此将电流源160从102端断开。此时电流源170开始使电容器C1放电,使得102端的视频信号的直流电平下降。电流源170耦合到102端并吸收电容器C1的电流(例如,1mA)从而驱使102端为一相对负的电位。电流源170保证该系统不会锁定在一个错误的相对正的直流值。第一控制回路操作将102端上的信号的直流电平箝位到参考电压“箝位基准1”的直流电平。
在被选模式(应用_ADC_ FB=1)下,开关140将箝位控制信号ADC_FB耦合到开关150。在第二控制回路工作期间,开关控制信号ADC_FB用于直接控制开关150且比较器120被旁路。箝位控制信号ADC_FB是通过将A/D变换器310的输出与表示一个-40 IRE参考电平的数字字相比较而导出的。ADC_FB也是一个指示A/D变换器310的输出电平是否超过该-40 IRE箝位电平的双电平信号。
假定施加到比较器360的瞬时视频信号包含-40 IRE以下的幅度电平(代表同步脉冲的顶部的“黑像加深”电平),比较器360的双电平输出ADC_FB将是相对正的。因此,开关150将关闭,并且来自电流源160的恒定电流(例如,25μA)将开始对电容器C1充电,使得102端上信号的直流电压电平上升。由于102端上的视频信号的直流电平上升,施加到A/D变换器310的视频信号也上升,并且A/D变换器310也相应地增大数字视频输出信号的直流电平。当施加到比较器360的瞬时电平视频信号未下降到-40 IRE以下时,比较器360的双电平输出ADC_FB将变成为相对负的。这一相对负的信号将导致开关150断开,由此使电流源160从102端断开。此时电流源170将开始使电容器C1放电,以致102端上信号的直流电压电平进而视频信号的直流电平下降。这一第二控制回路操作使视频信号的最小幅度电平箝位于-40IRE电平。
来自电容器C1输出端102的视频信号可以经由一个可选低通滤波器(LPF)耦合到比较器120。当输入视频信号是包含亮度和色度分量二者的个复合视频信号时应用该LPF。当被应用时,LPF可包含例如一个串联电阻和一个并联电容。应对LPF的3dB频率滚降点作出选择以在衰减噪声和含短脉冲串的有效视频信号的较高频率分量的同时让水平同步脉冲通过。此外,LPF中的串联电阻应足够大以防止102端的加载。
参见图4,A/D变换器电路310与比较器360一起被描绘。从箝位电路(例如经开关300的箝位电路100)接收的模拟视频信号“已模拟箝位”提供给A/D变换器310A。A/D变换器310A将模拟视频信号“已模拟箝位”转换为数字视频信号“已数字箝位”,数字视频信号“已数字箝位”包含一系列相应于模拟视频信号“已模拟箝位”在由时钟信号“时钟”的频率所确定的抽样速率上的各个样本的数字字。在示范实施例中,8位的A/D变换器被使用。数字信号“已数字箝位”耦合到数字信号处理器320(在图1中示出)。
通过将数字视频信号“已数字箝位”耦合到比较器360导出箝位控制信号ADC_FB。由于下述要说明的原因可将一个色度陷波滤波器310B插在A/D变换器310A与比较器360之间。当数字视频信号“已数字箝位”包含亮度和色度分量二者时,色度陷波滤波器310B可用于除去色度分量。如前所述,比较器410C将数字视频信号“已数字箝位”与表示-40 IRE电平的信号比较。本领域的技术人员应理解可选择的色度陷波滤波器310B和上述比较器360可用许多种电路实现,例如,离散逻辑电路、状态机、数字信号处理器(DSP)等等。
A/D变换器电路310包括一电阻梯形网络310G,尽管图中所示出的电阻仅是顶部(连接V+)、底部(连接地)、R1、R8、R24、R256电阻,该网络包含许多串联连接的电阻器。由顶部和底部电阻器的电压参考抽头设置A/D变换器310A的上限和下限变换范围。其余的电阻确定A/D变换器310A所采用的离散参考电压步长,以将模拟视频信号“已模拟箝位”转换为数字视频信号“已数字箝位”。
由在梯形电阻器R8的电压电平经缓冲放大器310D导出信号“箝位基准”。这一电压对应于视频信号“已模拟箝位”的同步脉冲顶部的适当参考电平。“箝位基准”信号可提供到每一个箝位电路,以代替参考信号“箝位基准1”、“箝位基准2”… “箝位基准N”。由于将“箝位基准”用作未被选模式的参考电平,未被选的输入视频信号CV1和CV2至CVN被箝位到直接与A/D变换器310A的工作范围相关的亮度电平。照此,当未被选的视频输入被选来作视频处理时,将会有很小(如果有的话)的不需要的图像亮度变化。
当未选择输入视频信号进行处理时,本发明的箝位装置置将未被选视频信号箝位到直流电压电平。当未被选的视频输入随后被选来进行处理时,本发明的箝位装置置能够从未被选模式改变为被选模式,同时保持已箝位的视频信号在PIP处理通道的直流电平界限内。由于未被选视频信号事先被箝位到了近似于被选视频信号所需电平的直流电平,过渡响应是相当快的。如前所述,利用一非有效模式箝位电平可改进该近似,该箝位电平是从被选通道中A/D变换器的梯形网络导出的。
参见图3,示出了类似于图1系统的视频信号处理系统。图3的电视系统包括N个视频输入,尽管仅示出了N个视频输入中的三个,101、201和301。第一复合视频输入信号CV1由箝位电路1箝位,它包括电容器C1和(未示出的)比较器120、开关140、开关150、和电流源160和170。第二复合视频输入信号CV2由箝位电路2箝位,它包括电容器C2。第三复合视频输入信号CV3由箝位电路3箝位,它包括电容器C3。与图1的视频信号处理系统不同,图3的系统从主A/D变换电路410或者从PIP A/D变换电路310提供开关可选择反馈到箝位电路。
两个A/D变换电路310和410的输出信号均耦合到反馈开关与比较器电路900,电路900响应控制器350。反馈开关与比较器电路900包括用于将主A/D变换器的输出与表示-40 IRE的数字字相比较的第一比较器,以及用于将PIP A/D变换器的输出与表示-40 IRE的数字字相比较的第二比较器。每一比较器电路以前文相对于比较器360所描述方式操作,每一比较器产生一个相应的输出信号。反馈开关与比较器电路900还包括一个切换网络,该切换网络可控制地将每一比较器的输出耦合到三个箝位电路“箝位电路1”-“箝位电路3”中的任何一个,分别作为箝位开关控制信号ADC_FB1、ADC_FB2或ADC_FB3。此外,反馈开关与比较器网络900响应控制器350提供三个相应的箝位选择信号“应用_ADC_FB1”、“应用_ADC_FB2”和“应用_ADC_FB3”。
图3的视频信号处理系统允许将主输入视频信号和PIP输入视频信号箝位到由相应的主模-数变换电路和PIP模-数变换电路确定的电平。
已依据包括水平同步分量的常规视频信号描述了本发明,但是,应理解本发明可应用于任何信号,例如,具有脉冲间隔的信号,其幅度与该信号的直流参考值具有某种关系。
对本领域的技术人员显而易见的是,尽管本发明已关于特定实例作了描述,但是在不偏离本发明实质的情况下可对所公开的实施例可作出修改和改进。例如,虽然已按照某些类型的视频信号比如复合视频信号描述了本发明,但它也可应用在处理其它类型的视频信号,比如处理分量视频信号时。另外,虽然已参照应用数字处理通道的实施例描述了本发明,它也可应用在利用模拟信号处理通道时。因此,应理解,所附权利要求书意欲覆盖从前文的描述和实例自然引出的所有改型。

Claims (11)

1、一种箝位装置包含:
用于将第一信号(102;202)与第一参考电平(箝位基准1;箝位基准2)比较和将第二信号(A/D 310的输出)与第二参考电平(-40IRE)比较的装置(120;220,360),所述第二信号是从所述第一信号导出的;
响应所述比较装置用于调节所述第一信号(102;202)的装置(150;250),使得在第一工作模式期间,将所述第一信号箝位到所述第一参考电平,而在第二工作模式期间将所述第二信号箝位到所述第二参考电平;以及
用于选择所述工作模式的装置(140;240)。
2、如权利要求1所述的装置,还包含用于从所述第一信号导出所述第二信号的模数变换装置(310)。
3、如权利要求1所述的装置,其中所述第一信号是复合视频信号。
4、如权利要求1所述的装置,其中所述第一信号是分量视频信号。
5、如权利要求2所述的装置,其中所述第一信号是复合视频信号。
6、如权利要求5所述的装置,其中所述第一参考电平代表所述第一信号的最负偏移的标称电平,所述第二参考电平代表所述第二信号的最负偏移的标称电平。
7、如权利要求6所述的装置,其中:
所述比较装置包括一个模拟比较器(120),用于将所述第一信号与所述第一参考电平相比较,和一个数字比较器(360),用于将所述第二信号与所述第二参考电平相比较;以及
所述比较装置在所述第一工作模式下将所述第一比较器(120)的输出耦合到所述调节装置(150;250)而在所述第二工作模式下将所述第二比较器(360)的输出耦合到所述调节装置(150;250)。
8、如权利要求7所述的装置,其中所述调节装置包含:
用于响应来自所述比较装置的第一输出电平增大所述第一信号的直流电平的充电装置(C1,160);以及
用于响应来自所述比较装置的第二输出电平减小所述第一信号的所述直流电平的放电装置(C1,170)。
9、如权利要求8所述的装置,其中所述第一信号经低通滤波电路耦合到所述模拟比较器(120)。
10、一种箝位方法,包含步骤:
选择第一或第二工作模式;
在所述第一工作模式下将第一信号与第一参考电平相比较;
从所述第一信号导出第二信号;
在所述第二工作模式下将所述第二信号与第二参考电平相比较;以及
响应调整所述第一信号使得在所述第一工作模式下将所述第一信号箝位到所述第一参考电平,和在所述第二工作模式下将所述第二信号箝位到所述第二参考电平。
11、如权利要求10所述的方法,其中所述第一信号是模拟信号,所述第二信号是利用模-数变换器从所述第一信号导出的数字信号。
CN96117920A 1995-12-28 1996-12-24 多视频输入箝位装置和方法 Expired - Fee Related CN1125560C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/579,723 US5841488A (en) 1995-12-28 1995-12-28 Multiple video input clamping arrangement
US579723 1995-12-28

Publications (2)

Publication Number Publication Date
CN1156938A true CN1156938A (zh) 1997-08-13
CN1125560C CN1125560C (zh) 2003-10-22

Family

ID=24318086

Family Applications (1)

Application Number Title Priority Date Filing Date
CN96117920A Expired - Fee Related CN1125560C (zh) 1995-12-28 1996-12-24 多视频输入箝位装置和方法

Country Status (10)

Country Link
US (1) US5841488A (zh)
EP (1) EP0782331B1 (zh)
JP (1) JP3540110B2 (zh)
KR (1) KR100460549B1 (zh)
CN (1) CN1125560C (zh)
DE (1) DE69637168T2 (zh)
HK (1) HK1001883A1 (zh)
MY (1) MY127832A (zh)
SG (1) SG96164A1 (zh)
TR (1) TR199601047A2 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102916698A (zh) * 2011-08-05 2013-02-06 奇景光电股份有限公司 箝位电路以及共模电压产生电路
CN103731037A (zh) * 2012-10-12 2014-04-16 电力集成公司 在多功能端子上对集成电路编程

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6738098B1 (en) * 1998-09-30 2004-05-18 Thomson Licensing S.A. Video amplifier with integrated DC level shifting
US6774941B1 (en) * 1999-10-26 2004-08-10 National Semiconductor Corporation CCD output processing stage that amplifies signals from colored pixels based on the conversion efficiency of the colored pixels
JP4121369B2 (ja) * 2000-11-27 2008-07-23 トムソン ライセンシング ビデオ信号のバックポーチ期間をクランプする装置
US7184097B2 (en) * 2000-12-20 2007-02-27 Matsushita Electric Industrial Co., Ltd. On-screen display apparatus
US6956621B2 (en) * 2002-06-05 2005-10-18 Broadcom Corporation High impedance digital full line video clamp
US7233365B2 (en) * 2004-09-01 2007-06-19 Maxim Integrated Products, Inc. Digital DC restore methods and apparatus
US7391474B2 (en) * 2004-10-13 2008-06-24 Analog Devices, Inc. Display interface systems and methods
US7345714B2 (en) * 2005-01-13 2008-03-18 National Semiconductor Corporation Video signal clamp
US7486336B2 (en) * 2005-03-31 2009-02-03 Mstar Semiconductor, Inc. ADC system, video decoder and related method for decoding composite video signal utilizing clock synchronized to subcarrier of composite video signal
JP4773179B2 (ja) * 2005-10-14 2011-09-14 富士フイルム株式会社 撮像装置
TWI307242B (en) * 2006-02-03 2009-03-01 Novatek Microelectronics Corp Automatic clamping analog-to-digital converter
US20090021623A1 (en) * 2007-07-18 2009-01-22 Micron Technology, Inc. Systems, methods and devices for a CMOS imager having a pixel output clamp

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3730984A (en) * 1972-03-31 1973-05-01 Columbia Broadcasting Syst Inc Method and apparatus for automatic video distortion correction
US3927255A (en) * 1974-05-01 1975-12-16 Rca Corp Black level clamping circuit for a television signal processor
US4197557A (en) * 1977-05-05 1980-04-08 Rca Corporation Brightness control circuit employing a closed control loop
US4663668A (en) * 1986-06-12 1987-05-05 Rca Corporation Brightness clamping apparatus for TV receiver with multiple inputs
FR2611337B1 (fr) * 1987-02-20 1989-05-26 Thomson Semiconducteurs Dispositif de commande automatique de gain de signaux video
US5325187A (en) * 1988-04-27 1994-06-28 Canon Kabushiki Kaisha Image processing apparatus with back porch period sampling and clamping
US4965669A (en) * 1989-04-12 1990-10-23 Rca Licensing Corporation Apparatus for digitally controlling the D.C. value of a processed signal
US5027017A (en) * 1990-01-19 1991-06-25 Rca Licensing Corporation Sync tip clamp circuitry
US5079623A (en) * 1990-04-30 1992-01-07 Thomson Consumer Electronics, Inc. Signal clamp for a dual function input terminal of a "one-chip" television signal processing IC
US5442406A (en) * 1990-06-01 1995-08-15 Thomson Consumer Electronics, Inc. Wide screen television
JPH0449780A (ja) * 1990-06-18 1992-02-19 Victor Co Of Japan Ltd ビデオ信号クランプ回路
JPH0450203A (ja) * 1990-06-19 1992-02-19 Shin Etsu Chem Co Ltd 重合体スケール付着防止剤および重合体スケールの付着防止方法
US5121117A (en) * 1991-03-19 1992-06-09 Zenith Electronics Corporation Balanced A/D converter
US5251015A (en) * 1991-05-06 1993-10-05 Thomson Consumer Electronics, Inc. Apparatus for positioning a timing signal relative to a synchronization signal derived in the deflection section of a television system
US5270819A (en) * 1991-07-29 1993-12-14 The Grass Valley Group, Inc. Single loop analog-to-digital conversion and video clamping circuit compatible with automated diagnostics
GB9120950D0 (en) * 1991-10-02 1991-11-13 Philips Electronic Associated Signal clamping
US5187568A (en) * 1991-10-03 1993-02-16 Zenith Electronics Corporation Video processor having improved clamping system for color television receivers
US5371552A (en) * 1991-10-31 1994-12-06 North American Philips Corporation Clamping circuit with offset compensation for analog-to-digital converters
US5339114A (en) * 1992-07-29 1994-08-16 Thomson Consumer Electronics, Inc. Television receiver with luminance signal clamped offset and re-clamped prior to contrast control for preventing black level changes with contrast control changes when displaying luminance signals having elevated black level
US5329312A (en) * 1992-08-17 1994-07-12 Eastman Kodak Company DC level control circuitry for CCD images
US5343255A (en) * 1992-09-17 1994-08-30 Thomson Consumer Electronics, Inc. Video processing circuit with IF AGC loop, auxiliary video clamp and shared reference voltage source formed on common integrated circuit
ES2123602T3 (es) * 1992-09-17 1999-01-16 Thomson Consumer Electronics Receptor de television con multiples entradas con bloqueo y separacion sincronizada combinados.
US5448308A (en) * 1993-02-05 1995-09-05 Thomson Consumer Electronics, Inc. Apparatus for clamping a video signal level

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102916698A (zh) * 2011-08-05 2013-02-06 奇景光电股份有限公司 箝位电路以及共模电压产生电路
CN103731037A (zh) * 2012-10-12 2014-04-16 电力集成公司 在多功能端子上对集成电路编程
CN103731037B (zh) * 2012-10-12 2018-06-15 电力集成公司 在多功能端子上对集成电路编程

Also Published As

Publication number Publication date
MY127832A (en) 2006-12-29
JP3540110B2 (ja) 2004-07-07
US5841488A (en) 1998-11-24
DE69637168D1 (de) 2007-08-30
KR970058039A (ko) 1997-07-31
JPH09219831A (ja) 1997-08-19
EP0782331A2 (en) 1997-07-02
SG96164A1 (en) 2003-05-23
HK1001883A1 (en) 1998-07-17
DE69637168T2 (de) 2007-12-27
EP0782331B1 (en) 2007-07-18
KR100460549B1 (ko) 2005-02-05
EP0782331A3 (en) 1998-07-15
CN1125560C (zh) 2003-10-22
TR199601047A2 (tr) 1997-07-21

Similar Documents

Publication Publication Date Title
CN1125560C (zh) 多视频输入箝位装置和方法
US7084880B2 (en) Video display device and color temperature correction method for the same
US5499060A (en) System and method for processing video data
CN1040827C (zh) 用于在视频系统中显示字符的装置
CA2152659A1 (en) Multistandard decoder for video signals and video signal decoding method
CN1132434C (zh) 模拟/数字彩色视频设备和调整彩色视频信号属性的方法
EP1858253B1 (en) Image correction circuit, image correction method and image display
GB2070398A (en) Cathode ray tube automatic brightness adjusting arrangements
US5432566A (en) Video circuit controlling brightness and/or saturation
US4860092A (en) Color image signal processing circuit with white balance control and gain control
US4939572A (en) Video signal processing apparatus
US5247354A (en) Noise reducing apparatus for reducing noise in moving video image signals
CN1083658C (zh) 对屏幕上特定区域着色的装置和方法
CN1250014C (zh) 色差信号处理
US4296433A (en) Color television receiving system with forced chroma transients
JP3892529B2 (ja) ビデオ画像のコントラストを調整する装置
CN1025273C (zh) 电视视频信号处理电路
CN1056202A (zh) 视频信号处理电路
USRE32544E (en) Selective color modification
DE69709557T2 (de) Farbsignaleinstellungsgerät
KR100194933B1 (ko) 디지탈 영상기기의 칼라 필터 장치 및 방법
EP1453326A2 (en) Video apparatus with video signal detection and respective method for recognizing a video signal
JPS5923994A (ja) デジタルテレビジヨン受像機
KR0139182B1 (ko) 온스크린디스플레이 방법 및 그 장치
MXPA96006647A (en) Multi video entry fixing arrangement

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20031022

Termination date: 20131224