CN114999369B - 像素驱动电路及显示面板 - Google Patents
像素驱动电路及显示面板 Download PDFInfo
- Publication number
- CN114999369B CN114999369B CN202210652492.7A CN202210652492A CN114999369B CN 114999369 B CN114999369 B CN 114999369B CN 202210652492 A CN202210652492 A CN 202210652492A CN 114999369 B CN114999369 B CN 114999369B
- Authority
- CN
- China
- Prior art keywords
- pixel
- capacitor
- color sub
- transistor
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 149
- 239000000758 substrate Substances 0.000 claims description 4
- 238000013461 design Methods 0.000 description 9
- 239000004065 semiconductor Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 3
- 239000003086 colorant Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 230000035800 maturation Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000006855 networking Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/023—Power management, e.g. power saving using energy recovery or conservation
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请提供了一种像素驱动电路及显示面板。其中,像素驱动电路用于驱动像素单元工作,像素单元包括第一颜色子像素、第二颜色子像素及第三颜色子像素,像素驱动电路包括第一驱动单元、第二驱动单元及第三驱动单元,第一驱动单元用于根据第一电压信号驱动第一颜色子像素工作;第二驱动单元用于根据第一电压信号驱动第二颜色子像素工作;第三驱动单元用于根据第一电压信号驱动第三颜色子像素工作;第一驱动单元至少包括第一电容,第二驱动单元至少包括第二电容,第三驱动单元至少包括第三电容,第一电容、第二电容及第三电容之间的至少一者电容值不同。在相同的第一电压信号的驱动下,产生的驱动电流也可以是不同的,从而降低不必要的功耗损失。
Description
技术领域
本申请涉及显示技术领域,尤其是涉及一种像素驱动电路及显示面板。
背景技术
显示技术一直以来都是电子设备中重要的研究方向之一。随着Micro LED和MiniLED技术的不断发展和成熟,其功耗过高的问题逐渐被重视。通常情况下由于红色发光单元的发光效率较低,需要更高的驱动电流,但绿色发光单元和蓝色发光单元发光效率较高,并不需要很高的驱动电流,若按照红色发光单元所需的驱动电流给予绿色发光单元和蓝色发光单元相同的驱动电压,将会造成绿色发光单元和蓝色发光单元部分功耗损失。如何降低这部分的功耗就显得十分必要。
目前,可以通过给予不同发光单元以不同驱动电压,降低不必要的功耗损失。但是这种设计的电路较为复杂,需要占据更多的设计空间。
发明内容
本申请公开了一种像素驱动电路,能够降低不必要的功耗损失,且电路设计简单,占用空间较少。
第一方面,本申请提供了一种像素驱动电路,用于驱动像素单元工作,所述像素单元包括第一颜色子像素、第二颜色子像素及第三颜色子像素,所述像素驱动电路包括第一驱动单元、第二驱动单元及第三驱动单元,所述第一驱动单元电连接所述第一颜色子像素,用于根据第一电压信号驱动所述第一颜色子像素工作;所述第二驱动单元电连接所述第二颜色子像素,用于根据所述第一电压信号驱动所述第二颜色子像素工作;所述第三驱动单元电连接所述第三颜色子像素,用于根据所述第一电压信号驱动所述第三颜色子像素工作;所述第一驱动单元至少包括第一电容,所述第二驱动单元至少包括第二电容,所述第三驱动单元至少包括第三电容,所述第一电容、所述第二电容及所述第三电容之间的至少一者电容值不同。
通过改变所述第一电容、所述第二电容和所述第三电容的电容值,使得在相同的所述第一电压信号的驱动下,产生的驱动电流也可以是不同的,从而降低不必要的功耗损失。同时,由于仅改变了所述第一电容、所述第二电容和所述第三电容的电容值,所述第一驱动单元、所述第二驱动单元和所述第三驱动单元的电路设计简单,占用空间较小。
可选的,所述第一颜色子像素用于显示红色,所述第二颜色子像素用于显示绿色,所述第三颜色子像素用于显示蓝色,所述第一电容的电容值大于所述第二电容的电容值,且所述第一电容的电容值大于所述第三电容的电容值。
可选的,所述第二电容的电容值大于所述第三电容的电容值。
可选的,所述第一电容与所述第二电容的电容值的比值为18:5,所述第二电容与所述第三电容的电容值的比值为3:2。
可选的,所述像素单元还包括第四颜色子像素,所述像素驱动电路还包括第四驱动单元,所述第四驱动单元电连接所述第四颜色子像素,用于根据所述第一电压信号驱动所述第四颜色子像素工作,所述第四颜色子像素用于显示黄色。
可选的,所述第一驱动单元包括第一晶体管,所述第二驱动单元包括第二晶体管,所述第三驱动单元包括第三晶体管,所述第一晶体管与所述第二晶体管和/或所述第三晶体管的源漏极沟道的宽长比不同。
可选的,所述第一晶体管的源漏极沟道的宽长比大于所述第二晶体管和所述第三晶体管的源漏极沟道的宽长比。
可选的,所述第二晶体管的源漏极沟道的宽长比大于所述第三晶体管的源漏极沟道的宽长比。可选的,当所述第一电容、所述第二电容与所述第三电容的电容值相同时,所述第一晶体管的沟道宽长比与所述第二晶体管的沟道宽长比的比值为18:5,所述第二晶体管的沟道宽长比与所述第三晶体管的沟道宽长比的比值为3:2。
第二方面,本申请还提供了一种显示面板,所述显示面板包括阵列分布的多个像素单元及如第一方面所述的像素驱动电路,所述像素驱动电路用于根据所述第一电压信号驱动所述像素单元工作。
附图说明
为了更清楚的说明本申请实施方式中的技术方案,下面将对实施方式中所需要使用的附图作简单的介绍,显而易见的,下面描述中的附图仅仅是本申请的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请第一实施方式提供的像素驱动电路框架示意图。
图2为本申请第一实施方式提供的晶体管剖视示意图。
图3为本申请第二实施方式提供的像素驱动电路框架示意图。
图4为本申请第三实施方式提供的像素驱动电路俯视示意图。
图5为本申请第三实施方式提供的源漏极沟道示意图。
图6为本申请第一实施方式提供的显示面板俯视示意图。
附图标号说明:源极-s、漏极-d、栅极-g、P型半导体-P、N型半导体-N、绝缘层-I、衬底-b、有源层-a、间隔区域-c、像素驱动电路-1、第一驱动单元-11、第一电容-111、第一晶体管-112、第二驱动单元-12、第二电容-121、第二晶体管-122、第三驱动单元-13、第三电容-131、第三晶体管-132、过孔-14、第四驱动单元-15、显示面板-2、像素单元-21、第一颜色子像素-211、第二颜色子像素-212、第三颜色子像素-213、第四颜色子像素-214。
具体实施方式
下面将结合本申请实施方式中的附图,对本申请实施方式中的技术方案进行清楚、完整的描述,显然,所描述的实施方式仅是本申请一部分实施方式,而不是全部的实施方式。基于本申请中的实施方式,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施方式,都属于本申请保护的范围。
本申请提供了一种像素驱动电路1,用于驱动像素单元21工作,请参阅图1,图1为本申请第一实施方式提供的像素驱动电路框架示意图。所述像素单元21包括第一颜色子像素211、第二颜色子像素212及第三颜色子像素213,所述像素驱动电路1包括第一驱动单元11、第二驱动单元12及第三驱动单元13,所述第一驱动单元11电连接所述第一颜色子像素211,用于根据第一电压信号驱动所述第一颜色子像素211工作;所述第二驱动单元12电连接所述第二颜色子像素212,用于根据所述第一电压信号驱动所述第二颜色子像素212工作;所述第三驱动单元13电连接所述第三颜色子像素213,用于根据所述第一电压信号驱动所述第三颜色子像素213工作;所述第一驱动单元11至少包括第一电容111(见图2),所述第二驱动单元12至少包括第二电容121(见图2),所述第三驱动单元13至少包括第三电容131(见图2),所述第一电容111与、所述第二电容121及所述第三电容131之间的至少一者电容值不同。
需要说明的是,由于所述像素驱动电路1通常为多层电路结构,如图1所示,所述像素驱动电路1还包括多个过孔14,所述过孔14具有导电性,各个信号传输线路交叠的部分通过所述过孔14电连接,例如,如图1所示,所述第二电压信号线通过所述过孔14与所述像素单元21的一端电连接,以将所述第二电压信号传输至所述像素单元21的一端。其中,所述第一电压信号线用于传输第一电压信号,所述扫描信号线用于传输扫描信号,所述数据信号线用于传输数据信号。
在本实施方式中,所述第二电压信号的电压值为固定电压值,在所述像素单元21的一端施加固定电压,通过改变另一端的电压,即为所述像素单元21另一端充电的数据信号的电压值,可实现控制所述像素单元21发射光线的强度等。当施加在所述像素单元21两端的电压值相等,或其差值小于所述像素单元21的工作电压时,所述像素单元21不工作。
通常情况下,每个所述像素单元21包括三个颜色子像素,即所述第一颜色子像素211、所述第二颜色子像素212和所述第三颜色子像素213,分别用于显示红色、绿色及蓝色,并通过所述第一颜色子像素211、所述第二颜色子像素212和所述第三颜色子像素213的颜色混合,达到显示其他颜色的目的。可以理解的,第一电压信号用于为所述像素驱动电路1提供工作电压,扫描信号用于选通所述第一驱动单元11、所述第二驱动单元12和所述第三驱动单元13,以使得在所述扫描信号的加载下,所述第一驱动单元11根据所述数据信号为所述第一颜色子像素211充电,所述第二驱动单元12根据所述数据信号为所述第二颜色子像素212充电,所述第三驱动单元13根据所述数据信号为所述第三颜色子像素213充电。
具体的,由于所述第一颜色子像素211、所述第二颜色子像素212及所述第三颜色子像素213用于显示的颜色不同,其工作电压/电流也不相同,因此,在现有技术中,当施加在所述第一颜色子像素211、所述第二颜色子像素212和所述第三颜色子像素213一端的电压相同时,可能会造成不必要的功耗损失;或者,在现有技术中,分别改变所述第一驱动单元11、所述第二驱动单元12和所述第三驱动单元13的电路设计,需要较为复杂的电路设计,占用空间较大。
具体的,所述第一驱动单元11、所述第二驱动单元12和所述第三驱动单元13分别包括至少一个晶体管,请一并参阅图2,图2为本申请第一实施方式提供的晶体管剖视示意图。图2所示的晶体管为P型晶体管,由栅极g及一个N型半导体包覆两个P型半导体构成,其中一个P型半导体为源极s,另一个为漏极d。栅极g为金属电极,且栅极g与源极s及漏极d之间还设置有绝缘层I。由于P型半导体材料中掺入了三价元素杂质,P型半导体中多数载流子为空穴,且空穴带正电荷。在栅极g加载低电位时,两个P型半导体形成沟道导通,即形成源漏极沟道。上述结构均设置于衬底b上,从而使得栅极g与衬底b之间形成单位面积栅氧化层电容,即分别对应为本实施方式中的所述第一电容111、所述第二电容121和所述第三电容131。可以理解的,在其他可能的实施方式中,晶体管还可以是N型、双栅极g晶体管等,本申请对此不加以限制。
在本实施方式中,流经所述像素单元21的工作电流可以由如下公式计算:
其中,μ为常数,C为所述第一电容111、所述第二电容121或所述第三电容131的电容值,W为源漏极沟道的宽度,L为源漏极沟道的长度,Vgs为晶体管的栅极g与源极s之间的电压,Vth为晶体管的阈值电压。
根据所述像素单元21的工作电流的计算公式可以得出,当提高所述第一电容111、所述第二电容121或所述第三电容131的电容值,流经所述像素单元21的工作电流将增大;反之,当降低所述第一电容111、所述第二电容121或所述第三电容131的电容值,流经所述像素单元21的工作电流将减小。则可以根据所述第一颜色子像素211、所述第二颜色子像素212和所述第三颜色子像素213所需的工作电压/电流,改变驱动其工作的所述第一驱动单元11的所述第一电容111的电容值、所述第二驱动单元12的所述第二电容121的电容值以及所述第三驱动单元13的所述第三电容131的电容值,从而避免功耗的损失。
可以理解的,根据电容值计算公式,分别改变栅极g与衬底b之间的正对面积、距离、介质等参数,即可改变所述第一电容111、所述第二电容121和所述第三电容131的电容值,无需对所述第一驱动单元11、所述第二驱动单元12和所述第三驱动单元13作额外的电路设计改动,相对于现有技术节省了电路设计空间。在其他可能的实施方式中,所述第一驱动单元11、所述第二驱动单元12和所述第三驱动单元13中的其他电子元器件还可以作为所述第一电容111、所述第二电容121和所述第三电容131,本申请对此不加以限制。
可以理解的,在本实施方式中,通过改变所述第一电容111、所述第二电容121和所述第三电容131的电容值,使得在相同的所述第一电压信号的驱动下,产生的驱动电流也可以是不同的,从而降低不必要的功耗损失。同时,由于仅改变了所述第一电容111、所述第二电容121和所述第三电容131的电容值,所述第一驱动单元11、所述第二驱动单元12和所述第三驱动单元13的电路设计简单,占用空间较小。
在一种可能的实施方式中,所述第一颜色子像素211用于显示红色,所述第二颜色子像素212用于显示绿色,所述第三颜色子像素213用于显示蓝色,所述第一电容111的电容值大于所述第二电容121的电容值,且所述第一电容111的电容值大于所述第三电容131的电容值。
需要说明的是,通常情况下,由于用于显示红色的所述第一颜色子像素211的发光效率,较用于显示绿色的所述第二颜色子像素212和用于显示蓝色的所述第三颜色子像素213要低,因此,在驱动所述第一颜色子像素211时,所需的驱动电流较驱动所述第二颜色子像素212和所述第三颜色子像素213时要高,且通常驱动所述第一颜色子像素211所需的驱动电流为驱动所述第二颜色子像素212和所述第三颜色子像素213的驱动电流的两倍以上。
因此,在本实施方式中,根据流经所述像素单元21的工作电流的计算公式,需要提高所述第一电容111的电容值,从而加大所述第一驱动单元11驱动所述第一颜色子像素211的驱动电流,从而使得所述第一颜色子像素211正常工作。同时,所述第二电容121和所述第三电容131的电容值小于所述第一电容111的电容值,因此,所述第二驱动单元12驱动所述第二颜色子像素212的驱动电流,和所述第三驱动单元13驱动所述第三颜色子像素213的驱动电流并未增大,从而避免了功耗损失。
在一种可能的实施方式中,所述第二电容121的电容值大于所述第三电容131的电容值。
具体的,本实施方式与上一实施方式的区别在于,所述第二电容121的电容值大于所述第三电容131的电容值,从而使得所述第二驱动单元12驱动所述第二颜色子像素212的驱动电流,大于所述第三驱动单元13驱动所述第三颜色子像素213的驱动电流。
可以理解的,由于用于显示绿色的所述第二颜色子像素212所需的驱动电流大于用于显示蓝色的所述第三颜色子像素213,因此,在本实施方式中,在所述第三颜色子像素213的一端加载合适的电压,使得所述第三颜色子像素213正常工作,并且适当的提高所述第一电容111和所述第二电容121的电容值,使得所述第一电容111的电容值大于所述第二电容121的电容值,所述第二电容121的电容值大于所述第三电容131的电容值,从而分别适当增大所述第一驱动单元11驱动所述第一颜色子像素211的驱动电流,以及所述第二驱动单元12驱动所述第二颜色子像素212的驱动电流,进一步降低了功耗损失。
可以理解的,在其他可能的实施方式中,也可以在所述第一颜色子像素211或所述第二颜色子像素212的一端加载合适的电压,并适当减小或提高所述第二电容121和第三电容131,或第一电容111和第三电容131的电容值,从而达到进一步降低功耗损失的目的,本申请对此不加以限制。
在一种可能的实施方式中,所述第一电容111与所述第二电容121的电容值的比值为18:5,所述第二电容121与所述第三电容131的电容值的比值为3:2。
具体的,由于通常驱动所述第一颜色子像素211所需的驱动电流为驱动所述第二颜色子像素212和所述第三颜色子像素213的驱动电流的两倍以上,当改变所述第一电容111、所述第二电容121或所述第三电容131的电容值时,根据流经所述像素单元21的工作电流的计算公式,所述第一电容111的电容值需要大于所述第二电容121和所述第三电容131的电容值的两倍以上。
在本实施方式中,所述第一电容111与所述第二电容121的电容值的比值为18:5,所述第二电容121与所述第三电容131的电容值的比值为3:2,举例而言,当所述第一电容111的电容值为21.6pf,则所述第二电容121的电容值为6pf,所述第三电容131的电容值为4pf。
可以理解的,根据流经所述像素单元21的工作电流的计算公式,当所述第一电容111与所述第二电容121的电容值的比值为18:5,所述第二电容121与所述第三电容131的电容值的比值为3:2时,流经所述第一颜色子像素211的工作电流与流经所述第二颜色子像素212的工作电流的比值为18:5,流经所述第一颜色子像素211的工作电流与流经所述第二颜色子像素212的工作电流的比值为3:2,从而避免了功耗损失。可以理解的,在其他可能的实施方式中,所述第一电容111、所述第二电容121、所述第三电容131的电容值还可以为其他数值,从而使得流经所述第一颜色子像素211、所述第二颜色子像素212和所述第三颜色子像素213的工作电流不同,本申请对此不加以限制。
在一种可能的实施方式中,请一并参阅图3,图3为本申请第二实施方式提供的像素驱动电路框架示意图。所述像素单元21还包括第四颜色子像素214,所述像素驱动电路1还包括第四驱动单元15,所述第四驱动单元15电连接所述第四颜色子像素214,用于根据所述第一电压信号驱动所述第四颜色子像素214工作,所述第四颜色子像素214用于显示黄色。
需要说明的是,黄色可以由红色与绿色混色形成,由于所述第一颜色子像素211和所述第二颜色子像素212均需要较高的驱动电流,若通过所述第一颜色子像素211和所述第二颜色子像素212混色用于显示黄色,将产生较高的功耗。同时,由于是对所述第一颜色子像素211发出的光线的主波长和所述第二颜色子像素212发出的光线的主波长选取其中的一部分,混合形成的黄色光线,这样形成的黄色光线并没有完全覆盖黄色光线的色域,换句话说,由所述第一颜色子像素211发出的光线和所述第二颜色子像素212发出的光线形成的黄色,其色域覆盖较小。
在本实施方式中,所述第四颜色子像素214用于显示黄色,从而在需要显示黄色时,直接由所述第四驱动单元15驱动所述第四颜色子像素214显示黄色,避免通过所述第一颜色子像素211和所述第二颜色子像素212混色以显示黄色,从而减少了功耗。同时,所述第四颜色子像素214直接显示黄色,其色域覆盖较广,具有更好的视觉体验。
可以理解的,结合上述实施方式,在其他可能的实施方式中,还可以通过改变所述第四驱动单元15中的电容值,使得驱动所述第四颜色子像素214的驱动电流发生变化,本申请对此不加以限制。
在一种可能的实施方式中,请一并参阅图4,图4为本申请第三实施方式提供的像素驱动电路俯视示意图。所述第一驱动单元11包括第一晶体管112,所述第二驱动单元12包括第二晶体管122,所述第三驱动单元13包括第三晶体管132,所述第一晶体管112与所述第二晶体管122和/或所述第三晶体管132的源漏极沟道的宽长比不同。
具体的,所述第一电容111、所述第二电容121和所述第三电容131的电容值相同,根据所述像素单元21的工作电流的计算公式可以得出,当提高所述第一晶体管112、所述第二晶体管122和所述第三晶体管132的源漏极沟道的宽长比,流经所述像素单元21的工作电流将增大;反之,当降低所述第一晶体管112、所述第二晶体管122和所述第三晶体管132的源漏极沟道的宽长比,流经所述像素单元21的工作电流将减小。则可以根据所述第一颜色子像素211、所述第二颜色子像素212和所述第三颜色子像素213所需的工作电压/电流,改变驱动其工作的所述第一驱动单元11的所述第一晶体管112的源漏极沟道的宽长比、所述第二驱动单元12的所述第二晶体管122的源漏极沟道的宽长比以及所述第三驱动单元13的所述第三晶体管132的源漏极沟道的宽长比,从而避免功耗的损失。
可以理解的,结合上述实施方式,在其他可能的实施方式中,还可以同时改变所述第一电容111、所述第二电容121和所述第三电容131的电容值,以及所述第一晶体管112的源漏极沟道的宽长比、所述第二晶体管122的源漏极沟道的宽长比和所述第三晶体管132的源漏极沟道的宽长比,从而改变驱动所述第一颜色子像素211、所述第二颜色子像素212和所述第三颜色子像素213的驱动电流,本申请对此不加以限制。
在本实施方式中,如图4所示,还可以通过分别增加所述第一晶体管112、所述第二晶体管122及所述第三晶体管132中的数量,实现分别增加所述第一电容111、所述第二电容121及所述第三电容131的电容值。可以理解的,在其他可能的实施方式中,还可以通过其他方式增加所述第一电容111、所述第二电容121及所述第三电容131的电容值,本申请对此不加以限制。
在一种可能的实施方式中,所述第一晶体管112的源漏极沟道的宽长比大于所述第二晶体管122和所述第三晶体管132的源漏极沟道的宽长比。
上文已详细描述所述第一颜色子像素211、所述第二颜色子像素212和所述第三颜色子像素213的驱动电流之间的关系,本申请在此不再赘述。
具体的,在本实施方式中,需要提高所述第一晶体管112的源漏极沟道的宽长比,从而加大所述第一驱动单元11驱动所述第一颜色子像素211的驱动电流,从而使得所述第一颜色子像素211正常工作。同时,所述第二晶体管122和所述第三晶体管132的源漏极沟道的宽长比小于所述第一晶体管112的源漏极沟道的宽长比,因此,所述第二驱动单元12驱动所述第二颜色子像素212的驱动电流,和所述第三驱动单元13驱动所述第三颜色子像素213的驱动电流并未增大,从而避免了功耗损失。
在一种可能的实施方式中,所述第二晶体管122的源漏极沟道的宽长比大于所述第三晶体管132的源漏极沟道的宽长比。
具体的,本实施方式与上一实施方式的区别在于,所述第二晶体管122的源漏极沟道的宽长比大于所述第三晶体管132的源漏极沟道的宽长比,从而使得所述第二驱动单元12驱动所述第二颜色子像素212的驱动电流,大于所述第三驱动单元13驱动所述第三颜色子像素213的驱动电流。
可以理解的,由于用于显示绿色的所述第二颜色子像素212所需的驱动电流大于用于显示蓝色的所述第三颜色子像素213,因此,在本实施方式中,在所述第三颜色子像素213的一端加载合适的电压,使得所述第三颜色子像素213正常工作,并且适当的提高所述第一晶体管112和所述第二晶体管122的源漏极沟道的宽长比,使得所述第一晶体管112的源漏极沟道的宽长比大于所述第二晶体管122的源漏极沟道的宽长比,所述第二晶体管122的源漏极沟道的宽长比大于所述第三晶体管132的源漏极沟道的宽长比,从而分别适当增大所述第一驱动单元11驱动所述第一颜色子像素211的驱动电流,以及所述第二驱动单元12驱动所述第二颜色子像素212的驱动电流,进一步降低了功耗损失。
可以理解的,在其他可能的实施方式中,也可以在所述第一颜色子像素211或所述第二颜色子像素212的一端加载合适的电压,并适当减小或提高所述第二晶体管122和第三晶体管132,或第一晶体管112和第三晶体管132的源漏极沟道的宽长比,从而达到进一步降低功耗损失的目的,本申请对此不加以限制。
在一种可能的实施方式中,请一并参阅图5,图5为本申请第三实施方式提供的源漏极沟道示意图。所述第一晶体管112、所述第二晶体管122及所述第三晶体管132的漏极d的两端向源极s所在一侧弯折,使得漏极d与源极s之间形成环形的间隔区域c,所述间隔区域c内设置有有源层a。
具体的,如图5所示,所述第一晶体管112、所述第二晶体管122和所述第三晶体管132(以下统称为晶体管)的形状为U型,所述晶体管还包括栅极g及有源层a,栅极g设置于漏极d及源极s的一侧,且漏极d及源极s在栅极g上的正投影落入栅极g的范围内,使得加载在栅极g上的电压能够作用于漏极d和源极s上。所述有源层a设置于所述间隔区域c,作为所述晶体管的工作介质。当在栅极g施加一定电压时,源极s和漏极d通过所述有源层a在电场的作用下形成源漏极沟道。
可以理解的,在本实施方式中,所述晶体管的形状为U型,增大了源极s和漏极d之间的相对面积,从而增大了源漏极沟道的有效面积,使得所述晶体管的导通效率较高。
在本实施方式中,请再次参阅图5,所述第一晶体管112、所述第二晶体管122及所述第三晶体管132的源漏极沟道的宽长比满足公式:
其中,源极s的中线与其平行的一侧边缘的距离为第一长度;源极s与漏极d的距离为第二长度,源极s由漏极d的一端向所述间隔区域c延伸的距离为第三长度;W为所述第一晶体管112、所述第二晶体管122及所述第三晶体管132的源漏极沟道的宽度,L为所述第一晶体管112、所述第二晶体管122及所述第三晶体管132的源漏极沟道的长度,π为常数,A为所述第一长度,B为所述第二长度,C为所述第三长度。
具体的,根据所述晶体管的源漏极沟道的宽长比计算公式可以得出,当增大所述第一长度或所述第三长度时,可以使得所述晶体管的源漏极沟道的宽长比增大,从而使得驱动所述像素单元21的驱动电流增大;当增大所述第二长度时,可以使得所述晶体管的源漏极沟道的宽长比减小,从而使得驱动所述像素单元21的驱动电流减小。
可以理解的,在本实施方式中,通过改变所述第一长度、所述第二长度或所述第三长度,可以改变所述晶体管的源漏极沟道的宽长比,从而改变驱动所述第一颜色子像素211、所述第二颜色子像素212和所述第三颜色子像素213的驱动电流,减小功耗损失。
在一种可能的实施方式中,当所述第一电容111、所述第二电容121与所述第三电容131的电容值相同时,所述第一晶体管112的沟道宽长比与所述第二晶体管122的沟道宽长比的比值为18:5,所述第二晶体管122的沟道宽长比与所述第三晶体管132的沟道宽长比的比值为3:2。
需要说明的是,根据流经所述像素单元21的工作电流的计算公式,当所述第一电容111、所述第二电容121与所述第三电容131的电容值相同时,也就是说,在本实施方式中,不改变所述第一电容111、所述第二电容121和所述第三电容131的电容值,所述第一晶体管112的沟道宽长比与所述第二晶体管122的沟道宽长比的比值为18:5,所述第二晶体管122的沟道宽长比与所述第三晶体管132的沟道宽长比的比值为3:2,使得流经所述第一颜色子像素211的工作电流与流经所述第二颜色子像素212的工作电流的比值为18:5,流经所述第一颜色子像素211的工作电流与流经所述第二颜色子像素212的工作电流的比值为3:2,从而避免了功耗损失。
具体的,由于通常驱动所述第一颜色子像素211所需的驱动电流为驱动所述第二颜色子像素212和所述第三颜色子像素213的驱动电流的两倍以上,当所述第一电容111、所述第二电容121与所述第三电容131的电容值相同时,改变所述第一晶体管112、所述第二晶体管122或所述第三晶体管132的沟道宽长比,根据流经所述像素单元21的工作电流的计算公式,所述第一晶体管112的沟道宽长比需要大于所述第二晶体管122和所述第三晶体管132的沟道宽长比的两倍以上。
在本实施方式中,所述第一晶体管112的沟道宽长比与所述第二晶体管122的沟道宽长比的比值为18:5,所述第二晶体管122的沟道宽长比与所述第三晶体管132的沟道宽长比的比值为3:2,举例而言,当所述第一晶体管112的沟道宽长比为32.4,则所述第二晶体管的沟道宽长比为9,所述第三晶体管132的沟道宽长比为6。可以理解的,在其他可能的实施方式中,所述第一晶体管112、所述第二晶体管122、所述第三晶体管132的沟道宽长比还可以为其他数值,本申请对此不加以限制。
可以理解的,在其他可能的实施方式中,所述第一晶体管112的沟道宽长、所述第二晶体管122的沟道宽长和所述第三晶体管132的沟道宽长还可以为其他数值,从而使得流经所述第一颜色子像素211、所述第二颜色子像素212和所述第三颜色子像素213的工作电流不同;也可以同时改变对应的所述第一电容111的电容值和所述第一晶体管112的沟道宽长比、所述第二电容121的电容值和所述第二晶体管122的沟道宽长比、所述第三电容131的电容值和所述第三晶体管132的沟道宽长比,本申请对此不加以限制。
本申请还提供了一种显示面板2,请一并参阅图6,图6为本申请第一实施方式提供的显示面板俯视示意图。所述显示面板2包括阵列分布的多个像素单元21及如上文所述的像素驱动电路1,所述像素驱动电路1用于根据所述第一电压信号驱动所述像素单元21工作。具体的,所述像素驱动电路1及所述像素单元21请参阅上文描述,在此不再赘述。
需要说明的是,本申请实施方式中的所述显示面板2可以承载安装于手机、智能手机、平板电脑、电子阅读器、佩戴时便携设备、笔记本电脑等电子设备,其可以通过互联网与数据转移服务器进行通信,所述数据转移服务器可以为即时通讯服务器、SNS(SocialNetworking Services,社会性网络服务)服务器等,本申请实施方式对此不加以限制。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施方式的说明只是用于帮助理解本申请的核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (5)
1.一种像素驱动电路,用于驱动像素单元工作,所述像素单元包括第一颜色子像素、第二颜色子像素及第三颜色子像素,所述像素驱动电路包括第一驱动单元、第二驱动单元及第三驱动单元,所述第一驱动单元电连接所述第一颜色子像素,用于根据第一电压信号驱动所述第一颜色子像素工作;所述第二驱动单元电连接所述第二颜色子像素,用于根据所述第一电压信号驱动所述第二颜色子像素工作;所述第三驱动单元电连接所述第三颜色子像素,用于根据所述第一电压信号驱动所述第三颜色子像素工作;其特征在于,所述第一驱动单元至少包括第一电容,所述第二驱动单元至少包括第二电容,所述第三驱动单元至少包括第三电容,所述第一颜色子像素用于显示红色,所述第二颜色子像素用于显示绿色,所述第三颜色子像素用于显示蓝色;所述第一电容与所述第二电容的电容值的比值为18:5,所述第二电容与所述第三电容的电容值的比值为3:2;所述第一驱动单元包括第一晶体管,所述第二驱动单元包括第二晶体管,所述第三驱动单元包括第三晶体管;当所述第一电容、所述第二电容与所述第三电容的电容值相同时,所述第一晶体管的沟道宽长比与所述第二晶体管的沟道宽长比的比值为18:5,所述第二晶体管的沟道宽长比与所述第三晶体管的沟道宽长比的比值为3:2;所述第一晶体管、所述第二晶体管和所述第三晶体管的栅极与衬底之间形成单位面积栅氧化层电容,分别对应所述第一电容、所述第二电容和所述第三电容。
2.如权利要求1所述的像素驱动电路,其特征在于,所述像素单元还包括第四颜色子像素,所述像素驱动电路还包括第四驱动单元,所述第四驱动单元电连接所述第四颜色子像素,用于根据所述第一电压信号驱动所述第四颜色子像素工作,所述第四颜色子像素用于显示黄色。
3.如权利要求1所述的像素驱动电路,其特征在于,所述第一晶体管的源漏极沟道的宽长比大于所述第二晶体管和所述第三晶体管的源漏极沟道的宽长比。
4.如权利要求3所述的像素驱动电路,其特征在于,所述第二晶体管的源漏极沟道的宽长比大于所述第三晶体管的源漏极沟道的宽长比。
5.一种显示面板,其特征在于,所述显示面板包括阵列分布的多个像素单元及如权利要求1-4任意一项所述的像素驱动电路,所述像素驱动电路用于根据所述第一电压信号驱动所述像素单元工作。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210652492.7A CN114999369B (zh) | 2022-06-08 | 2022-06-08 | 像素驱动电路及显示面板 |
US18/090,717 US11854472B1 (en) | 2022-06-08 | 2022-12-29 | Pixel driving circuit and display panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210652492.7A CN114999369B (zh) | 2022-06-08 | 2022-06-08 | 像素驱动电路及显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114999369A CN114999369A (zh) | 2022-09-02 |
CN114999369B true CN114999369B (zh) | 2023-08-04 |
Family
ID=83032660
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210652492.7A Active CN114999369B (zh) | 2022-06-08 | 2022-06-08 | 像素驱动电路及显示面板 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11854472B1 (zh) |
CN (1) | CN114999369B (zh) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1917015A (zh) * | 2005-08-16 | 2007-02-21 | 三星Sdi株式会社 | 有机发光显示器 |
CN108288439A (zh) * | 2017-01-10 | 2018-07-17 | 陈扬证 | 显示装置 |
CN110767158A (zh) * | 2019-03-29 | 2020-02-07 | 昆山国显光电有限公司 | 显示装置及其显示面板、显示面板的像素驱动电路 |
CN210575036U (zh) * | 2019-12-24 | 2020-05-19 | 北京京东方技术开发有限公司 | 一种阵列基板、显示面板及显示装置 |
CN111179765A (zh) * | 2018-11-12 | 2020-05-19 | 惠科股份有限公司 | 显示面板及显示装置 |
CN113196160A (zh) * | 2019-11-29 | 2021-07-30 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置以及显示基板 |
CN113327541A (zh) * | 2020-02-28 | 2021-08-31 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及显示装置 |
CN114361236A (zh) * | 2019-07-31 | 2022-04-15 | 京东方科技集团股份有限公司 | 电致发光显示面板及显示装置 |
CN114927094A (zh) * | 2022-04-14 | 2022-08-19 | 武汉华星光电半导体显示技术有限公司 | Oled显示面板 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104536632B (zh) * | 2015-01-26 | 2017-07-21 | 京东方科技集团股份有限公司 | 一种内嵌式触摸屏及显示装置 |
WO2016139549A1 (ja) * | 2015-03-03 | 2016-09-09 | 株式会社半導体エネルギー研究所 | 表示装置および電子機器 |
KR102532899B1 (ko) * | 2015-11-04 | 2023-05-17 | 삼성디스플레이 주식회사 | 유기 발광 표시 패널 |
JP6746937B2 (ja) * | 2016-02-15 | 2020-08-26 | セイコーエプソン株式会社 | 電気光学装置、および電子機器 |
CN113261110B (zh) * | 2019-01-07 | 2022-11-25 | 深圳市柔宇科技股份有限公司 | Oled显示结构及电子设备 |
-
2022
- 2022-06-08 CN CN202210652492.7A patent/CN114999369B/zh active Active
- 2022-12-29 US US18/090,717 patent/US11854472B1/en active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1917015A (zh) * | 2005-08-16 | 2007-02-21 | 三星Sdi株式会社 | 有机发光显示器 |
CN108288439A (zh) * | 2017-01-10 | 2018-07-17 | 陈扬证 | 显示装置 |
CN111179765A (zh) * | 2018-11-12 | 2020-05-19 | 惠科股份有限公司 | 显示面板及显示装置 |
CN110767158A (zh) * | 2019-03-29 | 2020-02-07 | 昆山国显光电有限公司 | 显示装置及其显示面板、显示面板的像素驱动电路 |
CN114361236A (zh) * | 2019-07-31 | 2022-04-15 | 京东方科技集团股份有限公司 | 电致发光显示面板及显示装置 |
CN113196160A (zh) * | 2019-11-29 | 2021-07-30 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置以及显示基板 |
CN113327947A (zh) * | 2019-11-29 | 2021-08-31 | 京东方科技集团股份有限公司 | 显示基板以及显示装置 |
CN210575036U (zh) * | 2019-12-24 | 2020-05-19 | 北京京东方技术开发有限公司 | 一种阵列基板、显示面板及显示装置 |
CN113327541A (zh) * | 2020-02-28 | 2021-08-31 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及显示装置 |
CN114927094A (zh) * | 2022-04-14 | 2022-08-19 | 武汉华星光电半导体显示技术有限公司 | Oled显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN114999369A (zh) | 2022-09-02 |
US11854472B1 (en) | 2023-12-26 |
US20230401994A1 (en) | 2023-12-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10998344B2 (en) | Displays with silicon and semiconducting oxide thin-film transistors | |
CN106952940B (zh) | 一种有机发光显示面板和有机发光显示装置 | |
US8890156B2 (en) | Active device and active device array substrate | |
US9858858B2 (en) | Active matrix LED pixel driving circuit and layout method | |
US9129927B2 (en) | Organic light-emitting diode displays with semiconducting-oxide and silicon thin-film transistors | |
US20200168686A1 (en) | Display panel and display device | |
CN109935622B (zh) | 阵列基板、显示面板、显示装置和阵列基板的制作方法 | |
CN110010078B (zh) | 移位寄存器单元、栅极驱动电路和显示装置 | |
CN114333682A (zh) | 一种显示面板及显示装置 | |
US20220344428A1 (en) | Display panel and display device | |
CN110265465B (zh) | 显示面板及显示装置 | |
CN114999369B (zh) | 像素驱动电路及显示面板 | |
US11508761B2 (en) | Inverter circuit structure, gate driving circuit and display panel | |
CN115424596B (zh) | 背光模组、显示模组及电子设备 | |
CN113394236B (zh) | 显示面板及显示装置 | |
CN115985944A (zh) | 显示面板 | |
CN111668270B (zh) | Oled显示面板及oled显示装置 | |
CN113871445B (zh) | 一种显示面板及其制备方法、显示装置 | |
US20220344425A1 (en) | Display panel and display apparatus | |
CN115132139A (zh) | 显示驱动电路及显示装置 | |
CN118695684B (zh) | 显示面板 | |
US20240204007A1 (en) | Display panel and display device | |
CN118414705A (zh) | 显示面板及显示装置 | |
CN117475900A (zh) | 一种显示面板 | |
CN117280409A (zh) | 显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |