[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN114968151A - 多屏显示系统 - Google Patents

多屏显示系统 Download PDF

Info

Publication number
CN114968151A
CN114968151A CN202210127133.XA CN202210127133A CN114968151A CN 114968151 A CN114968151 A CN 114968151A CN 202210127133 A CN202210127133 A CN 202210127133A CN 114968151 A CN114968151 A CN 114968151A
Authority
CN
China
Prior art keywords
data
horizontal
vertical
image data
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210127133.XA
Other languages
English (en)
Inventor
林囿延
陈维佑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Giantplus Technology Co Ltd
Original Assignee
Giantplus Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from TW110202130U external-priority patent/TWM613637U/zh
Priority claimed from TW111200666U external-priority patent/TWM627787U/zh
Application filed by Giantplus Technology Co Ltd filed Critical Giantplus Technology Co Ltd
Publication of CN114968151A publication Critical patent/CN114968151A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1431Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Graphics (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开一种多屏显示系统,其包括:N个显示装置与处理器,N为大于或等于二的正整数。处理器包括多个系统数据引脚,多个系统数据引脚分成N组数据引脚组,第N组数据引脚组的引脚数对应第N个显示装置的显示色阶数,第N组数据引脚组用以输出第N个显示装置的水平影像数据与垂直影像数据。其中,第N个显示装置在水平有效时间区段撷取第N组数据引脚组输出的水平影像数据,并在垂直有效时间区段撷取第N组数据引脚组输出的垂直影像数据。因此,可节省目前具有多屏显示功能的产品中处理器的使用数量,从而降低成本。

Description

多屏显示系统
技术领域
本申请涉及一种显示系统,且特别是有关于一种多屏显示系统。
背景技术
随着科技的快速发展,具有多个显示界面的装置越来越多,例如设置有双屏幕的折叠手机、设置有多个显示表面的立体显示装置等,诸如此类的产品如雨后春笋般面世。亦即,单一屏幕的产品已无法满足消费者的使用需求,因此,具有多屏显示功能的产品是未来的发展趋势。
一般而言,每一个显示装置都需要搭配一个处理器,并借由这个处理器发送一组时序控制信号来控制显示装置的显示画面。举例而言,当具有多屏显示功能的产品设置有两个显示装置时,两个显示装置会分别接收来自于不同的处理器所发送出来的影像数据(一个显示装置对应一个处理器);在这种情况下,两个显示装置可分别依据不同的有效数据时间来撷取影像数据。
然而,上述具有多屏显示功能的产品会随着设置的显示装置的数量增加,处理器的数量也随之增加,使得产品的成本也随之提高,产品的体积难以朝向轻薄短小发展。因此,如何降低在具有多屏显示功能的产品中的处理器的使用数量,便成为具有多屏显示功能的产品亟欲解决的课题。
发明内容
本申请的主要目的在于提供一种多屏显示系统,解决现有技术中,具有多屏显示功能的产品因设置的每一个显示装置需对应连接一个处理器来控制显示画面,而存在成本高,体积难以朝向轻薄短小发展的问题。
为了实现上述目的,本申请是这样实现的:
本申请提供了一种多屏显示系统,其包括:N个显示装置与处理器,N为大于或等于二的正整数。处理器包括多个系统数据引脚,多个系统数据引脚分成N组数据引脚组,第N组数据引脚组的引脚数对应第N个显示装置的显示色阶数,第N组数据引脚组用以输出第N个显示装置的水平影像数据与垂直影像数据。其中,第N个显示装置在水平有效时间区段撷取第N组数据引脚组输出的水平影像数据,并在垂直有效时间区段撷取第N组数据引脚组输出的垂直影像数据。
在本申请实施例中,通过一个处理器控制多个显示装置的硬件接线方式(多个显示装置共用一个处理器的多个系统数据引脚),降低应用本申请的多屏显示系统的具有多屏显示功能的产品的处理器的使用量及其外围器件,从而降低具有多屏显示功能的产品的成本,缩小具有多屏显示功能的产品的体积。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1为依据本申请的多屏显示系统的一实施例框图;
图2为图1的多屏显示系统的一实施例的一个水平扫描周期的控制方式示意图;
图3为图1的多屏显示系统的一实施例的一个垂直扫描周期的控制方式示意图;
图4为图1的多屏显示系统的另一实施例的一个水平扫描周期的控制方式示意图;
图5为图1的多屏显示系统的另一实施例的一个垂直扫描周期的控制方式示意图;
图6为本申请的多屏显示系统的另一实施例框图;
图7为本申请的图像数据的一实施例示意图;
图8为本申请的图像数据的一实施例分割示意图;
图9为本申请的控制方式的一实施例示意图;
图10为本申请的图像数据的另一实施例示意图;
图11为本申请的图像数据的另一实施例分割示意图;
图12为本申请的控制方式的另一实施例示意图;
图13为本申请的多屏显示系统的又一实施例框图;
图14为本申请的图像数据的又一实施例示意图;
图15为本申请的图像数据的又一实施例分割示意图;以及
图16为本申请的控制方式的又一实施例示意图。
具体实施方式
以下将配合相关附图来说明本发明的实施例。在这些附图中,相同的标号表示相同或类似的组件或方法流程。
必须了解的是,使用在本说明书中的“包含”、“包括”等词,是用于表示存在特定的技术特征、数值、方法步骤、作业处理、组件及/或组件,但并不排除可加上更多的技术特征、数值、方法步骤、作业处理、组件、组件,或以上的任意组合。
必须了解的是,当组件描述为“连接”或“耦接”至另一组件时,可以是直接连结、或耦接至其他组件,可能出现中间组件。相反地,当组件描述为“直接连接”或“直接耦接”至另一组件时,其中不存在任何中间组件。
请参阅图1,其为依据本申请的多屏显示系统的一实施例框图。如图1所示,多屏显示系统100包括:两个显示装置(即显示装置110a与显示装置110b)与处理器120。在本实施例中,显示装置的数量为两个,但本实施例并非用以限定本申请;举例而言,显示装置的数量可为大于二的正整数。
在本实施例中,处理器120包括系统数据引脚122a、系统数据引脚122b、系统数据引脚122c、系统数据引脚122d、系统数据引脚122e、系统数据引脚122f、系统数据引脚122g与系统数据引脚122h(即处理器120包括多个系统数据引脚),其中,系统数据引脚122a、系统数据引脚122b、系统数据引脚122c与系统数据引脚122d为第一组数据引脚组50a,系统数据引脚122e、系统数据引脚122f、系统数据引脚122g与系统数据引脚122h为第二组数据引脚组50b(即多个系统数据引脚分成两组数据引脚组),第一组数据引脚组50a对应第一个显示装置110a的显示色阶数,第二组数据引脚组50b对应第二个显示装置110b的显示色阶数(即第N组数据引脚组的引脚数对应第N个显示装置的显示色阶数),第一组数据引脚组50a用以输出第一个显示装置110a的水平影像数据81与垂直影像数据91,第二组数据引脚组50b用以输出第二个显示装置110b的水平影像数据82与垂直影像数据92(即第N组数据引脚组用以输出第N个显示装置的水平影像数据与垂直影像数据)。
更详细地说,系统数据引脚122a、系统数据引脚122b、系统数据引脚122c、系统数据引脚122d、系统数据引脚122e、系统数据引脚122f、系统数据引脚122g与系统数据引脚122h为处理器120的八比特数据总线(8-bits data bus);显示装置110a包括驱动电路112a,驱动电路112a包括显示引脚组114a;显示装置110b包括驱动电路112b,驱动电路112b包括显示引脚组114b;当显示装置110a与显示装置110b分别显示四比特(16色阶数)的色阶数据(即显示装置110a与显示装置110b不需要显示八比特(256色阶数)的色阶数据)时,显示装置110a与显示装置110b可共用处理器120的八比特数据总线(即包括系统数据引脚122a、系统数据引脚122b、系统数据引脚122c与系统数据引脚122d的第一组数据引脚组50a连接显示装置110a的显示引脚组114a,包括系统数据引脚122e、系统数据引脚122f、系统数据引脚122g与系统数据引脚122h的第二组数据引脚组50b连接显示装置110b的显示引脚组114b)。也就是说,多个显示装置可依据自身显示的色阶数共用处理器120的具有复数比特宽度的数据总线;在一实施例中,当显示装置110a显示三比特(8色阶数)的色阶数据且显示装置110b显示六比特(32色阶数)的色阶数据时,显示装置110a与显示装置110b可共用处理器120的九比特数据总线。需注意的是,多屏显示系统100中所包括的每一个显示装置可显示奇数比特的色阶数据,也可显示偶数比特的色阶数据。
在本实施例中,请参阅图1至图3,图2为图1的多屏显示系统的一实施例的一个水平扫描周期的控制方式示意图,图3为图1的多屏显示系统的一实施例的一个垂直扫描周期的控制方式示意图,其中,图2包括在一个水平扫描周期中数据引脚组50a与数据引脚组50b输出信号的波形时序图及显示引脚组114a与显示引脚组114b接收信号的波形时序图,图3包括在一个垂直平扫描周期中数据引脚组50a与数据引脚组50b输出信号的波形时序图及显示引脚组114a与显示引脚组114b接收信号的波形时序图。如图1至图3所示,由于第一组数据引脚组50a用以输出第一个显示装置110a的水平影像数据81与垂直影像数据91,因此,第一个显示装置110a在水平有效时间区段tHACT撷取第一组数据引脚组50a所输出的水平影像数据81,并在垂直有效时间区段tVACT撷取第一组数据引脚组50a所输出的垂直影像数据91;由于第二组数据引脚组50b用以输出第二个显示装置110b的水平影像数据82与垂直影像数据92,因此,第二个显示装置110b在水平有效时间区段tHACT撷取第二组数据引脚组50b所输出的水平影像数据82,并在垂直有效时间区段tVACT撷取第二组数据引脚组50b所输出的垂直影像数据92。
需注意的是,每一组数据引脚组所输出的水平影像数据包括水平空白(blanking)数据与水平有效数据,水平有效数据为每一组数据引脚组在水平有效时间区段tHACT所输出的数据,也为对应连接的显示装置所显示的每一行有效像素的像素数据;每一组数据引脚组所输出的垂直影像数据包括垂直空白数据与垂直有效数据,垂直有效数据为每一组数据引脚组在垂直有效时间区段tVACT所输出的数据,也为对应连接的显示装置所显示的每一帧(frame)的有效像素的行数数据;因此,多屏显示系统100中的每一个显示装置在水平有效时间区段tHACT撷取对应连接的数据引脚组所输出的水平影像数据,并在垂直有效时间区段tVACT撷取对应连接的数据引脚组所输出的垂直影像数据,以显示一个画面数据。此外,图2与图3中,数据引脚组50a与数据引脚组50b输出的水平空白数据与垂直空白数据对于显示装置110a与显示装置110b而言为无效(invalid)数据,因此,未绘制于图2与图3的图面中。
在一实施例中,当任两组数据引脚组的引脚数相同时,该任两组数据引脚组对应连接的所述显示装置的解析度相同。更详细地说,由于任两组数据引脚组的引脚数相同,代表所述任两组数据引脚组对应连接的所述显示装置所接收的数据的比特数也相同,因此,所述任两组数据引脚组对应连接的所述显示装置的解析度相同。
请参阅图1至图3,在这个实施例中,处理器120还包括垂直同步引脚124、水平同步引脚126与时钟引脚128,垂直同步引脚124用以输出垂直同步信号VS给显示装置110a与显示装置110b,水平同步引脚126用以输出水平同步信号HS给显示装置110a与显示装置110b,时钟引脚128用以输出时钟信号DCLK给显示装置110a与显示装置110b;显示装置110a与显示装置110b的驱动模式可为同步信号的驱动模式,时钟信号DCLK用以指示水平影像数据81、82的传输频率;也就是说,显示装置110a与显示装置110b可通过水平同步信号HS与垂直同步信号VS进行显示驱动。其中,图2还包括在一个水平扫描周期中水平同步引脚126与时钟引脚128输出信号的波形时序图,图3还包括在一个垂直平扫描周期中垂直同步引脚124与水平同步引脚126输出信号的波形时序图。
具体地,每一组数据引脚组所输出的水平影像数据包括水平空白数据与水平有效数据,每一组数据引脚组所输出的垂直影像数据包括垂直空白数据与垂直有效数据;显示装置110a依据时钟信号DCLK与水平同步信号HS在水平有效时间区段tHACT撷取数据引脚组50a所输出的水平影像数据81(即数据引脚组50a在水平有效时间区段tHACT输出水平有效数据),并依据水平同步信号HS与垂直同步信号VS在垂直有效时间区段tVACT撷取数据引脚组50a所输出的垂直影像数据91(即数据引脚组50a在垂直有效时间区段tVACT输出垂直有效数据),以显示一个画面数据。其中,驱动电路112a与驱动电路112b可借由水平同步信号HS的脉冲及其前沿(front porch)期间与后沿(back porch)期间来计算求得输出水平空白数据的水平后沿时间区段tHBP与水平前沿时间区段tHFP及输出水平有效数据的水平有效时间区段tHACT;驱动电路112a与驱动电路112b可借由垂直同步信号VS的脉冲及其前沿期间与后沿期间来计算求得输出垂直空白数据的垂直后沿时间区段tVBP与垂直前沿时间区段tVFP及输出垂直有效数据的垂直有效时间区段tVACT
同样地,显示装置110b依据时钟信号DCLK与水平同步信号HS在水平有效时间区段tHACT撷取数据引脚组50b所输出的水平影像数据82(即数据引脚组50b在水平有效时间区段tHACT输出水平有效数据),并依据水平同步信号HS与垂直同步信号VS在垂直有效时间区段tVACT撷取数据引脚组50b所输出的垂直影像数据92(即数据引脚组50b在垂直有效时间区段tVACT输出垂直有效数据),以显示一个画面数据。
另外,由于数据引脚组50a在水平后沿时间区段tHBP与水平前沿时间区段tHFP输出水平空白数据,因此,显示装置110a依据时钟信号DCLK与水平同步信号HS在水平后沿时间区段tHBP与水平前沿时间区段tHFP不撷取数据引脚组50a所输出的水平影像数据81。其中,水平后沿时间区段tHBP与水平前沿时间区段tHFP对应于数据引脚组50a输出不同行有效像素的像素数据(即两个相邻的水平有效数据)之间的时间区段,也就是说,水平后沿时间区段tHBP与水平前沿时间区段tHFP为数据引脚组50a输出一个水平有效数据所需的准备时间。水平有效时间区段tHACT位于水平后沿时间区段tHBP与水平前沿时间区段tHFP之间,水平有效时间区段tHACT、水平后沿时间区段tHBP与水平前沿时间区段tHFP的总和为一个水平扫描周期。
同样地,由于数据引脚组50b在水平后沿时间区段tHBP与水平前沿时间区段tHFP输出水平空白数据,因此,显示装置110b依据时钟信号DCLK与水平同步信号HS在水平后沿时间区段tHBP与水平前沿时间区段tHFP不撷取数据引脚组50b所输出的水平影像数据82。其中,水平后沿时间区段tHBP与水平前沿时间区段tHFP对应于数据引脚组50b输出不同行有效像素的像素数据(即两个相邻的水平有效数据)之间的时间区段,也就是说,水平后沿时间区段tHBP与水平前沿时间区段tHFP为数据引脚组50b输出一个水平有效数据所需的准备时间。
此外,由于数据引脚组50a在垂直后沿时间区段tVBP与垂直前沿时间区段tVFP输出垂直空白数据,因此,显示装置110a依据垂直同步信号VS与水平同步信号HS在垂直后沿时间区段tVBP与垂直前沿时间区段tVFP不撷取数据引脚组50a所输出的垂直影像数据。其中,垂直后沿时间区段tVBP与垂直前沿时间区段tVFP对应于数据引脚组50a输出不同帧的的有效像素的行数数据(即两个相邻的垂直有效数据)之间的时间区段,也就是说,垂直后沿时间区段tVBP与垂直前沿时间区段tVFP为数据引脚组50a输出一个垂直有效数据所需的准备时间。垂直有效时间区段tVACT位于垂直后沿时间区段tVBP与垂直前沿时间区段tVFP之间,垂直有效时间区段tVACT、垂直后沿时间区段tVBP与垂直前沿时间区段tVFP的总和为一垂直扫描周期。
同样地,由于数据引脚组50b在垂直后沿时间区段tVBP与垂直前沿时间区段tVFP输出垂直空白数据,因此,显示装置110b依据垂直同步信号VS与水平同步信号HS在垂直后沿时间区段tVBP与垂直前沿时间区段tVFP不撷取数据引脚组50b所输出的垂直影像数据。其中,垂直后沿时间区段tVBP与垂直前沿时间区段tVFP对应于数据引脚组50b输出不同帧的的有效像素的行数数据(即两个相邻的垂直有效数据)之间的时间区段,也就是说,垂直后沿时间区段tVBP与垂直前沿时间区段tVFP为数据引脚组50b输出一个垂直有效数据所需的准备时间。
在一实施例中,请参阅图1、图4与图5,图4为图1的多屏显示系统的另一实施例的一个水平扫描周期的控制方式示意图,图5为图1的多屏显示系统的另一实施例的一个垂直扫描周期的控制方式示意图。如图1、图4与图5所示,处理器120还包括时钟引脚128与数据使能引脚129,时钟引脚128用以输出时钟信号DCLK给显示装置110a与显示装置110b,数据使能引脚129用以输出数据使能信号DE给显示装置110a与显示装置110b;显示装置110a与显示装置110b的驱动模式可为数据使能的驱动模式,时钟信号DCLK用以指示水平影像数据的传输频率;也就是说,显示装置110a与显示装置110b可通过数据使能信号DE进行显示驱动。其中,图4包括在一个水平扫描周期中时钟引脚128、数据使能引脚129、数据引脚组50a与数据引脚组50b输出信号的波形时序图及显示引脚组114a与显示引脚组114b接收信号的波形时序图,图5包括在一个垂直平扫描周期中数据使能引脚129、数据引脚组50a与数据引脚组50b输出信号的波形时序图及显示引脚组114a与显示引脚组114b接收信号的波形时序图。
具体地,每一组数据引脚组所输出的水平影像数据包括水平空白数据与水平有效数据,每一组数据引脚组所输出的垂直影像数据包括垂直空白数据与垂直有效数据;显示装置110a依据数据使能信号DE与时钟信号DCLK在水平有效时间区段tHACT撷取数据引脚组50a所输出的水平影像数据81(即数据引脚组50a在水平有效时间区段tHACT输出水平有效数据),并依据数据使能信号DE在垂直有效时间区段tVACT撷取数据引脚组50a所输出的垂直影像数据91(即数据引脚组50a在垂直有效时间区段tVACT输出垂直有效数据),以显示一个画面数据。其中,驱动电路112a与驱动电路112b可借由数据使能信号DE的脉冲获取输出水平空白数据的水平空白时间区段tHBL、输出水平有效数据的水平有效时间区段tHACT、输出垂直空白数据的垂直空白时间区段tVBL及输出垂直有效数据的垂直有效时间区段tVACT
同样地,显示装置110b依据数据使能信号DE与时钟信号DCLK在水平有效时间区段tHACT撷取数据引脚组50b所输出的水平影像数据82(即数据引脚组50b在水平有效时间区段tHACT输出水平有效数据),并依据数据使能信号DE在垂直有效时间区段tVACT撷取数据引脚组50b所输出的垂直影像数据92(即数据引脚组50b在垂直有效时间区段tVACT输出垂直有效数据),以显示一个画面数据。
需注意的是,图4与图5中,数据引脚组50a与数据引脚组50b输出的水平空白数据与垂直空白数据对于显示装置110a与显示装置110b而言为无效(invalid)数据,因此,未绘制于图4与图5的图面中。
另外,由于数据引脚组50a在水平空白时间区段tHBL输出水平空白数据,因此,显示装置110a依据数据使能信号DE与时钟信号DCLK在水平空白时间区段tHBL不撷取数据引脚组50a所输出的水平影像数据81。其中,水平空白时间区段tHBL对应于数据引脚组50a输出不同行有效像素的像素数据(即两个相邻的水平有效数据)之间的时间区段,也就是说,水平空白时间区段tHBL为数据引脚组50a输出一个水平有效数据所需的准备时间;水平有效时间区段tHACT与水平空白时间区段tHBL的总和为一个水平扫描周期。
同样地,由于数据引脚组50b在水平空白时间区段tHBL输出水平空白数据,因此,显示装置110b依据数据使能信号DE与时钟信号DCLK在水平空白时间区段tHBL不撷取数据引脚组50b所输出的水平影像数据82。其中,水平空白时间区段tHBL对应于数据引脚组50b输出不同行有效像素的像素数据(即两个相邻的水平有效数据)之间的时间区段,也就是说,水平空白时间区段tHBL为数据引脚组50b输出一个水平有效数据所需的准备时间。
此外,由于数据引脚组50a在垂直空白时间区段tVBL输出垂直空白数据,因此,显示装置110a依据数据使能信号DE在垂直空白时间区段tVBL不撷取数据引脚组50a所输出的垂直影像数据91。其中,垂直空白时间区段tVBL对应于数据引脚组50a输出不同帧的有效像素的行数数据(即两个相邻的垂直有效数据)之间的时间区段,也就是说,垂直空白时间区段tVBL为数据引脚组50a输出一个垂直有效数据所需的准备时间;垂直有效时间区段tVACT与垂直空白时间区段tVBL的总和为一个垂直扫描周期。
同样地,由于数据引脚组50b在垂直空白时间区段tVBL输出垂直空白数据,因此,显示装置110b依据数据使能信号DE在垂直空白时间区段tVBL不撷取数据引脚组50b所输出的垂直影像数据92。其中,垂直空白时间区段tVBL对应于数据引脚组50b输出不同帧的有效像素的行数数据(即两个相邻的垂直有效数据)之间的时间区段,也就是说,垂直空白时间区段tVBL为数据引脚组50b输出一个垂直有效数据所需的准备时间。
请参阅图6至图9,其分别是本申请的多屏显示系统另一实施例框图、图像数据的一实施例示意图、图像数据的一实施例分割示意图以及控制方式的一实施例示意图。如图所示,多屏显示系统1包括处理器10、第1显示装置11以及第2显示装置12。换句话说,在本实施例中,显示器的数量为2,亦即n=2。处理器10输出数据使能信号DE、图像数据D以及有效数据时间t。
在本实施例中,处理器10所输出的图像数据D的数据大小为M x N。具体而言,图像数据D是由对应于数据使能信号DE的水平图像数据HD_MCU(TX)以及垂直图像数据VD_MCU(TX)所构成。水平图像数据HD_MCU(TX)的尺寸为M,垂直图像数据VD_MCU(TX)的尺寸为N。为了让第1显示装置11以及第2显示装置12显示不同的画面,图像数据D进一步被分割成尺寸为M x N1的图像数据以及尺寸为M x N2的图像数据,其中尺寸为M x N1的图像数据对应于第1显示装置11,尺寸为M x N2的图像数据对应于第2显示装置12。也就是说,在这个图像数据D之中,第1显示装置11的水平图像数据HD_LCD1(RX)以及第2显示装置12的水平图像数据HD_LCD2(RX)的尺寸相同(均为M),但第1显示装置11的垂直图像数据VD_LCD1(RX)以及第2显示装置12的垂直图像数据VD_LCD2(RX)的尺寸不相同(分别为N1、N2),使得第1显示装置11以及第2显示装置12具有不同的图像数据而显示不同的画面。有效数据时间t包括第1垂直有效数据时间间隔tVD1_delay、第2垂直有效数据时间间隔tVD2_delay、第1垂直有效数据时间tVD1、第2垂直有效数据时间tVD2、第1水平有效数据时间间隔tHD1_delay、第2水平有效数据时间间隔tHD2_delay、第1水平有效数据时间tHD1、以及第2水平有效数据时间tHD2
除此之外,在图9中,为便于理解,数据使能信号DE可以分为由处理器10发出的数据使能信号DE_MCU(TX)、对应于第1显示装置11的数据使能信号DE_LCD1(RX)、以及对应于第2显示装置12的数据使能信号DE_LCD2(RX)。其中,第1显示装置11通过数据使能信号DE_LCD1(RX)的高位准来显示图像,而第2显示装置12通过数据使能信号DE_LCD2(RX)的高位准来显示图像。
第1显示装置11包括第1驱动电路111,且第1显示装置11接收来自处理器10的数据使能信号DE、图像数据D以及有效数据时间t。第1驱动电路111依据第1垂直有效数据时间tVD1撷取图像数据D中的垂直图像数据VD_MCU(TX),并依据第1水平有效数据时间tHD1撷取图像数据D中的水平图像数据HD_MCU(TX)。其中,由于垂直图像数据VD_MCU(TX)中同时包括了对应于第1显示装置11的垂直图像数据VD_LCD1(RX)以及对应于第2显示装置12的垂直图像数据VD_LCD2(RX),因此,第1驱动电路111需要依据第1垂直有效数据时间tVD1撷取垂直图像数据VD_MCU(TX)中对应于第1显示装置11的垂直图像数据VD_LCD1(RX),且不能够撷取到垂直图像数据VD_MCU(TX)中对应于第2显示装置12的垂直图像数据VD_LCD2(RX)。另一方面,第1驱动电路111需要依据第1水平有效数据时间tHD1撷取水平图像数据HD_MCU(TX)中对应于第1显示装置11的水平图像数据HD_LCD1(RX)。在本实施例中,由于第1显示装置11的水平图像数据HD_LCD1(RX)与第2显示装置12的水平图像数据HD_LCD2(RX)尺寸相同,因此,第1水平有效数据时间tHD1以及第2水平有效数据时间tHD2是相同的。换句话说,水平图像数据HD_MCU(TX)相等于水平图像数据HD_LCD1(RX)以及水平图像数据HD_LCD2(RX)。
更具体地,对于第1显示装置11而言,一个垂直同步信号VS(或称一帧(frame))可以分为二个区间,其分别是第1垂直有效数据时间间隔tVD1_delay以及第1垂直有效数据时间tVD1。首先,第1驱动电路111依据第1垂直有效数据时间间隔tVD1_delay控制第1显示装置11开始存取垂直图像数据VD_MCU(TX),且本实施例中的第1垂直有效数据时间间隔tVD1_delay为0。接着,第1显示装置11依据第1垂直有效数据时间tVD1撷取垂直图像数据VD_MCU(TX),并在第1垂直有效数据时间tVD1结束后停止撷取垂直图像数据VD_MCU(TX)。如此一来,第1显示装置11仅存取垂直图像数据VD_MCU(TX)中对应于第1显示装置11的垂直图像数据VD_LCD1(RX),而不会存取垂直图像数据VD_MCU(TX)中对应于第2显示装置12的垂直图像数据VD_LCD2(RX)。
另一方面,一个水平同步信号HS(或称一水平线(Horizontal line))也可以分为二个区间,其分别是第1水平有效数据时间间隔tHD1_delay以及第1水平有效数据时间tHD1。首先,第1驱动电路111依据第1水平有效数据时间间隔tHD1_delay控制第1显示装置11开始存取水平图像数据HD_MCU(TX)。接着,第1显示装置11依据第1水平有效数据时间tHD1撷取水平图像数据HD_MCU(TX),并在第1水平有效数据时间tHD1结束后停止撷取水平图像数据HD_MCU(TX)。在本实施例中,第1显示装置11存取完整的水平图像数据HD_MCU(TX)。
第2显示装置12包括第2驱动电路121,且第2显示装置12接收来自处理器10的数据使能信号DE、图像数据D以及有效数据时间t。第2驱动电路121依据第2垂直有效数据时间tVD2撷取图像数据D中的垂直图像数据VD_MCU(TX),并依据第2水平有效数据时间tHD2撷取图像数据D中的水平图像数据HD_MCU(TX)。由于垂直图像数据VD_MCU(TX)中同时包括了对应于第1显示装置11的垂直图像数据VD_LCD1(RX)以及对应于第2显示装置12的垂直图像数据VD_LCD2(RX),因此,第2驱动电路121需要依据第2垂直有效数据时间tVD2撷取垂直图像数据VD_MCU(TX)中对应于第2显示装置12的垂直图像数据VD_LCD2(RX),且不能够撷取到垂直图像数据VD_MCU(TX)中对应于第1显示装置11的垂直图像数据VD_LCD1(RX)。另一方面,第2驱动电路121需要依据第2水平有效数据时间tHD2撷取水平图像数据HD_MCU(TX)中对应于第2显示装置12的水平图像数据HD_LCD2(RX)。在本实施例中,水平图像数据HD_MCU(TX)相等于水平图像数据HD_LCD1(RX)以及水平图像数据HD_LCD2(RX)。
更具体地,对于第2显示装置12而言,一个垂直同步信号VS(或一帧)可以分为二个区间,其分别是第2垂直有效数据时间间隔tVD2_delay、以及第2垂直有效数据时间tVD2。首先,第2驱动电路121依据第2垂直有效数据时间间隔tVD2_delay控制第2显示装置12开始存取垂直图像数据VD_MCU(TX),且第2垂直有效数据时间间隔tVD2_delay相等于第1垂直有效数据时间间隔tVD1_delay以及第1垂直有效数据时间tVD1的和。接着,第2显示装置12依据第2垂直有效数据时间tVD2撷取垂直图像数据VD_MCU(TX),并在第2垂直有效数据时间tVD2结束后停止撷取垂直图像数据VD_MCU(TX)。如此一来,第2显示装置12仅存取垂直图像数据VD_MCU(TX)中对应于第2显示装置12的垂直图像数据VD_LCD2(RX),而不会存取垂直图像数据VD_MCU(TX)中对应于第1显示装置11的垂直图像数据VD_LCD1(RX)。
另一方面,一个水平同步信号HS(或一水平线)也可以分为二个区间,其分别是第2水平有效数据时间间隔tHD2_delay以及第2水平有效数据时间tHD2。首先,第2驱动电路121依据第2水平有效数据时间间隔tHD2_delay控制第2显示装置12开始存取水平图像数据HD_MCU(TX)。接着,第2显示装置12依据第2水平有效数据时间tHD2撷取水平图像数据HD_MCU(TX),并在第2水平有效数据时间tHD2结束后停止撷取水平图像数据HD_MCU(TX)。在本实施例中,第2显示装置12存取完整的水平图像数据HD_MCU(TX)。
请参阅图6以及图10至图12。图10至图12分别是本申请的多屏显示系统的图像数据的另一实施例示意图、图像数据的另一实施例分割示意图以及控制方式的另一实施例示意图。如图所示,多屏显示系统1包括处理器10、第1显示装置11以及第2显示装置12。在第一实施例与第二实施例中,相同的元件符号表示相似或相同的元件,因此不再赘述。在本实施例中,处理器10所输出的图像数据D的数据大小为M x N。图像数据D进一步被分割成尺寸为M1 x N的图像数据以及尺寸为M2 x N的图像数据,其中尺寸为M1 x N的图像数据对应于第1显示装置11,尺寸为M2 x N的图像数据对应于第2显示装置12。也就是说,在这个图像数据D之中,第1显示装置11的水平图像数据HD_LCD1(RX)以及第2显示装置12的水平图像数据HD_LCD2(RX)的尺寸不相同(分别为M1、M2),而第1显示装置11的垂直图像数据VD_LCD1(RX)以及第2显示装置12的垂直图像数据VD_LCD2(RX)的尺寸相同(均为N),使得第1显示装置11以及第2显示装置12具有不同的图像数据而显示不同的画面。
第1驱动电路111依据第1垂直有效数据时间间隔tVD1_delay控制第1显示装置11开始存取垂直图像数据VD_MCU(TX)。接着,第1显示装置11依据第1垂直有效数据时间tVD1撷取垂直图像数据VD_MCU(TX),并在第1垂直有效数据时间tVD1结束后停止撷取垂直图像数据VD_MCU(TX)。在本实施例中,第1显示装置11存取完整的垂直图像数据VD_MCU(TX)。
另一方面,第1驱动电路111依据第1水平有效数据时间间隔tHD1_delay控制第1显示装置11开始存取水平图像数据HD_MCU(TX),且本实施例中的第1水平有效数据时间间隔tHD1_delay为0。接着,第1显示装置11依据第1垂直有效数据时间tVD1撷取水平图像数据HD_MCU(TX),并在第1水平有效数据时间tHD1结束后停止撷取水平图像数据HD_MCU(TX)。如此一来,第1显示装置11仅存取水平图像数据HD_MCU(TX)中对应于第1显示装置11的水平图像数据HD_LCD1(RX),而不会存取水平图像数据HD_MCU(TX)中对应于第2显示装置12的水平图像数据HD_LCD2(RX)。
第2驱动电路121依据第2垂直有效数据时间间隔tVD2_delay控制第2显示装置12开始存取垂直图像数据VD_MCU(TX)。接着,第2显示装置12依据第2垂直有效数据时间tVD2撷取垂直图像数据VD_MCU(TX),并在第2垂直有效数据时间tVD2结束后停止撷取垂直图像数据VD_MCU(TX)。在本实施例中,第2显示装置12存取完整的垂直图像数据VD_MCU(TX)。
另一方面,第2驱动电路121依据第2水平有效数据时间间隔tHD2_delay控制第2显示装置12开始存取水平图像数据HD_MCU(TX),且本实施例中的第2水平有效数据时间间隔tHD2_delay为第1水平有效数据时间间隔tHD1_delay与第1水平有效数据时间tHD1的和。接着,第2显示装置12依据第2水平有效数据时间tHD2撷取水平图像数据HD_MCU(TX),并在第2水平有效数据时间tHD2结束后停止撷取水平图像数据HD_MCU(TX)。如此一来,第2显示装置12仅存取水平图像数据HD_MCU(TX)中对应于第2显示装置12的水平图像数据HD_LCD2(RX),而不会存取水平图像数据HD_MCU(TX)中对应于第1显示装置11的水平图像数据HD_LCD1(RX)。
请参阅图13至图16。图13至图16分别是本申请的多屏显示系统的又一实施例框图、图像数据的又一实施例示意图、图像数据的又一实施例分割示意图以及控制方式的又一实施例示意图。如图所示,多屏显示系统2包括处理器10、第1显示装置11、第2显示装置12以及第3显示装置13。在本实施例中,显示器的数量为3,亦即n=3。在第一实施例与第三实施例中,相同的元件符号表示相似或相同的元件,因此不再赘述。在本实施例中,处理器10所输出的图像数据D的数据大小为M x N。图像数据D进一步被分割成尺寸为M x N1的图像数据、尺寸为M x N2的图像数据以及尺寸为M x N3的图像数据,其中尺寸为M x N1的图像数据对应于第1显示装置11,尺寸为M x N2的图像数据对应于第2显示装置12,尺寸为M xN3的图像数据对应于第3显示装置13。也就是说,在这个图像数据D之中,第1显示装置11的垂直图像数据VD_LCD1(RX)、第2显示装置12的垂直图像数据VD_LCD2(RX)以及第3显示装置13的垂直图像数据VD_LCD3(RX)的尺寸彼此不相同(分别为N1、N2以及N3),而第1显示装置11的水平图像数据HD_LCD1(RX)、第2显示装置12的水平图像数据HD_LCD2(RX)以及第3显示装置13的水平图像数据HD_LCD1(RX)的尺寸相同(均为M),使得第1显示装置11、第2显示装置12以及第3显示装置13具有不同的图像数据而显示不同的画面。
首先,第1驱动电路111依据第1垂直有效数据时间间隔tVD1_delay控制第1显示装置11开始存取垂直图像数据VD_MCU(TX),且本实施例中的第1垂直有效数据时间间隔tVD1_delay为0。接着,第1显示装置11依据第1垂直有效数据时间tVD1撷取垂直图像数据VD_MCU(TX),并在第1垂直有效数据时间tVD1结束后停止撷取垂直图像数据VD_MCU(TX)。如此一来,第1显示装置11仅存取垂直图像数据VD_MCU(TX)中对应于第1显示装置11的垂直图像数据VD_LCD1(RX),而不会存取垂直图像数据VD_MCU(TX)中对应于第2显示装置12的垂直图像数据VD_LCD2(RX)以及对应于第3显示装置13的垂直图像数据VD_LCD3(RX)。
另一方面,第1驱动电路111依据第1水平有效数据时间间隔tHD1_delay控制第1显示装置11开始存取水平图像数据HD_MCU(TX)。接着,第1显示装置11依据第1水平有效数据时间tHD1撷取水平图像数据HD_MCU(TX),并在第1水平有效数据时间tHD1结束后停止撷取水平图像数据HD_MCU(TX)。在本实施例中,第1显示装置11存取完整的水平图像数据HD_MCU(TX)。
第2驱动电路121依据第2垂直有效数据时间间隔tVD2_delay控制第2显示装置12开始存取垂直图像数据VD_MCU(TX),且第2垂直有效数据时间间隔tVD2_delay相等于第1垂直有效数据时间间隔tVD1_delay以及第1垂直有效数据时间tVD1的和。接着,第2显示装置12依据第2垂直有效数据时间tVD2撷取垂直图像数据VD_MCU(TX),并在第2垂直有效数据时间tVD2结束后停止撷取垂直图像数据VD_MCU(TX)。如此一来,第2显示装置12仅存取垂直图像数据VD_MCU(TX)中对应于第2显示装置12的垂直图像数据VD_LCD2(RX),而不会存取垂直图像数据VD_MCU(TX)中对应于第1显示装置11的垂直图像数据VD_LCD1(RX)以及对应于第3显示装置13的垂直图像数据VD_LCD3(RX)。
另一方面,第2驱动电路121依据第2水平有效数据时间间隔tHD2_delay控制第2显示装置12开始存取水平图像数据HD_MCU(TX)。接着,第2显示装置12依据第2水平有效数据时间tHD2撷取水平图像数据HD_MCU(TX),并在第2水平有效数据时间tHD2结束后停止撷取水平图像数据HD_MCU(TX)。在本实施例中,第2显示装置12存取完整的水平图像数据HD_MCU(TX)。
第3驱动电路131依据第3垂直有效数据时间间隔tVD3_delay控制第3显示装置13开始存取垂直图像数据VD_MCU(TX),且第3垂直有效数据时间间隔tVD3_delay相等于第1垂直有效数据时间间隔tVD1_delay、第1垂直有效数据时间tVD1以及第2垂直有效数据时间tVD2的和。接着,第3显示装置13依据第3垂直有效数据时间tVD3撷取垂直图像数据VD_MCU(TX),并在第3垂直有效数据时间tVD3结束后停止撷取垂直图像数据VD_MCU(TX)。如此一来,第3显示装置13仅存取垂直图像数据VD_MCU(TX)中对应于第3显示装置13的垂直图像数据VD_LCD3(RX),而不会存取垂直图像数据VD_MCU(TX)中对应于第1显示装置11的垂直图像数据VD_LCD1(RX)。
另一方面,第3驱动电路131依据第3水平有效数据时间间隔tHD3_delay控制第3显示装置13开始存取水平图像数据HD_MCU(TX)。接着,第3显示装置13依据第3水平有效数据时间tHD3撷取水平图像数据HD_MCU(TX),并在第3水平有效数据时间tHD3结束后停止撷取水平图像数据HD_MCU(TX)。在本实施例中,第1显示装置11存取完整的水平图像数据HD_MCU(TX)以及对应于第2显示装置12的垂直图像数据VD_LCD2(RX)。
应当注意的是,在本申请的图6至图16的实施例中,显示装置可以通过数据使能信号DE来控制显示效果,但本申请不限于此。在上述图6至图16的三个实施例或是其他的实施例中,处理器10还可以进一步输出像素时钟信号DCLK、垂直同步信号VS以及水平同步信号HS,以对应具有不同运作方式的显示装置。
综上所述,本申请实施例的多屏显示系统通过一个处理器控制多个显示装置的硬件接线方式(多个显示装置共用一个处理器的多个系统数据引脚),降低应用本申请的多屏显示系统的具有多屏显示功能的产品的处理器的使用量及其外围器件,从而降低具有多屏显示功能的产品的成本,缩小具有多屏显示功能的产品的体积。另外,多屏显示系统也可通过处理器发送包括第1垂直有效数据时间至第n垂直有效数据时间、以及第1水平有效数据时间以及第n水平数据有效时间的有效数据时间,使n个显示装置中的每一个通过对应于数据使能信号的有效数据时间分别撷取对应的垂直图像数据以及水平图像数据,以实现一个处理器控制多个显示装置的技术功效。
虽然在本申请的图式中包含了以上描述的组件,但不排除在不违反发明的精神下,使用更多其他的附加组件,已达成更佳的技术效果。
虽然本发明使用以上实施例进行说明,但需要注意的是,这些描述并非用于限缩本发明。相反地,此发明涵盖了所属技术领域中的技术人员显而易见的修改与相似设置。所以,权利要求范围须以最宽广的方式解释来包含所有显而易见的修改与相似设置。

Claims (8)

1.一种多屏显示系统,其特征在于,包括:
N个显示装置,其中,N为大于或等于二的正整数;以及
处理器,包括多个系统数据引脚,所述多个系统数据引脚分成N组数据引脚组,第N组数据引脚组的一引脚数对应第N个显示装置的显示色阶数,所述第N组数据引脚组用以输出所述第N个显示装置的水平影像数据与垂直影像数据;
其中,所述第N个显示装置在水平有效时间区段撷取所述第N组数据引脚组输出的所述水平影像数据,并在垂直有效时间区段撷取所述第N组数据引脚组输出的所述垂直影像数据。
2.根据权利要求1所述的多屏显示系统,其特征在于,所述处理器用以输出垂直同步信号、水平同步信号与时钟信号给所述N个显示装置,使所述第N个显示装置依据所述时钟信号与所述水平同步信号在所述水平有效时间区段撷取所述第N组数据引脚组输出的所述水平影像数据,并依据所述水平同步信号与所述垂直同步信号在所述垂直有效时间区段撷取所述第N组数据引脚组输出的所述垂直影像数据。
3.根据权利要求2所述的多屏显示系统,其特征在于,所述第N个显示装置依据所述时钟信号与所述水平同步信号在水平后沿时间区段与水平前沿时间区段不撷取所述第N组数据引脚组输出的所述水平影像数据,所述水平有效时间区段位于所述水平后沿时间区段与所述水平前沿时间区段之间,所述水平有效时间区段、所述水平后沿时间区段与所述水平前沿时间区段的总和为一个水平扫描周期。
4.根据权利要求2所述的多屏显示系统,其特征在于,所述第N个显示装置依据所述水平同步信号与所述垂直同步信号在垂直后沿时间区段与垂直前沿时间区段不撷取所述第N组数据引脚组输出的所述垂直影像数据,所述垂直有效时间区段位于所述垂直后沿时间区段与所述垂直前沿时间区段之间,所述垂直有效时间区段、所述垂直后沿时间区段与所述垂直前沿时间区段的总和为一个垂直扫描周期。
5.根据权利要求1所述的多屏显示系统,其特征在于,所述处理器用以输出数据使能信号与时钟信号给所述N个显示装置,使所述第N个显示装置依据所述数据使能信号与所述时钟信号在所述水平有效时间区段撷取所述第N组数据引脚组输出的所述水平影像数据,并依据所述数据使能信号在所述垂直有效时间区段撷取所述第N组数据引脚组输出的所述垂直影像数据。
6.根据权利要求5所述的多屏显示系统,其特征在于,所述第N个显示装置依据所述数据使能信号与所述时钟信号在水平空白时间区段不撷取所述第N组数据引脚组输出的所述水平影像数据,所述水平有效时间区段与所述水平空白时间区段的总和为一个水平扫描周期。
7.根据权利要求5所述的多屏显示系统,其特征在于,所述第N个显示装置依据所述数据使能信号在垂直空白时间区段不撷取所述第N组数据引脚组输出的所述垂直影像数据,所述垂直有效时间区段与所述垂直空白时间区段的总和为一个垂直扫描周期。
8.根据权利要求1所述的多屏显示系统,其特征在于,当所述N组数据引脚组中的任两组数据引脚组的引脚数相同时,所述任两组数据引脚组对应连接的显示装置的解析度相同。
CN202210127133.XA 2021-02-26 2022-02-11 多屏显示系统 Pending CN114968151A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
TW110202130U TWM613637U (zh) 2021-02-26 2021-02-26 多屏顯示系統
TW110202130 2021-02-26
TW111200666 2022-01-18
TW111200666U TWM627787U (zh) 2022-01-18 2022-01-18 多屏顯示系統

Publications (1)

Publication Number Publication Date
CN114968151A true CN114968151A (zh) 2022-08-30

Family

ID=82975696

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210127133.XA Pending CN114968151A (zh) 2021-02-26 2022-02-11 多屏显示系统

Country Status (1)

Country Link
CN (1) CN114968151A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000023033A (ja) * 1998-07-03 2000-01-21 For A Co Ltd 分割マルチ画面表示装置
CN101202032A (zh) * 2006-12-13 2008-06-18 株式会社日立制作所 多屏显示装置
CN107045853A (zh) * 2015-10-30 2017-08-15 乐金显示有限公司 有机发光二极管显示装置
CN209328493U (zh) * 2019-01-03 2019-08-30 歌尔科技有限公司 一种基于柔性屏的双屏显示驱动电路及电子产品
CN112053650A (zh) * 2019-06-06 2020-12-08 华硕电脑股份有限公司 多屏幕色彩校正方法及其电子装置
TWM608157U (zh) * 2020-11-06 2021-02-21 凌巨科技股份有限公司 多屏顯示系統

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000023033A (ja) * 1998-07-03 2000-01-21 For A Co Ltd 分割マルチ画面表示装置
CN101202032A (zh) * 2006-12-13 2008-06-18 株式会社日立制作所 多屏显示装置
CN107045853A (zh) * 2015-10-30 2017-08-15 乐金显示有限公司 有机发光二极管显示装置
CN209328493U (zh) * 2019-01-03 2019-08-30 歌尔科技有限公司 一种基于柔性屏的双屏显示驱动电路及电子产品
CN112053650A (zh) * 2019-06-06 2020-12-08 华硕电脑股份有限公司 多屏幕色彩校正方法及其电子装置
TWM608157U (zh) * 2020-11-06 2021-02-21 凌巨科技股份有限公司 多屏顯示系統

Similar Documents

Publication Publication Date Title
US11341926B2 (en) Backlight module, control method therefor and display device, driving method therefor
KR100860899B1 (ko) 표시 시스템 및 휴대전화기
US8581833B2 (en) System, method, and computer program product for controlling stereo glasses shutters
US20120075437A1 (en) System, method, and computer program product for increasing an lcd display vertical blanking interval
US20110157198A1 (en) Techniques for aligning frame data
CN107665105B (zh) 显示设备接口转换装置、多屏显示系统及多屏显示方法
CN104157249A (zh) 一种显示面板的栅极驱动方法、其驱动装置及显示装置
CN106847209B (zh) 一种显示驱动方法、显示驱动装置以及显示装置
US10283080B2 (en) Display screen assembly, terminal, and method for controlling display screen
US20200105180A1 (en) Display device and driving method
CN102655599B (zh) 一种图像显示设备及图像显示方法
CN104516135A (zh) 一种显示面板的显示方法、显示器件及显示装置
US8698786B2 (en) Driving circuit and driving method for display device
TW201428724A (zh) 驅動模組及其驅動方法
US20070262944A1 (en) Apparatus and method for driving a display panel
CN101295474A (zh) 用于显示装置的图像处理方法及其相关装置
US20110234655A1 (en) Driving Method and Related Driving Module
CN100399411C (zh) 驱动图像显示设备的装置和设计该装置的方法
KR20130136383A (ko) 표시 장치, 화상 처리 장치 및 표시 방법
CN201359839Y (zh) 图像增强拼屏系统
WO2022134008A9 (zh) 图像显示方法、装置、电子设备及存储介质
CN114968151A (zh) 多屏显示系统
CN101950542A (zh) 降低快门式3d液晶显示串扰的方法和装置及液晶显示器
CN1779770B (zh) 平面显示器与栅极驱动方法
US20120268431A1 (en) Drive circuit for display, display, and method of driving display

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination