[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN114758612A - 像素补偿电路、显示面板及像素补偿方法 - Google Patents

像素补偿电路、显示面板及像素补偿方法 Download PDF

Info

Publication number
CN114758612A
CN114758612A CN202210406695.8A CN202210406695A CN114758612A CN 114758612 A CN114758612 A CN 114758612A CN 202210406695 A CN202210406695 A CN 202210406695A CN 114758612 A CN114758612 A CN 114758612A
Authority
CN
China
Prior art keywords
transistor
electrically connected
node
reset
scan line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210406695.8A
Other languages
English (en)
Inventor
尹翔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202210406695.8A priority Critical patent/CN114758612A/zh
Priority to US17/779,599 priority patent/US20240194122A1/en
Priority to PCT/CN2022/093578 priority patent/WO2023201817A1/zh
Publication of CN114758612A publication Critical patent/CN114758612A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本申请提供一种像素补偿电路、显示面板及像素补偿方法,涉及显示技术领域,解决了当前的补偿电路扫描信号线较多和时序复杂的问题,包括第一晶体管、驱动晶体管、补偿晶体管、第二晶体管、第三晶体管、复位晶体管、存储电容以及发光器件,本申请通过采用两种不同类型的能够互补极性的晶体管,并接入第一扫描线和第二扫描线,即可实现补偿驱动晶体管中的阈值电压的功能,使得发光器件的发光亮度更加均匀,相较于目前的像素补偿电路,本申请所采用的扫描信号线更少,时序更加简单。

Description

像素补偿电路、显示面板及像素补偿方法
技术领域
本申请涉及显示技术领域,具体涉及一种像素补偿电路、显示面板及像素补偿方法。
背景技术
传统的液晶显示器(Liquid Crystal Display,LCD)属于电压驱动型器件,而有机发光二极管(OrganicLight-Emitting Diode,OLED)、迷你半导体发光二极管(Mini-LED)、微型半导体发光二极管(Micro-LED)均属于电流驱动型,对薄膜场效应晶体管(ThinFilmTransistor,TFT)的电性变异比较敏感,显示面板的驱动晶体管的阈值电压(Vth)均匀性和在正向偏压力Stress下Vth的漂移均会影响画面显示的准确性和均匀性。为解决Vth偏移问题,引入补偿电路设计。
大尺寸面板采用外部补偿方案,成本比较高,而中小尺寸的低温多晶硅薄膜晶体管液晶显示面板(Low Temperature Poly-Silicon,LTPS)一般采用内部补偿电路,比如,目前有些厂商采用了7T1C内部补偿电路、有些厂商采用6T1C内部补偿电路,均能够实现Vth的内部补偿。然而,这些内部补偿电路的扫描信号较多,时序复杂。
发明内容
本申请提供一种通过采用两种不同类型且能够互补极性的单极性晶体管,能够实现补偿驱动晶体管中的阈值电压,使得发光器件的发光亮度更加均匀,且相较于目前的像素补偿电路,所采用的扫描信号线更少的像素补偿电路、显示面板及像素补偿方法。
一方面,本申请提供一种像素补偿电路,包括第一晶体管、驱动晶体管、补偿晶体管、第二晶体管、第三晶体管、复位晶体管、存储电容以及发光器件;
所述第一晶体管的栅极电性连接第二扫描线,所述第一晶体管的源极电性连接数据线,所述第一晶体管的漏极电性连接第一节点,所述第二扫描线用于提供第二扫描信号,所述数据线用于提供数据信号;
所述驱动晶体管的栅极电性连接第三节点,所述驱动晶体管的源极电性连接第二节点,所述驱动晶体管的漏极与所述第一节点电性连接;
所述补偿晶体管的栅极电性连接第一扫描线,所述补偿晶体管的源极与所述第二节点电性连接,所述补偿晶体管的漏极与所述第三节点电性连接,所述第一扫描线用于提供第一扫描信号;
所述第二晶体管的栅极与所述第二扫描线电性连接,所述第二晶体管的源极与所述第二节点电性连接,所述第二晶体管的漏极电性连接于电源正极;
所述第三晶体管的栅极与所述第一扫描线电性连接,所述第三晶体管的源极与所述第一节点电性连接,所述五开关管的漏极与所述发光器件电性连接并于电性连接点处形成第四节点,所述发光器件的另一端电性连接于电源负极;
所述复位晶体管的栅极与所述第一扫描线电性连接并于电性连接点处形成第五节点,所述复位晶体管的源极与所述第三节点之间电性连接所述存储电容,所述复位晶体管的源极通过导线与所述第四节点电性连接,所述复位晶体管的漏极电性连接复位信号线;
所述驱动晶体管、所述第二晶体管和所述第三晶体管均采用第一晶体管,所述第一晶体管、所述补偿晶体管和所述复位晶体管均采用第二晶体管,所述第一晶体管和所述第二晶体管为类型互补的单极性晶体管。驱动晶体管第二晶体管第三晶体管补偿晶体管复位晶体管在本申请一种可能的实现方式中,所述第一晶体管为N沟道的薄膜晶体管。
在本申请一种可能的实现方式中,所述第二晶体管为P沟道的薄膜晶体管。
在本申请一种可能的实现方式中,所述第一扫描线和所述第二扫描线相组合先后对应于复位阶段、数据写入阶段、发光阶段。
在本申请一种可能的实现方式中,在所述复位阶段,所述第一扫描线为低电平,所述第二扫描线为高电平。
在本申请一种可能的实现方式中,在所述复位阶段,所述补偿晶体管、所述第二晶体管和所述复位晶体管均处于导通状态,所述第一晶体管、所述驱动晶体管和所述第三晶体管均处于截止状态。
在本申请一种可能的实现方式中,在所述数据写入阶段,所述第一扫描线和所述第二扫描线均为低电平。
在本申请一种可能的实现方式中,在所述数据写入阶段,所述第一晶体管、所述补偿晶体管和所述复位晶体管均处于导通状态,所述驱动晶体管、所述第二晶体管和所述第三晶体管均处于截止状态。
在本申请一种可能的实现方式中,在所述发光阶段,所述第一扫描线和所述第二扫描线均为高电平。
在本申请一种可能的实现方式中,在所述发光阶段,所述第二晶体管和所述第三晶体管均处于导通状态,所述第一晶体管、所述补偿晶体管和所述复位晶体管均处于截止状态。
另一方面,本申请提供一种显示面板,所述显示面板包括如所述的像素补偿电路。
另一方面,本申请还提供像素补偿方法,所述像素补偿方法包括:
提供如所述的像素补偿电路;
进入复位阶段,所述第一扫描线提供低电平,所述第二扫描线提供高电平,所述补偿晶体管、所述第二晶体管和所述复位晶体管均处于导通状态,所述第一晶体管、所述驱动晶体管和所述第三晶体管均处于截止状态,所述第二节点和第三节点写入电源正电压,所述第四节点写入复位电压;
进入数据写入阶段,所述第一扫描线和所述第二扫描线均提供低电平,所述第一晶体管、所述补偿晶体管和所述复位晶体管均处于导通状态,所述驱动晶体管、所述第二晶体管和所述第三晶体管均处于截止状态,所述第一节点写入数据信号,所述第三节点的电压变化至第一电压V1,V1=Data+Vth,其中,Data为所述数据线输入的数据信号,Vth为所述驱动晶体管的阈值电压;
进入发光阶段,所述第一扫描线和所述第二扫描线均提供高电平,所述第二晶体管和所述第三晶体管均处于导通状态,所述第一晶体管、所述补偿晶体管和所述复位晶体管均处于截止状态,所述第三节点的第一电压V1被消耗,所述第一电压V1包括所述驱动晶体管的阈值电压,所述发光器件发光。
本申请提出了一种像素补偿电路,包括第一晶体管、驱动晶体管、补偿晶体管、第二晶体管、第三晶体管、复位晶体管、存储电容以及发光器件,在本申请中,驱动晶体管、第二晶体管、第三晶体管均采用第一晶体管,第一晶体管、补偿晶体管、复位晶体管均采用第二晶体管,第一晶体管和第二晶体管为类型互补的单极性晶体管,采用上述连接结构的像素补偿电路,由于第一晶体管和第二晶体管自身的特性,相较于现有目前的像素补偿电路,本申请应用时仅需采用第一扫描线和第二扫描线以及简单的时序控制即可实现对驱动晶体管(即本申请中驱动晶体管)中的阈值电压进行补偿的功能,从而提升发光器件的发光亮度均匀性和准确性。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例中像素补偿电路的电路图;
图2是本申请实施例中像素补偿电路的时序图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请中,“示例性”一词用来表示“用作例子、例证或说明”。本申请中被描述为“示例性”的任何实施例不一定被解释为比其它实施例更优选或更具优势。为了使本领域任何技术人员能够实现和使用本发明,给出了以下描述。在以下描述中,为了解释的目的而列出了细节。应当明白的是,本领域普通技术人员可以认识到,在不使用这些特定细节的情况下也可以实现本发明。在其它实例中,不会对公知的结构和过程进行详细阐述,以避免不必要的细节使本发明的描述变得晦涩。因此,本发明并非旨在限于所示的实施例,而是与符合本申请所公开的原理和特征的最广范围相一致。
本申请实施例提供一种像素补偿电路、显示面板及像素补偿方法,以下分别进行详细说明。
如图1所示,本申请实施例中像素补偿电路的一个实施例结构示意图,该像素补偿电路包括第一晶体管T1、驱动晶体管T2、补偿晶体管T3、第二晶体管T4、第三晶体管T5、复位晶体管T6、电容C1以及发光器件LED,其中,第一晶体管T1为用于控制数据信号写入像素补偿电路的控制开关管,驱动晶体管T2为用于驱动发光器件LED发光的驱动晶体管,补偿晶体管T3为用于补偿驱动晶体管T2中的阈值电压的补偿晶体管,第二晶体管T4和第三晶体管T5为用于控制发光器件LED发光的控制开关管,复位晶体管T6为用于控制像素补偿电路复位的复位晶体管;第一晶体管T1的栅极电性连接第二扫描线Scan2,第一晶体管T1的源极电性连接数据线Vdata,第一晶体管T1的漏极电性连接第一节点Vm,第二扫描线Scan2用于提供第二扫描信号,数据线Vdata用于提供数据信号;
驱动晶体管T2的栅极电性连接第三节点NST,驱动晶体管T2的源极电性连接第二节点Vn,驱动晶体管T2的漏极与第一节点Vm电性连接;
补偿晶体管T3的栅极电性连接第一扫描线Scan1,补偿晶体管T3的源极与第二节点Vn电性连接,补偿晶体管T3的漏极与第三节点NST电性连接第一扫描线Scan1用于提供第一扫描信号,其中,在像素补偿电路的结构上,第二扫描线Scan2和第一扫描线Scan1为相互平行且相互独立传输信号的扫描信号线;
第二晶体管T4的栅极与第二扫描线Scan2电性连接,第二晶体管T4的源极与第二节点Vn电性连接,第二晶体管T4的漏极电性连接于电源正极VDD;
第三晶体管T5的栅极与第一扫描线Scan1电性连接,第三晶体管T5的源极与第一节点Vm电性连接,第三晶体管的漏极与发光器件LED电性连接并于电性连接点处形成第四节点Vs,发光器件LED的另一端电性连接于电源负极VSS;
复位晶体管T6的栅极与第一扫描线Scan1电性连接并于电性连接点处形成第五节点Vg,复位晶体管T6的源极与第三节点NST之间电性连接存储电容C1,复位晶体管T6的源极与第四节点Vs电性连接,复位晶体管T6的漏极电性连接复位信号线Vini;
驱动晶体管、第二晶体管和第三晶体管均采用第一晶体管,第一晶体管、补偿晶体管和复位晶体管均采用第二晶体管,第一晶体管和第二晶体管为类型互补的单极性晶体管。
具体的,本实施例的像素补偿电路采用的是6T1C架构,其中,第一晶体管为N沟道的薄膜晶体管,即驱动晶体管T2、第二晶体管T4、第三晶体管T5均采用N沟道的薄膜晶体管(Thin Film Transistor,TFT),在本实施例中,N型的TFT包括多个N型的半导体器件,示例性的,驱动晶体管T2、第二晶体管T4、第三晶体管T5均可以采用N沟道的非晶硅晶体管(a-Si),N沟道的低温多晶硅晶体管(Low Temperature Poly-Silicon,N-LTPS)或者N沟道的金属-氧化物半导体场效应晶体管(Metal-Oxide-Semiconductor Field-EffectTransistor,MOSFET)等;
第二晶体管为P沟道的薄膜晶体管,即第一晶体管T1、补偿晶体管T3、复位晶体管T6均采用P沟道的薄膜晶体管(TFT),其中,在本实施例中,P型的TFT包括多个P型的半导体器件,示例性的,第一晶体管T1、补偿晶体管T3、复位晶体管T6均可以采用P沟道的低温多晶硅晶体管(Low Temperature Poly-Silicon,P-LTPS)或者P沟道的金属-氧化物半导体场效应晶体管等。
其中,驱动晶体管T2作为像素补偿电路中用于驱动发光器件LED发光的驱动晶体管,本申请提出的像素补偿电路能够补偿驱动晶体管(即驱动晶体管T2)的阈值电压。在本实施例中,第一扫描线Scan1和第二扫描线Scan2和复位信号线Vini均是通过外部时序控制器进行控制。
本申请中,驱动晶体管T2、第二晶体管T4、第三晶体管T5均采用第一晶体管,第一晶体管T1、补偿晶体管T3、复位晶体管T6均采用第二晶体管,第一晶体管和第二晶体管为类型互补的单极性晶体管,采用上述连接结构的像素补偿电路,由于第一晶体管和第二晶体管自身的特性,相较于现有目前的像素补偿电路,本申请应用时仅需采用第一扫描线Scan1和第二扫描线Scan2以及简单的时序控制即可实现对驱动晶体管(即本申请中驱动晶体管T2)中的阈值电压进行补偿的功能,从而提升发光器件LED的发光亮度均匀性和准确性。
在本实施例中,如图2所示,第一扫描线Scan1和第二扫描线Scan2相组合先后对应于复位阶段、数据写入阶段、发光阶段。下面对复位阶段、数据写入阶段和发光阶段的电位变化以及如何实现驱动晶体管的阈值电压的补偿进行具体分析。
在本实施例中,如图2所示,在复位阶段,第一扫描线Scan1为低电平,第二扫描线Scan2为高电平,由于第二晶体管T4为N型TFT,与第二晶体管T4的栅极电连接的第二扫描线Scan2为高电平,此时第二晶体管T4为导通状态,由于补偿晶体管T3和复位晶体管T6均为与第二晶体管T4极性互补的P型TFT,与补偿晶体管T3的栅极和复位晶体管T6的栅极电连接的第一扫描线Scan1为低电平,此时补偿晶体管T3和复位晶体管T6也处于导通状态,即补偿晶体管T3、第二晶体管T4和复位晶体管T6均处于导通状态;
由于第一晶体管T1为P型TFT,且与第一晶体管T1的栅极电连接的第二扫描线Scan2为高电平,此时第一晶体管T1为截止状态,由于第三晶体管T5为N型TFT,且与第三晶体管T5的栅极电连接的第一扫描线Scan1为低电平,此时第三晶体管T5为截止状态,由于第二节点Vn和第三节点NST写入电源正电压VDD,即驱动晶体管T2的栅极和源极电位相同,因此驱动晶体管T2也处于截止状态,即第一晶体管T1、驱动晶体管T2和第三晶体管T5均处于截止状态;
此时,第三节点NST写入电源正电压VDD,第四节点Vs写入复位电压Vini,发光器件LED不发光。
在本实施例中,在数据写入阶段,第一扫描线Scan1和第二扫描线Scan2均为低电平,由于第一晶体管T1、补偿晶体管T3和复位晶体管T6均为P型TFT,且与第一晶体管T1的栅极、补偿晶体管T3的栅极和复位晶体管T6的栅极电连接的第一扫描线Scan1为低电平,因此第一晶体管T1、补偿晶体管T3和复位晶体管T6均处于导通状态;
由于第二晶体管T4和第三晶体管T5均为N型TFT,与第二晶体管T4的栅极电连接的第二扫描线Scan2以及与第三晶体管T5的栅极电连接的第一扫描线Scan1均为低电平,因此第二晶体管T4和第三晶体管T5均为截止状态,由于第二晶体管T4处于截止状态,无法满足驱动晶体管T2的导通条件,因此驱动晶体管T2也处于截止状态,即驱动晶体管T2、第二晶体管T4和第三晶体管T5均处于截止状态;
在切换为数据写入阶段的瞬间,即补偿晶体管T3导通的瞬间以及在第二晶体管T4关闭的瞬间,第一节点Vm写入数据信号Vdata,第三节点NST在复位阶段写入的电源正电压VDD开始放电,直到驱动晶体管T2的栅源极电压变化为驱动晶体管T2的阈值电压Vth,驱动晶体管T2关闭,此时第三节点NST的电压变化为驱动晶体管T2的漏极电压Vd(即第一节点Vm处的数据信号Vdata)和驱动晶体管T2的阈值电压Vth之和,即第三节点NST的电压变化至第一电压V1,V1=Vdata+Vth,降低至该电压后第三节点NST的电压不再变化,此刻第三节点NST的电压即包含驱动晶体管T2的阈值电压Vth信息,驱动晶体管由于驱动晶体管T2和第三晶体管T5仍处于截止状态,发光器件LED不发光。
在本实施例中,在发光阶段,第一扫描线Scan1和第二扫描线Scan2均为高电平,由于第二晶体管T4和第三晶体管T5均为N型TFT,与第二晶体管T4的栅极电连接的第二扫描线Scan2以及与第三晶体管T5的栅极电连接的第一扫描线Scan1均高电平,因此第二晶体管T4和第三晶体管T5均处于导通状态;
由于第一晶体管T1、补偿晶体管T3和复位晶体管T6均为P型TFT,且与第一晶体管T1的栅极、补偿晶体管T3的栅极和复位晶体管T6的栅极电连接的第一扫描线Scan1为高电平,因此第一晶体管T1、补偿晶体管T3和复位晶体管T6均处于截止状态;
在发光阶段之前,驱动晶体管T2的栅极处的电压为第三节点NST的电压,即第一电压V1,V1=Vdata+Vth,第四节点Vs的电压为复位电压,时序变换至发光阶段时,驱动晶体管T2的源漏极电压T2_Vgs为第三节点NST和第四节点Vs的电压差,因此,驱动晶体管T2此刻的源漏极电压T2_Vgs=Vdata+Vth-Vini,其中,Vdata数据线Vdata输入的数据信号,Vth为驱动晶体管T2的阈值电压,Vini为复位电压,驱动晶体管T2导通,第三节点NST的第一电压V1被消耗,由于第一电压V1包括驱动晶体管T2的阈值电压Vth,发光器件LED发光,经过发光器件LED的电流值为Ioled=k*(Vdata-Vini)2,其中,k可以是与各个开关管的尺寸或者载流子迁移率等相关的参数,这里不做具体限定。因此,经过发光器件LED的电流值与驱动晶体管的阈值电压没有关系,实现对驱动晶体管的阈值电压的补偿。
在本申请的另一个实施例中,本申请提供一种显示面板,显示面板包括如的像素补偿电路。
在本申请的另一个实施例中,本申请还提供一种像素补偿方法,如图1和图2所示,像素补偿方法包括101~104:
101、提供如的像素补偿电路;
该像素补偿电路包括第一晶体管T1、驱动晶体管T2、补偿晶体管T3、第二晶体管T4、第三晶体管T5、复位晶体管T6、存储电容C1以及发光器件LED。
102、进入复位阶段,第一扫描线Scan1提供低电平,第二扫描线Scan2提供高电平,补偿晶体管T3、第二晶体管T4和复位晶体管T6均处于导通状态,第一晶体管T1、驱动晶体管T2和第三晶体管T5均处于截止状态,第二节点Vn和第三节点NST写入电源正电压,第四节点Vs写入复位电压;
103、进入数据写入阶段,第一扫描线Scan1和第二扫描线Scan2均提供低电平,第一晶体管T1、补偿晶体管T3和复位晶体管T6均处于导通状态,驱动晶体管T2、第二晶体管T4和第三晶体管T5均处于截止状态,第一节点Vm写入数据信号,第三节点NST的电压变化至第一电压V1,V1=Data+Vth,其中,Data为数据线Vdata输入的数据信号,Vth为驱动晶体管T2的阈值电压。
104、进入发光阶段,第一扫描线Scan1和第二扫描线Scan2均提供高电平,第二晶体管T4和第三晶体管T5均处于导通状态,第一晶体管T1、补偿晶体管T3和复位晶体管T6均处于截止状态,第三节点NST的第一电压V1被消耗,第一电压V1包括驱动晶体管T2的阈值电压Vth,发光器件LED发光。因此,经过发光器件LED的电流值与驱动晶体管的阈值电压没有关系,实现对驱动晶体管的阈值电压的补偿。
以上对本申请实施例所提供的一种像素补偿电路、显示面板及像素补偿方法进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (12)

1.一种像素补偿电路,其特征在于,包括第一晶体管、驱动晶体管、补偿晶体管、第二晶体管、第三晶体管、复位晶体管、存储电容以及发光器件;
所述第一晶体管的栅极电性连接第二扫描线,所述第一晶体管的源极电性连接数据线,所述第一晶体管的漏极电性连接第一节点,所述第二扫描线用于提供第二扫描信号,所述数据线用于提供数据信号;
所述驱动晶体管的栅极电性连接第三节点,所述驱动晶体管的源极电性连接第二节点,所述驱动晶体管的漏极与所述第一节点电性连接;
所述补偿晶体管的栅极电性连接第一扫描线,所述补偿晶体管的源极与所述第二节点电性连接,所述补偿晶体管的漏极与所述第三节点电性连接,所述第一扫描线用于提供第一扫描信号;
所述第二晶体管的栅极与所述第二扫描线电性连接,所述第二晶体管的源极与所述第二节点电性连接,所述第二晶体管的漏极电性连接于电源正极;
所述第三晶体管的栅极与所述第一扫描线电性连接,所述第三晶体管的源极与所述第一节点电性连接,所述五开关管的漏极与所述发光器件电性连接并于电性连接点处形成第四节点,所述发光器件的另一端电性连接于电源负极;
所述复位晶体管的栅极与所述第一扫描线电性连接并于电性连接点处形成第五节点,所述复位晶体管的源极与所述第三节点之间电性连接所述存储电容,所述复位晶体管的源极通过导线与所述第四节点电性连接,所述复位晶体管的漏极电性连接复位信号线;
所述驱动晶体管、所述第二晶体管和所述第三晶体管均采用第一晶体管,所述第一晶体管、所述补偿晶体管和所述复位晶体管均采用第二晶体管,所述第一晶体管和所述第二晶体管为类型互补的单极性晶体管。
2.如权利要求1所述的像素补偿电路,其特征在于,所述第一晶体管为N沟道的薄膜晶体管。
3.如权利要求1所述的像素补偿电路,其特征在于,所述第二晶体管为P沟道的薄膜晶体管。
4.如权利要求1所述的像素补偿电路,其特征在于,所述第一扫描线和所述第二扫描线相组合先后对应于复位阶段、数据写入阶段、发光阶段。
5.如权利要求4所述的像素补偿电路,其特征在于,在所述复位阶段,所述第一扫描线为低电平,所述第二扫描线为高电平。
6.如权利要求5所述的像素补偿电路,其特征在于,在所述复位阶段,所述补偿晶体管、所述第二晶体管和所述复位晶体管均处于导通状态,所述第一晶体管、所述驱动晶体管和所述第三晶体管均处于截止状态。
7.如权利要求4所述的像素补偿电路,其特征在于,在所述数据写入阶段,所述第一扫描线和所述第二扫描线均为低电平。
8.如权利要求7所述的像素补偿电路,其特征在于,在所述数据写入阶段,所述第一晶体管、所述补偿晶体管和所述复位晶体管均处于导通状态,所述驱动晶体管、所述第二晶体管和所述第三晶体管均处于截止状态。
9.如权利要求4所述的像素补偿电路,其特征在于,在所述发光阶段,所述第一扫描线和所述第二扫描线均为高电平。
10.如权利要求9所述的像素补偿电路,其特征在于,在所述发光阶段,所述第二晶体管和所述第三晶体管均处于导通状态,所述第一晶体管、所述补偿晶体管和所述复位晶体管均处于截止状态。
11.一种显示面板,其特征在于,所述显示面板包括如所述权利要求1至权利要求10中任意一项所述的像素补偿电路。
12.一种像素补偿方法,其特征在于,所述像素补偿方法包括:
提供如权利要求1所述的像素补偿电路;
进入复位阶段,所述第一扫描线提供低电平,所述第二扫描线提供高电平,所述补偿晶体管、所述第二晶体管和所述复位晶体管均处于导通状态,所述第一晶体管、所述驱动晶体管和所述第三晶体管均处于截止状态,所述第二节点和第三节点写入电源正电压,所述第四节点写入复位电压;
进入数据写入阶段,所述第一扫描线和所述第二扫描线均提供低电平,所述第一晶体管、所述补偿晶体管和所述复位晶体管均处于导通状态,所述驱动晶体管、所述第二晶体管和所述第三晶体管均处于截止状态,所述第一节点写入数据信号,所述第三节点的电压变化至第一电压V1,V1=Data+Vth,其中,Data为所述数据线输入的数据信号,Vth为所述驱动晶体管的阈值电压;
进入发光阶段,所述第一扫描线和所述第二扫描线均提供高电平,所述第二晶体管和所述第三晶体管均处于导通状态,所述第一晶体管、所述补偿晶体管和所述复位晶体管均处于截止状态,所述第三节点的第一电压V1被消耗,所述第一电压V1包括所述驱动晶体管的阈值电压,所述发光器件发光。
CN202210406695.8A 2022-04-18 2022-04-18 像素补偿电路、显示面板及像素补偿方法 Pending CN114758612A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210406695.8A CN114758612A (zh) 2022-04-18 2022-04-18 像素补偿电路、显示面板及像素补偿方法
US17/779,599 US20240194122A1 (en) 2022-04-18 2022-05-18 Pixel compensation circuit, display panel, and pixel compensation method
PCT/CN2022/093578 WO2023201817A1 (zh) 2022-04-18 2022-05-18 像素补偿电路、显示面板及像素补偿方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210406695.8A CN114758612A (zh) 2022-04-18 2022-04-18 像素补偿电路、显示面板及像素补偿方法

Publications (1)

Publication Number Publication Date
CN114758612A true CN114758612A (zh) 2022-07-15

Family

ID=82330538

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210406695.8A Pending CN114758612A (zh) 2022-04-18 2022-04-18 像素补偿电路、显示面板及像素补偿方法

Country Status (3)

Country Link
US (1) US20240194122A1 (zh)
CN (1) CN114758612A (zh)
WO (1) WO2023201817A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115019733A (zh) * 2022-08-08 2022-09-06 惠科股份有限公司 像素驱动电路、方法以及显示面板
CN116013201A (zh) * 2023-01-30 2023-04-25 惠科股份有限公司 像素驱动电路及显示面板
CN116312361A (zh) * 2023-02-27 2023-06-23 惠科股份有限公司 显示驱动电路、显示驱动方法及显示面板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104465715A (zh) * 2014-12-30 2015-03-25 上海天马有机发光显示技术有限公司 像素电路、驱动方法、显示面板及显示装置
CN104867442A (zh) * 2014-02-20 2015-08-26 北京大学深圳研究生院 一种像素电路及显示装置
CN106128360A (zh) * 2016-09-08 2016-11-16 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及驱动方法
CN106504703A (zh) * 2016-10-18 2017-03-15 深圳市华星光电技术有限公司 Amoled像素驱动电路及驱动方法
CN107516488A (zh) * 2017-09-20 2017-12-26 上海天马有机发光显示技术有限公司 一种像素电路、其驱动方法、显示面板及显示装置
US20190019452A1 (en) * 2013-12-31 2019-01-17 Kunshan New Flat Panel Display Technology Center Co., Ltd. Pixel circuit, pixel, and amoled display device comprising pixel and driving method thereof

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101214205B1 (ko) * 2005-12-02 2012-12-21 재단법인서울대학교산학협력재단 표시 장치 및 그 구동 방법
CN103050080B (zh) * 2011-10-11 2015-08-12 上海天马微电子有限公司 有机发光显示器的像素电路及其驱动方法
CN103123773B (zh) * 2011-11-21 2016-08-03 上海天马微电子有限公司 Amoled像素驱动电路
KR102113650B1 (ko) * 2013-12-27 2020-06-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN107230452A (zh) * 2017-07-11 2017-10-03 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路及驱动方法
US10872570B2 (en) * 2017-08-31 2020-12-22 Lg Display Co., Ltd. Electroluminescent display device for minimizing a voltage drop and improving image quality and driving method thereof
CN107945743A (zh) * 2018-01-04 2018-04-20 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示装置
CN110176213B (zh) * 2018-06-08 2023-09-26 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN112489599B (zh) * 2020-12-23 2022-09-27 武汉华星光电半导体显示技术有限公司 Amoled像素驱动电路、驱动方法及显示面板
KR20220130303A (ko) * 2021-03-17 2022-09-27 삼성디스플레이 주식회사 표시 장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190019452A1 (en) * 2013-12-31 2019-01-17 Kunshan New Flat Panel Display Technology Center Co., Ltd. Pixel circuit, pixel, and amoled display device comprising pixel and driving method thereof
CN104867442A (zh) * 2014-02-20 2015-08-26 北京大学深圳研究生院 一种像素电路及显示装置
CN104465715A (zh) * 2014-12-30 2015-03-25 上海天马有机发光显示技术有限公司 像素电路、驱动方法、显示面板及显示装置
CN106128360A (zh) * 2016-09-08 2016-11-16 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及驱动方法
CN106504703A (zh) * 2016-10-18 2017-03-15 深圳市华星光电技术有限公司 Amoled像素驱动电路及驱动方法
CN107516488A (zh) * 2017-09-20 2017-12-26 上海天马有机发光显示技术有限公司 一种像素电路、其驱动方法、显示面板及显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115019733A (zh) * 2022-08-08 2022-09-06 惠科股份有限公司 像素驱动电路、方法以及显示面板
CN116013201A (zh) * 2023-01-30 2023-04-25 惠科股份有限公司 像素驱动电路及显示面板
CN116013201B (zh) * 2023-01-30 2024-02-09 惠科股份有限公司 像素驱动电路及显示面板
CN116312361A (zh) * 2023-02-27 2023-06-23 惠科股份有限公司 显示驱动电路、显示驱动方法及显示面板
US12112702B2 (en) 2023-02-27 2024-10-08 HKC Corporation Limited Display driving circuit, display driving method and display panel

Also Published As

Publication number Publication date
US20240194122A1 (en) 2024-06-13
WO2023201817A1 (zh) 2023-10-26

Similar Documents

Publication Publication Date Title
US10354592B2 (en) AMOLED pixel driver circuit
US10242625B2 (en) Pixel driving circuit, pixel driving method and display apparatus
US20190259785A1 (en) Pixel circuit of active-matrix light-emitting diode comprising oxide semiconductor transistor and silicon semiconductor transistor and display panel having the same
JP5734403B2 (ja) 表示装置およびその駆動方法
US11335269B2 (en) Pixel circuit, display substrate and display apparatus
US9355595B2 (en) Pixel unit driving circuit having an erasing transistor and matching transistor, and method thereof
WO2016119304A1 (zh) Amoled像素驱动电路及像素驱动方法
US10535299B2 (en) Pixel circuit, array substrate, display device and pixel driving method
WO2018045667A1 (zh) Amoled像素驱动电路及驱动方法
CN103198794B (zh) 像素电路及其驱动方法、有机发光显示面板及显示装置
WO2017117940A1 (zh) 像素驱动电路、像素驱动方法、显示面板和显示装置
WO2018068392A1 (zh) Amoled像素驱动电路及驱动方法
CN113571009B (zh) 发光器件驱动电路、背光模组以及显示面板
US20220415273A1 (en) Simultaneous emission pixel compensation circuit and display panel
EP3654324A1 (en) Amoled pixel driving circuit and pixel driving method
US10748489B2 (en) Pixel driving circuit and driving method thereof, and display apparatus
US20140176404A1 (en) Pixel circuit for organic light emitting display and driving method thereof, organic light emitting display
CN108777131B (zh) Amoled像素驱动电路及驱动方法
US20190228708A1 (en) Pixel circuit, pixel driving method and display device
WO2016119305A1 (zh) Amoled像素驱动电路及像素驱动方法
US20240194122A1 (en) Pixel compensation circuit, display panel, and pixel compensation method
WO2005045797A1 (ja) 画素回路、表示装置、および画素回路の駆動方法
CN109166522B (zh) 像素电路、其驱动方法及显示装置
CN108389551B (zh) 一种像素电路及其驱动方法、显示装置
JP2020514821A (ja) ピクセル駆動回路及びoledディスプレイ装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination