CN114690828A - 一种ldo电路、控制方法、芯片及电子设备 - Google Patents
一种ldo电路、控制方法、芯片及电子设备 Download PDFInfo
- Publication number
- CN114690828A CN114690828A CN202210395751.2A CN202210395751A CN114690828A CN 114690828 A CN114690828 A CN 114690828A CN 202210395751 A CN202210395751 A CN 202210395751A CN 114690828 A CN114690828 A CN 114690828A
- Authority
- CN
- China
- Prior art keywords
- power supply
- circuit
- level
- ldo
- ldo circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
本申请提供一种LDO电路、控制方法、芯片及电子设备,属于电子技术领域。所述LDO电路包括输出电路,所述输出电路包括多个供电支路;所述输出电路被配置为:当所述LDO电路的输出电压发生下冲时,将至少一个关断的供电支路导通。采用本申请,可以实现对LDO输出电压的下冲的快速响应。
Description
技术领域
本申请涉及电子技术领域,尤其涉及一种LDO电路、控制方法、芯片及电子设备。
背景技术
LDO(Low-Dropout Regulator,低压差线性稳压器)电路凭借其电路简单、尺寸小、功耗低、成本低而广泛应用于不同的电子设备中,为其内部各模块提供电源。
当LDO电路的输出电压稳定时,随着负载电流的变化,如从轻载切换到重载,LDO的输出电压会随之发生突变,产生下冲。下冲恢复到稳定值需要一定的时间,影响了LDO的瞬态响应,进而会影响以LDO输出电压为电源的模块的正常工作。
发明内容
为了解决现有技术的问题,本申请实施例提供了一种LDO电路、控制方法、芯片及电子设备,可以实现对输出电压的下冲的快速响应。技术方案如下:
根据本申请的一方面,提供了一种LDO电路,所述LDO电路包括输出电路,所述输出电路包括多个供电支路;
所述输出电路被配置为:
当所述LDO电路的输出电压发生下冲时,将至少一个关断的供电支路导通。
可选地,所述输出电路被配置为:
当所述LDO电路的输出电压发生下冲时,将多个关断的供电支路依次导通。
可选地,所述输出电路还被配置为:
当所述LDO电路的输出电压发生过冲时,将至少一个导通的供电支路关断。
可选地,所述输出电路被配置为:
当所述LDO电路的输出电压发生过冲时,将多个导通的供电支路依次关断。
可选地,所述LDO电路还包括第一控制模块,所述第一控制模块用于生成供电支路的第一控制信号,所述第一控制信号包括用于关断供电支路的关断电平和用于导通供电支路的导通电平;
所述第一控制模块被配置为:
当所述LDO电路的输出电压发生下冲时,将至少一个供电支路的第一控制信号从关断电平调整为导通电平。
可选地,所述第一控制模块被配置为:
当所述LDO电路的输出电压发生下冲时,将多个供电支路的第一控制信号依次从关断电平调整为导通电平。
可选地,所述第一控制模块还被配置为:
当所述LDO电路的输出电压发生过冲时,将至少一个供电支路的第一控制信号从导通电平调整为关断电平。
可选地,所述第一控制模块被配置为:
当所述LDO电路的输出电压发生过冲时,将多个供电支路的第一控制信号依次从导通电平调整为关断电平。
可选地,所述第一控制模块包括输出电压检测模块和开关调控模块;
所述输出电压检测模块,被配置为当所述输出电压发生下冲时,输出下冲信号,并将所述下冲信号传输至所述开关调控模块;
所述开关调控模块,被配置为当接收到所述下冲信号时将至少一个供电支路的第一控制信号从关断电平调整为导通电平。
可选地,所述输出电压检测模块,还被配置为当所述输出电压发生过冲时,输出过冲信号,并将所述过冲信号传输至所述开关调控模块;
所述开关调控模块,还被配置为当接收到所述过冲信号时将至少一个供电支路的第一控制信号从导通电平调整为关断电平。
可选地,所述输出电路还被配置为:
在所述LDO电路的上电期间,将至少一个供电支路导通。
可选地,所述输出电路被配置为:
在所述LDO电路的上电期间,将多个供电支路依次导通。
可选地,所述LDO电路还包括第二控制模块,所述第二控制模块用于在所述LDO电路的上电期间生成供电支路的第二控制信号,所述第二控制信号包括用于关断供电支路的关断电平和用于导通供电支路的导通电平;
所述第二控制模块被配置为:
在所述LDO电路的上电期间,将至少一个供电支路的第二控制信号从关断电平调整为导通电平。
可选地,所述第二控制模块被配置为:
在所述LDO电路的上电期间,将多个供电支路的第二控制信号依次从关断电平调整为导通电平。
可选地,所述LDO电路还包括放大电路、第一反馈电阻单元和第二反馈电阻单元,其中,
所述放大电路的第一输入端用于接收参考电压,第二输入端用于接收第一反馈电阻单元和第二反馈电阻单元之间的反馈电压,输出端与所述输出电路的第一输入端连接;
所述输出电路的第二输入端用于接收电源电压,输出端与所述LDO电路的输出端连接;
所述第一反馈电阻单元的第一端与所述LDO电路的输出端连接,第二端与所述第二反馈电阻单元的第一端连接;
所述第二反馈电阻单元的第二端与用于接地。
根据本申请的另一方面,提供了一种LDO电路的控制方法,所述LDO电路包括输出电路,所述输出电路包括多个供电支路,所述方法包括:
基于所述输出电路,输出所述LDO电路的输出电压;
当所述LDO电路的输出电压发生下冲时,将至少一个关断的供电支路导通。
根据本申请的另一方面,提供了一种芯片,包括上述LDO电路。
根据本申请的另一方面,提供了一种电子设备,包括上述LDO电路。
本申请中,LDO电路可以包括输出电路,输出电路包括多个供电支路。在输出电压产生下冲时,通过导通供电支路实现对下冲的快速响应。
附图说明
在下面结合附图对于示例性实施例的描述中,本申请的更多细节、特征和优点被公开,在附图中:
图1示出了根据本申请示例性实施例提供的LDO电路示意图;
图2示出了根据本申请示例性实施例提供的LDO电路示意图;
图3示出了根据本申请示例性实施例提供的LDO电路示意图;
图4示出了根据本申请示例性实施例提供的第一控制模块示意图;
图5示出了根据本申请示例性实施例提供的LDO电路示意图;
图6示出了根据本申请示例性实施例提供的LDO电路示意图;
图7示出了根据本申请示例性实施例提供的LDO电路示意图;
图8示出了根据本申请示例性实施例提供的LDO电路示意图;
图9示出了根据本申请示例性实施例提供的时序关系图;
图10示出了根据本申请示例性实施例提供的时序关系图;
图11示出了根据本申请示例性实施例提供的时序关系图;
图12示出了根据本申请示例性实施例提供的LDO电路的控制方法流程图。
具体实施方式
下面将参照附图更详细地描述本申请的实施例。虽然附图中显示了本申请的某些实施例,然而应当理解的是,本申请可以通过各种形式来实现,而且不应该被解释为限于这里阐述的实施例,相反提供这些实施例是为了更加透彻和完整地理解本申请。应当理解的是,本申请的附图及实施例仅用于示例性作用,并非用于限制本申请的保护范围。
本文使用的术语“包括”及其变形是开放性包括,即“包括但不限于”。术语“基于”是“至少部分地基于”。术语“一个实施例”表示“至少一个实施例”;术语“另一实施例”表示“至少一个另外的实施例”;术语“一些实施例”表示“至少一些实施例”。其他术语的相关定义将在下文描述中给出。需要注意,本申请中提及的“第一”、“第二”等概念仅用于对不同的装置、模块或单元进行区分,并非用于限定这些装置、模块或单元所执行的功能的顺序或者相互依存关系。
需要注意,本申请中提及的“一个”、“多个”的修饰是示意性而非限制性的,本领域技术人员应当理解,除非在上下文另有明确指出,否则应该理解为“一个或多个”。
本申请实施方式中的多个装置之间所交互的消息或者信息的名称仅用于说明性的目的,而并不是用于对这些消息或信息的范围进行限制。
本申请实施例提供了一种LDO电路,该LDO电路可以集成在芯片中,或者设置在电子设备中。
参照图1所示的LDO电路示意图,该LDO电路可以包括输出电路,输出电路包括多个供电支路。
本申请中利用供电支路的关断或导通对负载瞬态变化实现快速响应,因此,LDO电路还可以包括用于实现低压差线性稳压功能的基本电路,该基本电路可以采用现有的电路结构,本实施例对此不作限定。可选地,图2示出了一种可能的LDO电路,该LDO电路可以包括上述输出电路、放大电路、第一反馈电阻单元和第二反馈电阻单元,其中:放大电路的第一输入端用于接收参考电压,第二输入端用于接收第一反馈电阻单元和第二反馈电阻单元之间的反馈电压,输出端与输出电路的第一输入端连接;输出电路的第二输入端用于接收电源电压,输出端与LDO电路的输出端连接;第一反馈电阻单元的第一端与LDO电路的输出端连接,第二端与第二反馈电阻单元的第一端连接;第二反馈电阻单元的第二端与用于接地。
下面将对输出电路的配置方式进行介绍,其余电路可以采用现有的原理实现,本实施例对其余电路的实现原理不作介绍。
上述输出电路可以被配置为:当LDO电路的输出电压发生下冲时,将至少一个关断的供电支路导通。可选地,还可以被配置为:当LDO电路的输出电压发生过冲时,将至少一个导通的供电支路关断。
在一种可能的实施方式中,LDO上电且输出电压稳定后,可以为其他模块提供稳定的电源。此时,可以存在至少一个供电支路处于导通状态,为输出电压提供一定的电压。
此后,当LDO电路的负载电流发生突变,从轻载切换到重载时,LDO电路的输出电压将随之发生突变,产生下冲。此时,可以将至少部分关断状态下的供电支路导通,增加对输出电压提供的电压,促进LDO电路的输出电压恢复到稳定值。
可选地,当LDO电路的负载电流发生突变,从重载切换到轻载时,LDO电路的输出电压将随之发生突变,产生过冲。此时,可以将至少部分导通状态下的供电支路关断,减少对输出电压提供的电压,促进LDO电路的输出电压恢复到稳定值。
需要说明的是,响应过冲之后,在输出电压处于稳定状态时,可以不导通已关断的供电支路。例如,在响应第一次过冲时将供电支路A关断,供电支路B保持导通,稳定后不将供电支路A导通,在响应第二次过冲时将供电支路B关断。同理,响应下冲之后,在输出电压处于稳定状态时,也可以不关断已导通的供电支路。
可选地,在响应过冲时关断的供电支路和响应下冲时导通的供电支路可以相同,也可以不同。例如,在响应过冲时将供电支路A关断,接下来响应下冲时可以将供电支路A导通,或者,也可以将关断的供电支路B导通。
可选地,在响应过冲时关断的供电支路的数量和响应下冲时导通的供电支路的数量可以相同,也可以不同。例如,在响应过冲时将3个供电支路关断,响应下冲时可以将3个供电支路导通,也可以将2个供电支路导通。进一步可选地,可以根据过冲电压的大小确定为响应过冲而关断的供电支路的第一数量,根据下冲电压的大小确定为响应下冲而导通的供电支路的第二数量,输出电路还可以被配置为:当LDO电路的输出电压发生过冲时,将上述第一数量的导通的供电支路关断;当LDO电路的输出电压发生下冲时,将上述第二数量的关断的供电支路导通。在此基础上,可以提高用于响应的供电支路的数量与过冲幅度或下冲幅度的适应性,提高瞬态响应的精确性。
通过上述对输出电路的配置方式,在LDO电路的输出电压产生过冲时,可以将至少一个导通的供电支路关断,从而实现对过冲的快速响应;在LDO电路的输出电压产生下冲时,可以将至少一个关断的供电支路导通,从而实现对下冲的快速响应。
需要说明的是,本申请通过增减供电支路的导通数量,可以在关断供电支路的瞬间拉低LDO的过冲电压,或者在导通供电支路的瞬间拉高LDO的下冲电压,以减缓由于负载变化导致的瞬时电压过冲或下冲。而在一个或多个供电支路被关断/导通之后,由于LDO电路中运放反馈环路的作用,LDO电路的输出电压会再次稳定至预设的参考电压值,不受供电支路的导通数量的影响。
在一种可能的实施方式中,输出电路中的多个供电支路包括至少一个可用于响应过冲的供电支路和至少一个常通的供电支路。可用于响应过冲的多个供电支路是指,当该至少一个可用于响应过冲的供电支路都被关断时,不影响LDO电路输出稳定电压的基本功能。例如,在LDO电路工作时,当一个或多个可用于响应过冲的供电支路都关断之后,LDO电路仍可通过上述至少一个常通的供电支路维持电压输出,不至于导致LDO输出电压为0。在本示例中,可以根据所需的LDO最小负载能力设置常通的供电支路的数量,以使得当所有可用于响应过冲的供电支路都关断时,上述至少一个常通的供电支路能满足最小负载需求。需要说明的是,上述至少一个常通的供电支路不限于固定的供电支路,输出电路中导通的供电支路的数量大于等于上述设置的数量即可,例如,当常通的供电支路的数量设置为1个时,可以保证输出支路中存在任意1个或1个以上的供电支路导通,不限于某一固定的供电支路导通。
在一种可能的实施方式中,所有已关断的供电支路的均可以用于响应下冲。例如,当发生下冲时,根据下冲电压的大小,可以将部分已关断的供电支路依次导通,也可以将全部已关断的供电支路依次导通。
可选地,当输出电路包括多个可用于响应下冲的供电支路时,可以被配置为:当LDO电路的输出电压发生下冲时,将多个关断的供电支路依次导通。
可选地,当输出电路包括多个可用于响应过冲的供电支路时,可以被配置为:当LDO电路的输出电压发生过冲时,将多个导通的供电支路依次关断。
在一种可能的实施方式中,存在多个已导通的可用于响应过冲的供电支路,当输出电压产生过冲时,可以控制上述多个可用于响应过冲的供电支路依次关断,以实现对过冲的快速响应。相比于同时关断多个供电支路的技术方案,依次关断供电支路的耗时减少,可以降低瞬态功耗。
同理,存在多个已关断的供电支路的情况下,当输出电压产生下冲时,可以控制上述多个供电支路依次导通,实现对下冲的快速响应。相比于同时导通多个供电支路的技术方案,依次导通供电支路的耗时减少,可以降低瞬态功耗。
可选地,参照图3所示的LDO电路示意图,LDO电路还可以包括第一控制模块,该第一控制模块可以用于生成供电支路的第一控制信号,第一控制信号可以包括用于关断供电支路的关断电平和用于导通供电支路的导通电平。
第一控制模块可以被配置为:当LDO电路的输出电压发生下冲时,将至少一个供电支路的第一控制信号从关断电平调整为导通电平。
可选地,第一控制模块还可以被配置为:当LDO电路的输出电压发生过冲时,将至少一个供电支路的第一控制信号从导通电平调整为关断电平
其中,关断电平和导通电平相反。关断电平和导通电平与对应的供电支路相适配,例如,当供电支路高电平使能时,导通电平可以为高电平,关断电平可以为低电平;当供电支路低电平使能时,导通电平可以为低电平,关断电平可以为高电平。本实施例对具体的供电支路及其使能信号不作限定。
在一种可能的实施方式中,第一控制模块输出的第一控制信号可以接入对应的供电支路。稳定状态下,当第一控制信号为导通电平时,对应的供电支路被控制为导通状态;当第一控制信号为关断电平时,对应的供电支路被控制为关断状态。第一控制模块可以对输出电压进行检测,当输出电压产生过冲时,可以通过第一预设逻辑确定对供电支路的具体控制,并将用于响应过冲的供电支路的第一控制信号从导通电平调整为关断电平。供电支路在第一控制信号从导通电平跳变至关断电平时关断,实现对过冲的快速响应。
当输出电压产生下冲时,可以通过第二预设逻辑确定对供电支路的具体控制,并将用于响应下冲的供电支路的第一控制信号从关断电平调整为导通电平。供电支路在第一控制信号从关断电平跳变至导通电平时导通,实现对下冲的快速响应。
可选地,对应于控制多个供电支路实现对下冲的快速响应的情况,第一控制模块可以被配置为:当LDO电路的输出电压发生下冲时,将多个供电支路的控制信号依次从关断电平调整为导通电平。
可选地,对应于控制多个供电支路实现对过冲的快速响应的情况,第一控制模块可以被配置为:当LDO电路的输出电压发生过冲时,将多个供电支路的控制信号依次从导通电平调整为关断电平。
在一种可能的实施方式中,第一控制模块可以在不同的时刻分别将多个第一控制信号从导通电平调整为关断电平。进而,可以控制多个供电支路在不同的时刻关断,也即是依次关断。
同理,第一控制模块可以在不同的时刻分别将多个第一控制信号从关断电平调整为导通电平。进而,可以控制多个供电支路在不同的时刻导通,也即是依次导通。
可选地,对于每个第一控制信号从导通电平跳变至关断电平的时刻,每两个相邻时刻的时间间隔相同,和/或,对于每个第一控制信号从关断电平跳变至导通电平的时刻,每两个相邻时刻的时间间隔相同。在此基础上,可以保证输出电压的稳定性。
可选地,参照图4所示的第一控制模块示意图,第一控制模块可以包括输出电压检测模块和开关调控模块。
输出电压检测模块,可以被配置为当输出电压发生下冲时,输出下冲信号,并将下冲信号传输至开关调控模块。开关调控模块,可以被配置为当接收到下冲信号时将至少一个供电支路的第一控制信号从关断电平调整为导通电平。
可选地,输出电压检测模块,还可以被配置为当输出电压发生过冲时,输出过冲信号,并将过冲信号传输至开关调控模块。开关调控模块,还可以被配置为当接收到过冲信号时将至少一个供电支路的第一控制信号从导通电平调整为关断电平。
其中,过冲信号和下冲信号相反。例如,过冲信号可以是负脉冲信号,下冲信号可以是正脉冲信号,反之亦然。本实施例对过冲信号和下冲信号的具体形式不作限定。
在一种可能的实施方式中,输出电压检测模块的输入端可以与LDO电路的输出端连接,用于检测LDO电路的输出电压。输出电压检测模块的输出端可以与开关调控模块的输入端连接。开关调控模块的输出端可以与相应的供电支路连接。
输出电压检测模块还可以被配置为判断LDO电路的输出电压是否大于第一阈值或是否小于第二阈值。当输出电压大于第一阈值时,表明输出电压产生过冲,此时,输出电压检测模块可以生成过冲信号并输出至开关调控模块。当开关调控模块接收到过冲信号时,可以通过第一预设逻辑确定对供电支路的具体控制,并将用于响应过冲的供电支路的第一控制信号从导通电平调整为关断电平。可选地,对应于上述控制多个供电支路实现快速响应的情况,开关调控模块可以被配置为当接收到过冲信号时将多个供电支路的第一控制信号依次从导通电平调整为关断电平。
当输出电压小于第二阈值时,表明输出电压产生下冲,此时,输出电压检测模块可以生成下冲信号并输出至开关调控模块。当开关调控模块接收到下冲信号时,可以通过第二预设逻辑确定对供电支路的具体控制,并将用于响应过冲的供电支路的第一控制信号从关断电平调整为导通电平。可选地,对应于上述控制多个供电支路实现快速响应的情况,开关调控模块可以被配置为当接收到下冲信号时将多个供电支路的第一控制信号依次从关断电平调整为导通电平。
可选地,对应于上述根据过冲幅度或下冲幅度确定用于响应的供电支路的数量的情况,输出电压检测模块还可以被配置为当输出电压大于第一阈值时,根据当前输出电压的大小确定为响应过冲而关断的供电支路的第一数量,并将第一数量的信息传输至开关调控模块;当输出电压小于第二阈值时,根据当前输出电压的大小确定为响应下冲而导通的供电支路的第二数量,并将第二数量的信息传输至开关调控模块。其中,当输出电压大于第一阈值时,当前输出电压可以是指过冲电压;当输出电压小于第二阈值时,当前输出电压可以是指下冲电压。
其中,过冲电压的过冲幅度越大,上述第一数量越大;反之,过冲幅度越小,上述第一数量越小。同理,下冲电压的下冲幅度越大,上述第二数量越大;反之,下冲幅度越小,上述第二数量越小。
在一种可能的实施方式中,可以预先设置过冲电压的大小和关断的供电支路的数量之间的对应关系,进而,当输出电压大于第一阈值时,可以根据该对应关系确定当前的过冲电压所需关断的供电支路的数量。
在另一种可能的实施方式中,上述根据当前输出电压的大小确定为响应过冲而关断的供电支路的第一数量具体可以是指:根据当前输出电压的大小,确定当前输出电压与预设参考电压之间的第一差值的大小;根据第一差值的大小,确定为响应过冲而关断的供电支路的第一数量。同理,可以预先设置第一差值的大小和关断的供电支路的数量之间的对应关系,进而,当输出电压大于第一阈值时,可以根据该对应关系确定当前的过冲电压所需关断的供电支路的数量。
确定上述第二数量的实施方式与上述同理,可以预先设置下冲电压的大小和导通的供电支路的数量之间的对应关系,进而,当输出电压小于第二阈值时,可以根据该对应关系确定当前的下冲电压所需导通的供电支路的数量。
或者,根据当前输出电压的大小,确定当前输出电压与预设参考电压之间的第二差值的大小;根据第二差值的大小,确定为响应下冲而导通的供电支路的第二数量。同理,可以预先设置第二差值的大小和导通的供电支路的数量之间的对应关系,进而,当输出电压小于第二阈值时,可以根据该对应关系确定当前的下冲电压所需导通的供电支路的数量。可选的,上述第一差值的大小和关断的供电支路的数量之间的对应关系,与第二差值的大小和导通的供电支路的数量之间的对应关系可以相同,在此基础上,基于电压幅度与参考电压之间的偏差而采用同一对应关系时,可以降低电路逻辑的复杂度,提高处理效率。
相对应的,开关调控模块可以被配置为:当接收到过冲信号和第一数量的信息时,根据上述第一数量以及当前导通的供电支路,确定待关断的供电支路,将待关断的供电支路的第一控制信号从导通电平调整为关断电平;当接收到下冲信号和第二数量的信息时,根据上述第二数量以及当前关断的供电支路,确定待导通的供电支路,将待导通的供电支路的第一控制信号从关断电平调整为导通电平。
在一种可能的实施方式中,当接收到过冲信号和第一数量的信息时,开关调控模块可以通过第一预设逻辑,在当前导通的供电支路中确定待关断的供电支路,待关断的供电支路的数量可以小于等于第一数量。例如,当前可用于响应过冲的供电支路大于等于第一数量时,可以将其中任意第一数量个供电支路作为待关断的供电支路,此时,待关断的供电支路的数量等于第一数量;当前可用于响应过冲的供电支路小于第一数量时,可以在保证输出电路中导通的供电支路的数量等于设置的常通数量的基础上,关断其余导通的供电支路,此时,待关断的供电支路的数量可以小于第一数量。
同理,当接收到下冲信号和第二数量的信息时,开关调控模块可以通过第二预设逻辑,在当前关断的供电支路中确定待导通的供电支路,待导通的供电支路的数量可以小于等于第二数量。例如,当前可用于响应下冲的供电支路大于等于第二数量时,可以将其中任意第二数量个供电支路作为待导通的供电支路,此时,待导通的供电支路的数量等于第二数量;当前可用于响应下冲的供电支路小于第二数量时,可以将所有关断的供电支路作为待导通的供电支路,此时,待导通的供电支路的数量可以小于第二数量。
本实施例对在可用于响应的供电支路中确定具体供电支路所采用的策略不作限定,例如,可以采用随机确定的方式,或者还可以采用顺序确定的方式。
可选地,输出电路还被配置为:
在LDO电路的上电期间,将至少一个供电支路导通。
在一种可能的实施方式中,当LDO电路上电时,可以将至少一个供电支路导通,为输出电压提供基础电压,用以实现基础的低压差线性稳压功能。可选地,上电时导通的供电支路数量,可以大于或等于常通的供电支路数量。
可选地,参照图5所示的LDO电路示意图,当采用多个供电支路在上电期间导通时,输出电路可以被配置为:
在LDO电路的上电期间,将多个供电支路依次导通。
在一种可能的实施方式中,采用多个供电支路的情况下,在LDO电路上电期间,可以控制上述多个供电支路依次导通,以减小上电时的电压过冲。由于输出电压的幅度与驱动的功率有关,当供电支路依次导通时,每次导通的瞬时功率较小,输出电压的过冲幅度也较小,相比于同时导通多个供电支路的技术方案,输出电压的过冲幅度大大减小,进而可以避免系统的电源电压因LDO电路的输出电压的过冲幅度太大而被拉低,提高了系统的稳定性。
可选地,参照图6所示的LDO电路示意图,LDO电路还可以包括第二控制模块,第二控制模块可以用于在LDO电路的上电期间生成供电支路的第二控制信号,第二控制信号包括用于关断供电支路的关断电平和用于导通供电支路的导通电平。其中,关断电平和导通电平与上述第一控制信号同理。
第二控制模块可以被配置为:
在LDO电路的上电期间,将至少一个供电支路的第二控制信号从关断电平调整为导通电平。
在一种可能的实施方式中,第二控制模块输出的第二控制信号可以接入对应的供电支路。LDO电路上电之前,每个供电支路的第二控制信号可以为关断电平。
可以通过使能信号控制LDO电路是否上电。当使能信号使能时,第二控制模块可以将在上电期间导通的供电支路的第二控制信号从关断电平调整为导通电平。进而,供电支路可以在第二控制信号从关断电平跳变至导通电平时导通,为输出电压提供基础电压。
可选地,对应于上电时控制多个供电支路导通的情况,第二控制模块可以被配置为在LDO电路的上电期间,将多个供电支路的第二控制信号依次从关断电平调整为导通电平。
在一种可能的实施方式中,第二控制模块可以在不同的时刻分别将多个供电支路的第二控制信号从关断电平调整为导通电平。进而,可以控制多个供电支路在不同的时刻导通,也即是依次导通。
可选地,对于每个第二控制信号从关断电平跳变至导通电平的时刻,每两个相邻时刻的时间间隔相同。在此基础上,可以平稳调节上电期间LDO电路输出电压的过冲幅度,进一步提高系统的稳定性。
上述第一控制模块和第二控制模块可以相同,也可以不同。当第一控制模块和第二控制模块相同时,一个供电支路的第一控制信号和第二控制信号也可以是同一控制信号。当第一控制模块和第二控制模块不同时,在LDO电路的上电期间,可以选择第二控制模块输出的第二控制信号对各个供电支路进行控制;此后,可以选择第一控制模块输出的第一控制信号对各个供电支路进行控制。
本申请实施例可以获得如下有益效果:
(1)LDO电路可以包括输出电路,输出电路包括多个供电支路,可以在输出电压产生下冲时,通过导通供电支路实现对下冲的快速响应。还可以在输出电压产生过冲时,通过关断供电支路实现对过冲的快速响应。
(2)在响应过冲时,控制多个供电支路依次关断,和/或,在响应下冲时,控制多个供电支路依次导通,可以降低LDO电路的瞬态功耗。
(3)在LDO电路上电期间,可以控制多个供电支路依次导通,大大减小输出电压的过冲幅度,进而可以避免系统的电源电压因LDO电路的输出电压的过冲幅度太大而被拉低,提高了系统的稳定性。
本申请实施例还提供了一种LDO电路,该LDO电路可以集成在芯片中,或者设置在电子设备中。参照图7所示的LDO电路示意图,与上述实施例提供的LDO电路的不同点在于,上述实施例的供电支路可以灵活运用于响应过冲或下冲,本实施例将供电支路划分为用于响应过冲的第一供电支路,和/或用于响应下冲的第二供电支路,和/或常通的第三供电支路。
可选地,输出电路可以被配置为:
当LDO电路的输出电压发生过冲时,将至少一个导通的第一供电支路关断;和/或
当LDO电路的输出电压发生下冲时,将至少一个关断的第二供电支路导通。
在一种可能的实施方式中,可以预先将输出电路中的各个供电支路配置为上述第一供电支路、第二供电支路或第三供电支路。其中第一供电支路为用于响应过冲的供电支路,第二供电支路为用于响应下冲的供电支路,第三供电支路为常通的供电支路。在LDO电路上电时,可以控制第三供电支路的初始状态为导通状态。当输出电路中存在第一供电支路时,可以控制第一供电支路的初始状态为导通状态;当输出电路中存在第二供电支路时,可以控制第二供电支路的初始状态为关断状态。
当LDO电路的负载电流发生突变,从重载切换到轻载时,LDO电路的输出电压将随之发生突变,产生过冲。此时,可以将导通状态下的第一供电支路关断,瞬时减少对输出电压提供的电压,从而将过冲的输出电压拉低,促进LDO电路的输出电压快速恢复到稳定值。
当LDO电路的负载电流发生突变,从轻载切换到重载时,LDO电路的输出电压将随之发生突变,产生下冲。此时,可以将关断状态下的第二供电支路导通,瞬时增加对输出电压提供的电压,从而将下冲的输出电压拉高,促进LDO电路的输出电压恢复到稳定值。
可选地,当输出电路包括多个第一供电支路时,输出电路可以被配置为当LDO电路的输出电压发生过冲时,将多个导通的第一供电支路依次关断;和/或
当输出电路包括多个第二供电支路时,输出电路可以被配置为当LDO电路的输出电压发生下冲时,将多个关断的第二供电支路依次导通。
可选地,对应于上述LDO电路包括第一控制模块的技术方案,第一控制模块可以用于生成第一供电支路和/或第二供电支路的第一控制信号,第一控制模块可以被配置为:
当LDO电路的输出电压发生过冲时,将至少一个第一供电支路的第一控制信号从导通电平调整为关断电平;和/或
当LDO电路的输出电压发生下冲时,将至少一个第二供电支路的第一控制信号从关断电平调整为导通电平。
可选地,当存在多个第一供电支路和/或多个第二供电支路时,第一控制模块可以被配置为:
当LDO电路的输出电压发生过冲时,将多个第一供电支路的第一控制信号依次从导通电平调整为关断电平;和/或
当LDO电路的输出电压发生下冲时,将多个第二供电支路的第一控制信号依次从关断电平调整为导通电平。
可选地,对应于上述第一控制模块包括输出电压检测模块和开关调控模块的技术方案:
输出电压检测模块,可以被配置为当输出电压发生过冲时,输出过冲信号,并将过冲信号传输至开关调控模块;当输出电压发生下冲时,输出下冲信号,并将下冲信号传输至开关调控模块;
开关调控模块,可以被配置为当接收到过冲信号时将至少一个第一供电支路的第一控制信号从导通电平调整为关断电平,当接收到下冲信号时将至少一个第二供电支路的第一控制信号从关断电平调整为导通电平。
可选地,当输出电路中存在第三供电支路时,输出电路还被配置为:
在LDO电路的上电期间,将第一供电支路和第三供电支路导通。
优选地,输出电路可以被配置为:
在LDO电路的上电期间,将每个第一供电支路和每个第三供电支路分别导通。
在此种优选方案中,在保证LDO电路上电后第一供电支路和第三供电支路导通的同时,在上电期间依次导通供电支路,避免系统的电源电压因LDO电路的输出电压的过冲幅度太大而被拉低,提高了系统的稳定性。
当输出电路中存在第三供电支路时,在LDO电路上电后,第三供电支路可以保持导通,不因为输出电压的过冲或下冲而关断。
可选地,对应于上述LDO电路包括第二控制模块的技术方案,第二控制模块可以用于在LDO电路的上电期间生成第一供电支路和第三供电支路的第二控制信号。第二控制模块可以被配置为:
在LDO电路的上电期间,将第一供电支路和第三供电支路的第二控制信号从关断电平调整为导通电平。
可选地,第二控制模块可以被配置为:
在LDO电路的上电期间,将多个第二控制信号依次从关断电平调整为导通电平。
此种可选方案的实施方式可参照上述实施例对第二控制模块的介绍。
在另一种可选方案中,第二控制模块可以用于生成第三供电支路的第二控制信号,第一控制模块和第二控制模块可以被配置为:
在LDO电路的上电期间,将第一供电支路的第一控制信号和第三供电支路的第二控制信号作为目标控制信号,将多个目标控制信号依次从关断电平调整为导通电平。
在一种可能的实施方式中,第一控制模块输出的第一控制信号可以接入对应的第一供电支路,第二控制模块输出的第二控制信号可以接入对应的第三供电支路。在LDO电路的上电期间,第一控制模块和第二控制模块输出的控制信号可以互相配合,使得每个第一供电支路和每个第三供电支路的控制信号分别从关断电平调整为导通电平,也即是使得每个第一供电支路和每个第三供电支路分别导通。
上述第一供电支路在响应过冲时被关断,直至LDO电路再次上电后,第一供电支路可以被复位为初始状态,即导通状态。同理,上述第二供电支路在响应下冲时被导通,直至LDO电路再次上电后,第二供电支路可以被复位为初始状态,即关断状态。
本实施例与上述实施例的同理之处可参照上述实施例的介绍,本实施例不再赘述。
本申请实施例可以获得如下有益效果:
(1)LDO电路的输出电路中可以具体设置用于响应过冲的第一供电支路和/或用于响应下冲的第二供电支路,并在输出电压产生过冲时,通过关断第一供电支路实现对过冲的快速响应,在输出电压产生下冲时,通过导通第二供电支路实现对下冲的快速响应。此外,输出电路还可以设置常通的第三供电支路,保证LDO电路的基本运行。
(2)在响应过冲时,控制多个第一供电支路依次关断,和/或,在响应下冲时,控制多个第二供电支路依次导通,可以降低LDO电路的瞬态功耗。
(3)在LDO电路上电期间,可以控制多个供电支路依次导通,大大减小输出电压的过冲幅度,进而可以避免系统的电源电压因LDO电路的输出电压的过冲幅度太大而被拉低,提高了系统的稳定性。
下面将结合一个具体电路结构,对本申请提供的LDO电路进行介绍,但不限于本实施例提供的具体电路结构。本实施例提供的LDO电路可以实现1bit(比特)或多比特的瞬态响应调节,也即是控制一个或多个供电支路实现瞬态响应。
参照图8所示的LDO电路示意图,该LDO电路可以包括误差放大器AMP、输出电路、负载电阻电容、反馈电阻串、上电分级启动控制电路、输出电压检测电路和瞬态响应开关调控电路,其中输出电路包括多个支路,每个支路由MOS管和与MOS管串联的开关组成。上述多个支路可以划分为上电启动支路组、过冲调节支路组、下冲调节支路组。
其中,上电启动支路组对应于上述第三供电支路,包括3个并联的MOS管MP1、MP2、MP3,每个MOS管与一个开关相适配,构成3个第三供电支路,分别基于S1P、S2P、S3P信号(对应于上述第三供电支路的第二控制信号)进行控制。
过冲调节支路组对应于上述第一供电支路,包括2个并联的MOS管MP4、MP5,每个MOS管与一个开关相适配,构成2个第一供电支路,分别基于S4P、S5P信号(对应于上述第一供电支路的第一控制信号)进行控制。
下冲调节支路组对应于上述第二供电支路,包括2个并联的MOS管MP6、MP7,每个MOS管与一个开关相适配,构成2个第二供电支路,分别基于S6P、S7P信号(对应于上述第二供电支路的第一控制信号)进行控制。
MOS管MP1、MP2、MP3、MP4、MP5、MP6、MP7的第一端均用于接入电源电压VDD,第二端均与LDO电路的输出端连接,第三端(即控制端)均与误差放大器AMP的输出端连接。
负载电阻电容包括负载电阻ESR和负载电容Cload。负载电阻ESR的一端与LDO电路的输出端连接,另一端与负载电容Cload连接。负载电容Cload的一端与负载电阻ESR连接,另一端接地。
反馈电阻串包括串联的电阻R1、R2,分别对应于上述第一反馈电阻单元和第二反馈电阻单元。电阻R1的一端与LDO电路的输出端连接,另一端与电阻R2连接。电阻R2的一端与电阻R1连接,另一端接地。
误差放大器AMP对应于上述放大电路,其反相输入端用于接入参考电压VREF,正相输入端用于接入反馈电压VFB,输出端分别与MOS管MP1、MP2、MP3、MP4、MP5、MP6、MP7的控制端连接。其中,反馈电压VFB为电阻R1、R2之间的电压。误差放大器AMP基于使能信号ENN进行驱动,当使能信号ENN使能时,误差放大器AMP正常工作。
上电分级启动控制电路用于接收使能信号ENN和带隙参考电路信号BGR_OK,输出S1P、S2P、S3P信号。
输出电压检测电路对应于上述输出电压检测模块,基于S1P、S2P、S3P信号进行控制,其输入端与LDO电路的输出端连接,输出端与瞬态响应开关调控电路连接。
瞬态响应开关调控电路对应于上述开关调控模块,输入端与输出电压检测电路连接,输出S4P、S5P、S6P、S7P信号。
下面将参照图9所示的时序关系图,对该LDO电路实现多级启动的工作原理进行介绍。
当使能信号ENN从高电平跳变至低电平时,使能信号ENN使能,LDO电路开始上电。此时,BGR_OK信号可以相应的从低电平跳变至高电平。上电分级启动控制电路在使能信号ENN的控制下使得BGR_OK信号(从低到高的跳变信号)依次延时t1,得到S1P、S2P和S3P信号:S1P信号从低电平跳变为高电平的时刻与BGR_OK信号相同(也可以存在一定的时间间隔),S2P信号从低电平跳变为高电平的时刻比S1P信号延迟时间t1,S3P信号从低电平跳变为高电平的时刻比S2P信号延迟时间t1。
图9中,输出电压LDO_VOUT示意图中的实线表示为依次导通MP1、MP2、MP3时输出电压LDO_VOUT的电压变化,虚线表示为同时导通MP1、MP2、MP3时输出电压LDO_VOUT的电压变化。可以看出,在S1P、S2P、S3P信号的控制下,MP1、MP2、MP3分别接入电路,使得在上电期间LDO电路的输出电压LDO_VOUT的过冲幅度相比同时打开MP1、MP2和MP3大大减小,进而可以避免电源电压因LDO的输出电压LDO_VOUT的过冲太大而被拉低,提高了系统的稳定性。
下面将参照图10所示的时序关系图,对该LDO电路实现1bit的瞬态响应调节的工作原理进行介绍。
在输出电压LDO_VOUT稳定后,当负载电流I_load发生突变时,从重载Imax切换到轻载Imin,LDO的输出电压会随之发生突变,产生过冲。此时,输出电压检测电路在S1P、S2P和S3P信号的控制下输出一个负脉冲信号(对应于上述过冲信号)。该负脉冲信号作用于瞬态响应开关调控电路,使得瞬态响应开关调控电路产生一个负脉冲信号S4P或S5P(也即是1bit的控制信号),控制过冲调节支路组中的MOS管MP4或MP5关断,以此通过增加误差放大器的带宽来加快环路响应,进而使得LDO的输出电压快速恢复到稳定值。
当负载电流I_load发生突变时,从轻载Imin切换到重载Imax,LDO的输出电压会随之发生突变,产生下冲。此时,输出电压检测电路在S1P、S2P和S3P信号的控制下输出一个正脉冲信号(对应于上述下冲信号)。该正脉冲信号作用于瞬态响应开关调控电路,使得瞬态响应开关调控电路产生一个正脉冲信号S6P或S7P(也即是1bit的控制信号),控制下冲调节支路组中的MOS管MP6或MP7导通,从而增加供电支路,进而使得LDO的输出电压快速恢复到稳定值。
图10中,输出电压LDO_VOUT示意图中的实线表示为采用本申请进行瞬态响应调节时输出电压LDO_VOUT的电压变化,虚线表示为未进行瞬态响应调节时输出电压LDO_VOUT的电压变化。可以看出,采用本申请时输出电压LDO_VOUT恢复到稳定值的时间缩短,LDO电路的瞬态响应性能提高。
下面将参照图11所示的时序关系图,对该LDO电路实现多比特的瞬态响应调节的工作原理进行介绍。
在输出电压LDO_VOUT稳定后,当负载电流I_load发生突变时,从重载Imax切换到轻载Imin,LDO的输出电压会随之发生突变,产生过冲。此时,输出电压检测电路在S1P、S2P和S3P信号的控制下输出一个负脉冲信号(对应于上述过冲信号)。该负脉冲信号作用于瞬态响应开关调控电路,使得瞬态响应开关调控电路根据不同的阈值电压产生两个负脉冲信号S4P和S5P(也即是2bit的控制信号),控制过冲调节支路组中的MOS管MP4和MP5逐级关断,以此通过增加误差放大器的带宽来加快环路响应,进而使得LDO的输出电压快速恢复到稳定值。
当负载电流I_load发生突变时,从轻载Imin切换到重载Imax,LDO的输出电压会随之发生突变,产生下冲。此时,输出电压检测电路在S1P、S2P和S3P信号的控制下一个正脉冲信号(对应于上述下冲信号)。该正脉冲信号作用于瞬态响应开关调控电路,使得瞬态响应开关调控电路根据不同的阈值电压产生两个正脉冲信号S6P和S7P(也即是2bit的控制信号),控制下冲调节支路组中的MOS管MP6和MP7逐级导通,从而增加供电支路,进而使得LDO的输出电压快速恢复到稳定值。
图11中,输出电压LDO_VOUT示意图中的实线表示为采用逐级导通和逐级关断进行瞬态响应调节时输出电压LDO_VOUT的电压变化,虚线表示为未采用逐级导通和逐级关断进行瞬态响应调节时输出电压LDO_VOUT的电压变化。可以看出,采用逐级导通和逐级关断时,可以对输出电压LDO_VOUT过冲或下冲的幅度进行多位精细化的调节,能够根据负载的实时变化去调节接入的MOS管数量,从而使LDO具有对LDO的输出电压快速响应的作用的同时,又能降低瞬态功耗。
本实施例中以一组包括2个MOS管为例,相对应的控制信号可以是2bit。当一组包括2个以上的MOS管时,相对应的控制信号不限于2bit,可以是任意多比特。
本申请实施例可以获得如下有益效果:
(1)LDO电路可以包括用于响应过冲的第一供电支路和用于响应下冲的第二供电支路,并在输出电压产生过冲时,通过关断第一供电支路实现对过冲的快速响应,在输出电压产生下冲时,通过导通第二供电支路实现对下冲的快速响应。
(2)在响应过冲时,控制多个第一供电支路依次关断,和/或,在响应下冲时,控制多个第二供电支路依次导通,可以降低LDO电路的瞬态功耗。
(3)在LDO电路上电期间,可以控制多个第三供电支路依次导通,大大减小输出电压的过冲幅度,进而可以避免系统的电源电压因LDO电路的输出电压的过冲幅度太大而被拉低,提高了系统的稳定性。
本申请实施例还提供了一种LDO电路的控制方法,可以用于控制上述LDO电路。参照图12所示的LDO电路的控制方法流程图,该方法可以如下:
步骤1201,基于输出电路,输出LDO电路的输出电压;
步骤1202,当所述LDO电路的输出电压发生下冲时,将至少一个关断的供电支路导通。
可选地,当存在多个关断的供电支路时,所述当所述LDO电路的输出电压发生下冲时,将至少一个关断的供电支路导通,包括:当所述LDO电路的输出电压发生下冲时,将多个关断的供电支路依次导通。
可选地,所述方法还包括:当所述LDO电路的输出电压发生过冲时,将至少一个导通的供电支路关断。
可选地,存在多个导通的供电支路时,所述当所述LDO电路的输出电压发生过冲时,将至少一个导通的供电支路关断,包括:当所述LDO电路的输出电压发生过冲时,将多个导通的供电支路依次关断。
可选地,所述LDO电路还包括第一控制模块,所述第一控制模块用于生成供电支路的第一控制信号,所述第一控制信号包括用于关断供电支路的关断电平和用于导通供电支路的导通电平;
所述方法还包括:当所述LDO电路的输出电压发生下冲时,将至少一个供电支路的第一控制信号从关断电平调整为导通电平。
可选地,当存在多个关断的供电支路时,所述当所述LDO电路的输出电压发生下冲时,将至少一个供电支路的第一控制信号从关断电平调整为导通电平,包括:当所述LDO电路的输出电压发生下冲时,将多个供电支路的第一控制信号依次从关断电平调整为导通电平。
可选地,所述方法还包括:当所述LDO电路的输出电压发生过冲时,将至少一个供电支路的第一控制信号从导通电平调整为关断电平。
可选地,当存在多个导通的供电支路时,所述当所述LDO电路的输出电压发生过冲时,将至少一个供电支路的第一控制信号从导通电平调整为关断电平,包括:当所述LDO电路的输出电压发生过冲时,将多个供电支路的第一控制信号依次从导通电平调整为关断电平。
可选地,所述第一控制模块包括输出电压检测模块和开关调控模块,所述方法还包括:
当所述输出电压发生下冲时,控制所述输出电压检测模块输出下冲信号,并将所述下冲信号传输至所述开关调控模块;
当接收到所述下冲信号时,控制所述开关调控模块将至少一个供电支路的第一控制信号从关断电平调整为导通电平。
可选地,所述方法还包括:
当所述输出电压发生过冲时,控制所述输出电压检测模块输出过冲信号,并将所述过冲信号传输至所述开关调控模块;
当接收到所述过冲信号时,控制所述开关调控模块将至少一个供电支路的第一控制信号从导通电平调整为关断电平。
可选地,所述方法还包括:
在所述LDO电路的上电期间,将至少一个供电支路导通。
可选地,所述在所述LDO电路的上电期间,将至少一个供电支路导通,包括:
在所述LDO电路的上电期间,将多个供电支路依次导通。
可选地,所述LDO电路还包括第二控制模块,所述第二控制模块用于在所述LDO电路的上电期间生成供电支路的第二控制信号,所述第二控制信号包括用于关断供电支路的关断电平和用于导通供电支路的导通电平;
所述方法还包括:
在所述LDO电路的上电期间,将至少一个供电支路的第二控制信号从关断电平调整为导通电平。
可选地,所述在所述LDO电路的上电期间,将至少一个供电支路的第二控制信号从关断电平调整为导通电平,包括:
在所述LDO电路的上电期间,将多个供电支路的第二控制信号依次从关断电平调整为导通电平。
可选地,所述LDO电路还包括放大电路、第一反馈电阻单元和第二反馈电阻单元,其中,
所述放大电路的第一输入端用于接收参考电压,第二输入端用于接收第一反馈电阻单元和第二反馈电阻单元之间的反馈电压,输出端与所述输出电路的第一输入端连接;
所述输出电路的第二输入端用于接收电源电压,输出端与所述LDO电路的输出端连接;
所述第一反馈电阻单元的第一端与所述LDO电路的输出端连接,第二端与所述第二反馈电阻单元的第一端连接;
所述第二反馈电阻单元的第二端与用于接地。
本申请实施例中,LDO电路可以包括输出电路,输出电路包括多个供电支路。在输出电压产生下冲时,通过导通供电支路实现对下冲的快速响应。
本申请示例性实施例还提供一种芯片,包括本申请实施例提供的LDO电路。本申请实施例中,LDO电路可以包括输出电路,输出电路包括多个供电支路。在输出电压产生下冲时,通过导通供电支路实现对下冲的快速响应,提高芯片性能和稳定性。
本申请示例性实施例还提供一种电子设备,包括本申请实施例提供的LDO电路。本申请实施例中,LDO电路可以包括输出电路,输出电路包括多个供电支路。在输出电压产生下冲时,通过导通供电支路实现对下冲的快速响应,提高电子设备的性能和稳定性。
以上对本申请所提供一种LDO电路、控制方法、芯片及电子设备进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (18)
1.一种低压差线性稳压器LDO电路,其特征在于,所述LDO电路包括输出电路,所述输出电路包括多个供电支路;
所述输出电路被配置为:当所述LDO电路的输出电压发生下冲时,将至少一个关断的供电支路导通。
2.根据权利要求1所述的LDO电路,其特征在于,所述输出电路被配置为:
当所述LDO电路的输出电压发生下冲时,将多个关断的供电支路依次导通。
3.根据权利要求1所述的LDO电路,其特征在于,所述输出电路还被配置为:
当所述LDO电路的输出电压发生过冲时,将至少一个导通的供电支路关断。
4.根据权利要求3所述的LDO电路,其特征在于,所述输出电路被配置为:
当所述LDO电路的输出电压发生过冲时,将多个导通的供电支路依次关断。
5.根据权利要求1所述的LDO电路,其特征在于,所述LDO电路还包括第一控制模块,所述第一控制模块用于生成供电支路的第一控制信号,所述第一控制信号包括用于关断供电支路的关断电平和用于导通供电支路的导通电平;
所述第一控制模块被配置为:
当所述LDO电路的输出电压发生下冲时,将至少一个供电支路的第一控制信号从关断电平调整为导通电平。
6.根据权利要求5所述的LDO电路,其特征在于,所述第一控制模块被配置为:
当所述LDO电路的输出电压发生下冲时,将多个供电支路的第一控制信号依次从关断电平调整为导通电平。
7.根据权利要求5所述的LDO电路,其特征在于,所述第一控制模块还被配置为:
当所述LDO电路的输出电压发生过冲时,将至少一个供电支路的第一控制信号从导通电平调整为关断电平。
8.根据权利要求7所述的LDO电路,其特征在于,所述第一控制模块被配置为:
当所述LDO电路的输出电压发生过冲时,将多个供电支路的第一控制信号依次从导通电平调整为关断电平。
9.根据权利要求5所述的LDO电路,其特征在于,所述第一控制模块包括输出电压检测模块和开关调控模块;
所述输出电压检测模块,被配置为当所述输出电压发生下冲时,输出下冲信号,并将所述下冲信号传输至所述开关调控模块;
所述开关调控模块,被配置为当接收到所述下冲信号时将至少一个供电支路的第一控制信号从关断电平调整为导通电平。
10.根据权利要求9所述的LDO电路,其特征在于,所述输出电压检测模块,还被配置为当所述输出电压发生过冲时,输出过冲信号,并将所述过冲信号传输至所述开关调控模块;
所述开关调控模块,还被配置为当接收到所述过冲信号时将至少一个供电支路的第一控制信号从导通电平调整为关断电平。
11.根据权利要求1所述的LDO电路,其特征在于,所述输出电路还被配置为:
在所述LDO电路的上电期间,将至少一个供电支路导通。
12.根据权利要求11所述的LDO电路,其特征在于,所述输出电路被配置为:
在所述LDO电路的上电期间,将多个供电支路依次导通。
13.根据权利要求11所述的LDO电路,其特征在于,所述LDO电路还包括第二控制模块,所述第二控制模块用于在所述LDO电路的上电期间生成供电支路的第二控制信号,所述第二控制信号包括用于关断供电支路的关断电平和用于导通供电支路的导通电平;
所述第二控制模块被配置为:
在所述LDO电路的上电期间,将至少一个供电支路的第二控制信号从关断电平调整为导通电平。
14.根据权利要求13所述的LDO电路,其特征在于,所述第二控制模块被配置为:
在所述LDO电路的上电期间,将多个供电支路的第二控制信号依次从关断电平调整为导通电平。
15.根据权利要求1所述的LDO电路,其特征在于,所述LDO电路还包括放大电路、第一反馈电阻单元和第二反馈电阻单元,其中,
所述放大电路的第一输入端用于接收参考电压,第二输入端用于接收第一反馈电阻单元和第二反馈电阻单元之间的反馈电压,输出端与所述输出电路的第一输入端连接;
所述输出电路的第二输入端用于接收电源电压,输出端与所述LDO电路的输出端连接;
所述第一反馈电阻单元的第一端与所述LDO电路的输出端连接,第二端与所述第二反馈电阻单元的第一端连接;
所述第二反馈电阻单元的第二端与用于接地。
16.一种LDO电路的控制方法,其特征在于,所述LDO电路包括输出电路,所述输出电路包括多个供电支路,所述方法包括:
基于所述输出电路,输出所述LDO电路的输出电压;
当所述LDO电路的输出电压发生下冲时,将至少一个关断的供电支路导通。
17.一种芯片,其特征在于,包括如权利要求1-15中至少一个项所述的LDO电路。
18.一种电子设备,其特征在于,包括如权利要求1-15中至少一个项所述的LDO电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210395751.2A CN114690828A (zh) | 2022-04-15 | 2022-04-15 | 一种ldo电路、控制方法、芯片及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210395751.2A CN114690828A (zh) | 2022-04-15 | 2022-04-15 | 一种ldo电路、控制方法、芯片及电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114690828A true CN114690828A (zh) | 2022-07-01 |
Family
ID=82142493
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210395751.2A Pending CN114690828A (zh) | 2022-04-15 | 2022-04-15 | 一种ldo电路、控制方法、芯片及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114690828A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN119276095A (zh) * | 2024-12-04 | 2025-01-07 | 深圳市安卫普科技有限公司 | 一种供电电路、电子设备及级联系统 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030178980A1 (en) * | 2002-03-25 | 2003-09-25 | Hubert Biagi | Composite loop compensation for low drop-out regulator |
US20140084881A1 (en) * | 2012-09-25 | 2014-03-27 | Yi-Chun Shih | Low dropout regulator with hysteretic control |
CN108710399A (zh) * | 2018-04-25 | 2018-10-26 | 电子科技大学 | 一种具有高瞬态响应的ldo电路 |
US20190004552A1 (en) * | 2017-07-03 | 2019-01-03 | Macronix International Co., Ltd. | Fast transient response voltage regulator with predictive loading |
US10216209B1 (en) * | 2018-06-11 | 2019-02-26 | SK Hynix Inc. | Digital low drop-out regulator and operation method thereof |
US20190107856A1 (en) * | 2017-10-11 | 2019-04-11 | Hyundai Autron Co., Ltd. | Real-time slope control apparatus for voltage regulator and operating method thereof |
CN209980116U (zh) * | 2019-05-10 | 2020-01-21 | 深圳市汇春科技股份有限公司 | 低压差线性稳压器过冲消除电路、下冲消除电路和芯片 |
US20220019253A1 (en) * | 2020-07-15 | 2022-01-20 | Semiconductor Components Industries, Llc | Adaptable low dropout (ldo) voltage regulator and method therefor |
-
2022
- 2022-04-15 CN CN202210395751.2A patent/CN114690828A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030178980A1 (en) * | 2002-03-25 | 2003-09-25 | Hubert Biagi | Composite loop compensation for low drop-out regulator |
US20140084881A1 (en) * | 2012-09-25 | 2014-03-27 | Yi-Chun Shih | Low dropout regulator with hysteretic control |
US20190004552A1 (en) * | 2017-07-03 | 2019-01-03 | Macronix International Co., Ltd. | Fast transient response voltage regulator with predictive loading |
US20190107856A1 (en) * | 2017-10-11 | 2019-04-11 | Hyundai Autron Co., Ltd. | Real-time slope control apparatus for voltage regulator and operating method thereof |
CN108710399A (zh) * | 2018-04-25 | 2018-10-26 | 电子科技大学 | 一种具有高瞬态响应的ldo电路 |
US10216209B1 (en) * | 2018-06-11 | 2019-02-26 | SK Hynix Inc. | Digital low drop-out regulator and operation method thereof |
CN209980116U (zh) * | 2019-05-10 | 2020-01-21 | 深圳市汇春科技股份有限公司 | 低压差线性稳压器过冲消除电路、下冲消除电路和芯片 |
US20220019253A1 (en) * | 2020-07-15 | 2022-01-20 | Semiconductor Components Industries, Llc | Adaptable low dropout (ldo) voltage regulator and method therefor |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN119276095A (zh) * | 2024-12-04 | 2025-01-07 | 深圳市安卫普科技有限公司 | 一种供电电路、电子设备及级联系统 |
CN119276095B (zh) * | 2024-12-04 | 2025-06-27 | 深圳市安卫普科技有限公司 | 一种供电电路、电子设备及级联系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8085013B2 (en) | DC power converter and mode-switching method | |
CN113110694B (zh) | 一种具有电流浪涌抑制的低压差线性稳压器电路 | |
US10877502B2 (en) | Input dependent voltage regulator with a charge pump | |
US4392103A (en) | Current sensing regulator | |
CN103135648B (zh) | 低压差线性稳压器 | |
JP2009199501A (ja) | ボルテージレギュレータ | |
US20120043951A1 (en) | Switching Regulator and Constant On-time Module | |
CN114253333B (zh) | 稳压装置 | |
CN109412408B (zh) | 一种电荷泵电路及其负载驱动方法 | |
US20170250606A1 (en) | Switching regulator | |
KR20190024832A (ko) | 스위칭 레귤레이터 | |
CN114647271B (zh) | 一种ldo电路、控制方法、芯片及电子设备 | |
US20200366194A1 (en) | Switched-capacitor power converting apparatus and operating method thereof | |
CN102055311B (zh) | 线性稳压电源装置及其软启动方法 | |
US20140210439A1 (en) | Switching Regulator and Control Circuit Thereof | |
CN114690828A (zh) | 一种ldo电路、控制方法、芯片及电子设备 | |
CN103812339A (zh) | 降压电路及具有其的降压组件 | |
JP2002051537A (ja) | Dc/dcコンバータ回路 | |
JP2017011897A (ja) | スイッチング電源回路、液晶駆動装置、液晶表示装置 | |
JP3852399B2 (ja) | 電源切替回路 | |
CN118100645B (zh) | 一种降压型开关电源恒压控制电路 | |
US5916313A (en) | Low cost power converter for a computer | |
US6509723B2 (en) | Constant voltage regulator, method of controlling the same, and electric device provided with the same | |
US10284085B2 (en) | Switching regulator | |
CN114860017B (zh) | 一种ldo电路、控制方法、芯片及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20220701 |