[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN114374124A - 双向信号传输连接线 - Google Patents

双向信号传输连接线 Download PDF

Info

Publication number
CN114374124A
CN114374124A CN202011241801.9A CN202011241801A CN114374124A CN 114374124 A CN114374124 A CN 114374124A CN 202011241801 A CN202011241801 A CN 202011241801A CN 114374124 A CN114374124 A CN 114374124A
Authority
CN
China
Prior art keywords
connection port
connection
transmission
chip
signal transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN202011241801.9A
Other languages
English (en)
Inventor
高妙斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiayusi Technology Co ltd
Original Assignee
Jiayusi Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiayusi Technology Co ltd filed Critical Jiayusi Technology Co ltd
Publication of CN114374124A publication Critical patent/CN114374124A/zh
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R31/00Coupling parts supported only by co-operation with counterpart
    • H01R31/06Intermediate parts for linking two coupling parts, e.g. adapter
    • H01R31/065Intermediate parts for linking two coupling parts, e.g. adapter with built-in electric apparatus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • G06F13/4045Coupling between buses using bus bridges where the bus bridge performs an extender function
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

本发明为一种双向信号传输连接线。双向信号传输连接线得以连接于第一电子装置及第二电子装置之间。双向信号传输连接线包括第一连接端口、第二连接端口、第一转接器芯片、第二转接器芯片及多个传输导线。第一转接器芯片及第二转接器芯片互相对称设置于第一连接端口及第二连接端口内,且第一转接器芯片具有第一组调整参数,第二转接器芯片具有第二组调整参数。藉此使第一电子装置及第二电子装置之间经由第一连接端口、第二连接端口及多个传输导线进行信号的传输时,信号藉由第一组调整参数及第二组调整参数进行调整。

Description

双向信号传输连接线
技术领域
本发明涉及一种双向信号传输连接线,特别涉及一种可以对正向或反向信号进行调整的双向信号传输连接线。
背景技术
随着科技的进步,USB-C连接线已经被广泛地应用。USB-C连接线是一种通用序列总线(USB)的硬件接口形式,外观上最大特点在于其两端连接端口的上下边完全一致,所以不用再区分正反面。而除了通用序列总线之外,第三代的雷电(Thunderbolt)也可以适用USB-C连接线。此外可以提供高速传输的DisplayPort(DP)也可以适用USB-C连接线。于现有技术中,USB-C连接线是利用其内部的转接器芯片来对信号做调整,以避免信号因为导线的传输而衰减或失真。
在此请参考图1A现有技术的利用USB-C连接线正向连接于第一电子装置及第二电子装置之间的示意图及图1B现有技术的利用USB-C连接线反向连接于第一电子装置及第二电子装置之间的示意图。
于现有技术中,USB-C连接线90利用第一连接端口91、第二连接端口92及传输导线93连接于一第一电子装置81及一第二电子装置82之间。第一电子装置81可以设定为发送信号的主机(Host),而第二电子装置3可以设定为欲接收信号之装置(Device)。第一连接端口91内具有第一转接器芯片911,第二连接端口92内具有第二转接器芯片921。第一转接器芯片911及第二转接器芯片921可以对信号进行调整,例如进行增益值调整或等化值调整,以补偿因为传输过程中所造成的信号衰减或失真。以图1A来看,第一转接器芯片911可以具有补偿信号从第一电子装置81传输到第一连接端口91之间的衰减或失真,第二转接器芯片921可以补偿信号经过传输导线93所造成的衰减或失真。但是当USB-C连接线90反向连接于第一电子装置81及第二电子装置82之间时,第一转接器芯片911必须藉由程序来辅助补偿信号经过传输导线93所造成的衰减或失真,第二转接器芯片921也必须藉由程序来辅助补偿信号从第一电子装置81传输到第二连接端口92之间的衰减或失真。所以现有技术的USB-C连接线90反向连接时,第一转接器芯片911及第二转接器芯片921无法直接进行信号衰减或失真的补偿。
因此,有必要发明一种新的双向信号传输连接线,以解决现有技术的缺失。
发明内容
本发明的主要目的在于提供一种双向信号传输连接线,其可以达到对正向或反向信号进行调整的目的。
为达成上述的目的,本发明的双向信号传输连接线得以连接于第一电子装置及第二电子装置之间。双向信号传输连接线包括第一连接端口、第二连接端口、第一转接器芯片、第二转接器芯片及多个传输导线。第一连接端口或第二连接端口得以分别连接到第一电子装置或第二电子装置。第一转接器芯片及第二转接器芯片互相对称设置于第一连接端口及第二连接端口内,且第一转接器芯片具有第一组调整参数,第二转接器芯片具有第二组调整参数。多个传输导线连接于第一转接器芯片及第二转接器芯片之间,藉此使第一电子装置及第二电子装置之间经由第一连接端口、第二连接端口及多个传输导线进行信号的传输时,信号藉由第一组调整参数及第二组调整参数进行调整。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
图1A现有技术的利用双向信号传输连接线正向连接于第一电子装置及第二电子装置之间的示意图;
图1B现有技术的利用双向信号传输连接线反向连接于第一电子装置及第二电子装置之间的示意图;
图2本发明的利用双向信号传输连接线连接于第一电子装置及第二电子装置之间的示意图;
图3本发明的双向信号传输连接线的第一实施例的架构示意图;
图4本发明的双向信号传输连接线的第二实施例的架构示意图;
图5本发明的双向信号传输连接线的第三实施例的架构示意图。
其中,附图标记
现有技术
第一电子装置81
第二电子装置82
双向信号传输连接线90
第一连接端口91
第二连接端口92
第一转接器芯片911
第二转接器芯片921
传输导线93
本发明
双向信号传输连接线1、1a、1b、1c
第一电子装置2
第二电子装置3
第一连接端口11、11a、11b、11c
第二连接端口12、12a、12b、12c
第一侧111a、111b、111c、121a、121b、121c
第二侧112a、112b、112c、122a、122b、122c
第一转接器芯片21a、21b、21c
第二转接器芯片22a、22b、22c
第三转接器芯片23
第四转接器芯片24
传输导线30
第一组传输导线31
第二组传输导线32
第三组传输导线33
第四组传输导线34
连接引脚41、42、43、44、45、46、47、48
内部引脚51、52、53、54、55、56、57、58
具体实施方式
为能更了解本发明的技术内容,特举较佳具体实施例说明如下。
以下请参考图2本发明的利用双向信号传输连接线连接于第一电子装置及第二电子装置之间的示意图。
于本发明的一实施例中,双向信号传输连接线1可以是一种USB-C规格的连接线,可适用于通用序列总线(USB)、雷电(Thunderbolt)或是DisplayPort(DP)的硬件接口形式,但本发明并不限于此。双向信号传输连接线1利用第一连接端口11及第二连接端口12连接于一第一电子装置2及一第二电子装置3之间。第一电子装置2及第二电子装置3都可以为桌上型电脑系统、笔记型电脑、智能手机、平板电脑、穿戴式装置或是显示屏幕等,第一电子装置2可以设定为主要控制及输出信号的主机(Host),而第二电子装置3可以设定为欲连接及接收信号的装置(Device),但本发明并不限于此。依照USB-C规格,第一连接端口11及第二连接端口12的上下侧形状完全一致,都具有24个引脚,上下侧各具有12个,并连接到双向信号传输连接线1内部的多个传输导线30。藉此第一连接端口11及第二连接端口12可以用正面或反面连接于第一电子装置2及第二电子装置3,第一电子装置2及第二电子装置3再利用多个传输导线30正向或反向传输信号。于本发明的一实施例中,双向信号传输连接线1定义第一连接端口11传输到第二连接端口12的任何信号为正向信号,第二连接端口12传输到第一连接端口11的任何信号为反向信号。但上述的正向信号与反向信号仅为举例说明,本发明并不限于上述的定义。由于双向信号传输连接线1的连线方式已经被本发明所属技术领域中具通常知识者所熟悉,故在此不再赘述。
在此请参考图3本发明的双向信号传输连接线的第一实施例的架构示意图。
于本发明的第一实施例中,双向信号传输连接线1a的第一连接端口11a具有第一侧111a及第二侧112a,第二连接端口12a具有第一侧121a及第二侧122a。第一连接端口11a的第一侧111a具有两组连接引脚41、42,第二侧112a也具有两组连接引脚43、44。另外,第二连接端口12a的第一侧121a具有两组连接引脚45、46,第二侧122a具有两组连接引脚47、48。的多个传输导线30包括一第一组传输导线31、一第二组传输导线32、一第三组传输导线33及一第四组传输导线34。第一连接端口11a及第二连接端口12a藉由其各自的内部引脚51、52、53、54、55、56、57、58与上述的四组传输导线31、32、33、34电性连接。所以于本发明的第一实施例中,第一连接端口11a的该第一侧111a藉由两组内部引脚53、54连接到传输导线33、34,再连接到该第二连接端口12a的该第二侧122a的内部引脚55、56。另外,第一连接端口11a的该第二侧112a藉由两组内部引脚51、52连接到传输导线31、32,再连接到该第二连接端口12a的该第一侧121a的内部引脚57、58。如此一来,第一电子装置2可以电性连接到连接引脚41、42、43、44,第二电子装置3可以电性连接到连接引脚45、46、47、48,并经由其内部的各连接引脚41、42、43、44、45、46、47、48,传输导线31、32、33、34及内部引脚51、52、53、54、55、56、57、58进行信号的正向或反向的传输。并需注意的是,上述各组的连接引脚41、42、43、44、45、46、47、48,传输导线31、32、33、34及内部引脚51、52、53、54、55、56、57、58皆具有正极及负极之分,例如于图3中以实线代表正极通道,以虚线代表负极通道。另外,第一连接端口11a及第二连接端口12a的内部的电路板上皆具有至少一贯通传输孔(图未示),所以信号可以经由贯通传输孔传输到电路板的另一侧。
于本发明的第一实施例中,双向信号传输连接线1a会具有第一转接器(Repeater)芯片21a及第二转接器芯片22a。该第一转接器芯片21a及该第二转接器芯片22a互相对称设置于该第一连接端口11a及该第二连接端口12a内。于本发明的第一实施例中,第一转接器芯片21a设置于该第一连接端口11a的该第一侧111a,该第二转接器芯片22a设置于该第二连接端口12a的该第一侧121a。该第一转接器芯片21a及该第二转接器芯片22a皆具有四组传输通道。第一转接器芯片21a经由两组传输导线33、34连接到该第二连接端口12a的该第二侧122a,第二转接器芯片22a则经由两组传输导线31、32连接该第一连接端口11a的该第二侧112a。
故于本发明的第一实施例中,信号可以有四种正向或反向的传输路径。第一种路径为自连接引脚42、第一转接器芯片21a、贯通传输孔、内部引脚52、第二组传输导线32、内部引脚58、第二转接器芯片22a、贯通传输孔到连接引脚48。第二种路径为自连接引脚44、贯通传输孔、第一转接器芯片21a、内部引脚54、第四组传输导线34、内部引脚56、贯通传输孔、第二转接器芯片22a到连接引脚46。第三种路径为自连接引脚47、贯通传输孔、第二转接器芯片22a、内部引脚57、第一组传输导线31、内部引脚51、贯通传输孔、第一转接器芯片21a到连接引脚41。第四种路径为自连接引脚45、第二转接器芯片22a、贯通传输孔、内部引脚55、第三组传输导线33、内部引脚53、第一转接器芯片21a、贯通传输孔到连接引脚43。于本发明的第一实施例中,信号传输时都会经过两次的贯通传输孔。
第一转接器芯片21a及第二转接器芯片22a可以对信号进行调整,可以为具有Redrive或是Retimer的功能的积体电路芯片。Redrive功能为将接收到的劣化传输信号,为已衰减的信号频率成份增幅,再将修复到原先水准的信号再次传送出去。Retimer功能为对有确定性抖动和随机性抖动的数据时钟信号进行修复,使其信号传输能量增加并输出一个干净的信号。上述的Redrive或是Retimer的功能已经被本发明所属技术领域中具通常知识者所熟知,故在此不再赘述其原理。所以第一转接器芯片21a及第二转接器芯片22a可以对信号进行增益值调整或等化值调整,以补偿因为传输过程中所造成的信号衰减或失真。于本发明的第一实施例中,第一转接器芯片21a具有一第一组调整参数,该第二转接器芯片22a具有一第二组调整参数,该第一组调整参数包括一第一正向调整参数及一第一反向调整参数,该第二组调整参数包括一第二正向调整参数及一第二反向调整参数,其中每一调整参数至少包括一增益调整参数及一等化调整参数。所以不论是从第一连接端口11a传输到第二连接端口12a的正向信号或是从第二连接端口12a传输到第一连接端口11a的反向信号,第一转接器芯片21a及第二转接器芯片22a都可利用其具有的调整参数直接调整信号,不须再额外利用程序的演算来辅助补偿信号。
所以在第一路径及第二路径的情况下,第一转接器芯片21a针对信号从第一电子装置2到第一转接器芯片21a之间路径所造成的衰减进行增益调整及等化调整,第二转接器芯片22a针对信号从第一转接器芯片21a到第二转接器芯片22a之间路径所造成的衰减进行增益调整及等化调整。在第三路径及第四路径的情况下,第二转接器芯片22a针对信号从第三电子装置3到第二转接器芯片22a之间路径所造成的衰减进行增益调整及等化调整,第一转接器芯片21a针对信号从第二转接器芯片22a到第一转接器芯片21a之间路径所造成的衰减进行增益调整及等化调整。
由上述的说明可知,本发明的第一实施例的双向信号传输连接线1a可以节省芯片的设置数量。且双向信号传输连接线1a的内部线路互相对称,双向信号传输连接线1a不论是否翻转都不影响与第一电子装置2及第二电子装置3之间的信号传输。再者,不论是正向信号或是反向信号也都可进行补偿调整。
接着请参考图4本发明的双向信号传输连接线的第二实施例的架构示意图。
于本发明的第二实施例中,双向信号传输连接线1b的第一连接端口11b具有第一侧111b及第二侧112b,第二连接端口12b具有第一侧121b及第二侧122b。第一连接端口11b的第一侧111b具有两组连接引脚41、42,第二侧112b也具有两组连接引脚43、44。另外,第二连接端口12b的第一侧121b具有两组连接引脚45、46,第二侧122b具有两组连接引脚47、48。第一连接端口11b及第二连接端口12b藉由其各自的内部引脚51、52、53、54、55、56、57、58与上述的四组传输导线31、32、33、34电性连接。与第一实施例不同的是,第二实施例的第一连接端口11b的该第一侧111b藉由四组内部引脚51、52、53、54连接到传输导线31、32、33、34,再连接到第二连接端口12b的该第一侧121b的四组内部引脚55、56、57、58。且传输导线31、32、33、34具有的正极通道及负极通道交叉连接到第一侧121b的四组内部引脚55、56、57、58。如此一来,第一电子装置2同样可以电性连接到连接引脚41、42、43、44,第二电子装置3同样可以电性连接到连接引脚45、46、47、48,并经由其内部的各连接引脚41、42、43、44、45、46、47、48、传输导线31、32、33、34及内部引脚51、52、53、54、55、56、57、58进行信号的正向或反向的传输。
于本发明的第二实施例中,双向信号传输连接线1b的第一转接器芯片21b设置于该第一连接端口11b的该第一侧111b,该第二转接器芯片22b设置于该第二连接端口12b的该第一侧121b,第一转接器芯片21b经由四组传输导线31、32、33、34连接到第二转接器芯片22b。该第一转接器芯片21b及该第二转接器芯片22b同样具有四组传输通道。
故于本发明的第二实施例中,信号也可以有四种正向或反向的传输路径。第一种路径为自连接引脚42、第一转接器芯片21b、内部引脚52、第二组传输导线32、内部引脚58、第二转接器芯片22b、贯通传输孔到连接引脚48。第二种路径为自连接引脚44、贯通传输孔、第一转接器芯片21b、内部引脚54、第四组传输导线34、内部引脚56、第二转接器芯片22b到连接引脚46。第三种路径为自连接引脚47、贯通传输孔、第二转接器芯片22b、内部引脚57、第一组传输导线31、内部引脚51、第一转接器芯片21b到连接引脚41。第四种路径为自连接引脚45、第二转接器芯片22b、内部引脚55、第三组传输导线33、内部引脚53、第一转接器芯片21b、贯通传输孔到连接引脚43。于本发明的第二实施例中,信号传输时只会经过一次的贯通传输孔。
所以在第一路径及第二路径的情况下,第一转接器芯片21b针对信号从第一电子装置2到第一转接器芯片21b之间路径所造成的衰减进行增益调整及等化调整,第二转接器芯片22b针对信号从第一转接器芯片21b到第二转接器芯片22b之间路径所造成的衰减进行增益调整及等化调整。在第三路径及第四路径的情况下,第二转接器芯片22b针对信号从第三电子装置3到第二转接器芯片22b之间路径所造成的衰减进行增益调整及等化调整,第一转接器芯片21b针对信号从第二转接器芯片22b到第一转接器芯片21b之间路径所造成的衰减进行增益调整及等化调整。
由上述的说明可知,本发明的第二实施例的双向信号传输连接线1b同样可以节省芯片的设置数量,内部引脚51、52、53、54、55、56、57、58都设在同一侧的结构可以让焊接程序更方便。且双向信号传输连接线1b的内部线路互相对称,各传输导线31、32、33、34具有的正极通道及负极通道交叉连接到另一侧的内部引脚,得以配合第一连接端口11b及第二连接端口12b预设的24个引脚的脚位极性。故双向信号传输连接线1b不论是否翻转都不影响与第一电子装置2及第二电子装置3之间的信号传输。再者,不论是正向信号或是反向信号也都可进行补偿调整,正极通道及负极通道交叉连接设置的结构可以让双向信号传输连接线1b更容易被应用及管理,并可降低制造成本。
最后请参考图5本发明的双向信号传输连接线的第三实施例的架构示意图。
于本发明的第三实施例中,双向信号传输连接线1c的第一连接端口11c具有第一侧111c及第二侧112c,第二连接端口12c具有第一侧121c及第二侧122c。第一连接端口11c的第一侧111c具有两组连接引脚41、42,第二侧112c也具有两组连接引脚43、44。另外,第二连接端口12c的第一侧121c具有两组连接引脚45、46,第二侧122c具有两组连接引脚47、48。第一连接端口11c及第二连接端口12c藉由其各自的内部引脚51、52、53、54、55、56、57、58与上述的四组传输导线31、32、33、34电性连接。所以于本发明的第三实施例中,第一连接端口11c的该第一侧111c藉由两组内部引脚51、52连接到传输导线31、32,再连接到该第二连接端口12c的该第二侧122c的内部引脚55、56。另外,第一连接端口11c的该第二侧112c藉由两组内部引脚53、54连接到传输导线33、34,再连接到该第二连接端口12c的该第一侧121c的内部引脚57、58。如此一来,藉此第一电子装置2可以电性连接到连接引脚41、42、43、44,第二电子装置3可以电性连接到连接引脚45、46、47、48,并经由其内部的各连接引脚41、42、43、44、45、46、47、48、传输导线31、32、33、34及内部引脚51、52、53、54、55、56、57、58进行信号的正向或反向的传输。
于本发明的第三实施中,双向信号传输连接线1c除了具有第一转接器芯片21c及第二转接器芯片22c外,还包括了第三转接器芯片23及第四转接器芯片24。第三转接器芯片23及第四转接器芯片24与第一转接器芯片21c及第二转接器芯片22c的功能相同,同样具有两组传输通道,并且可以对信号进行增益值调整或等化值调整,以补偿因为传输过程中所造成的信号衰减或失真。所以第三转接器芯片23具有第三组调整参数,第四转接器芯片24具有第四组调整参数,第三组调整参数包括第三正向调整参数及第三反向调整参数,第四组调整参数包括第四正向调整参数及第四反向调整参数。由于第三组调整参数及第四组调整参数与前述的第一组调整参数及第二组调整参数实质上相同,故在此不再赘述。
于本发明的第三实施中,第一转接器芯片21c、第二转接器芯片22c、第三转接器芯片23及第四转接器芯片24互相对称设置于该第一连接端口11c及该第二连接端口12c内。第一转接器芯片21c设置于该第一连接端口11c的该第一侧111c,第二转接器芯片22c设置于该第二连接端口12c的该第一侧121c,第三转接器芯片23设置于该第一连接端口11c的该第二侧112c,第四转接器芯片24设置于该第二连接端口12c的该第二侧122c。第一转接器芯片21c经由两组传输导线31、32连接到该第二连接端口12c的该第二侧122c的第四转接器芯片24,第二转接器芯片22c则经由两组传输导线33、34连接该第一连接端口11c的该第二侧112c的第三转接器芯片23。
故于本发明的第三实施例中,信号同样可以有四种正向或反向的传输路径。第一种路径为自连接引脚42、第一转接器芯片21c、内部引脚52、第二组传输导线32、内部引脚58、第四转接器芯片24到连接引脚48。第二种路径为自连接引脚44、第三转接器芯片23、内部引脚54、第四组传输导线34、内部引脚56、第二转接器芯片22c到连接引脚46。第三种路径为自连接引脚47、第四转接器芯片24、内部引脚57、第一组传输导线31、内部引脚51、第一转接器芯片21c到连接引脚41。第四种路径为自连接引脚45、第二转接器芯片22c、内部引脚55、第三组传输导线33、内部引脚53、第三转接器芯片23到连接引脚43。
所以在第一路径的情况下,第一转接器芯片21c针对信号从第一电子装置2到第一转接器芯片21c之间路径所造成的衰减进行增益调整及等化调整,第四转接器芯片24针对信号从第一转接器芯片21c到第四转接器芯片24之间路径所造成的衰减进行增益调整及等化调整。在第二路径的情况下,第三转接器芯片23针对信号从第一电子装置2到第三转接器芯片23之间路径所造成的衰减进行增益调整及等化调整,第二转接器芯片22c针对信号从第三转接器芯片23到第二转接器芯片22c之间路径所造成的衰减进行增益调整及等化调整。在第三路径的情况下,第四转接器芯片24针对信号从第二电子装置3到第四转接器芯片24之间路径所造成的衰减进行增益调整及等化调整,第一转接器芯片21c针对信号从第四转接器芯片24到第一转接器芯片21c之间路径所造成的衰减进行增益调整及等化调整。在第四路径的情况下,第二转接器芯片22c针对信号从第二电子装置3到第二转接器芯片22c之间路径所造成的衰减进行增益调整及等化调整,第三转接器芯片23针对信号从第二转接器芯片22c到第三转接器芯片23之间路径所造成的衰减进行增益调整及等化调整。
由上述的说明可知,本发明的第三实施的双向信号传输连接线1c的信号不需经过贯通传输孔。且双向信号传输连接线1c的内部线路互相对称,双向信号传输连接线1c翻转后也不影响与第一电子装置2及第二电子装置3的连接。再者,不论是正向信号或是反向信号也都可进行补偿调整。
由上述的说明可知,本发明的双向信号传输连接线1、1a、1b、1c不论是否翻转都可以正向或反向传输信号,而且也能避免信号的衰减或失真,更具有节省能源,简化控制电路的效果。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

Claims (14)

1.一种双向信号传输连接线,得以连接于一第一电子装置及一第二电子装置之间;其特征在于,该双向信号传输连接线包括:
一第一连接端口;
一第二连接端口,其中该第一连接端口或该第二连接端口得以分别连接到该第一电子装置或该第二电子装置;
一第一转接器芯片;
一第二转接器芯片,其中该第一转接器芯片及该第二转接器芯片互相对称设置于该第一连接端口及该第二连接端口内,且该第一转接器芯片具有一第一组调整参数,该第二转接器芯片具有一第二组调整参数;以及
的多个传输导线,连接于该第一转接器芯片及该第二转接器芯片之间,藉此使该第一电子装置及该第二电子装置之间经由该第一连接端口、该第二连接端口及该的多个传输导线进行一信号的传输时,该信号藉由该第一组调整参数及该第二组调整参数进行调整。
2.根据权利要求1所述的双向信号传输连接线,其特征在于,该第一组调整参数包括一第一正向调整参数及一第一反向调整参数,该第二组调整参数包括一第二正向调整参数及一第二反向调整参数,其中每一调整参数至少包括一增益调整参数及一等化调整参数。
3.根据权利要求1或2所述的双向信号传输连接线,其特征在于,该的多个传输导线包括一第一组传输导线、一第二组传输导线、一第三组传输导线及一第四组传输导线。
4.根据权利要求3所述的双向信号传输连接线,其特征在于,:
该第一连接端口的一第一侧及一第二侧各自具有两组连接引脚,以电性连接至该第一电子装置;以及
该第二连接端口的一第一侧及一第二侧各自具有两组连接引脚,以电性连接至该第二电子装置。
5.根据权利要求4所述的双向信号传输连接线,其特征在于,该第一转接器芯片设置于该第一连接端口的该第一侧,该第二转接器芯片设置于该第二连接端口的该第一侧。
6.根据权利要求5所述的双向信号传输连接线,其特征在于:
该第一连接端口的该第一侧及该第二连接端口的该第二侧之间各自藉由两组内部引脚连接两组传输导线;以及
该第一连接端口的该第二侧及该第二连接端口的该第一侧之间各自藉由两组内部引脚连接两组传输导线。
7.根据权利要求6所述的双向信号传输连接线,其特征在于:
该第一连接端口的该第一侧的该第一转接器芯片经由两组传输导线连接到该第二连接端口的该第二侧;以及
该第一连接端口的该第二侧经由两组传输导线连接到该第二连接端口的该第一侧的该第二转接器芯片。
8.根据权利要求7所述的双向信号传输连接线,其特征在于,该第一连接端口及该第二连接端口皆具有至少一贯通传输孔,该信号由任一连接端口经过两次传输孔以传输至另一连接端口。
9.根据权利要求5所述的双向信号传输连接线,其特征在于,该第一连接端口的该第一侧及该第二连接端口的该第一侧之间各自藉由四组内部引脚连接四组传输导线。
10.根据权利要求9所述的双向信号传输连接线,其特征在于,该第一连接端口及该第二连接端口皆具有至少一贯通传输孔,该信号由任一连接端口经由一次贯通传输孔以传输至另一连接端口。
11.根据权利要求10所述的双向信号传输连接线,其特征在于,该四组传输导线的一正极通道及一负极通道交叉连接到另一连接端口的内部引脚。
12.根据权利要求6所述的双向信号传输连接线,其特征在于,更包括:
一第三转接器芯片,设置于该第一连接端口内的一第二侧;以及
一第四转接器芯片,设置于该第二连接端口内的一第二侧;其中该第三转接器芯片及该第四转接器芯片互相对称设置。
13.根据权利要求12所述的双向信号传输连接线,其特征在于:
该第一转接器芯片经由两组传输导线连接到该第四转接器芯片;以及
该第二转接器芯片经由两组传输导线连接到该第三转接器芯片。
14.根据权利要求12所述的双向信号传输连接线,其特征在于:
该第三转接器芯片具有一第三组调整参数,包括一第三正向调整参数及一第三反向调整参数;以及
该第四转接器芯片具有一第四组调整参数,包括一第四正向调整参数及一第四反向调整参数;其中每一调整参数至少包括一增益调整参数及一等化调整参数。
CN202011241801.9A 2020-10-15 2020-11-09 双向信号传输连接线 Withdrawn CN114374124A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW109135735 2020-10-15
TW109135735A TWI737516B (zh) 2020-10-15 2020-10-15 雙向訊號傳輸連接線

Publications (1)

Publication Number Publication Date
CN114374124A true CN114374124A (zh) 2022-04-19

Family

ID=78283477

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011241801.9A Withdrawn CN114374124A (zh) 2020-10-15 2020-11-09 双向信号传输连接线

Country Status (3)

Country Link
US (1) US11308014B1 (zh)
CN (1) CN114374124A (zh)
TW (1) TWI737516B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115993525A (zh) * 2023-03-22 2023-04-21 山东华翼微电子技术股份有限公司 基于Ymodem协议的芯片批量样本测试、验证方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060016880A (ko) * 2004-08-19 2006-02-23 삼성전자주식회사 범용 양방향 인터페이스 장치
CN204633059U (zh) * 2015-05-18 2015-09-09 特通科技有限公司 USB Type-C连接器模块
CN205429372U (zh) * 2016-03-14 2016-08-03 重庆蓝岸通讯技术有限公司 双向 usb 充电线
US20160335222A1 (en) * 2015-05-11 2016-11-17 Dell Products L.P. Information Handling System Differential Signalling Variable Bandwidth Interface
CN206992428U (zh) * 2017-07-29 2018-02-09 安福县海能实业股份有限公司 Usb‑c与dp双向转换线
CN108736281A (zh) * 2018-04-28 2018-11-02 深圳市友基技术有限公司 一种三合一多媒体线和电子画板系统
CN208257836U (zh) * 2018-02-05 2018-12-18 北京启冠智能科技股份有限公司 改进型双485总线
CN110275855A (zh) * 2018-07-05 2019-09-24 威锋电子股份有限公司 信号传输方向调整方法与装置及双向信号中继器集成电路
CN211208842U (zh) * 2019-11-25 2020-08-07 深圳微步信息股份有限公司 一种usb3.0数据线、接口模块及终端设备
CN111641089A (zh) * 2019-03-01 2020-09-08 默升科技集团有限公司 有源以太网电缆

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7371966B2 (en) * 2005-06-30 2008-05-13 Intel Corporation High speed active flex cable link
US9940298B2 (en) * 2014-03-17 2018-04-10 Texas Instruments Incorporated Signal conditioner discovery and control in a multi-segment data path
US9875210B2 (en) * 2014-06-27 2018-01-23 Intel Corporation Method and apparatus of USB 3.1 retimer presence detect and index
JP2016066946A (ja) * 2014-09-25 2016-04-28 住友電気工業株式会社 信号伝送用ケーブル
US9568530B2 (en) * 2014-10-29 2017-02-14 Intel Corporation Active cable testing
US9559905B2 (en) * 2014-12-24 2017-01-31 Intel Corporation Type-C retimer state machine and a protocol for inband control and configuration
US9875211B2 (en) * 2015-06-04 2018-01-23 Synaptics Incorporated Signal conditioner for high-speed data communications
US9965439B2 (en) * 2016-06-27 2018-05-08 Intel Corporation Low latency multi-protocol retimers
CN107544934B (zh) * 2017-09-07 2020-07-07 龙迅半导体(合肥)股份有限公司 一种USB Type-C线缆的双向信号调节芯片及USB Type-C线缆
CN113161825B (zh) * 2020-01-07 2023-05-02 瑞昱半导体股份有限公司 缆线、控制器与其控制方法
CN211656281U (zh) 2020-03-23 2020-10-09 安福县海能实业股份有限公司 一种混合信号传输线

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060016880A (ko) * 2004-08-19 2006-02-23 삼성전자주식회사 범용 양방향 인터페이스 장치
US20160335222A1 (en) * 2015-05-11 2016-11-17 Dell Products L.P. Information Handling System Differential Signalling Variable Bandwidth Interface
CN204633059U (zh) * 2015-05-18 2015-09-09 特通科技有限公司 USB Type-C连接器模块
CN205429372U (zh) * 2016-03-14 2016-08-03 重庆蓝岸通讯技术有限公司 双向 usb 充电线
CN206992428U (zh) * 2017-07-29 2018-02-09 安福县海能实业股份有限公司 Usb‑c与dp双向转换线
CN208257836U (zh) * 2018-02-05 2018-12-18 北京启冠智能科技股份有限公司 改进型双485总线
CN108736281A (zh) * 2018-04-28 2018-11-02 深圳市友基技术有限公司 一种三合一多媒体线和电子画板系统
CN110275855A (zh) * 2018-07-05 2019-09-24 威锋电子股份有限公司 信号传输方向调整方法与装置及双向信号中继器集成电路
CN111641089A (zh) * 2019-03-01 2020-09-08 默升科技集团有限公司 有源以太网电缆
CN211208842U (zh) * 2019-11-25 2020-08-07 深圳微步信息股份有限公司 一种usb3.0数据线、接口模块及终端设备

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115993525A (zh) * 2023-03-22 2023-04-21 山东华翼微电子技术股份有限公司 基于Ymodem协议的芯片批量样本测试、验证方法
CN115993525B (zh) * 2023-03-22 2023-08-22 山东华翼微电子技术股份有限公司 基于Ymodem协议的芯片批量样本测试、验证方法

Also Published As

Publication number Publication date
TWI737516B (zh) 2021-08-21
US11308014B1 (en) 2022-04-19
US20220121591A1 (en) 2022-04-21
TW202217865A (zh) 2022-05-01

Similar Documents

Publication Publication Date Title
US7830221B2 (en) Coupling cancellation scheme
US8175172B2 (en) High speed digital galvanic isolator with integrated low-voltage differential signal interface
US8724678B2 (en) Electromagnetic interference reduction in wireline applications using differential signal compensation
US9356402B2 (en) Multimedia link having a plug and a receptacle with a power line configured as a signal return path
US20160335221A1 (en) Apparatus and methods for providing a reconfigurable bidirectional front-end interface
CN103621004A (zh) 用于高速背板系统的全双工传输方法
US9379752B2 (en) Compensation scheme for MHL common mode clock swing
KR19990076547A (ko) 회로 모듈_
US20200036563A1 (en) Passive continuous-time linear equalizer
US20240250715A1 (en) Rejection of end-of-packet dribble in high speed universal serial bus repeaters
US11357100B2 (en) Data transmission circuit board, mobile industry processor interface and device
TWI533141B (zh) 通用序列匯流排系統之在線校正方法及其裝置
CN114374124A (zh) 双向信号传输连接线
US20160179733A1 (en) Two-part electrical connector
CN101667991B (zh) 一种设置预加重和/或均衡参数的方法及装置
US20200380902A1 (en) Display driving apparatus, display driving component, and display device
WO2014140659A1 (en) Line driver with reduced effective output capacitance and reduced data|dependent jitter
CN211956465U (zh) 一种支持ttl和rs232双电平串口扩展电路
US11671287B2 (en) Interconnect module, UFS system including the same, and method of operating the UFS system
CN211628236U (zh) 一种PCIE Slimline连接器的带宽配置装置
US6836810B1 (en) Backplane system using incident waveform switching
US11710885B2 (en) Communication system and transmitter
CN218217452U (zh) Vbo信号传输电路和具有其的点屏设备
CN111565272A (zh) 一种并行总线长距离传输摄像头数据的装置及方法
CN110990305A (zh) 存储控制物理接口、数据传输装置及数据传输系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication
WW01 Invention patent application withdrawn after publication

Application publication date: 20220419