CN103676378A - 阵列基板、液晶面板及阵列基板的制作方法 - Google Patents
阵列基板、液晶面板及阵列基板的制作方法 Download PDFInfo
- Publication number
- CN103676378A CN103676378A CN201310693039.1A CN201310693039A CN103676378A CN 103676378 A CN103676378 A CN 103676378A CN 201310693039 A CN201310693039 A CN 201310693039A CN 103676378 A CN103676378 A CN 103676378A
- Authority
- CN
- China
- Prior art keywords
- arresting element
- array base
- base palte
- data line
- viewing area
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 30
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 15
- 238000004519 manufacturing process Methods 0.000 title abstract description 11
- 238000007599 discharging Methods 0.000 claims abstract description 16
- 238000000034 method Methods 0.000 claims description 34
- 239000011159 matrix material Substances 0.000 claims description 9
- 239000012528 membrane Substances 0.000 claims description 8
- 230000003068 static effect Effects 0.000 abstract description 17
- 230000005611 electricity Effects 0.000 abstract 1
- 230000000694 effects Effects 0.000 description 8
- 230000001681 protective effect Effects 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 239000004020 conductor Substances 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- 101100489577 Solanum lycopersicum TFT10 gene Proteins 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000009281 ultraviolet germicidal irradiation Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
- H01L27/1244—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136204—Arrangements to prevent high voltage or static electricity failures
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Mathematical Physics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Chemical & Material Sciences (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Liquid Crystal (AREA)
Abstract
本发明公开了一种阵列基板、液晶面板及阵列基板的制作方法,本发明通过在阵列基板上设置第一放电元件和第二放电元件,且所述第一放电元件与公用电极线电连接,所述第二放电元件与数据线电连接,在形成所述扫描线和数据线的同时形成或者形成所述扫描线和数据线之后形成所述第一放电元件和所述第二放电元件,实现在阵列基板制作完扫描线和数据线后,在阵列基板后续制程中对制作的元器件起到静电防护的作用,有效避免静电导致阵列基板的某些元器件烧坏而导致良品率降低的问题,提高良品率,进而降低生产成本。
Description
技术领域
本发明涉及到液晶显示领域,特别涉及到阵列基板、液晶面板及阵列基板的制作方法。
背景技术
显示器在人们日常生活中已经无法或缺,显示器的类型包括CRT(CathodeRay Tube,阴极射线管)、LED(Light Emitting Diode,发光二极管)、TFT-LCD(Thin Film Transistor-Liquid Crystal Display,薄膜晶体管液晶显示器)、PDP(Plasma Display Panel,等离子)等,目前市面上显示器绝大多数为TFT-LCD类型。
TFT-LCD显示器包括阵列基板、彩膜基板及夹于该阵列基板和该彩膜基板之间的液晶层,通过控制加载在液晶层的电压来控制显示器的显示。TFT-LCD显示器在制作过程(例如,阵列基板的制作过程)中容易产生静电,进而容易导致显示器制作过程中的某些元器件(例如,导电线路或开关元件)烧坏而导致良品率降低。
参考图1,图1为阵列基板中常见的ESD(Electro-Static discharge,静电释放)保护装置20,ESD保护装置20的形成过程为:制作GE(Gate,扫描)电极101,然后制作半导体层102和SE层103,然后进行绝缘层制作并开孔104,最后通过透明电极105(Indium Tin Oxide,ITO)将GE电极101和SE层103短路,以形成阵列基板的同时形成了两组背靠背TFT10(薄膜晶体管),即静电防护装置20,参考图2,在阵列基板中,静电防护装置20将阵列基板产生的电流导向Com(Common,公用)电极30,进而达到对完成所有制程后的阵列基板静电防护的效果。
然而,上述图1和图2中的防护电路20需要阵列基板的所有制程完成后才发挥作用,无法在阵列基板制程中对显示器的元器件起到静电防护的作用,因此,无法解决因为静电而导致显示器中的某些元器件烧坏而导致良品率降低的问题。
发明内容
本发明的主要目的为提供一种阵列基板、液晶面板及阵列基板的制作方法,实现在阵列基板制作完扫描线和数据线后,在阵列基板后续制程中对制作的元器件起到静电防护的作用,有效避免静电导致阵列基板的某些元器件烧坏而导致良品率降低的问题,提高良品率,进而降低生产成本。。
本发明提出一种阵列基板,包括显示区域,在所述显示区域内设置成矩阵状态的多个扫描线和信号线,及设置在所述显示区域边缘且环绕所述显示区域的公用电极线,第一放电元件及与所述第一放电元件对应设置的第二放电元件,所述第一放电元件与所述公用电极线电连接,所述第二放电元件与所述数据线电连接。
优选地,所述第一放电元件靠近所述第二放电元件的一端为尖端,所述第二放电元件靠近所述第一放电元件的一端为尖端。
优选地,所述第一放电元件与所述第二放电元件之间具有放电间隙。
优选地,所述放电间隙为10um。
优选地,还包括环绕所述显示区域的非显示区域,所述第一放电元件与所述第二放电元件均设置在所述非显示区域上。
优选地,所述数据线在所述非显示区域设置有数据线引出线,所述第二放电元件与所述数据线引出线电连接。
本发明还提出一种液晶面板,包括阵列基板、彩膜基板及夹于该阵列基板和该彩膜基板之间的液晶层,该阵列基板如上所述的阵列基板。
本发明还提出一种阵列基板的制作方法,该方法包括步骤:
提供一基板,所述基板包括显示区域,在所述显示区域内设置成矩阵状态的多个扫描线和信号线,及设置在所述显示区域边缘且环绕所述显示区域设置的公用电极线;
在所述基板上设置第一放电元件及与所述第一放电元件对应设置的第二放电元件,所述第一放电元件与所述公用电极线电连接,所述第二放电元件与所述数据线电连接。
优选地,所述第一放电元件与所述扫描线同步形成,所述第二放电元件与所述数据线同步形成。
优选地,所述第一放电元件靠近所述第二放电元件的一端设置为尖端,所述第二放电元件靠近所述第一放电元件的一端设置为尖端。
相对现有技术,本发明通过在阵列基板上设置第一放电元件和第二放电元件,且所述第一放电元件与公用电极线电连接,所述第二放电元件与数据线电连接,在形成所述扫描线和数据线的同时形成或者形成所述扫描线和数据线之后形成所述第一放电元件和所述第二放电元件,实现在阵列基板制作完扫描线和数据线后,在阵列基板后续制程中对制作的元器件起到静电防护的作用,有效避免静电导致阵列基板的某些元器件烧坏而导致良品率降低的问题,提高良品率,进而降低生产成本。
附图说明
如图1和图2所示,为现有技术阵列基板中静电防护装置和静电防护电路的结构示意图;
图3为本发明阵列基板的较佳实施例的架构示意图;
图4为本发明阵列基板的制作方法的较佳实施例的流程示意图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
如图2所示,本发明提供的阵列基板1,包括显示区域11,在所述显示区域11内设置成矩阵状态的多个扫描线12和信号线,及设置在所述显示区域11边缘且环绕所述显示区域11的公用电极线14,还包括第一放电元件16及与所述第一放电元件16对应设置的第二放电元件15,所述第一放电元件16与所述公用电极线14电连接,所述第二放电元件15与所述数据线13电连接。
在本实施例中,该阵列基板1包括设置成矩阵状态的多个扫描线12和信号线,对应的设置多个第一放电元件16及与所述第一放电元件16对应设置的第二放电元件15,各个第一放电元件16与所述公用电极线14电连接,各个第二放电元件15与对应的数据线13电连接。为了减少制作阵列基板1的流程,所述第一放电元件16与所述扫描线12同步形成,所述第二放电元件15与所述数据线13同步形成。所述扫描线12和数据线13之后形成,实现在阵列基板1制作完扫描线12和数据线13后。
为了对阵列基板1制程中的静电起到防护作用,保护阵列基板1中的元器件,所述第一放电元件16靠近所述第二放电元件15的一端17的横截面积小于另一端20的横截面积,且所述第二放电元件15靠近所述第一放电元件16的一端18的横截面积小于另一端21的横截面积。
本实施例通过在阵列基板1上设置第一放电元件16和第二放电元件15,且所述第一放电元件16与公用电极线14电连接,所述第二放电元件15与数据线13电连接,在形成所述扫描线12和数据线13的同时形成或者形成所述扫描线12和数据线13之后形成所述第一放电元件16和所述第二放电元件15,实现在阵列基板1制作完扫描线12和数据线13后,在阵列基板1后续制程中对制作的元器件起到静电防护的作用,有效避免静电导致阵列基板1的某些元器件烧坏而导致良品率降低的问题,提高良品率,进而降低生产成本。
进一步地,为了能更好的对阵列基板1制程中产生的静电起到防护作用,避免静电将阵列基板1的元器件烧坏,所述第一放电元件16靠近所述第二放电元件15的一端17为尖端,所述第二放电元件15靠近所述第一放电元件16的一端18为尖端。
进一步地,为了能更好的将阵列基板1制程中产生的静电释放,所述第一放电元件16与所述第二放电元件15之间具有放电间隙,且所述放电间隙为10um。在本发明其他实施例中,所述放电间隙也还可以是20um等其他任意适用的能更好的将阵列基板1制程中产生的静电释放的间隙。
进一步地,为了保证包括该阵列基板1的显示器能有更加的显示效果,所述阵列基板1还包括环绕所述显示区域11的非显示区域11,所述第一放电元件16与所述第二放电元件15均设置在所述非显示区域11上。且所述数据线13在所述非显示区域11设置有数据线13引出线19,所述第二放电元件15与所述数据线13引出线19电连接。
本发明还提出一种液晶面板,包括如上述实施例所述的阵列基板、彩膜基板及夹于该阵列基板和该彩膜基板之间的液晶层。所述阵列基板的具体结构如上述实施例所述,在此不再一一详细描述。
如图4所示,本发明还提出一种阵列基板的制作方法,该方法包括步骤:
步骤S11,提供一基板,所述基板包括显示区域,在所述显示区域内设置成矩阵状态的多个扫描线和信号线,及设置在所述显示区域边缘且环绕所述显示区域设置的公用电极线;
步骤S12,在所述基板上设置第一放电元件及与所述第一放电元件对应设置的第二放电元件,所述第一放电元件与所述公用电极线电连接,所述第二放电元件与所述数据线电连接。
具体的,该阵列基板包括设置成矩阵状态的多个扫描线和信号线,对应的设置多个第一放电元件及与所述第一放电元件对应设置的第二放电元件,各个第一放电元件与所述公用电极线电连接,各个第二放电元件与对应的数据线电连接。为了减少制作阵列基板的流程,所述第一放电元件与所述扫描线同步形成,所述第二放电元件与所述数据线同步形成。所述扫描线和数据线之后形成,实现在阵列基板制作完扫描线和数据线后。
以所述第一放电元件与所述扫描线同步形成,所述第二放电元件与所述数据线同步形成为例,在阵列基板上制作扫描线的实现过程为:在所述阵列基板上涂布导电材质和光阻,通过采用特定的光罩对依次涂布导电材质和光阻后的基板的特定区域照射紫外线,即对依次叠加涂布导电材质和光阻后的基板进行曝光过程,将曝光后的基板进行显影,在所述阵列基板上形成矩阵状态的多个扫描线和信号线,与所述公用电极线电连接的第一放电元件,及与所述数据线电连接的第二放电元件。所述特定的光罩为根据光阻的特性在光罩的特定位置进行开口,若光阻为负性光阻,即特定开口区域内的被紫外光照射的光阻将不会被显影洗掉;若光阻为正性光阻,即特定开口区域内的被紫外线照射的光阻将会被显影洗掉。
在本实施例中,制作扫描线和第一放电元件的过程为:若光阻为负性光阻,所述特定的光罩在扫描线和所述第一放电元件的位置设置开口;若光阻为正性光阻,所述特定的光罩在扫描线和所述第一放电元件之外的位置设置开口,按照上述方式制作扫描线和第一放电元件;制作数据线和第二放电元件的过程为:若光阻为负性光阻,所述特定的光罩在数据线和所述第二放电元件的位置设置开口;若光阻为正性光阻,所述特定的光罩在数据线和所述第二放电元件之外的位置设置开口,按照上述方式制作数据线和第二放电元件。
本实施例通过在阵列基板上设置第一放电元件和第二放电元件,且所述第一放电元件与公用电极线电连接,所述第二放电元件与数据线电连接,在形成所述扫描线和数据线的同时形成或者形成所述扫描线和数据线之后形成所述第一放电元件和所述第二放电元件,实现在阵列基板制作完扫描线和数据线后,在阵列基板后续制程中对制作的元器件起到静电防护的作用,有效避免静电导致阵列基板的某些元器件烧坏而导致良品率降低的问题,提高良品率,进而降低生产成本。
进一步地,为了能更好的对阵列基板制程中产生的静电起到防护作用,避免静电将阵列基板的元器件烧坏,所述第一放电元件靠近所述第二放电元件的一端为尖端,所述第二放电元件靠近所述第一放电元件的一端为尖端。
进一步地,为了能更好的将阵列基板制程中产生的静电释放,所述第一放电元件与所述第二放电元件之间具有放电间隙,且所述放电间隙为10um。在本发明其他实施例中,所述放电间隙也还可以是20um等其他任意适用的能更好的将阵列基板制程中产生的静电释放的间隙。
进一步地,为了保证包括该阵列基板的显示器能有更加的显示效果,所述阵列基板还包括环绕所述显示区域的非显示区域,所述第一放电元件与所述第二放电元件均设置在所述非显示区域上。且所述数据线在所述非显示区域设置有数据线引出线,所述第二放电元件与所述数据线引出线电连接。
以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (10)
1.一种阵列基板,包括显示区域,在所述显示区域内设置成矩阵状态的多个扫描线和信号线,及设置在所述显示区域边缘且环绕所述显示区域的公用电极线,其特征在于,还包括第一放电元件及与所述第一放电元件对应设置的第二放电元件,所述第一放电元件与所述公用电极线电连接,所述第二放电元件与所述数据线电连接。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一放电元件靠近所述第二放电元件的一端为尖端,所述第二放电元件靠近所述第一放电元件的一端为尖端。
3.根据权利要求1或2所述的阵列基板,其特征在于,所述第一放电元件与所述第二放电元件之间具有放电间隙。
4.根据权利要求3所述的阵列基板,其特征在于,所述放电间隙为10um。
5.根据权利要求1或2所述的阵列基板,其特征在于,还包括环绕所述显示区域的非显示区域,所述第一放电元件与所述第二放电元件均设置在所述非显示区域上。
6.根据权利要求5所述的阵列基板,其特征在于,所述数据线在所述非显示区域设置有数据线引出线,所述第二放电元件与所述数据线引出线电连接。
7.一种液晶面板,其特征在于,包括阵列基板、彩膜基板及夹于该阵列基板和该彩膜基板之间的液晶层,该阵列基板为权利要求1至6任一项所述的阵列基板。
8.一种阵列基板的制作方法,其特征在于,该方法包括步骤:
提供一基板,所述基板包括显示区域,在所述显示区域内设置成矩阵状态的多个扫描线和信号线,及设置在所述显示区域边缘且环绕所述显示区域设置的公用电极线;
在所述基板上设置第一放电元件及与所述第一放电元件对应设置的第二放电元件,所述第一放电元件与所述公用电极线电连接,所述第二放电元件与所述数据线电连接。
9.根据权利要求8所述的制作方法,其特征在于,所述第一放电元件与所述扫描线同步形成,所述第二放电元件与所述数据线同步形成。
10.根据权利要求8或9所述的制作方法,其特征在于,所述第一放电元件靠近所述第二放电元件的一端设置为尖端,所述第二放电元件靠近所述第一放电元件的一端设置为尖端。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310693039.1A CN103676378A (zh) | 2013-12-16 | 2013-12-16 | 阵列基板、液晶面板及阵列基板的制作方法 |
US14/235,455 US9608013B2 (en) | 2013-12-16 | 2014-01-09 | Array substrate, liquid crystal panel, and manufacturing method of array substrate |
PCT/CN2014/070356 WO2015089923A1 (zh) | 2013-12-16 | 2014-01-09 | 阵列基板、液晶面板及阵列基板的制作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310693039.1A CN103676378A (zh) | 2013-12-16 | 2013-12-16 | 阵列基板、液晶面板及阵列基板的制作方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103676378A true CN103676378A (zh) | 2014-03-26 |
Family
ID=50314406
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310693039.1A Pending CN103676378A (zh) | 2013-12-16 | 2013-12-16 | 阵列基板、液晶面板及阵列基板的制作方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9608013B2 (zh) |
CN (1) | CN103676378A (zh) |
WO (1) | WO2015089923A1 (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104730745A (zh) * | 2015-04-09 | 2015-06-24 | 京东方科技集团股份有限公司 | 一种静电释放保护装置和显示面板 |
CN104880880A (zh) * | 2015-06-23 | 2015-09-02 | 合肥京东方光电科技有限公司 | 一种阵列基板、显示面板及其制备方法 |
CN109445211A (zh) * | 2018-11-06 | 2019-03-08 | 惠科股份有限公司 | 阵列基板及其制备方法、显示装置 |
CN109725469A (zh) * | 2018-12-25 | 2019-05-07 | 惠科股份有限公司 | 静电防护结构及静电防护方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030005797A (ko) * | 2001-07-10 | 2003-01-23 | 엘지.필립스 엘시디 주식회사 | 박막 트랜지스터 표시장치의 정전방전 방지회로 |
TWI231159B (en) * | 2004-02-06 | 2005-04-11 | Imax Jsc Optronics Co Ltd | Electrostatic discharge protection ciruit of LCD panel |
CN101135820A (zh) * | 2006-09-01 | 2008-03-05 | 北京京东方光电科技有限公司 | 一种tft lcd面板静电放电保护电路 |
CN101419967A (zh) * | 2007-10-23 | 2009-04-29 | 乐金显示有限公司 | 静电放电保护电路及其制造方法和具有其的液晶显示设备 |
CN103123428A (zh) * | 2011-11-18 | 2013-05-29 | 上海中航光电子有限公司 | Tft-lcd阵列基板及其制造方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3029531B2 (ja) * | 1994-03-02 | 2000-04-04 | シャープ株式会社 | 液晶表示装置 |
US6365303B1 (en) * | 2000-04-24 | 2002-04-02 | Taiwan Semiconductor Manufacturing Company | Electrostatic discharge damage prevention method on masks |
CN1228669C (zh) * | 2003-10-17 | 2005-11-23 | 友达光电股份有限公司 | 静电放电防护结构 |
TWI255959B (en) * | 2004-02-23 | 2006-06-01 | Toppoly Optoelectronics Corp | Method of manufacturing thin film transistor array |
JP4039446B2 (ja) * | 2005-08-02 | 2008-01-30 | エプソンイメージングデバイス株式会社 | 電気光学装置及び電子機器 |
TWI270191B (en) * | 2005-09-30 | 2007-01-01 | Innolux Display Corp | Electro static discharge protection circuit |
JP2009087960A (ja) * | 2007-09-27 | 2009-04-23 | Fujifilm Corp | センサパネル及び画像検出装置 |
TWI425881B (zh) * | 2009-04-29 | 2014-02-01 | Compal Electronics Inc | 電子裝置 |
TWI447475B (zh) * | 2009-09-07 | 2014-08-01 | Au Optronics Corp | 觸控面板 |
CN203191661U (zh) * | 2012-12-31 | 2013-09-11 | 昆山维信诺显示技术有限公司 | 一种具有静电防护结构的显示屏体 |
-
2013
- 2013-12-16 CN CN201310693039.1A patent/CN103676378A/zh active Pending
-
2014
- 2014-01-09 US US14/235,455 patent/US9608013B2/en not_active Expired - Fee Related
- 2014-01-09 WO PCT/CN2014/070356 patent/WO2015089923A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030005797A (ko) * | 2001-07-10 | 2003-01-23 | 엘지.필립스 엘시디 주식회사 | 박막 트랜지스터 표시장치의 정전방전 방지회로 |
TWI231159B (en) * | 2004-02-06 | 2005-04-11 | Imax Jsc Optronics Co Ltd | Electrostatic discharge protection ciruit of LCD panel |
CN101135820A (zh) * | 2006-09-01 | 2008-03-05 | 北京京东方光电科技有限公司 | 一种tft lcd面板静电放电保护电路 |
CN101419967A (zh) * | 2007-10-23 | 2009-04-29 | 乐金显示有限公司 | 静电放电保护电路及其制造方法和具有其的液晶显示设备 |
CN103123428A (zh) * | 2011-11-18 | 2013-05-29 | 上海中航光电子有限公司 | Tft-lcd阵列基板及其制造方法 |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104730745A (zh) * | 2015-04-09 | 2015-06-24 | 京东方科技集团股份有限公司 | 一种静电释放保护装置和显示面板 |
CN104730745B (zh) * | 2015-04-09 | 2017-08-25 | 京东方科技集团股份有限公司 | 一种静电释放保护装置和显示面板 |
CN104880880A (zh) * | 2015-06-23 | 2015-09-02 | 合肥京东方光电科技有限公司 | 一种阵列基板、显示面板及其制备方法 |
CN104880880B (zh) * | 2015-06-23 | 2018-01-26 | 合肥京东方光电科技有限公司 | 一种阵列基板、显示面板及其制备方法 |
US10209586B2 (en) | 2015-06-23 | 2019-02-19 | Boe Technology Group Co., Ltd. | Array substrate, display panel having the same, and method thereof |
CN109445211A (zh) * | 2018-11-06 | 2019-03-08 | 惠科股份有限公司 | 阵列基板及其制备方法、显示装置 |
CN109725469A (zh) * | 2018-12-25 | 2019-05-07 | 惠科股份有限公司 | 静电防护结构及静电防护方法 |
CN109725469B (zh) * | 2018-12-25 | 2022-05-06 | 惠科股份有限公司 | 静电防护结构及静电防护方法 |
Also Published As
Publication number | Publication date |
---|---|
US9608013B2 (en) | 2017-03-28 |
US20150279867A1 (en) | 2015-10-01 |
WO2015089923A1 (zh) | 2015-06-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102243405B (zh) | 液晶显示面板及其制造方法 | |
CN105428355B (zh) | 阵列基板及其制作方法、显示装置 | |
CN104049798B (zh) | 触控显示面板和触控显示装置 | |
CN104597643A (zh) | 一种显示基板及其制备方法、显示装置 | |
CN103513459A (zh) | 阵列基板及其制备方法、显示装置及其制备方法 | |
CN106094272B (zh) | 一种显示基板、其制作方法及显示装置 | |
CN104062816A (zh) | 液晶面板及显示装置 | |
CN108761941A (zh) | Coa型液晶显示面板结构及coa型液晶显示面板的制作方法 | |
CN103336393B (zh) | 一种像素结构、阵列基板及显示装置 | |
CN104253132A (zh) | 具有金属氧化物半导体的薄膜晶体管基板及其制造方法 | |
CN203519954U (zh) | 阵列基板及显示装置 | |
CN103676378A (zh) | 阵列基板、液晶面板及阵列基板的制作方法 | |
CN104238224B (zh) | 显示面板及其制造方法 | |
CN104317115A (zh) | 像素结构及其制造方法、阵列基板、显示面板和显示装置 | |
CN102945846A (zh) | 阵列基板及其制造方法、显示装置 | |
CN102629037B (zh) | 阵列基板、液晶面板及其制造方法 | |
CN201845768U (zh) | 一种静电放电防护结构 | |
CN206892519U (zh) | 液晶显示面板及液晶显示装置 | |
CN206039107U (zh) | 显示面板及显示装置 | |
CN102655148A (zh) | Tft基板及其制备方法、液晶显示装置、及电子纸显示装置 | |
CN104460071A (zh) | 薄膜晶体管阵列基板及液晶显示面板 | |
CN106200158A (zh) | 显示面板及其制作方法、显示装置 | |
CN205334003U (zh) | 一种具有静电防护条的液晶显示屏 | |
CN108319062A (zh) | 阵列基板及液晶显示面板 | |
CN104391391A (zh) | 显示基板及其制作方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20140326 |