CN103594507B - 高击穿电压iii族氮化物器件 - Google Patents
高击穿电压iii族氮化物器件 Download PDFInfo
- Publication number
- CN103594507B CN103594507B CN201310350393.4A CN201310350393A CN103594507B CN 103594507 B CN103594507 B CN 103594507B CN 201310350393 A CN201310350393 A CN 201310350393A CN 103594507 B CN103594507 B CN 103594507B
- Authority
- CN
- China
- Prior art keywords
- region
- compound semiconductor
- substrate
- insulating
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000015556 catabolic process Effects 0.000 title abstract description 15
- 239000004065 semiconductor Substances 0.000 claims abstract description 158
- 150000001875 compounds Chemical class 0.000 claims abstract description 86
- 239000000463 material Substances 0.000 claims abstract description 77
- 239000000758 substrate Substances 0.000 claims abstract description 56
- 239000011810 insulating material Substances 0.000 claims description 23
- 229910045601 alloy Inorganic materials 0.000 claims description 9
- 239000000956 alloy Substances 0.000 claims description 9
- 230000005533 two-dimensional electron gas Effects 0.000 claims description 7
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 27
- 229910002601 GaN Inorganic materials 0.000 description 25
- 238000000034 method Methods 0.000 description 12
- 238000002161 passivation Methods 0.000 description 7
- 230000008569 process Effects 0.000 description 7
- 230000004888 barrier function Effects 0.000 description 6
- 230000000903 blocking effect Effects 0.000 description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 5
- 229910003460 diamond Inorganic materials 0.000 description 5
- 239000010432 diamond Substances 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 5
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 5
- 229910052814 silicon oxide Inorganic materials 0.000 description 5
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 4
- 230000002411 adverse Effects 0.000 description 4
- 238000000231 atomic layer deposition Methods 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 239000007789 gas Substances 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 238000000407 epitaxy Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 229910002704 AlGaN Inorganic materials 0.000 description 2
- 229910000980 Aluminium gallium arsenide Inorganic materials 0.000 description 2
- 230000004913 activation Effects 0.000 description 2
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000011049 filling Methods 0.000 description 2
- 239000004047 hole gas Substances 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 1
- -1 InAlN Inorganic materials 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000000280 densification Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000005429 filling process Methods 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/7605—Making of isolation regions between components between components manufactured in an active substrate comprising AIII BV compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
- H01L21/76283—Lateral isolation by refilling of trenches with dielectric material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/015—Manufacture or treatment of FETs having heterojunction interface channels or heterojunction gate electrodes, e.g. HEMT
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/473—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT
- H10D30/4732—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT using Group III-V semiconductor material
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/475—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/475—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
- H10D30/4755—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs having wide bandgap charge-carrier supplying layers, e.g. modulation doped HEMTs such as n-AlGaAs/GaAs HEMTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/82—Heterojunctions
- H10D62/824—Heterojunctions comprising only Group III-V materials heterojunctions, e.g. GaN/AlGaN heterojunctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/256—Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes are recessed in semiconductor bodies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Junction Field-Effect Transistors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本发明涉及高击穿电压III族氮化物器件。一种半导体器件包括在衬底上具有复合半导体材料的半导体本体。复合半导体材料具有沟道区域。源极区域延伸到复合半导体材料。漏极区域也延伸到复合半导体材料并且通过沟道区域与源极区域间隔开。绝缘区域被掩埋在半导体器件的有源区域中的衬底和复合半导体材料之间的半导体本体中。有源区域包括器件的源极,漏极和沟道区域。绝缘区域在源极区域和漏极区域之间的沟道区域的长度上是不连续的。
Description
技术领域
本申请涉及III族氮化物器件,并且更具体地涉及高击穿电压III族氮化物器件。
背景技术
由于氮化镓(GaN)的3.4eV的高能量带隙,基于氮化镓(GaN)的高电子迁移率晶体管(HEMT)很适合作为高击穿电压器件。这意味着较小器件长度可以经受住相对更大的阻断电压,导致较低导通电阻和电容。由于外延加工广泛用来制作多层HEMT结构,大多数的常规HEMT是具有可选插塞连接的横向源极-漏极器件,所述插塞连接延伸穿过III族氮化物外延叠层以便实现准垂直器件。这种结构的III族氮化物外延叠层的厚度必须经受住与源极-漏极延伸的横向阻断电压相同的阻断电压。
传统HEMT器件的电压等级可以通过变化外延厚度被调整。这种方法需要长的和昂贵的GaN层沉积,其在高温加工期间造成显著的晶片弯曲。因此,在任何后外延(post-epitaxial)加工中只能应用有限的温度预算,潜在地消除n+源极/漏极区域注入/活化的可能性。
可以去除在横向GaN HEMT下面的衬底以提高器件的击穿电压鲁棒性。然而,由于最终器件厚度只有几微米,对于大功率器件来说实现衬底的去除相当困难。另外,优选大体上平坦的器件背侧以提供与引线框的良好的热连接,所述引线框防止了在漂移区域下面使用深沟槽。
发明内容
根据此处描述的实施例,通过用绝缘区域替代部分外延层和/或下面的衬底,III族氮化物器件的外延厚度被减小,而不会不利地影响器件的击穿电压。
根据半导体器件的实施例,该半导体器件包括在衬底上包含复合半导体材料的半导体本体。复合半导体材料具有沟道区域。源极区域延伸到复合半导体材料。漏极区域也延伸到复合半导体材料并且通过沟道区域与源极区域间隔开。绝缘区域被掩埋在半导体器件的有源区域中的衬底和复合半导体材料之间的半导体本体中。有源区域包括半导体器件的源极,漏极和沟道区域。绝缘区域在源极区域和漏极区域之间的沟道区域的长度上是不连续的。
根据半导体器件的另一实施例,该半导体器件包括半导体衬底和生长在半导体衬底上的复合半导体外延材料。复合半导体外延材料具有沟道区域和比半导体衬底更高的能量带隙。第一掺杂区域延伸到复合半导体外延材料。第二掺杂区域也延伸到复合半导体外延材料并且通过沟道区域与第一掺杂区域间隔开。绝缘区域被设置在复合半导体外延材料和衬底之间的沟道区域下面,并且在与半导体衬底的主表面平行的方向上横向延伸。绝缘区域在第一和第二掺杂区域之间的沟道区域的长度上是不连续的。
根据制造半导体器件的方法的实施例,该方法包括:在衬底上形成包含复合半导体材料的半导体本体,复合半导体材料具有沟道区域;形成延伸到复合半导体材料的源极区域;形成延伸到复合半导体材料并且通过沟道区域与源极区域间隔开的漏极区域;以及形成掩埋在半导体器件的有源区域中的衬底和复合半导体材料之间的半导体本体中的绝缘区域,有源区域包括源极,漏极和沟道区域。绝缘区域在源极区域和漏极区域之间的沟道区域的长度上是不连续的。
在阅读下面的详细描述时,并且在阅览附图时,本领域技术人员将认识到另外的特征和优点。
附图说明
在附图中的部件不必要成比例,而是将重点放在说明本发明的原理上。而且,在附图中,相似的参考数字表示相应的部分。在附图中:
图1示出高击穿电压复合半导体器件的自顶向下的视图,其中在器件的不同部分中不同层被去除。
图2和3示出根据不同实施例的沿着标注为‘A-A’线的复合半导体器件的截面图。
图4示出根据实施例的沿着标注为‘B-B’线的复合半导体器件的截面图。
图5示出根据实施例的沿着标注为‘C-C’线的复合半导体器件的截面图。
图6示出高击穿电压复合半导体器件的另一实施例的截面图。
图7示出高击穿电压复合半导体器件的又一实施例的截面图。
图8A到8E示出在制造工艺的不同阶段期间半导体本体的截面图。
图9示出在不同制造工艺期间半导体本体的截面图。
具体实施方式
接下来描述的是例如异质结构场效应晶体管(HFET)的复合半导体器件的实施例,该异质结构场效应晶体管具有不会不利地影响器件的击穿电压的减小的外延厚度。术语HFET也通常被称作HEMT(高电子迁移率晶体管),MODFET(调制掺杂FET)或者MESFET(金属半导体场效应晶体管)。术语复合半导体器件,HFET,HEMT,MESFET和MODFET在此可互换地用来指代并入两种具有不同带隙的材料之间的结(即异质结)作为沟道的器件。例如,GaAs可以与AlGaAs结合,GaN可以与AlGaN结合,InGaAs可以与InAlAs结合,GaN可以与InGaN结合等。而且,晶体管可以具有AlInN/AIN/GaN阻挡/间隔/缓冲层结构。如此处使用的术语复合半导体器件还可以指代使用例如外延SiC的单个外延复合半导体外延制作的晶体管。
在每种情况下,通过用绝缘区域来代替部分外延(缩写为epi)和/或下面的衬底,在不会不利地影响器件的击穿电压的情况下,复合半导体器件的外延厚度被减小。这样做降低了器件的总成本,并且降低了由于可能由厚的外延引起的晶片弯曲而导致的高温工艺的复杂性。对于准垂直器件结构,可以使用高度导电的衬底,其通常将会需要相对较厚的外延层以便经受住与在横向设计中相同的阻断电压。这里描述的技术也最小化了由于使用例如氧化硅,氮化硅,金刚石等的低k材料(相对于外延的介电常数)而产生的寄生电容。
图1示出复合半导体器件的自顶向下的视图,其中在器件的不同部分中不同层被去除。图2和3示出沿着在图1中在半导体器件的有源区域100中标注为‘A-A’的线的半导体器件的替代实施例的截面图。图4示出沿着在图1中在半导体器件的有源区域100中标注为‘B-B’的线的半导体器件的截面图。图5示出沿着在图1中在半导体器件的无源区域102(例如器件边缘或者在器件的所谓的指状物(平行有源区域)之间)中标注为‘C-C’的线的半导体器件的截面图。
半导体器件包括包含复合半导体材料106(例如生长在衬底108上的外延(缩写为epi)层或者外延层的叠层)的半导体本体104。复合半导体材料在图2-5中被示作III族氮化物外延层的叠层,例如在一个或者多个过渡层110上的GaN缓冲层112和在GaN缓冲层112上的GaN合金阻挡层114,例如AlGaN,InAlN,AlN或者InAlGaN。然而,复合半导体材料106可以是例如SiC的单个外延层。在每种情况下,衬底108可以是掺杂的或者未掺杂的硅或者复合半导体晶片并且钝化层116可被提供在半导体本体104上。沟道区域118形成在复合半导体材料106中,例如对于GaN技术在与上覆的GaN合金阻挡层114的界面附近的GaN缓冲层112中。
利用GaN技术,极化电荷和应变效应的存在导致二维电荷运载气体的实现,其是以非常高的载流子密度和载流子迁移率为特征的二维电子或者空穴反型层。这样的二维电荷运载气体,例如2DEG(二维电子气)或者2DHG(二维空穴气),形成了器件的沟道区域118。薄的(例如1-2nm)AlN层可被提供在GaN缓冲层112和GaN合金阻挡层114之间以最小化合金散射并且增强2DEG迁移率。也可以使用具有二维电子气或者空穴气的其它复合半导体技术。在每种情况下,极化电荷导致器件的沟道区域118的形成。如在本领域中熟知的,可以使用III-V族半导体材料的其它组合以便在复合半导体材料106中形成2DEG或者2DHG沟道区域118。通常,在带不连续性是器件构思的原因的情况下,可以使用任何异质结构。例如,在AlGaAs系统的情况下没有压电效应,但是涉及布置用于限制沟道区域118的量子阱的限制构思是可能的。
复合半导体器件进一步包括延伸到在一端处与沟道区域118接触的复合半导体材料106的源极区域(S)。漏极区域(D)延伸到在另一端处与沟道区域118的接触的复合半导体材料106,并且通过沟道区域118与源极区域间隔开。源极和漏极可以由复合半导体材料106的掺杂限定的区域形成。栅极(G)被提供在复合半导体材料106上或者被提供在复合半导体材料106中,用于控制沟道区域118。
器件可以是横向器件,因为源极,漏极和栅极在半导体本体104的相同侧被接触(例如,如在图2中所示的),并且电流通常在源极和漏极之间沿横向方向流动。可替代地,器件可以是准垂直器件,因为源极和漏极在半导体本体的相对侧被接触并且电流部分地在源极和漏极之间沿横向方向流动且部分地在源极和漏极之间沿垂直方向流动。例如,如在图3中示出的,导电插塞120可以从漏极穿过复合半导体材料106延伸到衬底108的背离复合半导体材料106的一侧109。可替代地,导电插塞120可以被提供在源极侧。在每种情况下,如本领域中熟知的,器件可以是常开型或者常关型。
复合半导体器件还包括掩埋在器件100的有源区域中和/或在无源区域102中(有源区域包括源极,漏极和沟道区域118)的衬底108和复合半导体材料106之间的半导体本体104中的绝缘区域122。对于基于GaN的技术,如在图2-5中所示,绝缘区域122被设置在GaN合金阻挡层114的下面。通常,绝缘区域122被设置在沟道区域118的下面。绝缘区域122可被设置在器件的源极侧或者被设置在漏极侧,但不是从一侧连续地延伸到另一侧。也就是说,绝缘区域122在源极和漏极之间的沟道的长度(L_channel)上是不连续的。如此,对于例如如在图2中示出的绝缘区域122被部分地设置在复合半导体材料106中的实施例,复合半导体材料106在绝缘区域122上面较薄并且其它地方较厚。另外,如果绝缘区域122被完全地设置在下面的衬底108中(例如如在图6中示出的,其在本文后面被更详细地描述),复合半导体材料106可以在绝缘区域122上和其它地方具有相同的厚度。绝缘区域122在与半导体衬底108的主表面109平行的方向上横向延伸。
在每种情况下,通过用绝缘区域122代替部分复合半导体材料106和/或下面的衬底108,在没有不利地影响器件的击穿电压的情况下,复合半导体材料106的厚度可以被减小。与传统的具有相同外延厚度的器件相比,这样做提高了器件的击穿电压能力,或者提供了与具有更厚外延的传统器件相同的击穿电压能力。
在一个实施例中,绝缘区域122包括填充有绝缘材料126(例如氧化硅,氮化硅,金刚石,或者任何其它合适的具有比周围半导体材料的介电常数更低的介电常数的绝缘材料)的腔体124。腔体124具有由用来形成腔体124的蚀刻工艺确定的高度(h)。被设置在腔体124中的绝缘材料126可以是单个均匀结构或者包括不同材料的叠层。如在图2-5中所示,腔体124可以被部分地形成在复合半导体材料106中并且被部分地形成在衬底108中。可替代地,如在图6中所示,腔体124可以被完全地形成在复合半导体材料106下面的衬底108中。
在每种情况下,沟槽128可以被形成在器件的无源区域102中,其从复合半导体材料106的主表面107延伸到对应于将随后形成腔体124的顶部的地方的深度(d)。沟槽128被用来使用绝缘材料126来填充后面形成的腔体124以形成绝缘区域122,绝缘区域122被掩埋在器件的有源区域100中的衬底108和复合半导体材料106之间的半导体本体104中,如在图1和图5中示出的。这个沟槽128在绝缘区域122的长度(L)上垂直于源极和漏极延伸,使得腔体124可以用绝缘材料126完全填充。如在图1和4中示出的,也可在有源器件区域100中形成附加的沟槽130。根据这些实施例,沟槽128,130均具有足以共同地确保腔体124用绝缘材料126完全填充的宽度(w)。例如,至少在无源区域102中的沟槽128的宽度(w)可以是与下面的腔体124的填充高度(h)大约相同的宽度。因此,使用具有高达20的纵横比的标准LPCVD(低压化学汽相沉积)工艺的填充工艺可以在没有明显面积代价(area penalty)的情况下产生合理的腔体填充。
对于GaN技术,沟道128,130被用来通过干法和湿法蚀刻到沟道区域118下面来选择性地去除部分GaN合金阻挡层114和/或GaN缓冲层112。得到的腔体124可以被填充有由ALD(原子层沉积)或者LPCVD沉积的低k介电材料126,例如氧化硅,氮化硅,金刚石等。得到的绝缘区域122通过除了复合半导体材料106以外的其他材料减小了在源极和漏极之间的阻塞距离。绝缘区域122的厚度或者高度(h)可以被调整到器件的电压等级。相比于在没有绝缘区域122的情况下GaN缓冲层112的阻塞能力,在沟道区域118下面的蚀刻不足的最大深度取决于最大器件电压。另外,绝缘区域122的深度被保持在绝缘区域122下面的材料的稳定性限制。绝缘区域122减小了器件的源极到漏极电容和栅极到漏极电容并且因此改善了器件性能。
图7示出复合半导体器件的另一实施例的截面图,其中腔体124没有被完全地填充有绝缘材料126。根据这个实施例,在用来形成腔体124的器件有源区域100中的沟槽130并不是宽得足以确保腔体124被完全地填充有绝缘材料126(例如在ALD或者LPCVD期间)。而是,腔体用绝缘材料126加衬里并且腔体124上方的沟槽130填有绝缘材料126以封闭腔体124。腔体124的其余部分是中空的并且被填充有例如SF6的气体以完成绝缘区域122。根据该实施例,具有中空区域127的绝缘区域122具有甚至更低的介电常数k,进一步降低了衬底接触的寄生电容。如果形成电弧不是问题,可以使用空气而不是SF6来填充中空区域127。具有中空区域127的腔体124可以被部分地形成在复合半导体材料106中并且被部分地形成在衬底108中(如在图7中示出的),或者被完全地形成在复合半导体材料106下面的衬底108中。
对于被完全填充和被部分填充的腔体124两者,低k缓冲结构的实现可以使用在任何高温工艺(例如注入的Si活化和栅极氧化物致密化)之后加工和执行的标准硅技术。如果注入被用来在损伤注入物之后降低热预算,可以在任何缓冲隔离之前执行在腔体124中的绝缘材料126的沉积。
图8A至8E示出根据实施例的在不同工艺步骤期间的半导体本体104的截面图。图8A示出在沟槽200沿垂直于半导体本体104的第一主表面107的垂直方向被蚀刻到半导体本体104中之后的半导体本体104。根据该实施例,沟槽200通过复合半导体材料106延伸到衬底108。
图8B示出在沟槽侧壁的上部例如通过局部侧壁钝化202被保护起来之后的半导体本体106。局部侧壁钝化202在随后的蚀刻期间保护GaN缓冲层112的上部。可以通过氧化预沉积的硅层形成局部侧壁钝化202。可以在氧化工艺之前通过利用SiN填充沟槽200的下部来防止沟槽侧壁的下部氧化,SiN在氧化之后被去除。
图8C示出在蚀刻剂被设置在沟槽200中以在与半导体本体104的第一主表面107平行的横向方向上将腔体124的上部204蚀刻到半导体本体104中之后的半导体本体104。保护沟槽侧壁的上面钝化部分不受蚀刻剂影响,使得腔体124的上部204被形成在GaN缓冲层112中的沟槽侧壁的被保护部分和任何可能存在的过渡层110的下面。在使用热磷酸来蚀刻III族氮化物层的情况下,横向蚀刻速率比垂直蚀刻速率快得多,其将侵蚀层112。热磷酸不会侵蚀GaN缓冲层112的(垂直)c平面,允许III族氮化物缓冲蚀刻的精确控制。
图8D示出在腔体124的下部206被形成在衬底108中之后的半导体本体104。腔体124的下部206可以通过选择性地蚀刻衬底108被形成。复合半导体材料106可以由例如氧化硅或者氮化硅的稳定的钝化层保护。该步骤之后,衬底108可以被湿法化学蚀刻以实现最终的绝缘区域厚度或者高度(h)。该步骤也可以在没有上部GaN叠层112的先前选择性蚀刻的情况下被实现。根据该实施例,腔体124被部分地形成在复合半导体材料106中并且被部分地形成在衬底108中。
可替代地,如在图6中示出的,腔体124可以被完全地形成在衬底108中。在一个实施例中,腔体124可以通过形成穿过复合半导体材料106延伸到衬底108的沟槽200来被完全地形成在衬底108中。然后在沟槽200中设置蚀刻剂,蚀刻剂被选择成仅侵蚀衬底108,使得腔体124被完全地形成在衬底108中。在这种情况下,如果蚀刻溶液被选择成不侵蚀复合半导体材料106,则不需要沟槽侧壁的局部钝化。
图8E示出在腔体124被填充有绝缘材料126(例如氧化硅,氮化硅,金刚石等)之后的半导体本体104。绝缘材料126可以通过ALD或者LPCVD被沉积。可替代地,腔体124可以通过CVD金刚石处理被填充,其产生从GaN缓冲层112的更好的热传导和更高的击穿强度。在每种情况下,如本文前面描述的,为了使用绝缘材料126填充腔体124,在器件的无源区域102和/或在器件的有源区域100中形成沟槽200。例如,沟槽200在平行于源极和漏极延伸的绝缘区域122的长度上垂直于源极和漏极延伸。
如本文先前描述的,较小沟槽200替代地可被用来形成腔体124,其在整个腔体124被填充有绝缘材料126之前在绝缘材料126的沉积期间封闭。根据该替代实施例,腔体124用绝缘材料126加衬里并且中空区域127保持,其填充有气体,例如空气或者SF6,如本文前面描述的和在图7中示出的。在每种情况下,通过干法蚀刻和/或CMP(化学机械抛光)从钝化层116(如果存在的话)或半导体本体104的顶侧107去除绝缘材料126。
图9示出根据另一实施例的在不同工艺期间的半导体本体104的截面图。根据该实施例,从衬底108的背离复合半导体材料106的一侧109将用来在半导体本体104中形成腔体124的沟槽300蚀刻到衬底108中。形成在衬底108中的沟槽300的侧壁被钝化302,用以防御被设置在沟槽300中的蚀刻剂。蚀刻剂去除部分衬底108以完全地在衬底108中形成腔体124。如本文前面描述的,腔体124然后被部分地或者完全地填充有绝缘材料126,以在器件的源极或者漏极侧的衬底108和复合半导体材料106之间形成绝缘区域122。
空间相对术语例如“之下”,“下面”,“下部”,“上方”,“上部”等等,被用于方便描述以解释一个元件相对于第二元件的定位。除了与在附图中描述的那些取向不同的取向之外,这些术语旨在包括器件的不同取向。进一步地,例如“第一”,“第二”等等的术语也被用来描述不同的元件、区域、部分等并且也不旨在是限制性的。贯穿整个描述,相似术语指代相似元件。
如本文使用的,术语“具有”,“含有”,“包括”,“包含”等等是开放性的术语,其表明声称的元件或者特征的存在,但不排除另外的元件或者特征。冠词“一”,“一个”和“该”旨在包括复数以及单数,除非上下文明确地另外表明。
在记住上面的变化和应用范围的情况下,应该理解本发明不被前述描述限制,也不被附图限制。而是,本发明仅被下面的权利要求和其法律等价物限制。
Claims (13)
1.一种半导体器件,包括:
半导体本体,其包括在衬底上的复合半导体材料,所述复合半导体材料具有沟道区域;
源极区域,其延伸到所述复合半导体材料;
漏极区域,其延伸到所述复合半导体材料并且通过所述沟道区域与所述源极区域间隔开;和
绝缘区域,其在半导体本体中在所述半导体器件的有源区域中的衬底和所述复合半导体材料之间掩埋在所述沟道区域的下面以使得所述沟道区域不被所述绝缘区域所阻断,所述有源区域包括所述源极,所述漏极和所述沟道区域,所述绝缘区域在所述源极区域和所述漏极区域之间的沟道区域的长度上是不连续的。
2.权利要求1的半导体器件,其中所述绝缘区域包括用绝缘材料加衬里的中空腔体。
3.权利要求2的半导体器件,其中所述中空腔体部分地形成在所述复合半导体材料中并且部分地形成在所述衬底中。
4.权利要求2的半导体器件,其中所述中空腔体完全形成在所述复合半导体材料下面的所述衬底中。
5.权利要求2的半导体器件,其中所述中空腔体被填充有气体。
6.权利要求1的半导体器件,其中所述绝缘区域包括被填充有绝缘材料的腔体。
7.权利要求6的半导体器件,其中所述腔体被部分地形成在所述复合半导体材料中并且被部分地形成在所述衬底中。
8.权利要求6的半导体器件,其中所述腔体被完全地形成在所述复合半导体材料下面的所述衬底中。
9.权利要求1的半导体器件,其中所述复合半导体材料包括在GaN层上的GaN合金层,所述沟道区域是设置在GaN层中接近与所述GaN合金层的界面的二维电子气,并且所述绝缘区域被设置在所述GaN合金层和所述二维电子气下面。
10.权利要求1的半导体器件,进一步包括:
从所述复合半导体材料的主表面延伸到所述有源区域外部的半导体本体的区域中的绝缘区域的沟槽;和
设置在所述沟槽中的绝缘材料。
11.权利要求10的半导体器件,其中所述沟槽在所述绝缘区域的长度上垂直于所述源极和所述漏极延伸。
12.权利要求1的半导体器件,进一步包括从所述漏极或者源极区域穿过所述复合半导体材料延伸到所述衬底的背离所述复合半导体材料的一侧的导电插塞。
13.一种半导体器件,包括:
半导体衬底;
复合半导体外延材料,其生长在所述半导体衬底上,所述复合半导体外延材料具有沟道区域和比所述半导体衬底更高的能量带隙;
第一掺杂区域,其延伸到所述复合半导体外延材料;
第二掺杂区域,其延伸到所述复合半导体外延材料并且通过所述沟道区域与所述第一掺杂区域间隔开;和
绝缘区域,其在所述复合半导体外延材料和所述衬底之间设置在所述沟道区域的下面以使得所述沟道区域不被所述绝缘区域所阻断,所述绝缘区域在与所述复合半导体外延材料的主表面平行的方向上横向延伸,所述绝缘区域在所述第一和第二掺杂区域之间的沟道区域的长度上是不连续的。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/584,442 | 2012-08-13 | ||
US13/584442 | 2012-08-13 | ||
US13/584,442 US9076763B2 (en) | 2012-08-13 | 2012-08-13 | High breakdown voltage III-nitride device |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103594507A CN103594507A (zh) | 2014-02-19 |
CN103594507B true CN103594507B (zh) | 2016-08-17 |
Family
ID=49999335
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310350393.4A Active CN103594507B (zh) | 2012-08-13 | 2013-08-13 | 高击穿电压iii族氮化物器件 |
Country Status (3)
Country | Link |
---|---|
US (3) | US9076763B2 (zh) |
CN (1) | CN103594507B (zh) |
DE (1) | DE102013108698B4 (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9076763B2 (en) * | 2012-08-13 | 2015-07-07 | Infineon Technologies Austria Ag | High breakdown voltage III-nitride device |
US9559161B2 (en) | 2014-11-13 | 2017-01-31 | Infineon Technologies Austria Ag | Patterned back-barrier for III-nitride semiconductor devices |
US9590087B2 (en) * | 2014-11-13 | 2017-03-07 | Infineon Technologies Austria Ag | Compound gated semiconductor device having semiconductor field plate |
DE102017101672B4 (de) | 2017-01-27 | 2021-02-25 | Infineon Technologies Austria Ag | Verfahren zum Herstellen einer Isolationsstruktur mit einer gasgefüllten Kavität und Halbleiterbauelement |
US10256149B2 (en) | 2017-02-28 | 2019-04-09 | Infineon Technologies Austria Ag | Semiconductor wafer dicing crack prevention using chip peripheral trenches |
US10680069B2 (en) | 2018-08-03 | 2020-06-09 | Infineon Technologies Austria Ag | System and method for a GaN-based start-up circuit |
JP7151620B2 (ja) * | 2019-05-15 | 2022-10-12 | 株式会社デンソー | 半導体装置の製造方法 |
CN111613669B (zh) * | 2020-06-02 | 2022-05-31 | 华南师范大学 | 具有高击穿电压的AlGaN高电子迁移率晶体管及其制备方法 |
US12218202B2 (en) * | 2021-09-16 | 2025-02-04 | Wolfspeed, Inc. | Semiconductor device incorporating a substrate recess |
US12106960B2 (en) | 2021-10-18 | 2024-10-01 | Analog Devices, Inc. | Electric field management in semiconductor devices |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102479709A (zh) * | 2010-11-24 | 2012-05-30 | 中芯国际集成电路制造(北京)有限公司 | 晶体管及其制作方法 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05291307A (ja) * | 1991-12-05 | 1993-11-05 | Samsung Electron Co Ltd | 化合物半導体装置及びその製造方法 |
US6075259A (en) * | 1994-11-14 | 2000-06-13 | North Carolina State University | Power semiconductor devices that utilize buried insulating regions to achieve higher than parallel-plane breakdown voltages |
US6620663B1 (en) * | 2001-05-18 | 2003-09-16 | Episil Technologies, Inc. | Self-aligned copper plating/CMP process for RF lateral MOS device |
US6555873B2 (en) * | 2001-09-07 | 2003-04-29 | Power Integrations, Inc. | High-voltage lateral transistor with a multi-layered extended drain structure |
JP3783156B2 (ja) * | 2001-10-17 | 2006-06-07 | 株式会社日立製作所 | 半導体装置 |
TW588461B (en) * | 2003-06-25 | 2004-05-21 | Nat Kaohsiung Normal Universit | Pseudomorphic high electron mobility field effect transistor with high device linearity |
US7075150B2 (en) * | 2003-12-02 | 2006-07-11 | International Business Machines Corporation | Ultra-thin Si channel MOSFET using a self-aligned oxygen implant and damascene technique |
JP4398780B2 (ja) * | 2004-04-30 | 2010-01-13 | 古河電気工業株式会社 | GaN系半導体装置 |
US7432142B2 (en) * | 2004-05-20 | 2008-10-07 | Cree, Inc. | Methods of fabricating nitride-based transistors having regrown ohmic contact regions |
JP2006086398A (ja) * | 2004-09-17 | 2006-03-30 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法 |
US8120060B2 (en) * | 2005-11-01 | 2012-02-21 | Massachusetts Institute Of Technology | Monolithically integrated silicon and III-V electronics |
US7419892B2 (en) * | 2005-12-13 | 2008-09-02 | Cree, Inc. | Semiconductor devices including implanted regions and protective layers and methods of forming the same |
JP2008034411A (ja) * | 2006-07-26 | 2008-02-14 | Toshiba Corp | 窒化物半導体素子 |
US7902606B2 (en) * | 2008-01-11 | 2011-03-08 | International Business Machines Corporation | Double gate depletion mode MOSFET |
US8519438B2 (en) * | 2008-04-23 | 2013-08-27 | Transphorm Inc. | Enhancement mode III-N HEMTs |
DE102009018054B4 (de) * | 2009-04-21 | 2018-11-29 | Infineon Technologies Austria Ag | Lateraler HEMT und Verfahren zur Herstellung eines lateralen HEMT |
DE102009051521B4 (de) | 2009-10-31 | 2012-04-26 | X-Fab Semiconductor Foundries Ag | Herstellung von Siliziumhalbleiterscheiben mit III-V-Schichtstrukturen für High Electron Mobility Transistoren (HEMT) und eine entsprechende Halbleiterschichtanordnung |
KR20120004159A (ko) * | 2010-07-06 | 2012-01-12 | 삼성전자주식회사 | 기판구조체 및 그 제조방법 |
US8502273B2 (en) * | 2010-10-20 | 2013-08-06 | National Semiconductor Corporation | Group III-nitride HEMT having a well region formed on the surface of substrate and contacted the buffer layer to increase breakdown voltage and the method for forming the same |
US9396997B2 (en) * | 2010-12-10 | 2016-07-19 | Infineon Technologies Ag | Method for producing a semiconductor component with insulated semiconductor mesas |
US8742460B2 (en) * | 2010-12-15 | 2014-06-03 | Transphorm Inc. | Transistors with isolation regions |
KR20130035024A (ko) * | 2011-09-29 | 2013-04-08 | 삼성전자주식회사 | 고 전자 이동도 트랜지스터 및 그 제조방법 |
US8614447B2 (en) * | 2012-01-30 | 2013-12-24 | International Business Machines Corporation | Semiconductor substrates using bandgap material between III-V channel material and insulator layer |
US20130240951A1 (en) * | 2012-03-13 | 2013-09-19 | International Business Machines Corporation | Gallium nitride superjunction devices |
US9076763B2 (en) * | 2012-08-13 | 2015-07-07 | Infineon Technologies Austria Ag | High breakdown voltage III-nitride device |
-
2012
- 2012-08-13 US US13/584,442 patent/US9076763B2/en active Active
-
2013
- 2013-08-12 DE DE102013108698.5A patent/DE102013108698B4/de active Active
- 2013-08-13 CN CN201310350393.4A patent/CN103594507B/zh active Active
-
2015
- 2015-06-04 US US14/730,536 patent/US9263545B2/en active Active
-
2016
- 2016-01-21 US US15/002,820 patent/US20160155834A1/en not_active Abandoned
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102479709A (zh) * | 2010-11-24 | 2012-05-30 | 中芯国际集成电路制造(北京)有限公司 | 晶体管及其制作方法 |
Also Published As
Publication number | Publication date |
---|---|
DE102013108698B4 (de) | 2021-07-08 |
DE102013108698A1 (de) | 2014-02-13 |
US20160155834A1 (en) | 2016-06-02 |
US9263545B2 (en) | 2016-02-16 |
US20140042448A1 (en) | 2014-02-13 |
US20150311312A1 (en) | 2015-10-29 |
CN103594507A (zh) | 2014-02-19 |
US9076763B2 (en) | 2015-07-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103594507B (zh) | 高击穿电压iii族氮化物器件 | |
CN104022148B (zh) | 具有AlSiN钝化层的异质结构功率晶体管 | |
US11551927B2 (en) | High electron mobility transistor (HEMT) having an indium-containing layer and method of manufacturing the same | |
JP5906004B2 (ja) | 電界効果トランジスタおよびその製造方法 | |
US8963207B2 (en) | Semiconductor device | |
CN104009074B (zh) | 高电子迁移率晶体管及其制造方法 | |
CN103456781B (zh) | 具有自对准栅的化合物半导体晶体管 | |
US10204995B2 (en) | Normally off HEMT with self aligned gate structure | |
CN103765592B (zh) | 用于生长iii‑v外延层的方法 | |
US20160043209A1 (en) | Semiconductor device provided with hemt | |
CN110233103A (zh) | 具有深载流子气接触结构的高电子迁移率晶体管 | |
US10381469B2 (en) | Semiconductor device and method of manufacturing the same | |
US10541313B2 (en) | High Electron Mobility Transistor with dual thickness barrier layer | |
US10985253B2 (en) | Semiconductor devices with multiple channels and three-dimensional electrodes | |
WO2022178773A1 (en) | Semiconductor device and method for manufacturing thereof | |
CN114175268B (zh) | 氮化物基半导体装置及其制造方法 | |
US9922936B1 (en) | Semiconductor lithography alignment feature with epitaxy blocker | |
US8987784B2 (en) | Active area shaping of III-nitride devices utilizing multiple dielectric materials | |
CN115440811B (zh) | 半导体器件及其制造方法 | |
CN110233104B (zh) | 具有双厚度势垒层的高电子迁移率晶体管 | |
CN118511216A (zh) | 氮化物基半导体器件及其制造方法 | |
CN118369769A (zh) | 半导体器件及其制造方法 | |
CN118202470A (zh) | 氮化物基半导体器件及其制造方法 | |
CN118451553A (zh) | 氮化物基半导体器件及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |